TWI695176B - 基於協定之自動化測試器刺激產生器 - Google Patents

基於協定之自動化測試器刺激產生器 Download PDF

Info

Publication number
TWI695176B
TWI695176B TW105117228A TW105117228A TWI695176B TW I695176 B TWI695176 B TW I695176B TW 105117228 A TW105117228 A TW 105117228A TW 105117228 A TW105117228 A TW 105117228A TW I695176 B TWI695176 B TW I695176B
Authority
TW
Taiwan
Prior art keywords
soc
test
protocol
stimuli
protocol decoding
Prior art date
Application number
TW105117228A
Other languages
English (en)
Other versions
TW201708836A (zh
Inventor
帕拉格 維夏姆帕楊
梅霍 薩加爾
宗易 邱
Original Assignee
美商英特爾公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商英特爾公司 filed Critical 美商英特爾公司
Publication of TW201708836A publication Critical patent/TW201708836A/zh
Application granted granted Critical
Publication of TWI695176B publication Critical patent/TWI695176B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/14Implementation of control logic, e.g. test mode decoders
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3183Generation of test inputs, e.g. test vectors, patterns or sequences
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2801Testing of printed circuits, backplanes, motherboards, hybrid circuits or carriers for multichip packages [MCP]
    • G01R31/2806Apparatus therefor, e.g. test stations, drivers, analysers, conveyors
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2832Specific tests of electronic circuits not provided for elsewhere
    • G01R31/2836Fault-finding or characterising
    • G01R31/2844Fault-finding or characterising using test interfaces, e.g. adapters, test boxes, switches, PIN drivers
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2884Testing of integrated circuits [IC] using dedicated test connectors, test elements or test circuits on the IC under test
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2896Testing of IC packages; Test features related to IC packages
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3183Generation of test inputs, e.g. test vectors, patterns or sequences
    • G01R31/318307Generation of test inputs, e.g. test vectors, patterns or sequences computer-aided, e.g. automatic test program generator [ATPG], program translations, test program debugging
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3183Generation of test inputs, e.g. test vectors, patterns or sequences
    • G01R31/318314Tools, e.g. program interfaces, test suite, test bench, simulation hardware, test compiler, test program languages
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3183Generation of test inputs, e.g. test vectors, patterns or sequences
    • G01R31/318328Generation of test inputs, e.g. test vectors, patterns or sequences for delay tests
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/31903Tester hardware, i.e. output processing circuits tester configuration
    • G01R31/31908Tester set-up, e.g. configuring the tester to the device under test [DUT], down loading test patterns
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/31917Stimuli generation or application of test patterns to the device under test [DUT]
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/31917Stimuli generation or application of test patterns to the device under test [DUT]
    • G01R31/31919Storing and outputting test patterns
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/02Detection or location of defective auxiliary circuits, e.g. defective refresh counters
    • G11C29/022Detection or location of defective auxiliary circuits, e.g. defective refresh counters in I/O circuitry
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/50Marginal testing, e.g. race, voltage or current testing
    • G11C29/50012Marginal testing, e.g. race, voltage or current testing of timing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
    • G11C29/56012Timing aspects, clock generation, synchronisation
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3183Generation of test inputs, e.g. test vectors, patterns or sequences
    • G01R31/318371Methodologies therefor, e.g. algorithms, procedures
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C2029/0401Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals in embedded memories
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/36Data generation devices, e.g. data inverters
    • G11C2029/3602Pattern generator
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/18Address generation devices; Devices for accessing memories, e.g. details of addressing circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

一些形式係關於一SOC測試設備。該實例SOC測試設備包括一輸入介面及經由該輸入介面接收傳輸信號之一協定解碼代理。該協定解碼代理基於該等傳輸信號產生用於一SOC之測試刺激。
該SOC測試設備進一步包括一輸出介面及一測試向量產生器,該測試向量產生器自該協定解碼代理接收該等測試刺激且將該等測試刺激作為數位信號供應至該輸出介面。該協定解碼代理對自該輸入介面接收之訊務進行解碼。該協定解碼代理隨後判定待施加至該SOC之該等正確測試刺激。該協定解碼代理可為用於與該DUT互動之IO協定的一軟體模型。該協定解碼代理可判定何種類型之協定包括於自該SOC接收之該等信號中。

Description

基於協定之自動化測試器刺激產生器
本發明係有關於基於協定之自動化測試器刺激產生器。
發明背景
在現有單矽晶片系統(下文稱為SOC)產品中,習知全晶片功能性測試的模擬時間可花費數天或數週。模擬時間之長度通常取決於(i)測試持續時間;(ii)目標電子裝置;及(iii)電子裝置中之作用中電子組件的數目。
另外,隨著電腦系統持續發展,在暫存轉移層次(下文稱為RTL)模型與實際矽之間出現漸增的定時差異。此等漸增的定時差異導致額外除錯時間及阻止開發中SOC之大量製造(下文稱為HVM)的其他時間延遲。額外除錯時間及其他時間延遲直接影響產品產能及上市時間(TTM)。
現代功能性測試仿真器可解決與開發中SOC之HVM相關聯的一些延遲問題。然而,此類仿真器之保養通常為昂貴的,且此類仿真器通常不能解決源於RTL相對矽的定時差異的問題。
根據本發明之一實施例,係特地提出一種系統單晶片(SOC)測試設備,其包含:一輸入介面;一協定解碼代理,其將傳輸信號接收至該輸入介面中,該協定解碼代理基於該等傳輸信號產生用於一SOC之測試刺激;一輸出介面;及一測試向量產生器,其接收來自該協定解碼代理之該等測試刺激且將該等測試刺激作為數位信號供應至該輸出介面。
1、30、60‧‧‧SOC
10、20、50‧‧‧SOC測試設備
13‧‧‧SOC測試設備記憶體
21、51A、51B、51C‧‧‧輸入介面
22、52A、52B、52C‧‧‧協定解碼代理
23、53A、53B、53C‧‧‧輸出介面
24、54A、54B、54C‧‧‧測試向量產生器
31‧‧‧實體層
32‧‧‧協定區塊
33‧‧‧晶片邏輯
35、55‧‧‧預定義序列測試器
40‧‧‧測試裝置
600‧‧‧方法
700‧‧‧電子裝置
702‧‧‧系統匯流排
710‧‧‧電子封裝
712‧‧‧處理器
714‧‧‧通訊電路
716‧‧‧顯示裝置
718‧‧‧揚聲器
720‧‧‧外部記憶體
722‧‧‧主記憶體
724‧‧‧硬碟機
726‧‧‧可卸除式媒體
730‧‧‧鍵盤及/或控制器
TX‧‧‧傳輸信號
RX‧‧‧數位信號
DFX‧‧‧測試刺激
圖1說明現有技術之SOC測試設備。
圖2說明實例SOC測試設備。
圖3展示圖2之附接於SOC的實例SOC測試設備。
圖4展示圖2之SOC測試設備,其中SOC測試設備為測試設備之一部分。
圖5展示附接於SOC之另一實例SOC測試設備。
圖6為說明測試SOC之方法的流程圖。
圖7為併入有至少一個SOC測試設備及/或測試SOC之方法之電子裝置的方塊圖。
較佳實施例之詳細說明
以下描述及圖式充分說明特定實施例,以使熟習此項技術者能夠實踐以下描述及圖式。其他實施例可併入有結構改變、邏輯改變、電氣改變、製程改變及其他改變。一些實施例之部分及特徵可包括於其他實施例之部分及特徵中,或由其他實施例之部分及特徵取代。申請專利範圍 中闡述之實施例涵蓋彼等請求項之所有可用等效者。
如本申請案中所使用的諸如「水平」之定向術語係相對於平行於晶圓或基體之習知平面或表面的平面而界定,而不管晶圓或基體之定向如何。術語「垂直」係指垂直於如上文界定之水平的方向。諸如「在‧‧‧‧‧‧上」、「側」(如在「側壁」中)、「較高」、「下部」、「在‧‧‧‧‧‧上方」及「在‧‧‧‧‧‧下方」之介詞係相對於在晶圓或基體之頂表面上的習知平面或表面而界定,而不管晶圓或基體之定向如何。
本文中所描述之方法及SOC測試設備將實際矽用於SOC中,該等SOC係作為用以潛在改良SOC之HVM及/或解決與使用典型RTL相關聯之任何不準確定時問題的模型而測試的。
本文中所描述之方法及SOC測試設備連接至受測裝置(下文稱為DUT)IO以監視跨IO介面的信號訊務。另外,本文中所描述之方法及SOC測試設備可模型化IO協定,且在執行時間產生用於DUT的合適的測試器刺激,以及在製程中驗證測試器刺激。
將跨SOC IO之信號訊務保存為測試器刺激之序列,其產生用於SOC之HVM之更好及更快的測試器刺激。將實際矽用作測試模擬器可顯著加速測試器刺激的產生且同時解決由RTL模型化與實際矽執行中之差異導致的任何定時不準確性。
作為實例,本文中所描述之方法及SOC測試設備就速度而言相較於基於RTL之內容產生(例如,VCS)可為更 佳的。另外,在不充分定時模型內逐漸驗證開發中SOC且該等開發中SOC具有跨其設計之邊界的若干時脈。此等不充分定時模型引起在HVM中啟用矽友好內容之問題。由於本文中所描述之方法及SOC測試設備向矽學習以產生HVM測試刺激,可更適當地解決RTL與矽之間的定時差異,尤其在與已知類型的模擬器(例如,仿真、VCS)相比時如此。
對定時準確測試的需求為開發中電腦系統的更快上市時間(下文稱為TTM)所必需的。在與開發更精密RTL設計以及遠離複雜閘位準模擬相關聯的複雜情況下,在測試SOC時達成矽定時準確度變得更加困難。
圖1說明現有技術的SOC1及現有技術的SOC測試設備10。圖1展示訊務TX被丟棄且不由習知SOC測試設備10使用。將測試向量預填入且保存至習知SOC測試設備記憶體13中。
圖2說明實例SOC測試設備20。實例SOC測試設備20包括輸入介面21及經由輸入介面21接收傳輸信號TX之協定解碼代理22。協定解碼代理22基於傳輸信號TX產生用於SOC 30(圖2中未展示但在圖3中展示)之測試刺激。
實例SOC測試設備20進一步包括輸出介面23及測試向量產生器24,該測試向量產生器24自協定解碼代理22接收測試刺激且將測試刺激作為數位信號RX供應至輸出介面23。
協定解碼代理22解碼自輸入介面21接收之TX訊務。協定解碼代理22隨後判定待施加至SOC 30之正確測試 刺激。在一些形式中,協定解碼代理22可為用於與DUT(例如,圖3中之SOC 30)互動的IO協定之軟體模型。另外,協定解碼代理22可判定何種類型之協定包括於自SOC 30接收之TX信號中。
協定解碼代理22隨後將測試刺激遞送至測試向量產生器24。測試向量產生器24將測試刺激轉化為遞送至SOC 30(有時在適合之時間回應延遲之後)之數位信號RX。
在SOC測試設備20之一些實例形式中,輸入介面21可為與輸出介面23之類型相同的組件。應注意,預期輸入介面21為與輸出介面23或同一整體組件之一部分之類型不同的組件的形式。輸入介面21及輸出介面23之類型將取決於待由SOC測試設備20進行之測試的類型及/或待測試之SOC 30的類型(以及其他因素)。
如圖3中所展示,SOC測試設備20可包括連接至輸入介面21及輸出介面23之SOC 30。SOC 30包括將傳輸信號TX供應至輸入介面21且自輸出介面23接收測試器刺激作為數位信號RX的實體層31。實體層31可涉及原始數位位元串流經由實體媒體之傳輸及接收。
實體層31可提供資料編碼(亦即,將簡單數位信號模式(1及0)修改為電氣或光學信號以用於實體媒體)。實體層31與實體連接(例如,無線傳輸)、電纜線、電纜線標準與類型、連接器與類型及網路介面卡(以及其他實例)中之大多數一起使用。
在一些形式中,SOC 30包括協定區塊32,其自 實體層31接收測試刺激且將傳輸信號遞送至實體層31。協定區塊32可確保在無損失或重複的情況下依序無錯地遞送訊息。協定區塊32亦可提供訊息分段(亦即,將協定訊息分裂成較小單元)、訊息應答及訊息訊務控制。協定區塊32可為雙資料速率(DDR)協定、eMMC(嵌入式多媒體卡)協定及/或PCIExpress協定(以及其他實例)。
SOC 30可進一步包括晶片邏輯33,其執行自協定區塊32接收之測試刺激且將新訊息遞送至協定區塊32。晶片邏輯33可執行算術及邏輯運算。另外,晶片邏輯33可自協定層擷取指令及資料,且隨後解碼並執行該等指令及資料以便產生輸出信號。晶片邏輯33可為中央處理單元、圖形及多媒體單元、影像處理單元及/或記憶體控制器單元(以及其他實例)。
在一些形式中,可首先使用測試器向量刺激之預定義序列開始對DUT(例如SOC 30)之測試,以使SOC 30達到其中控制經轉移至SOC 30的已知狀態。協定解碼代理22隨後藉由學習並接著分析來自輸入介面21之TX訊務來對SOC請求作出回應。如圖3中所展示,SOC測試設備20可進一步包括預定義序列測試器35,其首先經由SOC 30之另一輸入介面將測試刺激DFX供應至SOC 30。
本文中所描述之實例SOC測試設備20可消除使用測試向量之需求,該等測試向量係使用費時的RTL模擬判定的。協定解碼代理22可能不僅自動產生測試向量刺激,而且亦可完全消除對RTL模擬之需求。消除對RTL模擬 之需求可節省測試時間且有助於SOC 30產品更快達到生產品質。
圖4展示圖2之SOC測試設備20,其中SOC測試設備20為測試裝置40之一部分。在一些形式中,測試裝置40可包括輸入介面21、輸出介面23、協定解碼代理22及測試向量產生器24中之一者、一些或全部。
測試裝置40可為目前已知或未來發現之任何類型的SOC測試裝置。測試裝置40之類型將部分地取決於(i)對SOC 30進行之測試的類型;(ii)SOC 30之類型及大小;及/或(iii)待在SOC 20上測試之電氣組件的類型及數目(以及其他因素)。
圖5展示附接於SOC 60之另一實例SOC測試設備50。SOC測試設備50包括多個輸入介面51A、51B、51C及各自從各別輸入介面51A、51B、51C中之一者接收傳輸信號TX的多個協定解碼代理52A、52B、52C。協定解碼代理52A、52B、52C基於所接收之傳輸信號TX產生用於SOC 60之測試刺激。
SOC測試設備50進一步包括多個輸出介面53A、53B、53C及多個測試向量產生器54A、54B、54C。多個測試向量產生器54A、54B、54C各自從協定解碼代理52A、52B、52C中之一者接收測試刺激。多個測試向量產生器54A、54B、54C各自將測試刺激作為數位信號RX供應至各別輸出介面53A、53B、53C中之一者。
在一些形式中,協定解碼代理52A、52B、52C 中的各者判定何種類型之協定包括於自SOC 60之一或多個組件(SOC 60上未展示組件)接收之信號TX中。各別協定解碼代理52A、52B、52C解碼自各別輸入介面51A、51B、51C接收之TX訊務。協定解碼代理52A、52B、52C隨後判定待施加至SOC 60之正確測試刺激。
在一些形式中,協定解碼代理52A、52B、52C中之一些可為用於與SOC 60互動之IO協定的軟體模型。另外,各別協定解碼代理52A、52B、52C可判定何種類型之協定包括於自SOC 60之一或多個組件接收的TX信號中。
在一些形式中,可首先使用測試器向量刺激之預定義序列開始對DUT(例如SIC 60)之測試,以使SOC 60上之組件中的一者、一些或全部達到其中控制經轉移至SOC 60的已知狀態。協定解碼代理52A、52B、52C隨後藉由學習並接著分析來自輸入介面51A、51B、51C之TX訊務來對SOC請求作出回應。如圖5中所展示,SOC測試設備50可進一步包括經由SOC 60之另一輸入介面將初始測試刺激供應至SOC 60的預定義序列測試器55。
圖6為說明測試SOC(例如,參見圖3中之SOC 30)之方法[600]的流程圖。方法[600]包括[610]將來自SOC 30之傳輸信號TX接收至協定解碼代理22中,及[620]使用協定解碼代理22以基於傳輸信號TX產生用於SOC 30之測試刺激。方法[600]進一步包括[630]將來自協定解碼代理22之測試刺激遞送至測試向量產生器24,及[640]使用測試向量產生器24將測試刺激遞送至SOC 30。
在一些形式中,[610]將來自SOC 30之傳輸信號TX接收至協定解碼代理22中包括經由輸入介面21自SOC 30接收傳輸信號TX。另外,[640]使用測試向量產生器24將測試刺激提供至SOC 30可包括使用測試向量產生器24經由輸出介面23將測試刺激提供至SOC 30。
方法[600]可進一步包括[605]使用預定義序列測試器35以首先將測試刺激供應至SOC 30(例如,參見圖3)。作為實例,預定義序列測試器35可首先經由SOC 30之另一輸入介面將測試刺激供應至SOC 30。
在一些形式中,[610]自SOC 30接收傳輸信號TX包括將來自SOC之傳輸信號TX接收至協定解碼代理22所在之測試裝置40中(例如,參見圖4)。測試裝置40可為目前已知或未來發現之任何類型的SOC測試裝置。
應注意,[620]基於所接收之傳輸信號TX使用協定解碼代理22以產生用於SOC之測試刺激可包括判定何種類型之協定包括於自SOC 30接收之信號TX中。如上文所論述,協定解碼代理22可能不僅自動產生測試向量刺激,而且亦可完全消除對RTL模擬之需求。
在一些形式中,[630]將來自協定解碼代理22之測試刺激遞送至測試向量產生器24可包括將協定命令轉化成數位信號RX。另外,[640]使用測試向量產生器24將測試刺激提供至SOC 30可包括將來自測試向量產生器24所在之測試裝置40的測試刺激作為數位信號RX遞送至SOC 30。
預期方法[600]之其他形式(例如,參見圖5),其 中[610]將來自SOC之傳輸信號接收至協定解碼代理中可包括將來自SOC 60之多個傳輸信號RX接收至多個各別協定解碼代理52A、52B、52C中。另外,[640]使用測試向量產生器將測試刺激遞送至SOC可包括使用多個測試向量產生器54A、54B、54C將測試刺激作為數位信號RX遞送至SOC 60。
當利用連接至DUT之實際介面且該等實際介面並非習知地用於測試目的之測試設計(DFT)介面時,本文所描述之方法可改良SOC之測試品質。另外,歸因於一些或所有RTL模擬中之一些模擬的消除,本文所描述之方法可藉由遞送更快測試時間來改良TTM。由於可在HVM條件下進行測試,同時潛在地消除對完整主板測試插槽的需求,本文所描述之方法亦可降低測試成本。
為更好地說明本文中所描述之方法及SOC測試設備,在此提供形式之非限制性清單。
實例1包括系統單晶片(SOC)測試設備。SOC測試設備包括輸入介面及自該輸入介面接收傳輸信號之協定解碼代理。協定解碼代理基於傳輸信號產生用於SOC之測試刺激。SOC測試設備進一步包括輸出介面及自協定解碼代理接收測試刺激之測試向量產生器。測試向量產生器將測試刺激作為數位信號供應至輸出介面。
實例2包括請求項1之SOC測試設備,其中輸入介面為與輸出介面之類型相同的裝置。
實例3包括實例1至實例2中之任一者之SOC測試 設備,其進一步包括測試裝置,該測試裝置包括輸入介面、輸出介面,協定解碼代理及測試向量產生器。
實例4包括實例1至實例3中之任一者之SOC測試設備,其中協定解碼代理判定何種類型之協定包括於自SOC接收之信號中。
實例5包括實例1至實例4中之任一者之SOC測試設備,其進一步包括連接至輸入介面及輸出介面之SOC。
實例6包括實例1至實例5中之任一者之SOC測試設備,其中SOC包括將傳輸信號供應至輸入介面且自輸出介面接收測試器刺激之實體層。
實例7包括實例1至實例6中之任一者之SOC測試設備,其中SOC包括自實體層接收測試刺激且將傳輸信號遞送至實體層之協定區塊。
實例8包括實例1至實例7中之任一者之SOC測試設備,其中SOC包括執行自協定區塊接收之測試刺激且將另外的傳輸遞送至協定區塊之晶片邏輯。
實例9包括實例1至實例8中之任一者之SOC測試設備,其進一步包含預定義序列測試器,該預定義序列測試器首先經由SOC之另一輸入介面將測試刺激供應至SOC。
實例10包括系統單晶片(SOC)測試設備。SOC測試設備包括多個輸入介面及各自從各別輸入介面中之一者接收傳輸信號之多個協定解碼代理。協定解碼代理基於所接收之傳輸信號產生用於SOC之測試刺激。SOC測試設備 進一步包括多個輸出介面及多個測試向量產生器,該多個測試向量產生器各自從協定解碼代理中之一者接收測試刺激且各自將測試刺激作為數位信號供應至各別輸出介面中之一者。
實例11包括實例10之SOC測試設備,其中協定解碼代理中之各者判定何種類型之協定包括於自SOC接收之信號中。
實例12包括實例10至實例11之SOC測試設備,其進一步包括預定義序列測試器,該預定義序列測試器首先經由SOC之另一輸入介面將測試刺激供應至SOC。
實例13包括一方法,該方法包括將來自單矽晶片系統(SOC)之傳輸信號接收至協定解碼代理中;使用協定解碼代理以基於傳輸信號產生用於SOC之測試刺激;將來自協定解碼代理之測試刺激遞送至測試向量產生器;及使用測試向量產生器將測試刺激遞送至SOC。
實例14包括實例13中之任一者之方法,其進一步包括使用預定義序列測試器以首先將測試刺激供應至SOC。
實例15包括實例13至14中之任一者之方法,其中自SOC接收傳輸信號包括將來自SOC之傳輸信號接收至協定解碼代理所在的測試裝置中。
實例16包括實例13至實例15中之任一者之方法,其中基於所接收之傳輸信號使用協定解碼代理以產生用於SOC之測試刺激包括判定何種類型之協定包括於自 SOC接收之信號中。
實例17包括實例13至實例16中之任一者之方法,其中將來自協定解碼代理之測試刺激遞送至測試向量產生器包括將協定命令轉化成數位信號。
實例18包括實例13至實例17中之任一者之方法,其中使用測試向量產生器以將測試刺激提供至SOC包括將來自測試向量產生器所在之測試裝置的測試刺激遞送至SOC。
實例19包括實例13至實例18中之任一者之方法,其中將來自SOC之傳輸信號接收至協定解碼代理中包括將來自SOC之多個傳輸信號接收至多個各別協定解碼代理中,且其中使用測試向量產生器將測試刺激遞送至SOC包括使用多個測試向量產生器將測試刺激遞送至SOC。
實例20包括實例13至實例19中之任一者之方法,其中將來自SOC之傳輸信號接收至協定解碼代理中包括經由輸入介面自SOC接收傳輸信號,且其中使用測試向量產生器將測試刺激提供至SOC包括使用測試向量產生器經由輸出介面將測試刺激提供SOC。
在【實施方式】中將部分地闡述本發明之電子裝置、焊料組合物及相關方法之此等及其他實例及特徵。此綜述意欲提供本發明之主題的非限制性實例--其並不意欲提供排他性或窮盡性解釋。包括【實施方式】以提供更多關於系統及方法之資訊。
包括使用本文中所描述之方法及SOC測試設備 之電子裝置的實例以展示用於本文中所描述之方法及SOC測試設備之較高階裝置應用的實例。圖7為併入有本文中所描述之方法及SOC測試設備中的至少一者之電子裝置700的方塊圖。電子裝置700僅為可使用本文中所描述之方法及SOC測試設備之形式的電子系統的一個實例。
電子裝置700之實例包括(但不限於)個人電腦、平板電腦、行動電話、遊戲裝置、MP3或其他數位音樂播放器等。在此實例中,電子裝置700包含資料處理系統,其包括系統匯流排702以耦接該系統之各種組件。系統匯流排702提供電子裝置700之各種組件之間的通訊連結,且可實施為單一匯流排、實施為匯流排之組合或以任何其他合適方式來實施。
電子封裝710耦接至系統匯流排702。電子封裝710可包括任一電路或電路之組合。在一個實施例中,電子封裝710包括可為任一類型之處理器712。如本文中所使用,「處理器」意謂任一類型之計算電路,諸如(但不限於)微處理器、微控制器、複雜指令集計算(CISC)微處理器、精簡指令集計算(RISC)微處理器、超長指令字(VLIW)微處理器、圖形處理器、數位信號處理器(DSP)、多核處理器或任何其他類型之處理器或處理電路。
可包括於電子封裝710中的其他類型之電路為自訂電路、特殊應用積體電路(ASIC)或類似者,諸如用於如行動電話、平板電腦、膝上型電腦、雙向無線電及類似電子系統之無線裝置中的一或多個電路(諸如通訊電路714)。 IC可執行任何其他類型之功能。
電子裝置700亦可包括外部記憶體720,該外部記憶體又可包括適合特定應用之一或多個記憶體元件,諸如,呈隨機存取記憶體(RAM)之形式的主記憶體722、一或多個硬碟機724及/或處置可卸除式媒體726(諸如,緊密光碟(CD)、快閃記憶體卡、數位視訊磁碟(DVD)及類似者)之一或多個磁碟機。
電子裝置700亦可包括顯示裝置716、一或多個揚聲器718及鍵盤及/或控制器730,該鍵盤及/或控制器730可包括滑鼠、軌跡球、觸控式螢幕、語音辨識裝置或准許系統使用者將資訊輸入至電子裝置700及自電子裝置700接收資訊的任何其他裝置。
此綜述意欲提供本發明之主題的非限制性實例一一其並不意欲提供排他性或窮盡性解釋。包括【實施方式】以提供更多關於方法之資訊。
以上【實施方式】包括對隨附圖式之參考,隨附圖式形成【實施方式】之一部分。圖式藉由說明展示本發明可實踐之具體實施例。此等實施例在本文中亦被稱作「實例」。此等實施例可包括除所展示或描述之彼等元件之外的元件。然而,本發明者亦預期僅提供所展示或描述之彼等元件的實例。此外,本發明者亦預期使用相對於特定實例(或其一或多個態樣),抑或相對於本文中所展示或描述之其他實例(或其一或多個態樣)而展示或描述之彼等元件的任何組合或排列的實例(或其一或多個態樣)。
在此文件中,如專利文件中常見之術語「一」用於包括一個或一個以上,與「至少一個」或「一或多個」之任何其他例項或用法無關。在此文件中,術語「或」用於指代非互斥或,使得除非另有指示,否則「A或B」包括「A而非B」、「B而非A」以及「A及B」。在此文件中,術語「包括」及「其中(in which)」用作各別術語「包含」及「其中(wherein)」之通俗易懂的等效者。另外,在以下申請專利範圍中,術語「包括」及「包含」為開放式,亦即,包括除了在請求項中列舉於此術語之後的元素以外之元素的系統、裝置、物品、組合物、調配物或製程仍被認為在彼請求項之範疇內。此外,在以下申請專利範圍中,術語「第一」、「第二」及「第三」等僅用作標記,且並不意欲對其對象施加數字要求。
以上描述意欲為例示性的而非限制性的。舉例而言,上文所描述之實施例(或其一或多個態樣)可彼此結合而使用。例如,一般熟習此項技術者在檢閱以上描述後可使用其他實施例。
提供【發明摘要】以符合37 C.F.R.§1.72(b),從而允許讀者快速地確定技術揭示內容之本質。應遵從以下理解:其將不用以解釋或限制申請專利範圍之範疇或意義。
又,在以上【實施方式】中,可將各種特徵分組在一起以簡化本發明。不應將此解釋為期望未主張之揭示特徵對任何請求項而言均為必需的。確切而言,本發明之主題可在於比特定所揭示實施例之所有特徵少。因此,據 此將以下申請專利範圍併入【實施方式】中,其中各請求項作為單獨實施例而獨立存在,且預期此等實施例可與以各種組合或排列彼此組合。應參考所附申請專利範圍連同此等申請專利範圍所具有的等效物之全部範疇來判定本發明之範疇。
20‧‧‧SOC測試設備
21‧‧‧輸入介面
22‧‧‧協定解碼代理
23‧‧‧輸出介面
24‧‧‧測試向量產生器
30‧‧‧SOC
31‧‧‧實體層
32‧‧‧協定區塊
33‧‧‧晶片邏輯
35‧‧‧預定義序列測試器

Claims (16)

  1. 一種系統單晶片(SOC)測試設備,其包含:一輸入介面;一協定解碼代理,其將傳輸信號接收至該輸入介面中,其中該協定解碼代理基於該等傳輸信號來產生用於一SOC之測試刺激;一輸出介面;一測試向量產生器,其接收來自該協定解碼代理之該等測試刺激且將該等測試刺激作為數位信號供應至該輸出介面;以及一系統單晶片(SOC),其連接至該輸入介面及該輸出介面,其中該SOC包括一實體層,該實體層將該等傳輸信號供應至該輸入介面且接收來自該輸出介面之測試器刺激,其中該SOC包括一協定區塊,該協定區塊接收來自該實體層之測試刺激且將傳輸信號遞送至該實體層。
  2. 如請求項1之SOC測試設備,其中該輸入介面為與該輸出介面之類型相同的組件。
  3. 如請求項1之SOC測試設備,其進一步包含一測試裝置,該測試裝置包括該輸入介面、該輸出介面、該協定解碼代理及該測試向量產生器。
  4. 如請求項1之SOC測試設備,其中該協定解碼代理判定何種類型之協定被包括於自該SOC所接收之該等信號 中。
  5. 如請求項1之SOC測試設備,其中該SOC包括晶片邏輯,該晶片邏輯執行自該協定區塊所接收之該等測試刺激且將更多的傳輸遞送至該協定區塊。
  6. 如請求項1之SOC測試設備,其進一步包含一預定義序列測試器,該預定義序列測試器經由該SOC之另一輸入介面初始地將測試刺激供應至該SOC。
  7. 一種單矽晶片系統(SOC)測試設備,其包含:複數個輸入介面;複數個協定解碼代理,其各自從該等各別的輸入介面中之一者接收傳輸信號,該等協定解碼代理基於該等所接收之傳輸信號產生用於一SOC之測試刺激;複數個輸出介面;複數個測試向量產生器,其各自從該等協定解碼代理中之一者接收測試刺激且各自將該等測試刺激作為數位信號供應至該等各別的輸出介面中之一者;以及一單矽晶片系統(SOC),其連接至該等輸入介面及該等輸出介面,其中該SOC包括一實體層,該實體層將該等傳輸信號供應至該等各別的輸入介面且接收來自該等各別的輸出介面之測試器刺激,其中該SOC包括一協定區塊,該協定區塊接收來自該實體層之測試刺激且將傳輸信號遞送至該實體層。
  8. 如請求項7之SOC測試設備,其中該等協定解碼代理中之各者判定何種類型之協定被包括於自該SOC所接收 之該等信號中。
  9. 如請求項7之SOC測試設備,其進一步包含一預定義序列測試器,該預定義序列測試器經由該SOC之另一輸入介面初始地將測試刺激供應至該SOC。
  10. 一種測試一單矽晶片系統(SOC)之方法,其包含:接收來自該單矽晶片系統(SOC)之傳輸信號以進入至一協定解碼代理中;使用該協定解碼代理以基於該等傳輸信號產生用於該SOC之測試刺激;將來自該協定解碼代理之該等測試刺激遞送至一測試向量產生器;以及使用該測試向量產生器以將該等測試刺激遞送至該SOC,其中接收來自該SOC之傳輸信號包括將來自該SOC之傳輸信號接收至該協定解碼代理所在之一測試裝置中。
  11. 如請求項10之方法,其進一步包含使用一預定義序列測試器以初始地將測試刺激供應至該SOC。
  12. 如請求項10之方法,其中使用該協定解碼代理以基於該等所接收之傳輸信號產生用於該SOC之測試刺激包括判定何種類型之協定被包括於自該SOC所接收之該等信號中。
  13. 如請求項10之方法,其中將來自該協定解碼代理之該等測試刺激遞送至一測試向量產生器包括將協定命令轉 化成數位信號。
  14. 如請求項10之方法,其中使用該測試向量產生器以將該等測試刺激遞送至該SOC包括將來自該測試向量產生器所在之一測試裝置的該等測試刺激遞送至該SOC。
  15. 如請求項10之方法,其中接收來自該SOC之傳輸信號以進入至一協定解碼代理中包括將來自該SOC之複數個傳輸信號接收至複數個各別的協定解碼代理中,且其中使用該測試向量產生器以將該等測試刺激遞送至該SOC包括使用複數個測試向量產生器以將該等測試刺激遞送至該SOC。
  16. 如請求項10之方法,其中接收來自該SOC之傳輸信號以進入至一協定解碼代理中包括經由一輸入介面接收來自該SOC之該等傳輸信號,且其中使用該測試向量產生器以將該等測試刺激提供至該SOC包括使用該測試向量產生器以經由一輸出介面將該等測試刺激提供至該SOC。
TW105117228A 2015-07-02 2016-06-01 基於協定之自動化測試器刺激產生器 TWI695176B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/790,764 US9506984B1 (en) 2015-07-02 2015-07-02 Protocol based automated tester stimulus generator
US14/790,764 2015-07-02

Publications (2)

Publication Number Publication Date
TW201708836A TW201708836A (zh) 2017-03-01
TWI695176B true TWI695176B (zh) 2020-06-01

Family

ID=57351929

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105117228A TWI695176B (zh) 2015-07-02 2016-06-01 基於協定之自動化測試器刺激產生器

Country Status (3)

Country Link
US (1) US9506984B1 (zh)
KR (1) KR20170004849A (zh)
TW (1) TWI695176B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10082538B2 (en) 2014-11-14 2018-09-25 Cavium, Inc. Testbench builder, system, device and method
US10282315B2 (en) 2015-03-27 2019-05-07 Cavium, Llc Software assisted hardware configuration for software defined network system-on-chip
CN108595298A (zh) * 2018-04-28 2018-09-28 青岛海信电器股份有限公司 一种芯片测试系统及方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8872531B2 (en) * 2010-03-16 2014-10-28 Samsung Electronics Co., Ltd. Semiconductor device and test apparatus including the same

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6400173B1 (en) * 1999-11-19 2002-06-04 Hitachi, Ltd. Test system and manufacturing of semiconductor device
JP2001338953A (ja) * 2000-05-29 2001-12-07 Mitsubishi Electric Corp 半導体試験装置、半導体試験方法および半導体装置
JP2002123562A (ja) * 2000-07-31 2002-04-26 Hitachi Ltd テスタ構築データの生成方法およびテスタの構築方法並びにテスト回路
CA2345605A1 (en) * 2001-04-30 2002-10-30 Robert A. Abbott Method of testing embedded memory array and embedded memory controller for use therewith
US20030099139A1 (en) * 2001-08-24 2003-05-29 Abrosimov Igor Anatolievich Memory test apparatus and method of testing
US7631236B2 (en) * 2004-01-29 2009-12-08 International Business Machines Corporation Hybrid built-in self test (BIST) architecture for embedded memory arrays and an associated method
KR100825783B1 (ko) * 2006-10-10 2008-04-29 삼성전자주식회사 테스트 패턴 발생회로 및 이를 구비하는 반도체 메모리장치
US7673204B2 (en) * 2007-07-05 2010-03-02 International Business Machines Corporation Method using non-linear compression to generate a set of test vectors for use in scan testing an integrated circuit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8872531B2 (en) * 2010-03-16 2014-10-28 Samsung Electronics Co., Ltd. Semiconductor device and test apparatus including the same

Also Published As

Publication number Publication date
TW201708836A (zh) 2017-03-01
KR20170004849A (ko) 2017-01-11
US9506984B1 (en) 2016-11-29

Similar Documents

Publication Publication Date Title
US8805636B2 (en) Protocol aware digital channel apparatus
US8725489B2 (en) Method for testing in a reconfigurable tester
CN106104698B (zh) 用于产生具有可编程延迟的动态随机存取存储器(dram)命令的存储器物理层接口逻辑
US9639495B2 (en) Integrated controller for training memory physical layer interface
US8380481B2 (en) Conveying data from a hardware device to a circuit simulation
US20110307847A1 (en) Hybrid system combining TLM simulators and HW accelerators
US9600618B2 (en) Implementing system irritator accelerator FPGA unit (AFU) residing behind a coherent attached processors interface (CAPI) unit
TWI731898B (zh) 串列輸入輸出(i/o)功能測試器
TWI695176B (zh) 基於協定之自動化測試器刺激產生器
WO2018218954A1 (zh) 一种验证平台和验证方法、计算机存储介质
TWI570627B (zh) 使用先進先出之介面仿真器
US20040044875A1 (en) Interface for rapid prototyping system
Gaikwad et al. Verification of AMBA AXI on-chip communication protocol
Mahesh et al. Verification of memory transactions in AXI protocol using system verilog approach
Nangia et al. Functional verification of I2C core using SystemVerilog
Van Moll et al. Fast and accurate protocol specific bus modeling using TLM 2.0
US9075639B1 (en) Systems and methods for handling interrupts during software design simulation
US10481203B2 (en) Granular dynamic test systems and methods
US10509877B1 (en) Systems and methods for reducing latency when transferring I/O between an emulator and target device
CN104866638A (zh) 用于dram 系统的验证方法
Li et al. Functional verification of QSPI module based on UVM implementation
CN116451625B (zh) 用于rtl和带sdf网表的联合仿真的装置和方法
Nayana Design and verification for i2c interface protocol using system verilog
Herbst et al. Switchboard: An Open-Source Framework for Modular Simulation of Large Hardware Systems
Srinivasan SystemVerilog Verification of Wishbone-Compliant Serial Peripheral Interface