TWI694677B - 可抑制電磁干擾的電流模式邏輯緩衝裝置及其訊號產生方法 - Google Patents
可抑制電磁干擾的電流模式邏輯緩衝裝置及其訊號產生方法 Download PDFInfo
- Publication number
- TWI694677B TWI694677B TW108115959A TW108115959A TWI694677B TW I694677 B TWI694677 B TW I694677B TW 108115959 A TW108115959 A TW 108115959A TW 108115959 A TW108115959 A TW 108115959A TW I694677 B TWI694677 B TW I694677B
- Authority
- TW
- Taiwan
- Prior art keywords
- clock signal
- current mode
- mode logic
- signal
- differential input
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/003—Modifications for increasing the reliability for protection
- H03K19/00346—Modifications for eliminating interference or parasitic voltages or currents
- H03K19/00361—Modifications for eliminating interference or parasitic voltages or currents in field effect transistor circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/0185—Coupling arrangements; Interface arrangements using field effect transistors only
- H03K19/018507—Interface arrangements
- H03K19/018514—Interface arrangements with at least one differential stage
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Logic Circuits (AREA)
Abstract
本發明提出一種可抑制電磁干擾的電流模式邏輯緩衝裝置,包含二輸出埠及至少三組電流模式邏輯緩衝器。第一、第二及第三電流模式邏輯緩衝器分別響應第一、第二及第三差動輸入訊號而對應產生一第一、第二及第三時脈訊號,其中第二差動輸入訊號係較第一差動輸入訊號延遲一時間差且第三差動輸入訊號係較第二差動輸入訊號延遲一時間差,輸出埠接收第一時脈訊號、第二時脈訊號及第三時脈訊號並輸出一全時脈訊號。本發明亦提出一種可抑制電磁干擾的訊號產生方法。
Description
本發明係有關一種電流模式邏輯(current mode logic,CML)緩衝電路,特別是關於一種應用於高速傳輸介面的可抑制電磁干擾的電流模式邏輯緩衝裝置。
高速傳輸介面使用的資料傳輸速率超過許多現有行動通訊設備的作業頻率,因此在通訊過程中常會發生電磁干擾的問題,且電磁干擾來源很廣,舉凡微處理器、開關電路、發射器、暫態電源元件、電源等都有可能產生電磁干擾,因此減緩電磁干擾為一重要課題。
目前減緩電磁干擾效果最好的方式就是加入金屬介面,但此方式卻會造成成本增加。另外,降低放大器輸出的轉動率(slew rate)也是用來減緩電磁干擾的一種方法,但此種方式係屬於波形整形(waveform shaping)的調變方法,雖然可以減緩電磁干擾,且在某些頻段能有更低的能量,但相對的也會產生了偶次諧波,易對電子電路造成損害。
如上所述,在高速傳輸介面之傳送裝置中,時脈訊號通道(CK lane)的訊號傳輸亦面臨到相同的電磁干擾問題。
有鑒於此,本案提出一種可抑制電磁干擾的電流模式邏輯緩衝裝置包含二輸出埠及至少三組電流模式邏輯緩衝器。第一電流模式邏輯緩衝器具有二第一輸入埠,第一電流模式邏輯緩衝器響應第一輸入埠接收的第一差動輸入訊號而產生一第一時脈訊號。第二電流模式邏輯緩衝器具有二第二輸入埠,第二電流模式邏輯緩衝器響應第二輸入埠接收的第二差動輸入訊號而產生一第二時脈訊號,其中第二差動輸入訊號係較第一差動輸入訊號延遲一時間差。第三電流模式邏輯緩衝器具有二第三輸入埠,第三電流模式邏輯緩衝器響應第三輸入埠接收的第三差動輸入訊號而產生一第三時脈訊號,且第三差動輸入訊號係較第二差動輸入訊號延遲一時間差。二輸出埠電性連接第一、第二及第三電流模式邏輯緩衝器,用以接收第一時脈訊號、第二時脈訊號及第三時脈訊號並輸出一全時脈訊號。
本案另外提出一種可抑制電磁干擾的訊號產生方法,其係應用於一電流模式邏輯緩衝裝置,此訊號產生方法包含:接收一第一差動輸入訊號,響應第一差動輸入訊號而產生一第一時脈訊號;在經過每一時間差之後,接收一第二差動輸入訊號,響應第二差動輸入訊號而產生一第二時脈訊號;接收第一時脈訊號及第二時脈訊號,以輸出一全時脈訊號。
綜上所述,依據一些實施例,電流模式邏輯緩衝裝置可以使輸出之全時脈訊號產生趨近弦波輸出的效果,以降低諧波訊號的能量,達到減緩電磁干擾之目的者。
本案之可抑制電磁干擾的電流模式邏輯緩衝裝置係設置於一高速傳輸介面之傳送裝置中,在此係以高畫質多媒體介面(High Definition Multimedia Interface,HDMI)為例來詳細說明整個架構。
圖1為一般高畫質多媒體介面的架構示意圖,圖2為本案使用之高畫質多媒體介面之傳送裝置的方塊示意圖,請參閱圖1及圖2所示,高畫質多媒體介面1包含一傳送裝置10及一接收裝置20,傳送裝置10接收視頻、音頻及控制狀態等數據,經由三個資料傳輸通道以及一個時脈通道傳送至接收裝置20中。在一些實施例中,傳送裝置10包含一數位處理器12電性連接一串化器(serializer)14,串化器14電性連接一電流模式邏輯緩衝裝置16,並有一鎖相迴路(PLL)電路18電性連接串化器14及電流模式邏輯緩衝裝置16,使鎖相迴路電路18提供一時脈給串化器14及電流模式邏輯緩衝裝置16操作。數位處理器12用以產生10位元的資料給一串化器14,串化器14將具有多個資料路徑之平行傳輸資料輸入訊號串化成單一路徑的資料訊號輸出至電流模式邏輯緩衝裝置16後,再傳送至連接器22,以傳輸至外部之接收裝置20。
本案提出之電流模式邏輯緩衝裝置可以使輸出之時脈訊號的上升時間(rising time)和下降時間(falling time)增加,以產生趨近弦波輸出的效果,降低諧波訊號的能量,達到減緩電磁干擾之目的。
圖3為根據本發明之一實施例的電流模式邏輯緩衝裝置的電路示意圖,請參閱圖3所示,一電流模式邏輯緩衝裝置16包含二輸出埠ON、OP及至少三組電流模式邏輯緩衝器,在此係以三組電流模式邏輯緩衝器24、26、28為例,當不能以此為限。此二輸出埠ON、OP用以輸出一全時脈訊號;第一電流模式邏輯緩衝器24具有二第一輸入埠QP0、QN0並電性連接至輸出埠ON、OP,第一電流模式邏輯緩衝器24從第一輸入埠QP0、QN0接收一第一差動輸入訊號,並響應第一差動輸入訊號而產生一第一時脈訊號。第二電流模式邏輯緩衝器26具有二第二輸入埠QP1、QN1並電性連接至輸出埠ON、OP,第二電流模式邏輯緩衝器26從第二輸入埠QP1、QN1接收一第二差動輸入訊號,並響應第二差動輸入訊號而產生一第二時脈訊號,其中第二差動輸入訊號係較第一差動輸入訊號延遲一時間差。第三電流模式邏輯緩衝器28具有二第三輸入埠QP2、QN2並電性連接至輸出埠ON、OP,第三電流模式邏輯緩衝器28從第三輸入埠QP2、QN2接收一第三差動輸入訊號,並響應第三差動輸入訊號而產生一第三時脈訊號,且第三差動輸入訊號係較第二差動輸入訊號亦延遲該時間差。輸出埠ON、OP接收第一時脈訊號、第二時脈訊號及第三時脈訊號並輸出全時脈訊號,亦即全時脈訊號係至少由第一時脈訊號第二時脈訊號及第三時脈訊號組成。
在一些實施例中,前述之第一電流模式邏輯緩衝器24包含二第一負載電阻241、242、二第一電晶體243、244及一第一電流源245。第一負載電阻241連接於電壓供應端VDD與第一電晶體243的汲極端之間,第一負載電阻242連接於電壓供應端VDD與第一電晶體244的汲極端之間,第一電晶體243、244之源極端則共同連接至第一電流源245的一端,第一電流源245之另一端則連接至接地端GND,第一電晶體243、244之閘極則分別連接至第一輸入埠QP0、QN0,在第一負載電阻241與第一電晶體243之間設有輸出埠ON,在第一負載電阻242與第一電晶體244之間設有輸出埠OP。第一電流模式邏輯緩衝器24具有一個第一差動輸入訊號,其係包含從第一輸入埠QP0、QN0輸入且施加於第一電晶體243、244之閘極的二個具有相反極性的單端輸入訊號。
第一電流模式邏輯緩衝器24運作時,第一電流源245提供第一偏壓電流引入第一電流模式邏輯緩衝器24。在一些實施例中,第一電流源245係利用一電流鏡來提供第一偏壓電流。藉由第一輸入埠QP0、QN0輸入的第一差動輸入訊號,將第一偏壓電流引導至由第一負載電阻241及第一電晶體243組成的左路徑以及由第一負載電阻242及第一電晶體243組成的右路徑。在一些實施例中,輸入至第一輸入埠QP0的單端輸入訊號為高(1),輸入至第一輸入埠QN0的單端輸入訊號為低(0)時,此時在左路徑中,通過第一電晶體241的電流增加,有更多的電流通過第一負載電阻241,所以輸出埠ON輸出的訊號將為低;同時在右路徑中,通過第一電晶體242的電流減少,有較少的電流通過第一負載電阻242,所以輸出埠OP輸出的訊號將為高。同理,當輸入至第一輸入埠QP0的單端輸入訊號為低(0),輸入至第一輸入埠QN0的單端輸入訊號為高(1)時,此時在左路徑中的輸出埠ON輸出的訊號將為高;同時在右路徑中的輸出埠OP輸出的訊號將為低,因此,第一電流模式邏輯緩衝器24可以響應第一差動輸入訊號而產生亦為差動訊號的第一時脈訊號。
在一些實施例中,前述之第二電流模式邏輯緩衝器26包含二第二負載電阻261、262、二第二電晶體263、264及一第二電流源265。第二負載電阻261連接於電壓供應端VDD與第二電晶體263的汲極端之間,第二負載電阻262連接於電壓供應端VDD與第二電晶體264的汲極端之間,第二電晶體263、264之源極端則共同連接至第二電流源265的一端,第二電流源265之另一端則連接至接地端GND,第二電晶體263、264之閘極則分別連接至第二輸入埠QP1、QN1,在第二負載電阻261與第二電晶體263之間設有輸出埠ON,在第二負載電阻262與第二電晶體264之間設有輸出埠OP。在一實施例中,第二電流源265係利用一電流鏡來提供第二偏壓電流。
第二電流模式邏輯緩衝器26具有一個第二差動輸入訊號,其係包含從第二輸入埠QP1、QN1輸入且施加於第二電晶體263、264之閘極的二個具有相反極性的單端輸入訊號,除了第二差動輸入訊號係較第一差動輸入訊號延遲一個時間差之外,其餘運作則相同於前述第一電流模式邏輯緩衝器24之作動,因此,第二電流模式邏輯緩衝器26可以響應第二差動輸入訊號而產生亦為差動訊號的第二時脈訊號。
在一些實施例中,前述之第三電流模式邏輯緩衝器28包含二第三負載電阻281、282、二第三電晶體283、284及一第三電流源285。第三負載電阻281連接於電壓供應端VDD與第三電晶體283的汲極端之間,第三負載電阻282連接於電壓供應端VDD與第三電晶體284的汲極端之間,第三電晶體283、284之源極端則共同連接至第三電流源285的一端,第三電流源285之另一端則連接至接地端GND,第三電晶體283、284之閘極則分別連接至第三輸入埠QP2、QN2,在第三負載電阻281與第三電晶體283之間連接至輸出埠ON,在第三負載電阻282與第三電晶體284之間連接至輸出埠OP。在一實施例中,第三電流源285係利用一電流鏡來提供第三偏壓電流。
第三電流模式邏輯緩衝器28具有一個第三差動輸入訊號,其係包含從第三輸入埠QP2、QN2輸入且施加於第三電晶體283、284之閘極的二個具有相反極性的單端輸入訊號,除了第三差動輸入訊號係較第一差動輸入訊號延遲二個時間差(第三差動輸入訊號係較第二差動輸入訊號延遲一個時間差)之外,其餘運作則相同於前述第一電流模式邏輯緩衝器24之作動,因此,第三電流模式邏輯緩衝器28可以響應第三差動輸入訊號而產生亦為差動訊號的第三時脈訊號。
並且,前述之第一時脈訊號、第二時脈訊號及第三時脈訊號之電壓準位比係等於第一偏壓電流、第二偏壓電流及第三偏壓電流之比值,在一實施例中,第一時脈訊號、第二時脈訊號及第三時脈訊號之電壓準位比為1:2:1。圖4為根據本發明一實施例產生之各時脈訊號時序圖,請同時參閱圖3及圖4所示,在一實施例中,若整個電流模式邏輯緩衝裝置16之供應電流為I,則依據前述之比例,第一偏壓電流係為0.25I、第二偏壓電流係為0.5I及第三偏壓電流係為0.25I,且第二差動輸入訊號較第一差動輸入訊號延遲一個時間差T,第三差動輸入訊號較第二差動輸入訊號又延遲一個時間差T,因此,第一電流模式邏輯緩衝器24產生的第一時脈訊號、第二電流模式邏輯緩衝器26產生的第二時脈訊號及第三電流模式邏輯緩衝器28產生的第三時脈訊號即分別如圖4所示都存在一個時間差T,此時,電流模式邏輯緩衝裝置16輸出的全時脈訊號即如圖所示一般,全時脈訊號的上升時間和下降時間因為時間差的延遲而增加,所以可以產生趨近弦波輸出的效果,以降低諧波訊號的能量。在一些實施例中,前述之時間差T係為全時脈訊號之時鐘週期的十分之一。
接續,在此係以圖3所示之三組電流模式邏輯緩衝器24、26、28來說明電流模式邏輯緩衝裝置16的訊號產生方法,請同時參閱圖3~圖5所示,首先如步驟S10所示,第一電流模式邏輯緩衝器24接收第一差動輸入訊號後,響應此第一差動訊號而產生第一時脈訊號。然後每經過一個時間差T再執行相同運作,亦即如步驟S12所示,經過一個時間差T之後,第二電流模式邏輯緩衝器26接收第二差動輸入訊號後,響應此第二差動訊號而產生第二時脈訊號;如步驟S14所示,再經過一個時間差T之後,第三電流模式邏輯緩衝器28接收第三差動輸入訊號後,響應此第三差動訊號而產生第三時脈訊號。最後,如步驟S16所示,電流模式邏輯緩衝裝置16要輸出時,輸出埠ON、OP會接收第一時脈訊號、第二時脈訊號及第三時脈訊號,以自輸出埠ON、OP輸出一個趨近弦波的全時脈訊號。
在一些實施例中,前述之第一差動輸入訊號、第二差動輸入訊號及第三差動輸入訊號係來自一高速傳輸介面傳送裝置中之串列器,在此係以高畫質多媒體介面之傳送裝置為例,可以直接使用時脈通道(clock lane)的串列器,如圖6所示,位移暫存器30可有效地緩衝經接收資料,經過正反器單元32將10位元的數據流轉為並列傳送至解多工器34,解多工器34可以有效地將來自多個路徑之資料串列化至一個路徑上依序輸出至高速正反器單元36,在高速正反器(D Flip-Flop)單元36中,延遲正反器361的第一輸出端Q
0、Ǭ
0分別連接至第一電流模式邏輯緩衝器24的第一輸入埠QP0、QN0,以接收第一差動輸入訊號;延遲正反器362的第二輸出端Q
1、Ǭ
1分別連接至第二電流模式邏輯緩衝器26的第二輸入埠QP1、QN1,以接收第二差動輸入訊號;延遲正反器363的第三輸出端Q
2、Ǭ
2分別連接至第三電流模式邏輯緩衝器28的第三輸入埠QP2、QN2,以接收第三差動輸入訊號,由於相鄰延遲正反器361、362、363之間係相差一個時間差,因此,傳送至電流模式邏輯緩衝裝置16的三個時脈訊號(第一時脈訊號、第二時脈訊號及第三時脈訊號)亦以一個時間差的延遲時間來依序產生。
在前述實施例中,由於本案之電流模式邏輯緩衝裝置屬於種預加強(pre-emphasis)的電路,所以可以直接使用時脈通道(clock lane)的串列器。在一些實施例中,前述之第一差動輸入訊號、第二差動輸入訊號及第三差動輸入訊號亦可以使用資料通道(data lane)的串列器,由於資料通道的串列器為去加強(de-emphasis)的電路,因此在一些延遲正反器上則需要額外加上反相器381、382。請參閱圖7所示,延遲正反器361的第一輸出端Q
0、Ǭ
0先連接至一反相器381將訊號反相後,再分別傳送至第一電流模式邏輯緩衝器24的第一輸入埠QP0、QN0,以接收第一差動輸入訊號;延遲正反器362的第二輸出端Q
1、Ǭ
1則同樣分別連接至第二電流模式邏輯緩衝器26的第二輸入埠QP1、QN1,以接收第二差動輸入訊號;延遲正反器363的第三輸出端Q
2、Ǭ
2先連接至反相器382將訊號反相後,再分別傳送至第三電流模式邏輯緩衝器28的第三輸入埠QP2、QN2,以接收第三差動輸入訊號,如此,亦可以利用資料通道的串列器14來產生第一差動輸入訊號、第二差動輸入訊號及第三差動輸入訊號分別提供給第一電流模式邏輯緩衝器24、第二電流模式邏輯緩衝器26與第三電流模式邏輯緩衝器28。後續運作則與前述之實施例相同,故於此不再重複贅述。
綜上所述,本案利用電流模式邏輯緩衝裝置重新分配輸出訊號的比重並配合差動輸入訊號的分配延遲,讓輸出之全時脈訊號的上升時間和下降時間增加,使其產生趨近弦波輸出的效果,以降低諧波訊號的能量,特別是時脈頻率中第三諧波的能量,進而達到減緩電磁干擾之功效。
以上所述之實施例僅係為說明本發明之技術思想及特點,其目的在使熟悉此項技術者能夠瞭解本發明之內容並據以實施,當不能以之限定本發明之專利範圍,即大凡依本發明所揭示之精神所作之均等變化或修飾,仍應涵蓋在本發明之專利範圍內。
1:高畫質多媒體介面
10:傳送裝置
12:數位處理器
14:串化器
16:電流模式邏輯緩衝裝置
18:鎖相迴路電路
20:接收裝置
22:連接器
24:第一電流模式緩衝器
241:第一負載電阻
242:第一負載電阻
243:第一電晶體
244:第一電晶體
245:第一電流源
26:第二電流模式緩衝器
261:第二負載電阻
262:第二負載電阻
263:第二電晶體
264:第二電晶體
265:第二電流源
28:第三電流模式緩衝器
281:第三負載電阻
282:第三負載電阻
283:第三電晶體
284:第三電晶體
285:第三電流源
30:位移暫存器
32:正反器單元
34:解多工器
36:高速正反器單元
361:延遲正反器
362:延遲正反器
363:延遲至反器
381:反相器
382:反相器
GND:接地端
ON、OP:輸出埠
QP0、QN0:第一輸入埠
QP1、QN1:第二輸入埠
QP2、QN2:第三輸入埠
Q
0、Ǭ
0:第一輸出端
Q
1、Ǭ
1:第二輸出端
Q
2、Ǭ
2:第三輸出端
VDD:電壓供應端
S10~S16:步驟
[圖1]係為一般高畫質多媒體介面的架構示意圖。
[圖2]係為根據本發明一實施例的高畫質多媒體介面之傳送裝置的方塊示意圖。
[圖3]係為根據本發明之一實施例的電流模式邏輯緩衝裝置的電路示意圖。
[圖4]係為根據本發明一實施例產生之各時脈訊號時序圖。
[圖5]係為根據本發明一實施例之訊號產生方法的流程圖。
[圖6]係為根據本發明一實施例之電流模式邏輯緩衝裝置連接至串列器的電路示意圖。
[圖7]係為根據本發明之另一實施例電流模式邏輯緩衝裝置連接至串列器的電路示意圖。
16:電流模式邏輯緩衝裝置
24:第一電流模式緩衝器
241、242:第一負載電阻
243、244:第一電晶體
245:第一電流源
26:第二電流模式緩衝器
261、262:第二負載電阻
263、264:第二電晶體
265:第二電流源
28:第三電流模式緩衝器
281、282:第三負載電阻
283、284:第三電晶體
285:第三電流源
GND:接地端
ON、OP:輸出埠
QP0、QN0:第一輸入埠
QP1、QN1:第二輸入埠
QP2、QN2:第三輸入埠
VDD:電壓供應端
Claims (7)
- 一種可抑制電磁干擾的電流模式邏輯緩衝裝置,包含:一第一電流模式邏輯緩衝器,具有二第一輸入埠,該第一電流模式邏輯緩衝器響應該二第一輸入埠接收的一第一差動輸入訊號而產生一第一時脈訊號;一第二電流模式邏輯緩衝器,具有二第二輸入埠,該第二電流模式邏輯緩衝器響應該二第二輸入埠接收的一第二差動輸入訊號而產生一第二時脈訊號,且該第二差動輸入訊號係較該第一差動輸入訊號延遲一時間差;一第三電流模式邏輯緩衝器,具有二第三輸入埠,該第三電流模式邏輯緩衝器響應該二第三輸入埠接收的一第三差動輸入訊號而產生一第三時脈訊號,且該第三差動輸入訊號係較該第二差動輸入訊號延遲該時間差;以及二輸出埠,接收該第一時脈訊號、該第二時脈訊號及該第三時脈訊號並輸出一全時脈訊號;其中該第一電流模式邏輯緩衝器包括:二第一負載電阻,分別連接至一電壓供應端;二第一電晶體,每一該第一電晶體的汲極分別連接該第一負載電阻其中之一以及該輸出埠其中之一,且每一該第一電晶體的閘極係分別連接該第一輸入埠其中之一;以及一第一電流源,其係連接至該二第一電晶體之源極,以提供一第一偏壓電流; 其中該第二電流模式邏輯緩衝器包括:二第二負載電阻,分別連接至該電壓供應端;二第二電晶體,每一該第二電晶體的汲極分別連接該第二負載電阻其中之一以及該輸出埠其中之一,且每一該第二電晶體的閘極係分別連接該第二輸入埠其中之一;以及一第二電流源,其係連接至該二第二電晶體之源極,以提供一第二偏壓電流;其中該第三電流模式邏輯緩衝器包括:二第三負載電阻,分別連接至該電壓供應端;二第三電晶體,每一該第三電晶體的汲極分別連接該第三負載電阻其中之一以及該輸出埠其中之一,且每一該第三電晶體的閘極係分別連接該第三輸入埠其中之一;以及一第三電流源,其係連接至該二第三電晶體之源極,以提供一第三偏壓電流。
- 如請求項1所述之可抑制電磁干擾的電流模式邏輯緩衝裝置,其中該第一差動輸入訊號、該第二差動輸入訊號及該第三差動輸入訊號係來自一高速傳輸介面傳送裝置中之串列器。
- 如請求項1所述之可抑制電磁干擾的電流模式邏輯緩衝裝置,其中該第一時脈訊號、該第二時脈訊號及該第三時脈訊號之電壓準位比係等於該第一偏壓電流、該第二偏壓電流及該第三偏壓電流之比值。
- 如請求項1或3所述之可抑制電磁干擾的電流模式邏輯緩衝裝置,其中該第一時脈訊號、該第二時脈訊號及該第三時脈訊號之電壓準位比為1:2:1。
- 如請求項1所述之可抑制電磁干擾的電流模式邏輯緩衝裝置,其中該時間差係為該全時脈訊號之週期的1/10。
- 一種可抑制電磁干擾的訊號產生方法,用於一電流模式邏輯緩衝裝置,該訊號產生方法包含:接收一第一差動輸入訊號,響應該第一差動輸入訊號而產生一第一時脈訊號;在經過一時間差後,接收一第二差動輸入訊號,響應該第二差動輸入訊號而產生一第二時脈訊號;在經過該時間差後,接收一第三差動輸入訊號,響應該第三差動輸入訊號而產生一第三時脈訊號;以及接收該第一時脈訊號、該第二時脈訊號及該第三時脈訊號,以輸出一全時脈訊號;其中該第一時脈訊號、該第二時脈訊號及該第三時脈訊號之電壓準位比為1:2:1。
- 如請求項6所述之可抑制電磁干擾的訊號產生方法,其中該第一差動輸入訊號、該第二差動輸入訊號及該第三差動輸入訊號係來自一高速傳輸介面傳送裝置中之串列器。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108115959A TWI694677B (zh) | 2019-05-08 | 2019-05-08 | 可抑制電磁干擾的電流模式邏輯緩衝裝置及其訊號產生方法 |
US16/576,477 US10763858B1 (en) | 2019-05-08 | 2019-09-19 | Current mode logic buffer device for suppressing electromagnetic interference and signal generating method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108115959A TWI694677B (zh) | 2019-05-08 | 2019-05-08 | 可抑制電磁干擾的電流模式邏輯緩衝裝置及其訊號產生方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI694677B true TWI694677B (zh) | 2020-05-21 |
TW202042504A TW202042504A (zh) | 2020-11-16 |
Family
ID=71896244
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108115959A TWI694677B (zh) | 2019-05-08 | 2019-05-08 | 可抑制電磁干擾的電流模式邏輯緩衝裝置及其訊號產生方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10763858B1 (zh) |
TW (1) | TWI694677B (zh) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7880521B2 (en) * | 2006-08-03 | 2011-02-01 | Samsung Electronics Co., Ltd. | Differential driver and method capable of controlling slew rate |
US8410828B2 (en) * | 2010-12-28 | 2013-04-02 | Stmicroelectronics Pvt Ltd. | Area efficient EMI reduction technique for H-bridge current mode transmitter |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7848402B1 (en) * | 2005-09-29 | 2010-12-07 | Altera Corporation | Phase-adjusted pre-emphasis and equalization for data communication |
-
2019
- 2019-05-08 TW TW108115959A patent/TWI694677B/zh active
- 2019-09-19 US US16/576,477 patent/US10763858B1/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7880521B2 (en) * | 2006-08-03 | 2011-02-01 | Samsung Electronics Co., Ltd. | Differential driver and method capable of controlling slew rate |
US8410828B2 (en) * | 2010-12-28 | 2013-04-02 | Stmicroelectronics Pvt Ltd. | Area efficient EMI reduction technique for H-bridge current mode transmitter |
Also Published As
Publication number | Publication date |
---|---|
TW202042504A (zh) | 2020-11-16 |
US10763858B1 (en) | 2020-09-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110277988B (zh) | 具有从低功率待机到低频信号传输的快速转换的中继器 | |
KR101200452B1 (ko) | 낮은 듀티 사이클 왜곡을 갖는 레벨 시프터 | |
US8610462B1 (en) | Input-output circuit and method of improving input-output signals | |
JP4756965B2 (ja) | 出力バッファ回路 | |
US8415980B2 (en) | Serializing transmitter | |
US9525573B2 (en) | Serializing transmitter | |
US8659329B2 (en) | Pre-emphasis circuit and differential current signaling system having the same | |
US10200025B2 (en) | Pulse-amplitude modulated hybrid comparator circuit | |
US8390315B1 (en) | Configurable input-output (I/O) circuitry with pre-emphasis circuitry | |
US10277215B2 (en) | Digital controlled delay line | |
US8749269B2 (en) | CML to CMOS conversion circuit | |
US9083584B2 (en) | Common mode modulation with current compensation | |
JP2014183571A (ja) | 低電力cmlレス送信器アーキテクチャ | |
US7920014B2 (en) | Semiconductor integrated circuit device | |
EP3248289A1 (en) | Serializing transmitter | |
JP5400894B2 (ja) | Cml信号の論理ファミリ間の変換を行うシステムおよび方法 | |
TWI694677B (zh) | 可抑制電磁干擾的電流模式邏輯緩衝裝置及其訊號產生方法 | |
US10749505B2 (en) | High-speed transmitter including a multiplexer using multi-phase clocks | |
CN111953335B (zh) | 能抑制电磁干扰的电流模式逻辑缓冲装置及信号产生方法 | |
Chae et al. | Design and comparative study of voltage regulation-based 2-tap flexible feed-forward equalizer for voltage-mode transmitters | |
Kim et al. | 20-Gb/s 5-$\text {V} _ {\mathrm {PP}} $ and 25-Gb/s 3.8-$\text {V} _ {\mathrm {PP}} $ Area-Efficient Modulator Drivers in 65-nm CMOS | |
Song et al. | Low-Power 10-Gb/s Transmitter for High-Speed Graphic DRAMs Using 0.18-$\mu\hbox {m} $ CMOS Technology | |
US11874788B1 (en) | Transmitter architecture for high speed memory interfaces | |
KR20170057917A (ko) | 귀환 회로를 포함하는 직렬화기 | |
Li et al. | A 5 Gbps serial link pre-emphasis transmitter with a novel-designed register based multiplexer |