TWI694583B - 靜電放電保護元件 - Google Patents
靜電放電保護元件 Download PDFInfo
- Publication number
- TWI694583B TWI694583B TW108109661A TW108109661A TWI694583B TW I694583 B TWI694583 B TW I694583B TW 108109661 A TW108109661 A TW 108109661A TW 108109661 A TW108109661 A TW 108109661A TW I694583 B TWI694583 B TW I694583B
- Authority
- TW
- Taiwan
- Prior art keywords
- type
- doped region
- region
- type doped
- bipolar junction
- Prior art date
Links
Images
Landscapes
- Bipolar Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
一種靜電放電保護元件,包括以下構件。第一PNP型雙極接面電晶體包括P型區、第一N型井區、第二N型井區、第一P型摻雜區、第一N型摻雜區、第二P型摻雜區與N型區。NPN型雙極接面電晶體包括第一P型井區、第三N型井區、第二N型摻雜區、第三P型摻雜區與第三N型摻雜區。第二PNP型雙極接面電晶體包括第一P型井區、第三N型井區、第三P型摻雜區、第三N型摻雜區與第四P型摻雜區。第二P型摻雜區、第一N型摻雜區、第三N型摻雜區與第四P型摻雜區耦接至高壓端。第一P型摻雜區、第二N型摻雜區與第三P型摻雜區耦接至低壓端。
Description
本發明是有關於一種半導體元件,且特別是有關於一種靜電放電保護元件。
靜電放電(electrostatic discharge,ESD)是電荷在非導體或未接地的導體上累積後,經由放電路徑,在短時間內快速移動放電的現象。靜電放電會造成積體電路中的電路損害,故通常會在積體電路內設置靜電放電保護元件,以防止靜電放電所造成的損害。
然而,目前應用於中高電壓半導體元件的靜電放電保護元件具有高觸發電壓(trigger voltage),因此無法達到保護的效果,進而造成內部電路受損。此外,上述靜電放電保護元件具有低保持電壓(holding voltage),因此容易產生閂鎖效應(latch-up issues),而造成半導體元件無法操作。
本發明提供一種靜電放電保護元件,其可具有低觸發電壓與高保持電壓。
本發明提出一種靜電放電保護元件,包括基底、至少一個第一PNP型雙極接面電晶體(bipolar junction transistor,BJT)、至少一個NPN型雙極接面電晶體與至少一個第二PNP型雙極接面電晶體。第一PNP型雙極接面電晶體包括P型區、第一N型井區、第二N型井區、第一P型摻雜區、第一N型摻雜區、第二P型摻雜區與N型區。P型區位在基底中。第一N型井區位在基底中,且連接至P型區的一側。第二N型井區位在基底中,且連接至P型區的另一側。第一P型摻雜區位在P型區中。第一N型摻雜區位在第二N型井區中。第一N型摻雜區與第一P型摻雜區隔離。第二P型摻雜區位在第一N型井區中。第二P型摻雜區與第一P型摻雜區隔離。N型區位在P型區下方,且連接至第一N型井區與第二N型井區。NPN型雙極接面電晶體包括第一P型井區、第三N型井區、第二N型摻雜區、第三P型摻雜區與第三N型摻雜區。第一P型井區位在基底中。第三N型井區位在基底中,且連接至第一P型井區的一側。第二N型摻雜區位在第一P型井區中。第三P型摻雜區位在第一P型井區中。第三N型摻雜區位在第三N型井區中。第三N型摻雜區分別與第二N型摻雜區與第三P型摻雜區隔離。第二PNP型雙極接面電晶體包括第一P型井區、第三N型井區、第三P型摻雜區、第三N型摻雜區與第四P型摻雜區。第四P型摻雜區位在第三N型井區中。第四P型摻雜區與第三P型摻雜區隔離。第二P型摻雜區、第一N型摻雜區、第三N型摻雜區與第四P型摻雜區耦接至高壓端。第一P型摻雜區、第二N型摻雜區與第三P型摻雜區耦接至低壓端。
依照本發明的一實施例所述,在上述靜電放電保護元件中,基底例如是P型基底。
依照本發明的一實施例所述,在上述靜電放電保護元件中,P型區可為P型基底或第二P型井區。
依照本發明的一實施例所述,在上述靜電放電保護元件中,N型區可為N型埋入層或深N型井區。
依照本發明的一實施例所述,在上述靜電放電保護元件中,NPN型雙極接面電晶體更可包括第四N型摻雜區與第五P型摻雜區。第四N型摻雜區位在第一P型井區中。第五P型摻雜區位在第一P型井區中。第三P型摻雜區與第五P型摻雜區中的一者位在第二N型摻雜區與第四N型摻雜區之間。第三P型摻雜區與第五P型摻雜區中的另一者分別與第二N型摻雜區與第四N型摻雜區隔離。
依照本發明的一實施例所述,在上述靜電放電保護元件中,第二PNP型雙極接面電晶體更包括第五P型摻雜區與第六P型摻雜區。第六P型摻雜區位在第三N型井區中。第三N型摻雜區位在第四P型摻雜區與第六P型摻雜區之間。
依照本發明的一實施例所述,在上述靜電放電保護元件中,第一PNP型雙極接面電晶體、NPN型雙極接面電晶體與第二PNP型雙極接面電晶體可彼此並聯。
依照本發明的一實施例所述,在上述靜電放電保護元件中,第一PNP型雙極接面電晶體的數量可為多個。多個第一PNP型雙極接面電晶體可彼此並聯。
依照本發明的一實施例所述,在上述靜電放電保護元件中,第一PNP型雙極接面電晶體可具有對稱結構。
依照本發明的一實施例所述,在上述靜電放電保護元件中,NPN型雙極接面電晶體可具有對稱結構。
依照本發明的一實施例所述,在上述靜電放電保護元件中,第二PNP型雙極接面電晶體可具有對稱結構。
依照本發明的一實施例所述,在上述靜電放電保護元件中,更可包括第四N型井區。第四N型井區位在基底中,且連接至第一P型井區的另一側。
依照本發明的一實施例所述,在上述靜電放電保護元件中,更可包括N型埋入層。N型埋入層位在第三N型井區下方,且連接至第三N型井區與第四N型井區。
依照本發明的一實施例所述,在上述靜電放電保護元件中,更可包括第五N型摻雜區。第五N型摻雜區位在第四N型井區中。
依照本發明的一實施例所述,在上述靜電放電保護元件中,更可包括隔離結構。隔離結構位在第一PNP型雙極接面電晶體與NPN型雙極接面電晶體之間以及第一PNP型雙極接面電晶體與第二PNP型雙極接面電晶體之間的基底中。
依照本發明的一實施例所述,在上述靜電放電保護元件中,更可包括隔離結構。隔離結構位在第一N型摻雜區與第一P型摻雜區之間的基底中。
依照本發明的一實施例所述,在上述靜電放電保護元件中,更可包括隔離結構。隔離結構位在第二P型摻雜區與第一P型摻雜區之間的基底中。
依照本發明的一實施例所述,在上述靜電放電保護元件中,更可包括隔離結構。隔離結構位在第三N型摻雜區與第二N型摻雜區之間以及第三N型摻雜區與第三P型摻雜區之間的基底中。
依照本發明的一實施例所述,在上述靜電放電保護元件中,隔離結構例如是淺溝渠隔離結構或場氧化層。
依照本發明的一實施例所述,在上述靜電放電保護元件中,基底例如是單晶矽基底、磊晶矽基底或絕緣體上有半導體(semiconductor-on-insulator,SOI)基底。
基於上述,在本發明所提出的靜電放電保護元件中,第一PNP型雙極接面電晶體可降低靜電放電保護元件的觸發電壓,因此可有效地防止內部電路受損。此外,第一PNP型雙極接面電晶體可提高靜電放電保護元件的保持電壓,以防止產生閂鎖效應。另外,NPN型雙極接面電晶體與第二PNP型雙極接面電晶體觸發後可提升靜電放電保護元件導通時的電流分布均匀性及提升防靜電的效能。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
圖1為本發明一實施例的靜電放電保護元件的剖面圖。
請參照圖1,靜電放電保護元件100包括基底102、至少一個第一PNP型雙極接面電晶體104、至少一個NPN型雙極接面電晶體106與至少一個第二PNP型雙極接面電晶體108。靜電放電保護元件100可應用於各種積體電路中。舉例來說,靜電放電保護元件100可應用於中高電壓半導體元件,但本發明並不以此為限。基底102例如是P型基底。基底102例如是單晶矽基底、磊晶矽基底或絕緣體上有半導體(SOI)基底。
第一PNP型雙極接面電晶體104包括P型區110、N型井區112、N型井區114、P型摻雜區116、N型摻雜區118、P型摻雜區120與N型區122。P型區110位在基底102中。P型區110可為P型基底或P型井區。在本實施例中,P型區110是以P型基底為例來進行說明,但本發明並不以此為限。N型井區112位在基底102中,且連接至P型區110的一側。N型井區114位在基底102中,且連接至P型區110的另一側。
P型摻雜區116位在P型區110中,且可作為第一PNP型雙極接面電晶體104的集極(collector)。N型摻雜區118位在N型井區114中,且可作為第一PNP型雙極接面電晶體104的基極(base)。N型摻雜區118與P型摻雜區116隔離。P型摻雜區120位在N型井區112中,且可作為第一PNP型雙極接面電晶體104的射極(emitter)。P型摻雜區120與P型摻雜區116隔離。N型區122位在P型區110下方,且連接至N型井區112與N型井區114。N型區122可為N型埋入層或深N型井區。在本實施例中,N型區122是以N型埋入層為例來進行說明,但本發明並不以此為限。此外,P型區110可藉由N型井區112、N型井區114與N型區122而與基底102進行隔離。
此外,第一PNP型雙極接面電晶體104更可包括P型區110a與P型摻雜區116a。P型區110a位在相鄰兩個第一PNP型雙極接面電晶體104之間的基底102中。P型區110a可為P型基底或P型井區。在本實施例中,P型區110a是以P型基底為例來進行說明,但本發明並不以此為限。此外,P型區110a可藉由N型井區112、N型井區114與N型區122而與基底102進行隔離。P型摻雜區116a位在P型區110a中,且可作為第一PNP型雙極接面電晶體104的集極。P型摻雜區116a與P型摻雜區120隔離。相鄰兩個第一PNP型雙極接面電晶體104可共用P型區110a與P型摻雜區116a。
在本實施例中,相鄰兩個第一PNP型雙極接面電晶體104可具有對稱結構。在一些實施例中,第一PNP型雙極接面電晶體104本身也可具有對稱結構。舉例來說,可省略圖1中的P型區110a與P型摻雜區116a,將圖1中的相鄰兩個N型井區112合併,且將圖1中的相鄰兩個P型摻雜區120合併,而形成本身具有對稱結構的第一PNP型雙極接面電晶體104。
NPN型雙極接面電晶體106包括P型井區124、N型井區126、N型摻雜區128、P型摻雜區130與N型摻雜區132。P型井區124位在基底102中。N型井區126位在基底102中,且連接至P型井區124的一側。
N型摻雜區128位在P型井區124中,且可作為NPN型雙極接面電晶體106的射極。P型摻雜區130位在P型井區124中,且可作為NPN型雙極接面電晶體106的基極。N型摻雜區132位在N型井區126中,且可作為NPN型雙極接面電晶體106的集極。N型摻雜區132分別與N型摻雜區128與P型摻雜區130隔離。
此外,NPN型雙極接面電晶體106更可包括N型摻雜區134與P型摻雜區136。N型摻雜區134位在P型井區124中,且可作為NPN型雙極接面電晶體106的射極。P型摻雜區136位在P型井區124中,且可作為NPN型雙極接面電晶體106的基極。P型摻雜區130位在N型摻雜區128與N型摻雜區134之間。P型摻雜區136分別與N型摻雜區128與N型摻雜區134隔離。然而,只要NPN型雙極接面電晶體106包括N型摻雜區128與N型摻雜區134中的至少一者以及P型摻雜區130與P型摻雜區136中的至少一者即屬於本發明所涵蓋的範圍。
在本實施例中,在N型井區126的兩側可分別具有P型井區124、N型摻雜區128、P型摻雜區130、N型摻雜區134與P型摻雜區136,而使得NPN型雙極接面電晶體106本身可具有對稱結構,但本發明並不以此為限。在一些實施例中,NPN型雙極接面電晶體106可僅在N型井區126的一側具有P型井區124、N型摻雜區128、P型摻雜區130、N型摻雜區134與P型摻雜區136。在一些實施例中,當NPN型雙極接面電晶體106的數量為多個時,相鄰兩個NPN型雙極接面電晶體106可具有對稱結構。
第二PNP型雙極接面電晶體108包括P型井區124、N型井區126、P型摻雜區130、N型摻雜區132與P型摻雜區138。第二PNP型雙極接面電晶體108與NPN型雙極接面電晶體106可共用P型井區124、N型井區126、P型摻雜區130與N型摻雜區132。P型摻雜區130可作為第二PNP型雙極接面電晶體108的集極。N型摻雜區132可作為第二PNP型雙極接面電晶體108的基極。P型摻雜區138位在N型井區126中,且可作為第二PNP型雙極接面電晶體108的射極。P型摻雜區138與P型摻雜區130隔離。
此外,第二PNP型雙極接面電晶體108更包括P型摻雜區136與P型摻雜區140。P型摻雜區136可作為第二PNP型雙極接面電晶體108的集極。P型摻雜區140位在N型井區126中,且可作為第二PNP型雙極接面電晶體108的射極。N型摻雜區132位在P型摻雜區138與P型摻雜區140之間。P型摻雜區140與P型摻雜區130隔離。然而,只要第二PNP型雙極接面電晶體108包括P型摻雜區130與P型摻雜區136中的至少一者以及P型摻雜區138與P型摻雜區140中的至少一者即屬於本發明所涵蓋的範圍。
在本實施例中,在N型井區126的兩側可分別具有P型井區124、P型摻雜區130與P型摻雜區136,而使得第二PNP型雙極接面電晶體108本身可具有對稱結構,但本發明並不以此為限。在一些實施例中,第二PNP型雙極接面電晶體108可僅在N型井區126的一側具有P型井區124、P型摻雜區130與P型摻雜區136。在一些實施例中,當第二PNP型雙極接面電晶體108的數量為多個時,相鄰兩個第二PNP型雙極接面電晶體108可具有對稱結構。
P型摻雜區120、N型摻雜區118、N型摻雜區132與P型摻雜區138耦接至高壓端V
H。P型摻雜區116、N型摻雜區128與P型摻雜區130耦接至低壓端V
L。另外,P型摻雜區140可耦接至高壓端V
H。P型摻雜區116a、N型摻雜區134與P型摻雜區136可耦接至低壓端V
L。第一PNP型雙極接面電晶體104、NPN型雙極接面電晶體106與第二PNP型雙極接面電晶體108可彼此並聯。
在本實施例中,第一PNP型雙極接面電晶體104的數量是以兩個(多個)為例,NPN型雙極接面電晶體106的數量是以一個為例,且第二PNP型雙極接面電晶體108的數量是以一個為例,但本發明並不以此為限。只要第一PNP型雙極接面電晶體104的數量、NPN型雙極接面電晶體106的數量與第二PNP型雙極接面電晶體108的數量分別為至少一個即屬於本發明所涵蓋的範圍。
舉例來說,在一些實施例中,第一PNP型雙極接面電晶體104的數量可為一個,NPN型雙極接面電晶體106的數量與第二PNP型雙極接面電晶體108的數量可為多個。在一些實施例中,第一PNP型雙極接面電晶體104的數量、NPN型雙極接面電晶體106的數量與第二PNP型雙極接面電晶體108的數量分別可為多個。在一些實施例中,第一PNP型雙極接面電晶體104的數量、NPN型雙極接面電晶體106的數量與第二PNP型雙極接面電晶體108的數量分別可為一個。此外,當第一PNP型雙極接面電晶體104的數量為多個時,多個第一PNP型雙極接面電晶體104可彼此並聯。當NPN型雙極接面電晶體106的數量為多個時,多個NPN型雙極接面電晶體106可彼此並聯。當第二PNP型雙極接面電晶體108的數量為多個時,多個第二PNP型雙極接面電晶體108可彼此並聯。
在本實施例中,上述耦接至高壓端V
H的方法、上述耦接至低壓端V
L的方法與上述並聯的方法例如是藉由內連線結構進行電性連接。
此外,靜電放電保護元件100更可包括隔離結構142a、隔離結構142b、隔離結構142c、隔離結構142d、隔離結構142e與隔離結構142f中的至少一者。隔離結構142a、隔離結構142b、隔離結構142c、隔離結構142d、隔離結構142e與隔離結構142f例如是淺溝渠隔離結構或場氧化層。在本實施例中,隔離結構142a、隔離結構142b、隔離結構142c、隔離結構142d、隔離結構142e與隔離結構142f是以淺溝渠隔離結構為例來進行說明,但本發明並不以此為限。
隔離結構142a位在第一PNP型雙極接面電晶體104與NPN型雙極接面電晶體106之間以及第一PNP型雙極接面電晶體104與第二PNP型雙極接面電晶體108之間的基底102中。藉此,第一PNP型雙極接面電晶體104與NPN型雙極接面電晶體106可彼此隔離,且第一PNP型雙極接面電晶體104與第二PNP型雙極接面電晶體108可彼此隔離。
隔離結構142b位在N型摻雜區118與P型摻雜區116之間的基底102中,藉此N型摻雜區118與P型摻雜區116可彼此隔離。隔離結構142c位在P型摻雜區120與P型摻雜區116之間的基底102中,藉此P型摻雜區120與P型摻雜區116可彼此隔離。隔離結構142d位在P型摻雜區116a與P型摻雜區120之間的基底102中,藉此P型摻雜區116a與P型摻雜區120可彼此隔離。
隔離結構142e位在N型摻雜區132與N型摻雜區128之間以及N型摻雜區132與P型摻雜區130之間的基底102中。此外,隔離結構142e更可位在N型摻雜區132與N型摻雜區134之間、P型摻雜區138與N型摻雜區128之間、P型摻雜區138與P型摻雜區130之間、P型摻雜區138與N型摻雜區134之間、P型摻雜區140與N型摻雜區128之間、P型摻雜區140與P型摻雜區130之間以及P型摻雜區140與N型摻雜區134之間。藉此,N型摻雜區132、P型摻雜區138與P型摻雜區140可分別與N型摻雜區128、P型摻雜區130隔離與N型摻雜區134隔離。
隔離結構142f位在P型摻雜區136與N型摻雜區128之間、P型摻雜區136與P型摻雜區130之間以及P型摻雜區136與N型摻雜區134之間的基底102中。藉此,P型摻雜區136可分別與N型摻雜區128、P型摻雜區130與N型摻雜區134隔離。
此外,在結構的佈局設計方面,N型井區114、P型摻雜區116、P型摻雜區116a、N型摻雜區118、P型摻雜區120、N型摻雜區128、P型摻雜區130、N型摻雜區132、N型摻雜區134、P型摻雜區136、P型摻雜區138與P型摻雜區140的佈局設計可為條狀、矩形、六角形、八角形或圓形,但本發明並不以此為限。
基於上述實施例可知,在靜電放電保護元件100中,第一PNP型雙極接面電晶體104可降低靜電放電保護元件100的觸發電壓,因此可有效地防止內部電路受損。此外,第一PNP型雙極接面電晶體104可提高靜電放電保護元件100的保持電壓,以防止產生閂鎖效應。另外,NPN型雙極接面電晶體106與第二PNP型雙極接面電晶體108觸發後可提升靜電放電保護元件100導通時的電流分布均匀性及提升防靜電的效能。
圖2為本發明另一實施例的靜電放電保護元件的剖面圖。
請參照圖1與圖2,圖2的靜電放電保護元件200與圖1的靜電放電保護元件100的差異如下。在靜電放電保護元件200中,P型區210與P型區210a為P型井區。此外,靜電放電保護元件200更可包括N型井區202、N型埋入層204與N型摻雜區206中的至少一者。N型井區202位在基底102中,且連接至P型井區124的另一側。N型埋入層204位在P型井區124下方,且連接至N型井區126與N型井區202。此外,P型井區124可藉由N型井區126、N型井區202與N型埋入層204而與基底102進行隔離。N型摻雜區206位在N型井區202中。在靜電放電保護元件200中,N型摻雜區206耦接至高壓端V
H,且可作為用以提供隔離電壓的電極。亦即,在靜電放電保護元件200中,N型摻雜區206並非用以作為NPN型雙極接面電晶體106的電極與第二PNP型雙極接面電晶體108的電極。在靜電放電保護元件200與靜電放電保護元件100中,相似的構件以相同的符號表示並省略其說明。
基於上述實施例可知,在靜電放電保護元件200中,第一PNP型雙極接面電晶體104可降低靜電放電保護元件200的觸發電壓,因此可有效地防止內部電路受損。此外,第一PNP型雙極接面電晶體104可提高靜電放電保護元件200的保持電壓,以防止產生閂鎖效應。另外,NPN型雙極接面電晶體106與第二PNP型雙極接面電晶體108觸發後可提升靜電放電保護元件200導通時的電流分布均匀性及提升防靜電的效能。
圖3為本發明另一實施例的靜電放電保護元件的剖面圖。
請參照圖1與圖3,圖3的靜電放電保護元件300與圖1的靜電放電保護元件100的差異如下。在靜電放電保護元件300中,P型區310與P型區310a為P型井區。N型區322為深N型井區。P型區310、P型區310a、N型井區112與N型井區114可位於N型區322中。隔離結構342a、隔離結構342b、隔離結構342c、隔離結構342d、隔離結構342e與隔離結構342f為場氧化層。此外,在靜電放電保護元件300與靜電放電保護元件100中,相似的構件以相同的符號表示並省略其說明。
基於上述實施例可知,在靜電放電保護元件300中,第一PNP型雙極接面電晶體104可降低靜電放電保護元件300的觸發電壓,因此可有效地防止內部電路受損。此外,第一PNP型雙極接面電晶體104可提高靜電放電保護元件300的保持電壓,以防止產生閂鎖效應。另外,NPN型雙極接面電晶體106與第二PNP型雙極接面電晶體108觸發後可提升靜電放電保護元件300導通時的電流分布均匀性及提升防靜電的效能。
此外,靜電放電保護元件100、靜電放電保護元件200與靜電放電保護元件300可由任意標準製程進行製造,且不需額外的光罩。
綜上所述,由於上述實施例的靜電放電保護元件具有第一PNP型雙極接面電晶體,因此靜電放電保護元件可具有低觸發電壓與高保持電壓,進而可防止內部電路受損與閂鎖效應。此外,由於上述實施例的靜電放電保護元件具有NPN型雙極接面電晶體與第二PNP型雙極接面電晶體,因此靜電放電保護元件可具有較佳的電流分布均匀性及較佳的防靜電的效能。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100、200、300:靜電放電保護元件
102:基底
104:PNP型雙極接面電晶體
106:NPN型雙極接面電晶體
108:PNP型雙極接面電晶體
110、110a、210、210a、310、310a:P型區
112、114、126、202:N型井區
116、116a、120、130、136、138、140:P型摻雜區
118、128、132、134、206:N型摻雜區
122、322:N型區
124:P型井區
142a~142f、342a~342f:隔離結構
204:N型埋入層
V
H:高壓端
V
L:低壓端
圖1為本發明一實施例的靜電放電保護元件的剖面圖。
圖2為本發明另一實施例的靜電放電保護元件的剖面圖。
圖3為本發明另一實施例的靜電放電保護元件的剖面圖。
100:靜電放電保護元件
102:基底
104:PNP型雙極接面電晶體
106:NPN型雙極接面電晶體
108:PNP型雙極接面電晶體
110、110a:P型區
112、114、126:N型井區
116、116a、120、130、136、138、140:P型摻雜區
118、128、132、134:N型摻雜區
122:N型區
124:P型井區
142a~142f:隔離結構
VH:高壓端
VL:低壓端
Claims (10)
- 一種靜電放電保護元件,包括:基底;至少一個第一PNP型雙極接面電晶體,包括:P型區,位在所述基底中;第一N型井區,位在所述基底中,且連接至所述P型區的一側;第二N型井區,位在所述基底中,且連接至所述P型區的另一側;第一P型摻雜區,位在所述P型區中;第一N型摻雜區,位在所述第二N型井區中,且與所述第一P型摻雜區隔離;第二P型摻雜區,位在所述第一N型井區中,且與所述第一P型摻雜區隔離;以及N型區,位在所述P型區下方,且連接至所述第一N型井區與所述第二N型井區;至少一個NPN型雙極接面電晶體,包括:第一P型井區,位在所述基底中;第三N型井區,位在所述基底中,且連接至所述第一P型井區的一側;第二N型摻雜區,位在所述第一P型井區中;第三P型摻雜區,位在所述第一P型井區中;以及 第三N型摻雜區,位在所述第三N型井區中,且分別與所述第二N型摻雜區與所述第三P型摻雜區隔離;以及至少一個第二PNP型雙極接面電晶體,包括:所述第一P型井區;所述第三N型井區;所述第三P型摻雜區;所述第三N型摻雜區;以及第四P型摻雜區,位在所述第三N型井區中,且與所述第三P型摻雜區隔離,其中所述第二P型摻雜區、所述第一N型摻雜區、所述第三N型摻雜區與所述第四P型摻雜區耦接至高壓端,且所述第一P型摻雜區、所述第二N型摻雜區與所述第三P型摻雜區耦接至低壓端。
- 如申請專利範圍第1項所述的靜電放電保護元件,其中所述基底包括P型基底。
- 如申請專利範圍第2項所述的靜電放電保護元件,其中所述P型區包括所述P型基底或第二P型井區。
- 如申請專利範圍第1項所述的靜電放電保護元件,其中所述N型區包括N型埋入層或深N型井區。
- 如申請專利範圍第1項所述的靜電放電保護元件,其中所述至少一個NPN型雙極接面電晶體更包括:第四N型摻雜區,位在所述第一P型井區中;以及 第五P型摻雜區,位在所述第一P型井區中,其中所述第三P型摻雜區與所述第五P型摻雜區中的一者位在所述第二N型摻雜區與所述第四N型摻雜區之間,且所述第三P型摻雜區與所述第五P型摻雜區中的另一者分別與所述第二N型摻雜區與所述第四N型摻雜區隔離。
- 如申請專利範圍第5項所述的靜電放電保護元件,其中所述至少一個第二PNP型雙極接面電晶體更包括:所述第五P型摻雜區;以及第六P型摻雜區,位在所述第三N型井區中,其中所述第三N型摻雜區位在所述第四P型摻雜區與所述第六P型摻雜區之間。
- 如申請專利範圍第1項所述的靜電放電保護元件,其中所述至少一個第一PNP型雙極接面電晶體、所述至少一個NPN型雙極接面電晶體與所述至少一個第二PNP型雙極接面電晶體彼此並聯。
- 如申請專利範圍第1項所述的靜電放電保護元件,其中所述至少一個第一PNP型雙極接面電晶體為多個第一PNP型雙極接面電晶體,且所述多個第一PNP型雙極接面電晶體彼此並聯。
- 如申請專利範圍第1項所述的靜電放電保護元件,更包括:第四N型井區,位在所述基底中,且連接至所述第一P型井區的另一側。
- 如申請專利範圍第9項所述的靜電放電保護元件,更包括:N型埋入層,位在所述第一P型井區下方,且連接至所述第三N型井區與所述第四N型井區。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108109661A TWI694583B (zh) | 2019-03-21 | 2019-03-21 | 靜電放電保護元件 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108109661A TWI694583B (zh) | 2019-03-21 | 2019-03-21 | 靜電放電保護元件 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI694583B true TWI694583B (zh) | 2020-05-21 |
TW202036833A TW202036833A (zh) | 2020-10-01 |
Family
ID=71895952
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108109661A TWI694583B (zh) | 2019-03-21 | 2019-03-21 | 靜電放電保護元件 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI694583B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11894362B2 (en) * | 2021-02-05 | 2024-02-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | PNP controlled ESD protection device with high holding voltage and snapback |
TWI843431B (zh) * | 2023-02-07 | 2024-05-21 | 新唐科技股份有限公司 | 靜電放電保護元件 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW270229B (en) * | 1995-01-14 | 1996-02-11 | United Microelectronics Corp | Electrostatic discharge protecting circuit for SCR |
TWI340453B (en) * | 2003-04-30 | 2011-04-11 | Texas Instruments Inc | Efficient protection structure for reverse pin-to-pin electrostatic discharge |
TWI563661B (en) * | 2013-01-18 | 2016-12-21 | United Microelectronics Corp | Transistor structure for electrostatic discharge protection |
US20170062406A1 (en) * | 2015-08-31 | 2017-03-02 | Samsung Electronics Co., Ltd. | Electrostatic discharge protection device and electronic device having the same |
US20170236817A1 (en) * | 2013-06-13 | 2017-08-17 | Nxp Usa, Inc. | Esd protection device |
US20180323183A1 (en) * | 2017-05-02 | 2018-11-08 | Macronix International Co., Ltd. | Electrostatic Discharge Protection Device |
-
2019
- 2019-03-21 TW TW108109661A patent/TWI694583B/zh active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW270229B (en) * | 1995-01-14 | 1996-02-11 | United Microelectronics Corp | Electrostatic discharge protecting circuit for SCR |
TWI340453B (en) * | 2003-04-30 | 2011-04-11 | Texas Instruments Inc | Efficient protection structure for reverse pin-to-pin electrostatic discharge |
TWI563661B (en) * | 2013-01-18 | 2016-12-21 | United Microelectronics Corp | Transistor structure for electrostatic discharge protection |
US20170236817A1 (en) * | 2013-06-13 | 2017-08-17 | Nxp Usa, Inc. | Esd protection device |
US20170062406A1 (en) * | 2015-08-31 | 2017-03-02 | Samsung Electronics Co., Ltd. | Electrostatic discharge protection device and electronic device having the same |
US20180323183A1 (en) * | 2017-05-02 | 2018-11-08 | Macronix International Co., Ltd. | Electrostatic Discharge Protection Device |
Also Published As
Publication number | Publication date |
---|---|
TW202036833A (zh) | 2020-10-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8981483B2 (en) | ESD protection structure and ESD protection circuit | |
US10037986B2 (en) | ESD protection structure and method of fabrication thereof | |
US20140131765A1 (en) | ESD Devices Comprising Semiconductor Fins | |
US20210407988A1 (en) | Methods of fabricating single-stack bipolar-based esd protection devices | |
US9893050B2 (en) | ESD protection structure | |
TWI694583B (zh) | 靜電放電保護元件 | |
TW202201707A (zh) | 具有低寄生電容之靜電放電保護結構及其靜電放電保護電路 | |
TW201725694A (zh) | 靜電放電保護電路、半導體靜電放電保護元件及其佈局結構 | |
US20120168906A1 (en) | ESD Protection Device with Tunable Design Windows | |
TWI784064B (zh) | 閘極控制雙載子接面電晶體及其操作方法 | |
US20080169513A1 (en) | Emitter Ballasting by Contact Area Segmentation in ESD Bipolar Based Semiconductor Component | |
KR20100079083A (ko) | 반도체 소자의 정전기 방전 보호 소자 및 그의 제조 방법 | |
TWI594393B (zh) | 靜電放電保護元件 | |
US11145641B2 (en) | Electrostatic discharge protection device | |
US10290626B1 (en) | High voltage electrostatic discharge (ESD) bipolar integrated in a vertical field-effect transistor (VFET) technology and method for producing the same | |
TWI756092B (zh) | 矽控整流器 | |
US9960251B2 (en) | ESD protection structure and method of fabrication thereof | |
TWI744187B (zh) | 半導體電路及其製造方法 | |
TWI270193B (en) | Diode strings and ESD protection circuits characterized with low leakage current | |
WO2021057275A1 (zh) | 一种双向esd保护器件及电子装置 | |
CN115528019A (zh) | Esd保护器件、保护电路及制备方法 | |
US10147715B2 (en) | Methods for an ESD protection circuit including trigger-voltage tunable cascode transistors | |
TW202111911A (zh) | 低觸發電壓靜電放電防護元件 | |
TWI843431B (zh) | 靜電放電保護元件 | |
US8916935B2 (en) | ESD clamp in integrated circuits |