TWI690714B - 利用可變形頻率信號測試待測裝置的輸出訊號中的相位雜訊 - Google Patents

利用可變形頻率信號測試待測裝置的輸出訊號中的相位雜訊 Download PDF

Info

Publication number
TWI690714B
TWI690714B TW108115582A TW108115582A TWI690714B TW I690714 B TWI690714 B TW I690714B TW 108115582 A TW108115582 A TW 108115582A TW 108115582 A TW108115582 A TW 108115582A TW I690714 B TWI690714 B TW I690714B
Authority
TW
Taiwan
Prior art keywords
output signal
dut
frequency
phase noise
fft
Prior art date
Application number
TW108115582A
Other languages
English (en)
Other versions
TW202001272A (zh
Inventor
瑪斯塔法 史拉瑪尼
芮蓓嘉R 波西
Original Assignee
美商格芯(美國)集成電路科技有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商格芯(美國)集成電路科技有限公司 filed Critical 美商格芯(美國)集成電路科技有限公司
Publication of TW202001272A publication Critical patent/TW202001272A/zh
Application granted granted Critical
Publication of TWI690714B publication Critical patent/TWI690714B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B17/00Monitoring; Testing
    • H04B17/30Monitoring; Testing of propagation channels
    • H04B17/309Measuring or estimating channel quality parameters
    • H04B17/345Interference values
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B17/00Monitoring; Testing
    • H04B17/0082Monitoring; Testing using service channels; using auxiliary channels
    • H04B17/0085Monitoring; Testing using service channels; using auxiliary channels using test signal generators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B17/00Monitoring; Testing
    • H04B17/10Monitoring; Testing of transmitters
    • H04B17/101Monitoring; Testing of transmitters for measurement of specific parameters of the transmitter or components thereof
    • H04B17/104Monitoring; Testing of transmitters for measurement of specific parameters of the transmitter or components thereof of other parameters, e.g. DC offset, delay or propagation times
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L67/00Network arrangements or protocols for supporting network services or applications
    • H04L67/01Protocols
    • H04L67/12Protocols specially adapted for proprietary or special-purpose networking environments, e.g. medical networks, sensor networks, networks in vehicles or remote metering networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Quality & Reliability (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

本揭露的實施例提供用以測試相位雜訊的系統、方法、及程式產品。系統可包括頻率轉換器,用於將輸出信號之一部分的頻率降低至可變形頻率、帶通濾波器,其電性耦接至頻率轉換器,用於使用預定頻寬對輸出信號的部分進行可變形頻率的濾波、及波形分析模組,用於接收濾波信號。頻率轉換器可包括可變電子振盪器(EO),配置以選擇輸出信號的一部分。波形分析模組對輸出信號的每個濾波部分應用快速傅立葉轉換(FFT),並將它們組合以產生輸出信號的總FFT。

Description

利用可變形頻率信號測試待測裝置的輸出訊號中的相位雜訊
本揭露的實施例一般涉及用於測試待測裝置(DUT)中之信號雜訊的裝置和方法。這裡描述的各種實施例可將輸出信號的部分從初始頻率轉換為可變形頻率,並且在重新組合它們之前以可變形頻率轉換信號以計算相位雜訊。
廣泛使用多個互連裝置(俗稱「物聯網」或「IOT」)是電子工程領域的一個快速發展領域。IOT佈置中的每個互連裝置可包括一或多個射頻(RF)組件,以提供相對於同一網路中之其他裝置的信號傳輸和接收。這種佈置中之互連裝置的數量龐大,伴隨著電子系統信號處理負擔的顯著增加。確定符合消費者和技術要求的其中一個最重要程序是RF組件的「相位雜訊」測試。相位雜訊通常是指在頻域中表示之波形相位的短期和隨機波動。相位雜訊源於信號的時域不穩定性,也稱為「抖動(jitter)」。
在電子系統中測試相位雜訊通常需要測試廠(test house)的幫助。測試廠可提供大量測試裝置,用於檢查裝置之信號處理組件中的相位雜訊量。測試速度在很大程度上取決於測試廠在給定時間內可用的測試裝置總數。不斷增加的製造量和消費者對具有RF組件之裝置的需求已經對測試廠造成了壓力,例如,因為測試速度可能不足以使測試裝置始終可用 於所有產品。僅僅透過購買或構建更多的測試設備將不足以減輕這種負擔,因為每個測試結構都帶來了巨大的製造成本,並且仍然會藉由傳統的測試方法繼續以太慢的速度進行測試。
本揭露之第一態樣提出一種用於測試一待測裝置(DUT)的一輸出信號中之相位雜訊的方法,方法包括:執行一第一程序,包括:將DUT之輸出信號之複數個部分之其一者從一初始頻率降低至一可變形頻率,以預定頻寬之外的可變形頻率對輸出信號的選定部分進行濾波,以產生輸出信號的一濾波部分,對輸出信號之選定部分的濾波輸出信號應用一快速傅立葉轉換(FFT),以產生輸出信號的一轉換部分,以及重複降低、濾波、及應用,直到為輸出信號之複數個部分之每一者產生輸出信號的一轉換部分;及完成第一程序後,執行一第二程序,包括:組合輸出信號的每個轉換部分以產生用於DUT之輸出信號的一總FFT,及基於DUT之輸出信號的總FFT來計算DUT之輸出信號的一相位雜訊。
本揭露之第二態樣提出一種用於測試一待測裝置(DUT)的一輸出信號中之相位雜訊的系統,系統包括:一頻率轉換器,配置以將DUT之輸出信號的頻率從一初始頻率降低至一可變形頻率,其中頻率轉換器的參考時脈可在複數個頻率之間選擇以轉換輸出信號之複數個部分之其一者,且其中複數個頻率之每一者被配置以將輸出信號之複數個部分之其一者從初始頻率轉換至可變形頻率;一帶通濾波器,電性耦接至頻率轉換器,並配置以用一預定頻寬之外的可變形頻率對輸出信號之複數個部分之每一者進行濾波,以產生輸出信號的濾波部分;及一波形分析模組,通訊地耦接至頻率轉換器,並配置以從帶通濾波器接收輸出信號的濾波部分,並更配置以:執行一第一程序,包括:使用頻率轉換器來選擇輸出信號之複數個部分之其一者;接收對應於頻率轉換器之參考時脈之選定頻率的濾 波部分輸出信號;對輸出信號之濾波部分應用一快速傅立葉轉換(FFT),以產生輸出信號的轉換部分;以及重複選擇、接收、及應用,直到為輸出信號之複數個部分之每一者產生輸出信號的轉換部分;完成第一程序後,執行一第二程序,包括:組合輸出信號的每個轉換部分以產生用於DUT之輸出信號的一總FFT;及基於DUT之輸出信號的總FFT來計算DUT之輸出信號的一相位雜訊。
本揭露之第三態樣提出一種儲存在一電腦可讀儲存媒體上的電腦程式產品,電腦程式產品包含程式代碼,程式代碼當被至少一計算裝置執行時使計算裝置藉由執行以下動作來測試一待測裝置(DUT)的一輸出信號中之相位雜訊,包括:執行一第一程序,包括:發信一頻率轉換器以將DUT之輸出信號之一部分的頻率從一初始頻率降低至一可變形頻率,其中電性耦接至頻率轉換器的一帶通濾波器用一預定頻寬之外的可變形頻率對輸出信號之部分進行濾波以產生輸出信號的濾波部分,對輸出信號之濾波部分的濾波輸出信號應用一快速傅立葉轉換(FFT),以產生輸出信號的一轉換部分,以及重複降低及應用,直到為輸出信號之複數個部分之每一者產生輸出信號的一轉換部分;及完成第一程序後,執行一第二程序,包括:組合輸出信號的每個轉換部分以產生用於DUT之輸出信號的一總FFT,及基於DUT之輸出信號的總FFT來計算DUT之輸出信號的一相位雜訊。
10‧‧‧測試系統
12‧‧‧待測裝置
14‧‧‧內部參考時脈
20‧‧‧頻率轉換器
30‧‧‧固定電子振盪器
32‧‧‧固定參考時脈
40‧‧‧波形分析模組
50‧‧‧數位轉換器
52‧‧‧固定採樣時脈
60‧‧‧FFT模組
100‧‧‧系統
112‧‧‧DUT
114‧‧‧固定參考時脈
120‧‧‧頻率轉換器
130‧‧‧電子振盪器
138‧‧‧帶通濾波器
140‧‧‧波形分析模組
150‧‧‧數位轉換器
152‧‧‧固定參考時脈
200‧‧‧環境
202‧‧‧電腦系統
204‧‧‧計算裝置
208‧‧‧處理單元
210‧‧‧I/O組件
212‧‧‧記憶體
214‧‧‧外部儲存系統
216‧‧‧輸入/輸出裝置
218‧‧‧通訊路徑
220‧‧‧PN測試系統
222‧‧‧計算器
224‧‧‧比較器
226‧‧‧判斷器
230‧‧‧規格
232‧‧‧信號頻寬資料欄位
234‧‧‧雜訊容限欄位
S1-S12‧‧‧步驟
從以下結合描述本揭露之各種實施例之附圖之揭露之各個態樣的詳細描述,將更容易理解本揭露的這些和其他特徵,其中:圖1顯示根據傳統方法之對輸出信號執行快速傅立葉轉換(FFT)分析的頻域圖。
圖2顯示使用固定電子振盪器測試輸出信號之相位雜訊的 傳統系統之示意圖。
圖3顯示根據本揭露之實施例之用於測試待測裝置(DUT)的輸出信號中之相位雜訊之系統的示意圖。
圖4顯示根據本揭露之實施例之對多個可變形信號頻寬執行FFT分析的代表圖。
圖5描繪根據本揭露之實施例之說明性環境,其包括配置以與頻率轉換器互動並包括用以計算DUT中之相位雜訊之程式的電腦系統。
圖6顯示根據本揭露之實施例之用於實施測試DUT之相位雜訊之方法的說明性流程圖。
注意,本揭露的附圖不一定按比例繪製。附圖旨在僅描繪本揭露的典型態樣,因此不應被視為限制本揭露的範圍。在附圖中,相同的編號表示附圖之間的相同元件。
在以下描述中,參考形成其一部分的附圖,且其中藉由圖示的方式顯示可能實踐本教導的特定示範實施例。足夠詳細地描述了這些實施例以使得本領域技術人員能夠實踐本教導,並且應當理解,可能使用其他實施例,並且可在不脫離本教導之範圍的情況下進行改變。因此,以下描述僅是說明性的。
本揭露提出一種用於測試待測裝置(DUT、device under test)之輸出信號中之相位雜訊的系統、方法、及程式產品。特別地,DUT可採用射頻(RF)組件、使用一或多個RF組件產生輸出信號的裝置、及/或產生波形形式之輸出之其他電子裝置的形式。這樣的波形可藉由具有偏離基值(base value)的幅度來傳送資料及/或其他電子資訊,此幅度指示經由信號攜帶的資訊(例如,1和0)。如前所述,相位雜訊是指波形中的隨機變化,其不是源自傳播信號中的資訊,因此降低了傳輸的準確性。IOT裝置中的 裝置必須在預定限制內運行相位雜訊,以確保正確解譯信號。本揭露的實施例提出可能通過系統、方法、程式產品等實施的分析技術,用於快速且準確地測量來自DUT之輸出信號的相位雜訊。
參考圖1,顯示來自DUT之信號的振幅-頻率(即,頻域),以繪示用於測試信號之相位雜訊的傳統過程。在一些情況下,測試裝置可能嘗試藉由對信號的整個頻寬應用快速傅立葉轉換來計算信號的相位雜訊。「傅立葉轉換」是一種數學運算,其中信號被分成一系列單獨的正弦波,這些正弦波可能加在一起以基本上接近原始信號。本文中縮寫為「FFT」的「快速傅立葉轉換」是指藉由數學上近似和改變傳統傅立葉轉換分析的若干部分來計算信號之傅立葉轉換的數學過程。在技術文獻中,術語「傅立葉轉換」或「FFT」可指用於將信號轉換為分量正弦波之和、及從這些技術產生的分量正弦波之和的操作。在本揭露中,「應用」FFT是指將信號頻寬轉換為分量正弦波之和的數學過程,而「轉換信號」是指可表示信號頻寬之分量正弦波的總和。在圖1中,信號的頻率頻寬顯示在X軸上的範圍內,信號振幅顯示在Y軸上。信號的載波(carrier)功率(Cp)表示為頻域中點處的信號之振幅。相位雜訊可能計算為在整個信號頻寬上沿振幅曲線的頻率偏差。「動態範圍」是指頻域中信號頻寬上的信號振幅範圍。
在整個信號頻寬上應用FFT是分析信號最快且最完整的方法。不幸的是,將FFT應用於整個頻寬會帶來固有的技術限制。這些限制在本領域中稱為FFT洩漏(leakage)。FFT洩漏的最重要來源稱為「非相干採樣(incoherent sampling)」。非相干採樣是指污染頻寬內的可測量雜訊之來自左側(例如,低於最小頻寬頻率的信號部分)和右側(例如,高於最大頻寬頻率的信號部分)的信號雜訊。這會降低測量相位雜訊的準確度,並可導致某些DUT被錯誤地標記為符合或不符合雜訊的容限(tolerance)級別。另外,對整個信號應用FFT可能僅對相對高功率的信號有效。信號的整個頻寬的FFT分析可能為振幅測量提供有限的動態範圍,從而減少頻寬的若 干部分處之測量的不準確性。
現在轉到圖2,過去用於將FFT應用於來自DUT之輸出信號的方法已經導入了用於在應用FFT之前修改輸出信號的附加組件。這些組件已解決將FFT應用於整個信號頻寬的一些限制,但在某些情況下卻又引入了進一步的限制。本揭露的實施例消除圖2中所示之程序的這些缺點,因此討論此替代技術以進一步與本揭露對比。圖2繪示用於測試輸出信號中之相位雜訊的傳統測試系統10。系統10可包括待測裝置(DUT)12,其使用內部參考時脈14產生電子輸出信號。內部參考時脈14的頻率使系統10中的所有組件同步。
為了減少非相干採樣對DUT 12之FFT的影響,可將頻率轉換器20耦接至DUT 12的輸出。頻率轉換器20通常採用信號混頻器的形式,信號混頻器被配置以將來自DUT 12之輸出信號的頻率從初始頻率改變至另一頻率。在實例中,頻率轉換器20將來自DUT 12的輸出信號降低至低於其原始值的頻率。為了提供此功能,頻率轉換器20可使用固定電子振盪器(EO)30來電性混合來自DUT 12的輸出信號,固定電子振盪器30在本領域中也被稱為具有固定參考時脈32的本地振盪器(LO)。固定參考時脈32也被發送到頻率轉換器20,以在系統10中提供同步操作,如本文其他地方所述。對輸出信號進行濾波可降低來自上下頻寬附近信號部分的非相干採樣,但也將降低信號之最終FFT的動態範圍。
然後,降頻信號傳播到波形分析模組40,其中數位轉換器(「Dig.」)50使用固定採樣時脈52將信號轉成數位表示(例如,1和0的序列)。然後使用FFT模組60處理數位化信號,以提供可測試相位雜訊的轉換信號。在系統10中包括具有固定EO 30的頻率轉換器20將固有地降低轉換輸出信號的頻率,同時保持相同的頻寬。利用頻率轉換器20和固定EO 30調整輸出信號的載波頻率(也稱為「中心頻率」)既有利又有弊。用系統10產生的轉換輸出信號將降低待測信號的信號頻率,但也會降低測 試的動態範圍,從而限制測試精準度。替代測試結構和技術可能依賴於例如延遲線和具有其他組件的移相器來測試相位雜訊。這些替代方案不令人滿意,因為與FFT分析相比,它們需要更長的測試時間,並可能僅對有限範圍的頻寬及/或信號功率有效。
轉到圖3,顯示根據本揭露之實施例的系統100。除了改變用於進行信號頻寬之FFT分析的方法之外,系統100藉由結構改變克服了系統10(圖2)的限制。特別地,系統100可將輸出信號分成較小的部分,使用FFT轉換每個部分,並將轉換的信號部分加在一起。例如,系統100可使用「疊加(superposition)」(一種藉由相加來組合波形的技術)來組合轉換的部分,以在整個頻寬上產生轉換的輸出信號。
系統100可包括例如DUT 112,其使用固定參考時脈114進行操作以同步DUT 112的輸出。DUT 112可以初始頻率發送輸出信號,此初始頻率對於使用FFT分析的相位雜訊測試可能太高。根據實例,利用DUT 112產生之輸出信號的初始頻率可能是例如大約12.0千兆赫(GHz)。此初始頻率在RF應用中可能稱為「高頻」信號。應用FFT來測試信號的相位雜訊在「可變形頻率」下可能更有效,在RF應用中也稱為「中頻」範圍,例如大約10.7GHz。低頻信號也是可能的,但可能不適用於本揭露的實施例。簡單地將DUT 112的輸出信號從其原始頻率轉換為可變形頻率可能帶有如系統10(圖2)所述的限制。系統100包括結構特徵以降低信號頻率,同時確保擷取更寬的輸出信號頻寬。例如,系統100可包括頻率轉換器120。頻率轉換器120可採用RF混頻器的形式,例如本領域已知的簡單或差分混頻器、或複合方塊(例如,具有其他電子元件(例如濾波器、放大器、衰減器等)的現場可編程閘陣列(FPGA)),以提供與RF混頻器類似或相同的電功能。如上所述,頻率轉換器120可將來自DUT 112的輸出信號頻率從初始頻率(例如,如上所述的12.0GHz)降低至可變形頻率(例如,10.7GHz)。需要強調的是,從頻率轉換器120輸出的可變形信號頻率 可能是恆定的。
系統100的實施例包括附加特徵,使得頻率轉換器120可應用於來自DUT 112之輸出信號的不同部分。如圖3所示,頻率轉換器120可由耦接至參考時脈114的可調整電子振盪器(EO)130驅動。參考時脈114可設置為預定頻率,例如大約10MHz。參考時脈114可耦接至系統100的其他組件(例如,本文討論的帶通濾波器138、數位轉換器150、PN測試系統220)以提供同步操作。與系統10的振盪器30(圖2)不同,可調整的EO 130可在複數個頻率之間選擇,如圖3中之可調整EO 130上的滑桿所示。可調整EO 130可具體化為例如鎖相迴路(PLL)。PLL指的是用於輸出相位的電子控制信號在數學上取決於輸入信號的相位,例如,藉由預定的數學關係。在這種情況下,參考時脈114的相位確定從可調整EO 130輸出之信號的相位。調整可調整EO 130的頻率可使頻率轉換器120將來自DUT 112之輸出信號的頻寬作為目標進行轉換。可調整EO 130可在一系列頻率之間選擇,每個頻率可彼此分開預定量(例如,以MHz為單位的階層變化)。因此,將可調整EO 130設定為特定頻率可使頻率轉換器120僅將來自DUT 112之輸出信號的一部分從其初始頻率轉換為可變形頻率。
頻率轉換器120和可調整電子振盪器130可允許系統100以主動方式調整來自DUT 112之輸出信號的頻寬範圍。但由於當頻寬範圍改變時先前提到的非相干採樣之影響,這種調整改變單獨來看幾乎沒有價值。系統100的特徵在於具有固定濾波頻寬的帶通濾波器138,以防止非相干採樣。帶通濾波器是指一種電路,它處理輸入信號以去除小於最小頻率和大於最大頻率之信號之所有部分,即「頻寬」。注意,無論通過可調整EO 130選擇輸出信號的哪個部分,帶通濾波器138的頻寬都可保持恆定。在示範實施例中,帶通濾波器138可具有大約30千赫茲(KHz)的頻寬。帶通濾波器138可電性耦接至頻率轉換器120,使得帶通濾波器138以可變形頻率對在預定頻寬之外之信號的每個部分進行濾波,對應於來自DUT 112的輸出信號。因此,帶通濾波器138可使用波形分析模組140產生要分析之輸出信號的濾波部分。
波形分析模組140可通訊地耦接至頻率轉換器120,並且可從帶通濾波器138接收輸出信號的濾波部分。波形分析模組可採用各種形式,並且作為非限制性實例可包括軟體組件、硬體組件、硬體和軟體的組合等,用於實現這裡討論的相位雜訊分析技術。根據示範實施例,波形分析模組140可包括具有電子硬體的FPGA,其被編碼以接收、解譯、和分析從帶通濾波器138承載的濾波輸出信號。波形分析模組140的各種子組件在本文中藉由實例討論,但是應理解這些組件可被提供作為電性耦接至波形分析模組140的獨立組件。
波形分析模組140可包括或電性耦接至數位轉換器(「Dig.」)150,數位轉換器150被配置以從帶通濾波器138接收輸出信號的濾波部分。數位轉換器150可以類比形式接收輸出信號的濾波部分,並且將它們轉換為通過二進制數字(即1和0)表示之相同信號的表示。固定參考時脈152可根據特定頻率(例如10MHz)驅動數位轉換器150。應當理解,數位轉換器150可與波形分析模組140分開提供,或者在替代實施例中,可分析非數位化信號。波形分析模組140可包括相位雜訊測試系統(「PN測試系統220」),其接收輸出信號之數位化和濾波部分,並可使用計算器將FFT應用於輸出信號的濾波部分以產生輸出信號的轉換部分。波形分析模組140的相位雜訊系統220還可通訊地耦接至可調整EO 130。在操作期間,相位雜訊系統220可使可調整EO 130選擇來自DUT 112之輸出信號的不同部分,以便用波形分析模組140進行測試。在此關於圖6的處理流程更詳細地討論用於提供此功能的操作步驟。
簡要地參考圖3和4,顯示來自DUT 112之輸出信號的示範頻域分析以示出系統100的優點。與傳統方法相比,例如,圖1的分析或圖2的系統10,系統100可將輸出信號分解成要轉換的較小部分,然後 重新組合成用於來自DUT 112之輸出信號的總FFT。因此,系統100的實施例可將FFT應用於可變形頻率(例如,如本文所討論的0.70GHz)的輸出信號,而不伴隨測試頻寬的降低。圖4顯示在初始頻率下來自DUT 112之輸出信號的第一(上方)曲線圖。調整EO 130,同時將參考時脈114保持在固定值,可使頻率轉換器120選擇信號的特定頻寬用於分析,例如,如第一曲線圖中的不同「部分頻寬」所示。第二(下方)曲線圖顯示在可變形頻率下來自DUT 112之輸出信號之每個選定部分的曲線圖。如圖所示,可將選定部分轉成有限頻寬的較小段。在通過頻率轉換器120轉換成可變形頻率之後,這些選定部分可覆蓋更寬的範圍。輸出信號的這些部分可被提供給波形分析模組140並例如藉由應用如本文所討論的FFT進行轉換,然後被重新組合成單個波形以測試相位雜訊。
參考圖5,顯示用於實施本文描述之方法及/或系統的說明性環境200。特別地,顯示電腦系統202包括計算裝置204。計算裝置204可包括波形分析模組140,其可包括例如在一或多個子系統(相位雜訊測試系統220、規格230、數位轉換器150等等),用於執行本文描述之任何/所有程序並實施本文描述的任何/所有實施例。
顯示電腦系統202包括處理單元(PU)208(例如,一或多個處理器)、I/O組件210、記憶體212(例如,儲存階層)、外部儲存系統214、輸入/輸出(I/O)裝置216(例如,一或多個I/O介面及/或裝置)、及通訊路徑218。通常,處理單元208可執行程式代碼,例如波形分析模組140,其至少部分地固定在記憶體212中。在執行程式代碼時,處理單元208可處理資料,這可導致從/向記憶體212及/或儲存系統214讀取及/或寫入資料。路徑218提供環境200中之每個組件之間的通訊鏈路。I/O組件210可包括一或多個人類I/O裝置,其使得人類使用者能夠與電腦系統202及/或一或多個通訊裝置互動以使系統使用者能夠使用任何類型的通訊鏈路與電腦系統202通訊。在這種程度上,波形分析模組140可管理使得系統使用 者能夠與波形分析模組140互動的一組介面(例如,圖形使用者介面、應用程式介面等)。此外,波形分析模組140可通過相位雜訊測試系統220中包含的若干模組來管理(例如,儲存、檢索、創建、操縱、組織、呈現等)資料。相位雜訊測試系統220藉由示例顯示為波形分析模組140的子系統。
如本文所述,波形分析模組140可包括相位雜訊測試系統220。在這種情況下,相位雜訊測試系統220的模組222、224、226可使電腦系統202能夠執行波形分析模組140使用的一組工作,並且可與波形分析模組140的其他部分分開開發及/或實施。計算器222可在這裡討論的程序中實施各種數學計算。比較器224可比較本文所討論之程序中的兩個數量及/或資料項。例如,判斷器226可基於對本文所討論的之程序中之各種條件的符合性或不符合性進行邏輯判斷。一或多個模組222、224、226可使用儲存在記憶體212中之基於演算法的計算、查找表、軟體代碼、及/或類似工具來處理、分析、及操作資料以執行它們各自的功能。這裡討論的每個模組可獲得及/或操作來自外部組件、單元、系統等或來自計算裝置204之記憶體212的資料。
計算裝置204及/或波形分析模組140還可包括表示為規格230的資料目錄,規格230定義來自DUT 112之輸出信號的各個態樣及/或輸出信號中將容許的雜訊量。規格230可包括用於評估DUT 112是否符合特定組件、產品、系統等之效能要求的度量指標。規格230可被細分為各種資料欄位,例如,如圖5所示的兩個資料欄位。例如,規格230的信號頻寬資料欄位232可提供由DUT 112發送之總信號頻寬的上下頻率。相位雜訊測試系統220可參考信號頻寬232以評估是否已經測試DUT 112的整個頻率範圍。規格230可附加地或替代地包括在實施根據本揭露的方法時用於比較的雜訊容限欄位234。在如本文所討論的一些實施例中,DUT 112必須表現出低於雜訊容限欄位234中定義之值的雜訊量,以通過相位雜訊 測試。參考測量、值等的其他規則及/或形式可附加地或替代地儲存在規格230的不同欄位中。相位雜訊測試系統220和其模組222、224、226可交叉引用並應用規格230內的資料以實施根據本揭露的各種程序,例如,判斷輸出信號DUT 112的總FFT是否違反雜訊容限234。
電腦系統202可操作地連接至系統100的部分或以其他方式與系統100的部分通訊。例如,電腦系統202可例如在數位轉換器150處從帶通濾波器138接收輸出信號的濾波部分。然後,數位轉換器150可將輸出信號的濾波部分轉換成能夠通過相位雜訊測試系統220處理的數位格式。另外,相位雜訊測試系統220可通訊地耦接至可調整EO 130。通過此通訊連接,相位雜訊測試系統220可選擇輸出信號的不同部分以從初始頻率轉換為可變形頻率,然後發送到帶通濾波器138且隨後發送到相位波形分析模組140。如本文所討論的,本案的實施例可產生指令,例如,通過I/O組件210及/或I/O裝置246,以在輸出信號違反雜訊容限234的情況下修改DUT 112,或者將DUT 112標記為符合雜訊容限234。
在電腦系統202包括多個計算裝置的情況下,每個計算裝置可僅具有固定在其上的波形分析模組140及/或相位雜訊測試系統220(包括例如模組222、224、226)的一部分。然而,應理解,電腦系統202和相位雜訊測試系統220僅代表可執行本文所述程序之各種可能的等效電腦系統。電腦系統202可使用任何解決方案獲得或提供資料,例如儲存在記憶體212或儲存系統214中的資料。例如,電腦系統202可產生及/或用以從一或多個資料儲存產生資料、從另一系統接收資料、將資料發送至另一系統等。
一起參考圖5和6,顯示用於測試來自DUT 112之輸出信號中之相位雜訊的說明性程序。藉由舉例,圖6中描繪的步驟和程序可例如利用波形分析模組140的組件、相位雜訊測試系統220的一或多個模組222、224、226、及/或本文所述之電腦系統202的其他組件來實施。實施這 裡討論的程序可提供一種測試方法,其藉由將信號的一部分從初始頻率轉換為可變形頻率、對信號的每個部分應用FFT、及將信號的每個轉換部分重新組合成輸出信號的總FFT來快速並準確地測量信號中的相位雜訊。應當理解,本揭露可同時及/或順序地關於多個DUT 112來實施,其中每個DUT 112提供不同的輸出信號以針對相位雜訊進行測試。在適當的情況下,本文討論了其他示範實施、替代等。還應理解,在進一步的實施例中,圖6中所示的程序P1、P2和各個步驟S1-S12之一些或全部可使用專用硬體來實施,例如,被編程以實施本文所討論之各個步驟之每一者的FPGA。
程序流程可從操作DUT 112的步驟S1開始,以產生用於分析的輸出信號。儘管可使用多個DUT 112及/或用於分析的信號來實施根據本揭露的方法,但是為了舉例的目的,討論使用一個DUT 112的實例。步驟S1可包括準備DUT 112以進行測試的每個初步動作。步驟S1可包括例如將DUT 112電性耦接至系統100,使得來自DUT 112的輸出信號被發送至頻率轉換器120,然後被發送至系統100的其他組件。步驟S1還可以包括例如啟動DUT 112的操作和產生DUT 112的固定參考時脈114以產生輸出信號。可實施圖6中所示的以下程序以測試輸出信號中的相位雜訊。如本文所討論的,為了清楚起見,後續步驟將被描述為實施為第一程序P1和第二程序P2的一部分。第一程序P1及其步驟可實施為用於創建和分析來自DUT 112之輸出信號的多個部分的循環。第二程序P2及其步驟可在第一程序P1結束之後實施。應當理解,在替代實施中,程序P1的一些步驟可移動到程序P2,反之亦然,並且圖6的流程圖繪示進入每個程序P1、P2之步驟的一種佈置。
在步驟S1之後,第一程序P1可從步驟S2開始,選擇來自待分析之DUT 112之輸出信號的一部分。選擇可由使用者手動執行,例如,藉由選擇待測試相位雜訊之輸出信號的頻寬。選擇也可通過相位雜訊測試系統220自動發生,例如,藉由設定用於測試的初始頻寬或者藉由將先前 測試的頻寬調整預定量,如本文其他地方所討論的。待測試的總信號頻寬能儲存在例如規格230的信號頻寬欄位232中。信號頻寬欄位232還可包括或被細分為要在第一程序P1中轉換之信號的各個部分。在任何情況下,在步驟S2中選擇之輸出信號的部分可對應於EO 130的若干可選頻率之其一者,如本文其他地方所述。在任何情況下,在步驟S2中選擇的輸出信號頻寬可表示總信號頻寬的一部分。例如,在本揭露的實施例中,可在具有30KHz、50KHz、0.50GHz、及/或適用於頻域頻寬的其他頻率範圍之頻寬的部分上測試具有例如10MHz的總頻域頻寬的信號。
然後,第一程序可進行到步驟S3,將DUT 112之輸出信號的頻率從其初始頻率降低至可變形頻率。如本文其他地方所述,由頻率轉換器120產生的可變形頻率信號可具有固定值,例如,與約12GHz的初始頻寬相比約為0.7GHz。可藉由調整EO 130的頻率來選擇輸出信號的不同部分,以提供與來自DUT 112之輸出信號混合的信號。因此,步驟S3可包括增加或減少EO 130的頻率,以將輸出信號的一部分轉換為預定的可變形頻率。
在步驟S3之後,第一程序P1可進行到對從頻率轉換器120發送之可變形頻率信號進行濾波的步驟S4。步驟S4中的濾波可使用帶通濾波器138來實施,如本文其他地方所述。帶通濾波器138另外可具有固定的濾波頻寬,而不管在步驟S2中哪個部分的輸出信號已被選擇並且在步驟S3中頻率降低。根據實例,可使用例如大約30KHz的濾波頻寬對可變形頻率信號進行濾波。濾波可去除在步驟S3中頻率降低之後剩餘之信號的不需要部分,例如,高於和低於預定頻率限制以進行分析。因此,步驟S4中的濾波可防止來自選定範圍之外之信號部分的雜訊污染,並因此減少輸出信號之選定部分內的非相干採樣。在步驟S4中的濾波完成之後,所得到的信號可被稱為「輸出信號的濾波部分」。
在步驟S4中的濾波之後,第一程序P1可繼續到數位化輸 出信號之濾波部分的附加步驟S5。步驟S5中的數位化可對提供給波形分析模組140的信號資訊沒有任何影響。步驟S5中的數位化可簡單地將輸出信號的濾波部分從類比格式轉換為配置以使用波形分析進行處理的數位格式。步驟S5可使用數位轉換器150作為電腦系統202的組件來實施,或者可通過專用硬體(例如,FPGA、電子組件等)來實施,被配置為接受類比信號作為輸入並創建與輸出相同信號的數位表示。
此後,第一程序P1可繼續到步驟S6,將FFT應用於輸出信號的濾波部分,以產生輸出信號的轉換部分。相位雜訊測試系統220的計算器222可被配置以對輸入至相位雜訊測試系統220之信號的部分應用FFT操作。如本文其他地方所述,FFT是指能夠將信號轉換為基本等效的單獨正弦曲線(每個正弦曲線具有各自的頻率、波長、相位偏移等)之和的一系列數學運算。單獨正弦曲線的總和可稱為「輸出信號的轉換部分」。創建輸出信號的轉換部分是有利的,因為某些單獨的正弦曲線可表示輸出信號之轉換部分中的雜訊水平。另外,輸出信號的若干轉換部分可在後續步驟中在數學上組合以為DUT 112的輸出信號創建總FFT。所得到之輸出信號的轉換部分可儲存在例如輸出之其他轉換部分的記憶體212及/或儲存系統214中,使得每個轉換部分可在將來的步驟中組合。
繼續到第一程序P1的步驟S7,判斷器226可判斷來自DUT 112之輸出信號的任何部分是否尚未被轉換為輸出信號的轉換部分。可能藉由將輸出信號的每個轉換部分與原始輸出信號交叉參考來執行步驟S7中的判斷。然後,判斷器226可判斷原始輸出信號的任何部分是否缺少輸出信號的相應部分。或者,步驟S7可包括可調整參考時脈134是否還沒有選擇要轉換之輸出信號的一部分。在另外的實施例中,相位雜訊測試系統220的判斷器226可檢查規格230的信號頻寬欄位232,以判斷輸出信號的任何部分是否尚未被轉換。在波形分析模組140判斷信號的至少一部分尚未被轉換的情況下(即,步驟S7的「是」),第一程序P1可返回至步驟S2, 選擇來自DUT 112之輸出信號的另一部分進行轉換。然後,其他步驟S3-S7可重複輸出信號的下一部分。因此,步驟S2-S7可以循環方式實施,直到輸出信號的每個部分已被轉換。在波形分析模組140判斷整個輸出信號已被轉換的情況下(即,在步驟S7處為「否」),此方法可進行到第二程序P2以使用輸出信號之轉換部分來計算整個信號的相位雜訊。
第二程序P2可例如以步驟S8開始,將輸出信號的每個轉換部分組合成用於DUT之輸出信號的總FFT。相位雜訊測試系統220的計算器222可藉由使用如本文其他地方所述的疊加將輸出信號的每個組合部分組合成總FFT。換句話說,藉由轉換輸出信號的每個部分而創建的每個分量正弦曲線可被加在一起以產生來自DUT 112之整個輸出信號之正弦曲線的組合和。
第二程序P2可繼續到步驟S9,使用從輸出信號之轉換部分創建的總FFT來計算整個信號的相位雜訊。相位雜訊測試系統220的計算器222可使用任何目前已知的或稍後開發之用於基於頻域中之信號的FFT表示來量化相位雜訊的數學演算法來計算總FFT的相位雜訊。例如,步驟S9中之相位雜訊的計算可包括識別偏離預期值預定量的分量正弦曲線,並減去基線信號值以計算信號的相位雜訊。可以在數學上將相位雜訊轉換為一或多個測量單位,以量化相位雜訊。例如,相位雜訊可表示為「抖動」並以秒為單位測量。可藉由相位誤差(例如以度為單位測量)除以頻率(例如,以MHz為單位)和360度的乘積來計算抖動。在替代實施例中可採用用於評估信號抖動的替代公式或方法。在計算相位雜訊之後,方法,如來自第二程序P2之步驟S9的虛線所示。在這種情況下,DUT 112的設計者、製造商、測試者、操作者等然後可單獨地分析相位雜訊並且將DUT 112標記為符合其規格,或者基於信號中可結束(「完成」)所計算的相位雜訊量來採取校正動作。
在進一步的實施例中,第二程序P2選擇性地包括附加步驟 以自動分析相位雜訊及/或要在DUT 112上實施的後續動作。因此,第二程序P2可從步驟S9繼續到步驟S10,以判斷是否在步驟S9中計算的相位雜訊違反DUT 112的容限值。步驟S10可包括例如相位雜訊測試系統220的比較器224,將計算的相位雜訊值與規格230中的雜訊容限欄位234進行比較。根據實例,雜訊容限欄位235可指定最大抖動,例如,大約0.50奈秒(ns)。因此導致最大抖動大於約0.50ns的相位雜訊水平將違反DUT 112的雜訊容限。
如果計算的相位雜訊(例如以秒表示)違反DUT 112的容限水平(即,步驟S10的「是」),則第二程序P2可進行到修改DUT 112的步驟S11或者產生用以修改DUT 112的指令。在步驟S11中對DUT 112的修改可包括手動改變、修復、替換等包括在DUT 112中的硬體。在其他情況下,步驟S11可包括調整DUT 112的操作設置而不改變其組件。步驟S11還可包括使製造系統、測試系統、操作員等基於所產生的指令對DUT 112進行改變或丟棄DUT 112。然後,第二程序P2可結束(「完成」),或者選擇性地使第一程序P1使用修改的DUT 112重複以再次測試相位雜訊。如果計算的相位雜訊沒有違反DUT 112的容限水平(即,步驟S10的「否」),則第二程序P2可改為繼續到步驟S12,將DUT 112標記為符合。因此,步驟S12可具體化為向操作者產生DUT 112以可接受之信號雜訊操作的訊息、在電腦系統202的記憶體212及/或儲存系統214中產生標籤以指示DUT 112已通過相位雜訊測試、或以其他方式修改DUT 112以將DUT 112標記為符合。然後,第二程序P2可結束(「完成」)。在任何情況下,方法然後可使用也需要相位雜訊測試之」不同的操作設定在另一DUT 112、DUT112之群組、或甚至在相同的DUT 112上實施。
這裡描述的各種實施例可為每個DUT、裝置之群組等提供若干技術益處。例如,方法的實施例可在一或多個測試裝置上實施,以提高相位雜訊測試的速度,並且因此允許測試機構在特定的時間跨度內處理 更多數量的DUT。另外,本揭露的實施例可允許更有效和經濟地使用單個測試裝置。如本文其他地方所述,本文描述的各種實施例可擴展測試的動態範圍,從而產生更高品質的測試結果,以判斷特定DUT是否符合規格要求。這裡描述的各種實施例還可允許在沒有使用者干預的情況下自動執行各種手動實施的測試步驟,從而進一步提高測試速度和可在一段時間間隔內測試之DUT的總數。
如本領域技術人員將理解的,本揭露的態樣可具體化為系統、方法、或電腦程式產品。因此,本發明的態樣可採取完全硬體實施例、完全軟體實施例(包括韌體、常駐軟體、微代碼等)或者組合軟體和硬體態樣之實施例(在本文中可能通常都稱為「電路」、「模組」、或「系統」)的形式。此外,本發明的態樣可採取具體化在一或多個電腦可讀媒體中之電腦程式產品的形式,其中電腦可讀媒體具有包含在其上的電腦可讀程式代碼。
可使用一或多個電腦可讀媒體的任何組合。電腦可讀儲存媒體可是例如電子、磁、光、電磁、紅外、或半導體系統、設備或裝置、或者前述之任何適當的組合。電腦可讀儲存媒體的更具體實例(非詳盡列表)將包括以下:具有一或多個電線的電連接、可攜式計算機磁碟、硬碟、隨機存取記憶體(RAM)、唯讀記憶體(ROM)、可擦除可編程唯讀記憶體(EPROM或快閃記憶體)、光纖、可攜式光碟唯讀記憶體(CD-ROM)、光學儲存裝置、磁性儲存裝置、或前述之任何適當的組合。在本文件的上下文中,電腦可讀儲存媒體可是任何有形媒體,其可包含或儲存由指令執行系統、設備、或裝置使用或與其結合使用的程式。
電腦可讀媒體上包含的程式代碼可使用任何適當的媒體傳輸,包括但不限於無線、有線、光纖電纜、RF等、或者前述之任何適當的組合。用於執行本發明之態樣之操作的計算機程式代碼可用一或多種編程語言的任何組合來編寫,包括諸如Java、Smalltalk、C++等的物件導向編程 語言和諸如「C」編程語言或類似編程語言的傳統程序編程語言。程式代碼可完全在使用者的計算機上執行、部分在使用者的計算機上執行、作為獨立的軟體套件、部分在使用者的計算機上和部分在遠端計算機上、或完全在遠端計算機或伺服器上執行。在後者情況下,遠端計算機可通過任何類型的網路連接到使用者的計算機,包括區域網路(LAN)或廣域網路(WAN)、或者可與外部計算機建立之連線(例如,通過使用網際網路服務提供商的網際網路)。
以上參考根據本發明之實施例的方法、裝置(系統)和電腦程式產品的流程圖及/或方塊圖描述了本揭露的態樣。將理解,流程圖圖示及/或方塊圖的每個方塊以及流程圖圖示及/或方塊圖中之方塊的組合可由計算機程式指令實施。這些計算機程式指令可提供給通用計算機、專用計算機、或其他可編程資料處理裝置的處理器以產生機器,使得通過計算機的處理器或其他可編程資料處理裝置執行的指令產生用於實施流程圖及/或方塊圖塊中指定之功能/動作的手段。
這些計算機程式指令還可儲存在電腦可讀媒體中,此電腦可讀媒體可指示計算機、其他可編程資料處理裝置、或其他裝置以特定方式起作用,使得儲存在電腦可讀媒體中的指令產生包括實施流程圖及/或方塊圖中指定之功能/動作之指令的製造產品。計算機程式指令也可載入到計算機、其他可編程資料處理裝置、或其他裝置上,以使得在計算機、其他可編程資料處理裝置、或其他裝置上執行一系列操作步驟,以產生計算機實施的程序,使得在計算機或其他可編程裝置上執行的指令提供用於實施在流程圖及/或方塊圖中指定之功能/動作的程序。
附圖中的流程圖和方塊圖繪示根據本發明之各種實施例的系統、方法、和電腦程式產品之可實施的佈局、功能、和操作。在這方面,流程圖或方塊圖中的每個方塊可表示代碼的模組、片段、或部分,其包括用於實施指定邏輯功能的一或多個可執行指令。還應注意,在一些替代實 施中,方塊中提到的功能可不按圖中所示的順序發生。例如,連續示出的兩個方塊實際上可基本上同時執行,或者這些方塊有時可能以相反的順序執行,這取決於所涉及的功能。還應注意,方塊圖及/或流程圖說明的每個方塊以及方塊圖及/或流程圖說明中之方塊的組合可由執行特定功能或動作之基於專用硬體的系統、或專用硬體和計算機指令的組合來實施。
如本文所使用的,術語「配置」、「配置以」、及/或「配置用於」可指如此描述之組件的專用模式。例如,配置以執行功能的系統或裝置可包括被編程或以其他方式修改以執行此特定功能的電腦系統或計算裝置。在其他情況下,存儲在電腦可讀媒體(例如,儲存媒體)上的程式代碼可配置以當在此計算裝置上執行此程式代碼時使至少一個計算裝置執行功能。在這些情況下,程式代碼的安排在執行時觸發計算裝置中的特定功能。在其他實例中,配置以與其他組件互動及/或作用於其他組件的裝置可被特定地成形及/或設計為有效地與這些組件互動及/或作用於那些組件。在一些這樣的情況下,裝置被配置以與另一組件互動,因為其形狀的至少一部分與此另一組件之形狀的至少一部分互補。在一些情況下,裝置之至少一部分的尺寸設計成與此另一部件的至少一部分互動。裝置和其他組件之間的物理關係(例如,互補、尺寸重合等)可幫助執行功能,例如,裝置或其他組件之一或多者的移位、裝置或其他組件之一或多者的接合、等等。
已經出於說明的目的呈現對本發明之各種實施例的描述,但是並不旨在窮舉或限制於所揭露的實施例。在不脫離所描述之實施例之範圍和精神的情況下,許多修改和變化對於本領域普通技術人員來說是顯而易見的。選擇這裡使用的術語是為了最好地解釋實施例的原理、實際應用或對市場中發現之技術的技術改進,或者使本領域其他技術人員能夠理解本揭露的實施例。
S1-S12‧‧‧步驟

Claims (20)

  1. 一種用於測試一待測裝置(DUT)的一輸出信號中之相位雜訊的方法,該方法包含:執行一第一程序,包括:將該DUT之該輸出信號之複數個部分之其一者從一初始頻率降低至一可變形頻率,以預定頻寬之外的該可變形頻率對該輸出信號的選定部分進行濾波,以產生該輸出信號的一濾波部分,對該輸出信號之該選定部分的濾波輸出信號應用一快速傅立葉轉換(FFT),以產生該輸出信號的一轉換部分,以及重複降低、濾波、及應用FFT之步驟,直到為該輸出信號之該複數個部分之每一者產生該輸出信號的一轉換部分;及完成該第一程序後,執行一第二程序,包括:組合該輸出信號的每個轉換部分以產生用於該DUT之該輸出信號的一總FFT,及基於該DUT之該輸出信號的該總FFT來計算該DUT之該輸出信號的一相位雜訊。
  2. 如申請專利範圍第1項之方法,其中該第一程序更包括藉由調整被配置以接收該DUT之該輸出信號的一頻率轉換器的一電子振盪器(EO)來選擇該輸出信號之該複數個部分之其一者。
  3. 如申請專利範圍第2項之方法,其中調整該頻率轉換器的該EO包括將該EO的頻率增加或減少一預定量。
  4. 如申請專利範圍第2項之方法,該頻率轉換器的該EO係耦接至一RF 混頻器,該RF混頻器接收該DUT和該EO的該輸出信號。
  5. 如申請專利範圍第1項之方法,其中來自該DUT的該輸出信號包含從一射頻(RF)裝置輸出的一無線電信號。
  6. 如申請專利範圍第1項之方法,其中該第二程序更包括:判斷計算的該相位雜訊是否違反該DUT的一雜訊容限;因應於判斷計算的該相位雜訊未違反該DUT的該雜訊容限而將該DUT標記為符合;及因應於判斷計算的該相位雜訊違反該DUT的該雜訊容限而修改該DUT並重複該第一程序。
  7. 如申請專利範圍第1項之方法,其中帶通濾波器的該預定頻寬可在複數個頻寬範圍之其一者之間選擇。
  8. 一種用於測試一待測裝置(DUT)的一輸出信號中之相位雜訊的系統,該系統包含:一頻率轉換器,配置以將該DUT之該輸出信號的頻率從一初始頻率降低至一可變形頻率,其中該頻率轉換器的一電子振盪器(EO)可在複數個頻率之間選擇以轉換該輸出信號之複數個部分之其一者,且其中該複數個頻率之每一者被配置以將該輸出信號之該複數個部分之其一者從該初始頻率轉換至該可變形頻率;一帶通濾波器,電性耦接至該頻率轉換器,並配置以用一預定頻寬之外的該可變形頻率對該輸出信號之該複數個部分之每一者進行濾波,以產生該輸出信號的一濾波部分;及一波形分析模組,通訊地耦接至該頻率轉換器,並配置以從該帶通 濾波器接收該輸出信號的該濾波部分,並更配置以:執行一第一程序,包括:使用該頻率轉換器來選擇該輸出信號之該複數個部分之其一者,接收對應於該頻率轉換器之該EO的選定頻率的濾波部分輸出信號,對該輸出信號之該濾波部分應用一快速傅立葉轉換(FFT),以產生該輸出信號的一轉換部分,以及重複選擇、接收、及應用FFT之步驟,直到為該輸出信號之該複數個部分之每一者產生該輸出信號的一轉換部分;及完成該第一程序後,執行一第二程序,包括:組合該輸出信號的每個轉換部分以產生用於該DUT之該輸出信號的一總FFT,及基於該DUT之該輸出信號的該總FFT來計算該DUT之該輸出信號的一相位雜訊。
  9. 如申請專利範圍第8項之系統,其中該波形分析模組包括一數位轉換器組件,且其中該第一程序更包括在應用該FFT之前將該濾波輸出信號轉錄成一數位表示。
  10. 如申請專利範圍第8項之系統,其中該波形分析模組包含一現場可編程閘陣列(FPGA),其具有配置以執行該第一程序和該第二程序的邏輯。
  11. 如申請專利範圍第8項之系統,其中該波形分析模組調整該EO的頻率 以選擇該輸出信號之該複數個部分之其一者。
  12. 如申請專利範圍第8項之系統,其中該DUT包含一射頻(RF)裝置。
  13. 如申請專利範圍第8項之系統,其中該頻率轉換器包括一RF混頻器。
  14. 如申請專利範圍第8項之系統,其中該帶通濾波器的該預定頻寬可在複數個頻寬範圍之其一者之間選擇。
  15. 一種儲存在一電腦可讀儲存媒體上的電腦程式產品,該電腦程式產品包含程式代碼,該程式代碼當被至少一計算裝置執行時使該計算裝置藉由執行以下動作來測試一待測裝置(DUT)的一輸出信號中之相位雜訊,包括:執行一第一程序,包括:發信一頻率轉換器以將該DUT之該輸出信號之一部分的頻率從一初始頻率降低至一可變形頻率,其中電性耦接至該頻率轉換器的一帶通濾波器用一預定頻寬之外的該可變形頻率對該輸出信號之該部分進行濾波以產生該輸出信號的一濾波部分,對該輸出信號之該濾波部分的濾波輸出信號應用一快速傅立葉轉換(FFT),以產生該輸出信號的一轉換部分,以及重複降低及應用FFT之步驟,直到為該輸出信號之該複數個部分之每一者產生該輸出信號的一轉換部分;及完成該第一程序後,執行一第二程序,包括:組合該輸出信號的每個轉換部分以產生用於該DUT之該輸出信號的一總FFT,及基於該DUT之該輸出信號的該總FFT來計算該DUT之該輸 出信號的一相位雜訊。
  16. 如申請專利範圍第15項之程式產品,其中該發信以一預定量調整該頻率轉換器的一電子振盪器。
  17. 如申請專利範圍第15項之程式產品,更包含用於在應用該FFT之前將該濾波輸出信號轉錄成一數位表示的程式代碼。
  18. 如申請專利範圍第15項之程式產品,其中來自該DUT的該輸出信號包含從一射頻(RF)裝置輸出的一無線電信號。
  19. 如申請專利範圍第15項之程式產品,其中該第二程序更包括:判斷計算的該相位雜訊是否違反該DUT的一雜訊容限;因應於判斷計算的該相位雜訊未違反該DUT的該雜訊容限而將該DUT標記為符合;及因應於判斷計算的該相位雜訊違反該DUT的該雜訊容限而產生用以修改該DUT的指令。
  20. 如申請專利範圍第15項之程式產品,其中該帶通濾波器的該預定頻寬可在複數個頻寬範圍之其一者之間選擇。
TW108115582A 2018-06-07 2019-05-06 利用可變形頻率信號測試待測裝置的輸出訊號中的相位雜訊 TWI690714B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/002,837 US10432325B1 (en) 2018-06-07 2018-06-07 Testing phase noise in output signal of device under test using transformable frequency signals
US16/002,837 2018-06-07

Publications (2)

Publication Number Publication Date
TW202001272A TW202001272A (zh) 2020-01-01
TWI690714B true TWI690714B (zh) 2020-04-11

Family

ID=68063778

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108115582A TWI690714B (zh) 2018-06-07 2019-05-06 利用可變形頻率信號測試待測裝置的輸出訊號中的相位雜訊

Country Status (3)

Country Link
US (1) US10432325B1 (zh)
DE (1) DE102019206526B4 (zh)
TW (1) TWI690714B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11095376B1 (en) 2020-11-27 2021-08-17 Keysight Technologies, Inc. System and method for measuring residual phase noise of a frequency mixer
US11424841B1 (en) * 2021-07-24 2022-08-23 Keysight Technologies, Inc. System and method for measuring phase noise
US11874312B1 (en) 2022-11-22 2024-01-16 Rohde & Schwarz Gmbh & Co. Kg Phase noise measurement method and measurement system

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0660124A2 (en) * 1993-12-23 1995-06-28 Hughes Aircraft Company Phase noise measurement system and method
TW200734653A (en) * 2006-02-27 2007-09-16 Advantest Corp Measuring apparatus, measuring method, testing apparatus, testing method, and electronics device
TW200815767A (en) * 2006-09-26 2008-04-01 Advantest Corp Jitter measuring device, jitter measuring method, recording medium, and program
US20130197848A1 (en) * 2012-01-31 2013-08-01 Agilent Technologies, Inc. System for measuring residual phase noise
US20160146881A1 (en) * 2014-11-26 2016-05-26 Taiwan Semiconductor Manufacturing Company Ltd. Device testing and monitoring method thereof
US20170264469A1 (en) * 2016-03-09 2017-09-14 Anritsu Corporation Phase noise optimization device and phase noise optimization method

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7460592B2 (en) 2005-05-04 2008-12-02 Advantest Corporation Apparatus for measuring jitter and method of measuring jitter
US9140750B2 (en) 2009-10-21 2015-09-22 Advantest Corporation Apparatus comprising a recursive delayer and method for measuring a phase noise
US10181915B1 (en) * 2018-06-12 2019-01-15 Globalfoundries Inc. Phase measurement for phased array devices using shared local oscillator and synchronized digitizer

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0660124A2 (en) * 1993-12-23 1995-06-28 Hughes Aircraft Company Phase noise measurement system and method
TW200734653A (en) * 2006-02-27 2007-09-16 Advantest Corp Measuring apparatus, measuring method, testing apparatus, testing method, and electronics device
TW200815767A (en) * 2006-09-26 2008-04-01 Advantest Corp Jitter measuring device, jitter measuring method, recording medium, and program
US20130197848A1 (en) * 2012-01-31 2013-08-01 Agilent Technologies, Inc. System for measuring residual phase noise
US20160146881A1 (en) * 2014-11-26 2016-05-26 Taiwan Semiconductor Manufacturing Company Ltd. Device testing and monitoring method thereof
US20170264469A1 (en) * 2016-03-09 2017-09-14 Anritsu Corporation Phase noise optimization device and phase noise optimization method

Also Published As

Publication number Publication date
US10432325B1 (en) 2019-10-01
DE102019206526A1 (de) 2019-12-12
TW202001272A (zh) 2020-01-01
DE102019206526B4 (de) 2024-07-11

Similar Documents

Publication Publication Date Title
TWI690714B (zh) 利用可變形頻率信號測試待測裝置的輸出訊號中的相位雜訊
US9791484B2 (en) Measurement and system for performing a calibration
US20140306719A1 (en) Calibration of test instrument over extended operating range
US20110254721A1 (en) Method for Compensating a Frequency Characteristic of an Arbitrary Waveform Generator
EP3451000B1 (en) Vector network analyzer and measuring method for frequency-converting measurements
JP2014103671A (ja) Rf信号源の校正方法及び振幅平坦及び位相リニアリティ校正器
CN104483619B (zh) 一种基于虚拟仪器的频率特性测试系统
US9581630B2 (en) Method for calibrating a vector network analyzer
CN117491847A (zh) 一种集成电路芯片功能测试系统及方法
CN107356898B (zh) 一种谐波信号源校准方法及电能质量标准谐波信号源
US20190072594A1 (en) Vector network analyzer and measuring method for frequency converting measurements
JP7371868B2 (ja) 較正装置、変換装置、較正方法、および較正プログラム
JP2018063254A (ja) 被試験デバイスの入力インピーダンスを求める方法及び波形測定装置
CN104022834A (zh) Iq调制器中dc偏移的测量
WO2023040058A1 (zh) 时延测量装置及测试方法
US8593132B2 (en) Parameter calculating apparatus and simulation apparatus
CN105785206A (zh) 一种多通道变频器的通频带测试系统及其方法
CN112019317B (zh) 频率校准方法及装置、存储介质、电子装置
US10345376B1 (en) Binary signal generator
CN115840126A (zh) 一种量子比特频率获取方法、量子测控系统和量子计算机
CN108802660A (zh) 射频信号源的alc的校准方法、设备以及系统
CN108897034B (zh) 数字bpm的通道系数获取及幅度自动校准的方法和系统
TW201735556A (zh) 用於提供基於雙音調測試的快速二階輸入截取點校準的設備及方法
CN109344471A (zh) 稀疏恢复算法的正则化参数选择方法及系统、计算机程序
CN105137182A (zh) 一种sdr应用中信号幅度计量定标方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees