TWI651002B - 訊號傳輸裝置 - Google Patents

訊號傳輸裝置 Download PDF

Info

Publication number
TWI651002B
TWI651002B TW106129498A TW106129498A TWI651002B TW I651002 B TWI651002 B TW I651002B TW 106129498 A TW106129498 A TW 106129498A TW 106129498 A TW106129498 A TW 106129498A TW I651002 B TWI651002 B TW I651002B
Authority
TW
Taiwan
Prior art keywords
signal
signal transmission
video
unit
video information
Prior art date
Application number
TW106129498A
Other languages
English (en)
Other versions
TW201914295A (zh
Inventor
雍尚剛
Original Assignee
北京集創北方科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 北京集創北方科技股份有限公司 filed Critical 北京集創北方科技股份有限公司
Priority to TW106129498A priority Critical patent/TWI651002B/zh
Application granted granted Critical
Publication of TWI651002B publication Critical patent/TWI651002B/zh
Publication of TW201914295A publication Critical patent/TW201914295A/zh

Links

Landscapes

  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一種訊號傳輸裝置,包含複數並聯的訊號傳輸模組,各該訊號傳輸模組包括訊號接收單元、暫存單元、時脈單元及訊號發送單元,訊號接收單元接收一視頻訊號並產生一視頻資訊,暫存單元暫存該視頻資訊,時脈單元產生一控制暫存單元輸出之頻率的時脈訊號,該時脈訊號之頻率低於視頻訊號之頻率,訊號發送單元根據該時脈訊號發送該暫存單元所暫存之視頻資訊,其中,該等訊號傳輸模組的訊號接收單元同步接收視頻訊號,並透過該等時脈單元將該視頻資訊分頻處理,再利用各該訊號發送單元發送部分處理後之視頻資訊。

Description

訊號傳輸裝置
本發明是有關於一種訊號傳輸裝置,特別是指一種可將高速視頻訊號拆分降頻發送的訊號傳輸裝置。
在目前LED顯示裝置的接收發送系統中,通常包含發送模組、接收模組、LED驅動模組及LED燈板模組,接收模組將接收到的視頻資訊及配置資訊傳送至LED驅動模組,使其驅動LED燈板模組顯示視頻畫面。
然而,發送模組與接收模組之間的傳輸協定主要有兩種方式:第一種方式是採用與發送模組的接收端同樣的協定,例如:發送模組以HDMI協定接收,也以HDMI協定向接收端傳輸資料,此種方式雖然不需要額外轉換,但每個接收模組都要向HDMI協會支付版權費,且HDMI傳輸線成本高又無法長距離佈線。第二種方式則是採用另外一種傳輸協定,例如:網路通訊協定,此種方式雖然佈線容易且成本低,但需要轉換協定造成複雜度提高,不容易通過ASIC集成實現,且發送模組和接收模組均要額外使用介面 晶片及網路變壓器,導致製作成本增加。
因此,本發明之目的,即在提供一種可將高速視頻訊號拆分降頻發送的訊號傳輸裝置。
於是,本發明訊號傳輸裝置,包含複數並聯的訊號傳輸模組,各該訊號傳輸模組包括一訊號接收單元、一連接訊號接收單元的暫存單元、一連接暫存單元的時脈單元及一連接暫存單元的訊號發送單元,訊號接收單元接收一視頻訊號,並根據該視頻訊號產生一視頻資訊,暫存單元用以暫存訊號接收單元所產生之視頻資訊,時脈單元產生一控制暫存單元輸出之頻率的時脈訊號,該時脈訊號之頻率低於視頻訊號之頻率,訊號發送單元根據時脈訊號發送暫存單元所暫存之視頻資訊,其中該等訊號傳輸模組的訊號接收單元同步接收視頻訊號,並透過該等時脈單元的控制將該視頻資訊分頻處理,再利用各該訊號發送單元發送部分處理後之視頻資訊。
在一實施例中,各該訊號傳輸模組還包括一設於訊號接收單元與暫存單元之間的定位單元,該定位單元縱向截取訊號接收單元所產生之視頻資訊,以決定訊號傳輸模組所要傳輸之視頻資訊的行像素起始點和行像素長度。
在一實施例中,訊號傳輸裝置還包含一連接該等訊號 傳輸模組的參數配置模組,用以控制該等訊號傳輸模組所要傳輸的視頻區域。
在一實施例中,各該訊號傳輸模組中該時脈訊號之頻率與其對應之訊號發送單元欲傳輸的視頻資訊量成正比。
在一實施例中,訊號傳輸模組的數量為二,且其中一訊號傳輸模組係傳輸左半幀圖像的視頻資訊,其中另一訊號傳輸模組係傳輸右半幀圖像的視頻資訊。進一步來說,各個訊號傳輸模組中,時脈訊號之頻率為視頻訊號之頻率的一半。
在一實施例中,裝置,其中,該訊號傳輸裝置可應用於高畫質多媒體介面(HDMI)、數位視訊介面(DVI)、串列數位介面(SDI)、數位式視訊介面標準(DP)等
本發明之功效在於:可有效降低單一訊號傳輸模組的傳輸時脈頻率及傳輸線的干擾,達到降頻傳輸之功效,且減少訊號傳輸裝置內部電路的更動,也不需要獨立開發或額外設置視頻傳輸協定晶片,可利用低等級傳輸線傳輸,更利於佈線和降低成本。
100‧‧‧訊號傳輸裝置
1‧‧‧訊號傳輸模組
11‧‧‧訊號接收單元
12‧‧‧定位單元
13‧‧‧暫存單元
14‧‧‧時脈單元
15‧‧‧訊號發送單元
2‧‧‧參數配置模組
本發明之其他的特徵及功效,將於參照圖式的實施方式中清楚地呈現,其中:
圖1是本發明訊號傳輸裝置的實施例的電路方塊示意圖。
在本發明被詳細描述之前,應當注意在以下的說明內容中,類似的元件是以相同的編號來表示。
參閱圖1,為本發明訊號傳輸裝置之實施例的電路方塊示意圖,本訊號傳輸裝置100係應用於視頻拼接的顯示裝置(例如:LED顯示器)之訊號傳輸,其利用並聯的方式降頻傳輸,可以原本低等級的傳輸線實現高頻傳輸,可省去獨立開發高頻視頻傳輸協定晶片之成本。
在本實施例中,訊號傳輸裝置100包含複數相互並聯的訊號傳輸模組1,每個訊號傳輸模組1分別包括一訊號接收單元11、一連接訊號接收單元11的定位單元12、一連接定位單元12的暫存單元13、一連接暫存單元13的時脈單元14及一連接暫存單元13的訊號發送單元15。
訊號接收單元11用以接收一視頻訊號Sin,並根據該視頻訊號Sin之視頻傳輸協定將視頻訊號Sin解析並產生一視頻資訊。此外,每個視頻傳輸協定均會規定設備端的阻抗範圍,傳輸線及傳輸線之間的阻抗範圍,訊號接收單元11會配合該視頻訊號Sin之視頻傳輸協定及訊號傳輸模組1的並聯數量,決定輸入阻抗的參數配置,以本實施例來說,訊號傳輸裝置100是兩個訊號傳輸模組 1並聯,則兩個訊號接收單元11的輸入阻抗需增加一倍,亦或是兩個訊號接收單元11維持原本的輸入阻抗,但分別在不同時間接收訊號,即其中一個訊號接收單元11接收視頻訊號Sin,另一個訊號接收單元11則保持斷路。
在本實施例所指的視頻傳輸協定可為高畫質多媒體介面(High Definition Multimedia Interface,HDMI)、數位視訊介面(Digital Visual Interface,DVI)、串列數位介面(Serial Digital Interface,SDI)、數位式視訊介面標準(DisplayPort、DP)等。
定位單元12用以縱向截取訊號接收單元11所產生之視頻資訊,以決定訊號傳輸模組1所要傳輸視頻資訊的所有行像素起始點和行像素長度。由於在視頻傳輸協定中,視頻訊號是以幀(Frame)為單位發送的,幀圖像又是以行為單位發送,因此定位單元12就是根據視頻傳輸協定而截取出視頻資訊的行像素起始點和行像素長度,舉例來說,若其中一個訊號傳輸模組1設定傳輸左半幀(Frame)圖像的視頻資訊,則定位單元12會將該訊號傳輸模組1之視頻資訊的行像素起始點定義在原行像素起始點,行像素長度定義成原行像素長度的一半;而另一個訊號傳輸模組1設定傳輸右半幀圖像的視頻資訊,則定位單元12會將該訊號傳輸模組1之視頻資訊的行像素起始點定義在原像素元中點處,行像素長度定義成原行 像素長度的一半。
暫存單元13用以暫存定位單元12所輸出之視頻資訊,其最大暫存容量為原始視頻資訊(即未剪裁之視頻訊號Sin)。
特別說明的是,在某些特定的實施態樣下,定位單元12也可以截取全部的視頻資訊,或是不需要設置定位單元12,使訊號接收單元11直接連接暫存單元13,暫存單元13將暫存最大暫存容量之原始視頻資訊,故不以本實施例為限。
時脈單元14根據視頻截取比率產生一時脈訊號CLK,用以調整暫存單元13分頻發送的頻率,在本實施例中,時脈訊號CLK之頻率係低於視頻訊號Sin之頻率,且與訊號發送單元15欲傳輸的視頻資訊量(即列像素長度)成正比,即欲傳輸的區域視頻資訊量越少,時脈訊號CLK的頻率越慢。
訊號發送單元15根據時脈單元14所產生的時脈訊號CLK,發送暫存單元13所暫存之訊號,由於各訊號傳輸模組1會分頻處理視頻資訊,所以各訊號發送單元15僅需要輸出部分視頻資訊,以達到降頻處理之目的。
因此,本訊號傳輸裝置100透過該等訊號傳輸模組1的訊號接收單元11同步接收視頻訊號Sin並分別解析產生出視頻資訊,透過各個時脈單元14的頻率控制將該視頻資訊分頻處理,再利用各個訊號發送單元15發送部分處理後之視頻資訊,而所有訊號傳 輸模組1所發送的部分視頻資訊可合成為一幅完整的幀圖像。以上述例子來說,其中一個訊號傳輸模組1會設定傳輸左半幀圖像的視頻資訊,另一個訊號傳輸模組1則是設定傳輸右半幀圖像的視頻資訊,若原始視頻訊號Sin的頻率為85.5MHz,由於兩個訊號傳輸模組1並聯的關係,各該訊號傳輸模組1中的時脈單元14所產生的時脈訊號之頻率可僅為42.25MHz,即為視頻訊號Sin之頻率的一半。如此一來,藉由多個並聯訊號傳輸模組1同步處理部分的視頻資訊,可將原始高頻的視頻訊號Sin降頻傳輸,以滿足顯示裝置之低等級傳輸線低頻傳輸的要求。
特別強調的是,本實施例之訊號傳輸裝置100是以兩個訊號傳輸模組1為例說明,其數量可配合不同使用需求而增減,並不以兩個為限。
此外,訊號傳輸裝置100還可以包含一連接該等訊號傳輸模組1的參數配置模組2,用以配置不同顯示參數,以控制各個訊號傳輸模組1所要傳輸的視頻區域。再者,訊號傳輸裝置100與發送端裝置(即發送視頻訊號Sin之裝置,圖未示)之間可採用相同或相似的視頻傳輸協定,例如:發送端裝置以HDMI協定發送,訊號傳輸裝置100以HDMI或者DVI接收,且在另一實施例中,訊號傳輸裝置100也可以HDMI協定接收,但以DVI協定發送,如此可省去HDMI版權費用。
綜上所述,本發明訊號傳輸裝置100,藉由多個並聯訊號傳輸模組1同步處理部分的視頻資訊,有效降低單一訊號傳輸模組1的傳輸時脈頻率及傳輸線的干擾,達到降頻傳輸之目的,且減少訊號傳輸裝置100內部電路的更動,也不需要獨立開發或額外設置視頻傳輸協定晶片,可利用低等級傳輸線傳輸,更利於佈線和降低成本,故確實能達成本發明之目的。
惟以上所述者,僅為本發明之實施例而已,當不能以此限定本發明實施之範圍,凡是依本發明申請專利範圍及專利說明書內容所作之簡單的等效變化與修飾,皆仍屬本發明專利涵蓋之範圍內。

Claims (7)

  1. 一種訊號傳輸裝置,包含:複數並聯的訊號傳輸模組,各該訊號傳輸模組包括一訊號接收單元,接收一視頻訊號,並根據該視頻訊號產生一視頻資訊,一定位單元,連接該訊號接收單元,該定位單元接收來自該訊號接收單元的該視頻資訊並截取該視頻資訊的其中一部份,一暫存單元,連接該定位單元,暫存該定位單元所截取之該視頻資訊的其中該部分,一時脈單元,連接該暫存單元,該時脈單元產生一控制該暫存單元輸出之頻率的時脈訊號,該時脈訊號之頻率低於該視頻訊號之頻率,及一訊號發送單元,連接該暫存單元,該訊號發送單元根據該時脈訊號發送該暫存單元所暫存之該視頻資訊的其中該部分,其中,該等訊號傳輸模組的該等訊號接收單元同步接收視頻訊號,且該等訊號傳輸模組分別透過該等時脈單元的控制利用該等訊號發送單元以分頻處理的方式發送該視頻資訊的該等部分,該視頻資訊的該等部分用於合成一幅完整的幀圖像。
  2. 如請求項1所述的訊號傳輸裝置,其中,該定位單元是縱向截取該訊號接收單元所產生之視頻資訊,以決定該訊號傳輸模組所要傳輸之視頻資訊的行像素起始點和行像素長度。
  3. 如請求項1所述的訊號傳輸裝置,還包含一連接該等訊號傳輸模組的參數配置模組,用以控制該等訊號傳輸模組所要傳輸的視頻區域。
  4. 如請求項1所述的訊號傳輸裝置,其中,該時脈訊號之頻率與其對應之訊號發送單元欲傳輸的視頻資訊量成正比。
  5. 如請求項1所述的訊號傳輸裝置,其中,該等訊號傳輸模組的數量為二,其中一訊號傳輸模組係傳輸左半幀圖像的視頻資訊,其中另一訊號傳輸模組係傳輸右半幀圖像的視頻資訊。
  6. 如請求項2所述的訊號傳輸裝置,其中,該時脈訊號之頻率為該視頻訊號之頻率的一半。
  7. 如請求項1所述的訊號傳輸裝置,其中,該訊號傳輸裝置可應用於高畫質多媒體介面(HDMI)、數位視訊介面(DVI)、串列數位介面(SDI)、數位式視訊介面標準(DP)等視頻傳輸協定。
TW106129498A 2017-08-30 2017-08-30 訊號傳輸裝置 TWI651002B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW106129498A TWI651002B (zh) 2017-08-30 2017-08-30 訊號傳輸裝置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW106129498A TWI651002B (zh) 2017-08-30 2017-08-30 訊號傳輸裝置

Publications (2)

Publication Number Publication Date
TWI651002B true TWI651002B (zh) 2019-02-11
TW201914295A TW201914295A (zh) 2019-04-01

Family

ID=66213643

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106129498A TWI651002B (zh) 2017-08-30 2017-08-30 訊號傳輸裝置

Country Status (1)

Country Link
TW (1) TWI651002B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1450800A (zh) * 2002-04-08 2003-10-22 华邦电子股份有限公司 可同时播放多种节目的多媒体播放装置
US20060193347A1 (en) * 2005-02-28 2006-08-31 Samsung Electronics Co., Ltd Serializer for generating serial clock based on independent clock source and method for serial data transmission
TW200832349A (en) * 2007-01-26 2008-08-01 Realtek Semiconductor Corp Apparatus and method for reducing output speed of video data
US20110063516A1 (en) * 2009-09-15 2011-03-17 Yasuhiko Muto Video Processing Apparatus and Video Processing Method

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1450800A (zh) * 2002-04-08 2003-10-22 华邦电子股份有限公司 可同时播放多种节目的多媒体播放装置
US20060193347A1 (en) * 2005-02-28 2006-08-31 Samsung Electronics Co., Ltd Serializer for generating serial clock based on independent clock source and method for serial data transmission
TW200832349A (en) * 2007-01-26 2008-08-01 Realtek Semiconductor Corp Apparatus and method for reducing output speed of video data
US20110063516A1 (en) * 2009-09-15 2011-03-17 Yasuhiko Muto Video Processing Apparatus and Video Processing Method

Also Published As

Publication number Publication date
TW201914295A (zh) 2019-04-01

Similar Documents

Publication Publication Date Title
KR102146867B1 (ko) 비디오 데이터와 함께 고속 데이터 전송을 제공하기 위한 방법 및 디바이스
US9747872B2 (en) LED display device and method for operating the same
US20190295457A1 (en) Led display device and method for operating the same
CN109743515B (zh) 一种基于软核平台的异步视频融合叠加系统及方法
JP6592596B2 (ja) 共有プロトコル層マルチチャンネル表示インタフェース信号生成システム及び方法
CN110581963B (zh) 一种v-by-one信号转换方法、装置及电子设备
CN103533317B (zh) 数字电影放映系统及方法
US9704430B2 (en) LED display device and method for operating the same
CN105047134A (zh) Led灯板、灯板模组以及led显示屏控制系统
US20160335040A1 (en) Display system and display method of display system
CN104809996A (zh) 基于fpga实现mipi多种lane数的数据信号的方法和装置
WO2017088242A1 (zh) 时序控制芯片内启示信号控制方法、芯片及显示面板
CN110336970A (zh) 一种多路信号接口的电路及其信号合成方法
TWI651002B (zh) 訊號傳輸裝置
CN105304001B (zh) 一种基于serdes的信号扩展盒
CN217563710U (zh) 一种mipi信号延长器
CN107197190B (zh) 一种视频时钟的生成方法及装置
CN105516632B (zh) Lvds视频信号转换为dp1.2视频信号的方法及系统
CN105141905A (zh) 一种拼接墙系统及其实现方法
CN208063339U (zh) 一种视频信号解析电路、视频信号解析装置及发送卡
CN204577064U (zh) 基于fpga实现mipi多种lane数的数据信号的装置
CN104349205A (zh) 音视频处理方法及系统
KR101216723B1 (ko) 디스플레이포트일점일에이 기반 복수 영상 출력 장치
CN212434212U (zh) Led显示屏接收卡和led显示箱体
CN109819191B (zh) 一种mipi c-phy信号发生器及其信号发生方法