TWI634716B - 使用cmos製造技術之波導形成 - Google Patents

使用cmos製造技術之波導形成 Download PDF

Info

Publication number
TWI634716B
TWI634716B TW103136530A TW103136530A TWI634716B TW I634716 B TWI634716 B TW I634716B TW 103136530 A TW103136530 A TW 103136530A TW 103136530 A TW103136530 A TW 103136530A TW I634716 B TWI634716 B TW I634716B
Authority
TW
Taiwan
Prior art keywords
silicon
waveguide
silicon substrate
trench
optical waveguide
Prior art date
Application number
TW103136530A
Other languages
English (en)
Other versions
TW201530945A (zh
Inventor
傑森 史考特 歐窟特
瑞吉姆 賈嘎 藍姆
凱倫 卡提克 瑪塔
阿米爾 霍桑 亞特巴奇
Original Assignee
美國麻省理工學院
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美國麻省理工學院 filed Critical 美國麻省理工學院
Publication of TW201530945A publication Critical patent/TW201530945A/zh
Application granted granted Critical
Publication of TWI634716B publication Critical patent/TWI634716B/zh

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/10Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
    • G02B6/12Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type of the integrated circuit kind
    • G02B6/13Integrated optical circuits characterised by the manufacturing method
    • G02B6/136Integrated optical circuits characterised by the manufacturing method by etching
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/10Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
    • G02B6/12Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type of the integrated circuit kind
    • G02B6/12004Combinations of two or more optical elements
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/10Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
    • G02B6/12Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type of the integrated circuit kind
    • G02B6/122Basic optical elements, e.g. light-guiding paths
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/10Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
    • G02B6/12Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type of the integrated circuit kind
    • G02B6/13Integrated optical circuits characterised by the manufacturing method
    • G02B6/132Integrated optical circuits characterised by the manufacturing method by deposition of thin films
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/0147Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on thermo-optic effects
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/015Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on semiconductor elements having potential barriers, e.g. having a PN or PIN junction
    • G02F1/025Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on semiconductor elements having potential barriers, e.g. having a PN or PIN junction in an optical waveguide structure
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01NINVESTIGATING OR ANALYSING MATERIALS BY DETERMINING THEIR CHEMICAL OR PHYSICAL PROPERTIES
    • G01N21/00Investigating or analysing materials by the use of optical means, i.e. using sub-millimetre waves, infrared, visible or ultraviolet light
    • G01N21/75Systems in which material is subjected to a chemical reaction, the progress or the result of the reaction being investigated
    • G01N21/77Systems in which material is subjected to a chemical reaction, the progress or the result of the reaction being investigated by observing the effect on a chemical indicator
    • G01N21/7703Systems in which material is subjected to a chemical reaction, the progress or the result of the reaction being investigated by observing the effect on a chemical indicator using reagent-clad optical fibres or optical waveguides
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01NINVESTIGATING OR ANALYSING MATERIALS BY DETERMINING THEIR CHEMICAL OR PHYSICAL PROPERTIES
    • G01N21/00Investigating or analysing materials by the use of optical means, i.e. using sub-millimetre waves, infrared, visible or ultraviolet light
    • G01N21/75Systems in which material is subjected to a chemical reaction, the progress or the result of the reaction being investigated
    • G01N21/77Systems in which material is subjected to a chemical reaction, the progress or the result of the reaction being investigated by observing the effect on a chemical indicator
    • G01N21/7703Systems in which material is subjected to a chemical reaction, the progress or the result of the reaction being investigated by observing the effect on a chemical indicator using reagent-clad optical fibres or optical waveguides
    • G01N21/7746Systems in which material is subjected to a chemical reaction, the progress or the result of the reaction being investigated by observing the effect on a chemical indicator using reagent-clad optical fibres or optical waveguides the waveguide coupled to a cavity resonator
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/10Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
    • G02B6/12Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type of the integrated circuit kind
    • G02B2006/12035Materials
    • G02B2006/12061Silicon
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/10Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
    • G02B6/12Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type of the integrated circuit kind
    • G02B2006/12083Constructional arrangements
    • G02B2006/12097Ridge, rib or the like
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/10Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
    • G02B6/12Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type of the integrated circuit kind
    • G02B2006/12083Constructional arrangements
    • G02B2006/121Channel; buried or the like
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/10Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
    • G02B6/12Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type of the integrated circuit kind
    • G02B2006/12083Constructional arrangements
    • G02B2006/12107Grating
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/10Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
    • G02B6/12Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type of the integrated circuit kind
    • G02B2006/12083Constructional arrangements
    • G02B2006/12123Diode
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/10Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
    • G02B6/12Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type of the integrated circuit kind
    • G02B6/122Basic optical elements, e.g. light-guiding paths
    • G02B6/1225Basic optical elements, e.g. light-guiding paths comprising photonic band-gap structures or photonic lattices
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/24Coupling light guides
    • G02B6/26Optical coupling means
    • G02B6/30Optical coupling means for use between fibre and thin-film device
    • G02B6/305Optical coupling means for use between fibre and thin-film device and having an integrated mode-size expanding section, e.g. tapered waveguide
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/015Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on semiconductor elements having potential barriers, e.g. having a PN or PIN junction
    • G02F1/0151Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on semiconductor elements having potential barriers, e.g. having a PN or PIN junction modulating the refractive index

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Optical Integrated Circuits (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

將波導積體於標準電子製程內之習知方法通常涉及:於該鑄造廠內製程內使用介電層(諸如多晶矽、單晶矽或氮化矽)或於作為鑄造廠製程後之後端中沈積且圖案化介電層。在本方法中,該矽手柄之後端在鑄造廠內處理之後被蝕刻去除,以便曝露使用標準鑄造廠內處理(例如,互補金屬氧半導體(CMOS)處理)界定的空隙或溝槽。將介電材料沈積於空隙或溝槽中得到經積體於晶圓之前端內的光波導。例如,形成於鑄造廠內之淺溝槽隔離(STI)層在晶粒或晶圓之前端內可用作鑲嵌製程中之高解析度圖案化波導模板。利用高折射率介電材料填充該溝槽得到可引導可見光及/或紅外光的波導,其取決於該波導之尺寸及折射率對比度。

Description

使用CMOS製造技術之波導形成 【相關申請案之交互參照】
本申請案根據35 U.S.C.§ 119(e)主張標題為「使用CMOS製造技術之波導形成」且於2013年10月22日申請之美國申請案第61/894,062號之權益,該申請案以全文引用之方式併入本文中。
【政府支援】
本發明係根據國防高級研究計劃局給予的第HR0011-11-C-0100號合約在受到政府支援的情況下進行。政府對本發明有一定的權利。
互補金氧半導體(CMOS)技術係指積體電路及用來製作積體電路之製程。通常在CMOS鑄造廠處執行CMOS製程以在矽晶圓或基板中製作積體電路。在典型的CMOS製程期間,可於單一基板中藉由於該基板上選擇性地蝕刻、摻雜且沈積不同之金屬、半導體以及介電材料層以及蝕刻且摻雜該基板本身來形成數以千億計的場效電晶體及其他電子裝置。一旦處理完成,則將基板切成個別晶片,該等晶片可被封裝以供電子組件中使用。
在一些狀況下,除電子組件之外或代替電子組件,積體電路包括光子組件。然而,不幸地,已證明使用標準CMOS製程將光波導積體於矽基板中由於許多原因難以進行。例如,雖然矽透射近紅外光,但其必須由諸如氧化矽(二氧化矽)或另一介電質之低折射率材料環繞以便用作波 導。且矽吸收可見光,從而使其不適合用於引導可見光。
不幸地,習知塊狀CMOS製程不涉及形成包覆於具有較低折射率之介電層中之單晶矽層。為補償此缺陷,已建議於現有CMOS製程層之頂部上沈積且圖案化波導而不是對習知塊狀CMOS製程進行改變。但是於現有CMOS製程層之頂部上沈積且圖案化波導涉及在整個電子製程之複雜、非平面膜堆疊之頂部上的複雜處理及高解析度微影術。不幸地,經由I線步進機來執行CMOS製程之此部分中之典型微影術步驟以增加場深度,從而可顯著降低波導層可利用的圖案解析度。此外,開發且執行為了沈積且圖案化波導所需要的額外步驟可為昂貴的。
除了前面提及的製造複雜性之外,於現有CMOS製程層之頂部上沈積且圖案化波導亦在整個電子晶片之頂部上產生厚介電層。此等厚介電層使晶片之有效熱傳導降級,從而減小其容許的總體電力消耗且因此限制其最大操作溫度。另外,晶片之電力及通訊通常通過此等厚介電層,從而導致晶片之電力網的總體電感及晶片之發信號路徑的電容之不合意增加。
介電層亦可沈積於矽波導層下方,例如,如同在絕緣體上矽(SOI)波導中。在典型的SOI波導中,矽層形成於在埋入式氧化物層(通常為二氧化矽)之頂部上的肋中,該氧化物層又位於矽基板上。雖然SOI肋波導係熟知的,但該等波導與習知塊狀CMOS裝置相比而言往往相對昂貴;在一些狀況下,未處理的SOI晶圓之成本可與完全處理的CMOS晶圓之成本一樣高。在僅僅約5%的CMOS鑄造廠中,亦可利用SOI CMOS處理。且因為矽吸收波長低於1100nm的光,所以甚至SOI肋波導也不適合用於引導可見光。
鑒於前述內容,發明者已開發出用於在不修改鑄造廠內的製程流程之情況下且使用最低限度的鑄造廠後的處理來將介電波導積體於CMOS裝置中之製程。此等製程允許在塊狀CMOS裝置中形成多種光子平台。此等製程之一些實施例涉及蝕刻及/或平坦化,該蝕刻及/或平坦化產生與絕緣體上矽條帶及肋波導類似之波導幾何結構。此等光子平台可用於感 測、晶片至晶片互連以及多種其他電子光子積體電路(EPIC)需求。另外,用於設計且模擬示範性積體波導之框架可適用於其他製程流程波導形成橫截面分析。
本技術之實施例包括在矽基板中製作至少一個光波導之方法,該矽基板具有前側、後側以及自該矽基板之前側延伸之至少一個脊。將第一介電材料之介電層在該矽基板之前側上沈積於該脊上。在一個實例中,該方法包括該矽基板之後側的一部分以便經由移除該脊在該介電層中形成至少一個溝槽。將具有大於介電層之折射率的折射率之波導核心材料沈積於該溝槽中形成該光波導之核心。
另一實施例包括半導體裝置,該半導體裝置包含矽基板、介電層以及光波導。該矽基板具有前側及後側且界定凹部,該凹部穿過該矽基板自該矽基板之後側延伸至該矽基板之前側。該介電層包含第一介電材料,該第一介電材料具有第一折射率、沈積於該矽基板之前側上。該介電層亦界定溝槽,該溝槽向由該矽基板界定的該凹部敞開。且該光波導包含第二介電材料,該第二介電材料具有大於該第一折射率的第二折射率、沈積於該溝槽內。
又一實施例包括在矽基板中製作至少一個光波導之方法,該矽基板具有前側、後側以及第一折射率。蝕刻該矽基板之前側在該矽基板之前側上界定矽脊(例如,具有250nm或更小的寬度)。接下來,將具有低於該第一折射率的第二折射率之介電材料層沈積於該矽脊上且沈積於該矽基板之前側之與該脊相鄰的至少一部分上。蝕刻該矽基板之後側的至少一部分自該矽基板之後側穿過該矽基板曝露該矽脊的一部分以形成波導。
在一些狀況下,藉由化學機械磨光來蝕刻該矽基板之後側。在其他狀況下,在該矽脊中界定pn接面,隨後將該矽基板之後側電化學蝕刻至該pn接面。
另一實施例包含半導體裝置,該半導體裝置具有矽基板、介電層以及光波導。該矽基板具有前側及後側以及第一折射率,且界定凹部,該凹部穿過該矽基板自該矽基板之後側延伸至該矽基板之前側。該介電層係由第一介電材料製成,該第一介電材料具有低於該第一折射率的第二折 射率、沈積於該矽基板之前側上。該介電層亦界定溝槽(例如,具有約250nm或更小的寬度),該溝槽向由該矽基板界定的該凹部敞開。且該光波導包含沈積於該溝槽內以形成波導核心的矽。在一些實例中,在沈積於該溝槽內之矽中形成pn接面。
應理解,前述概念及以下更詳細論述的額外概念之所有組合(條件是此等概念不會相互不一致)均被視為本文所揭示之發明標的之一部分。詳言之,本揭示內容結尾處出現的所主張標的之所有組合均被視為本文所揭示之發明標的之一部分。亦應理解,本文明確使用的、亦可能在以引用方式併入的任何揭示內容中出現的術語應符合與本文所揭示之特定概念最一致的意義。
熟練的技工將理解,圖式主要用於例示性目的且並不意欲限制本文所述之發明標的之範疇。圖式未必按比例繪製;在一些情況下,本文所揭示之發明標的之各個態樣可在圖式中誇張或放大地展示,以便促進對不同特徵之理解。在圖式中,相同元件字符一般指代相同特徵(例如,功能上類似及/或結構上類似的元件)。
圖1A展示塊狀CMOS電子元件之橫截面。
圖1B展示與金氧半導體(CMOS)電子元件互補的薄絕緣體上矽(SOI)之橫截面。
圖2A展示適合於經由後端處理的波導形成的塊狀CMOS電子元件之橫截面。
圖2B展示在對矽基板之一部分之局部XeF2釋放後,圖2A之塊狀CMOS電子元件的橫截面。
圖2C展示在藉由蝕刻矽基板而形成之凹部中的初始氮化物沈積後,圖2B之塊狀CMOS電子元件的橫截面。
圖2D展示在凹部中之最終氮化物沈積後,圖2C之塊狀CMOS電子元件的橫截面。
圖2E展示在對沈積於凹部中之氮化物之任擇蝕刻後,圖2D之塊狀CMOS電子元件的橫截面。
圖2F展示在氮化物沈積之下包覆層蝕刻的任擇沈積後,圖2E之塊狀CMOS電子元件的橫截面。
圖2G及圖2H展示根據圖2A至圖2F中所例示之方法製造之塊狀CMOS裝置的橫截面,該塊狀CMOS裝置具有用來將電信號施加至裝置中之波導結構的電接點。
圖3A至圖3E例示用於選擇性地蝕刻形成於矽晶圓中的電子區域之間的矽晶圓之背部以便在矽晶圓中形成凹部且在矽晶圓上之介電層中形成溝槽的各種製程。
圖4A展示用於CMOS淺溝槽隔離(STI)之起始氧化物基板的橫截面。
圖4B展示形成於圖4A中所示之氧化物基板中之「無蝕刻」波導的橫截面。
圖4C展示藉由蝕刻圖4B中所示之波導層而形成的經部分蝕刻之波導之橫截面。
圖4D展示藉由蝕刻圖4B及圖4C中所示之波導層而形成的經完全蝕刻之波導之橫截面。
圖4E展示用於準平坦化之過度引導波導核心層的橫截面。
圖4F展示使用圖4E中所示之用於準平坦化之過度生長製造的波導結構之橫截面。
圖4G展示經歷兩步平坦化之波導結構之橫截面,該兩步平坦化使用犧牲層及波導核心層。
圖4H展示使用圖4G中所示之兩步平坦化製造的波導結構之橫截面。
圖5A為示範性積體光波導中在600nm波長下的波導模態之模擬分佈之繪圖。
圖5B為圖5A之示範性積體光波導中在850nm波長下的波導模態之模擬分佈之繪圖。
圖6A展示可用來將光耦合進及耦合出晶片的光柵耦合器,該光柵耦合器包括使用圖2A至圖2G中所例示之方法製造的波導。
圖6B展示半導體裝置,該裝置包括環共振器及使用圖2A至圖2G中所例示之方法製造的波導。
圖6C展示包括一對波導的定向耦合器,該等波導可用來在不同埠之間組合或分割光。
圖6D展示半導體裝置,該裝置包括馬赫-岑得干涉儀及使用圖2A至圖2G中所例示之方法製造的波導。
圖6E展示根據圖2A至圖2G中所示之方法製造的樣本光柵裝置之掃描電子顯微(SEM)影像,該裝置類似於圖6A、圖6B以及圖6D中所示之裝置。
本技術之實施例包括在不修改CMOS製程流程之鑄造廠內部分的情況下使用標準CMOS製程流程在矽基板中形成光波導之方法。在一個實例中,矽基板在CMOS鑄造廠中經歷習知CMOS製程,該製程包括形成任何電晶體或其他電子裝置以及在矽晶圓之前部上沈積介電材料層(亦稱為淺溝槽隔離層)以防止電流在相鄰電晶體之間洩漏。在鑄造廠內的處理完成之後,自背部蝕刻矽基板以曝露沈積於矽基板之前部上的介電層之一部分。換言之,鑄造廠後的處理涉及一直穿過矽基板之背部來蝕刻凹部或孔。在藉由蝕刻去除矽基板而曝露的介電層之表面中形成狹窄溝槽(例如,具有500nm、300nm、130nm或更小的寬度)。且藉由將折射率大於介電層之折射率之波導核心材料沈積於溝槽中來形成光波導。波導寬度(橫向厚度)通常為300nm至幾微米(例如,對於單模裝置為300nm至500nm)。在一些狀況下,波導寬度可漸縮至小於100nm。必要時,可將波導核心材料圖案化或包覆於另一材料中,以便進一步增強波導模態之局限。
適合於波導積體之CMOS製程技術可涉及:作用層(與淺溝槽隔離區域相反)之高精度(例如,具有小於約250nm的特徵大小)光刻圖案化、蝕刻具有高縱橫比(例如,比45°陡峭)之淺溝槽隔離側壁,以及沈積具有合理厚度的淺溝槽隔離層(例如,具有大於或等於約200nm的厚度)。在一些狀況下,波導積體可包括局部阻斷活性矽之矽化,但可經由額外蝕刻來避免此局部阻斷。此等製程約束一般常見於具有130nm或以下之特徵大 小的塊狀CMOS邏輯製程中。其他CMOS製程(諸如用於250nm CMOS技術之CMOS製程)經常利用局部氧化技術來形成淺溝槽隔離,此可導致不適當的淺側壁角度。另外,250nm CMOS製程可能不涉及適合於光子裝置積體之圖案化。
因為本方法涉及在鑄造廠後形成波導,所以該等方法可在不修改CMOS製程流程之鑄造廠內部分的情況下使用。更具體而言,本文所揭示之技術不需要任何鑄造廠內製程的改變且利用用於電晶體界定之現有高解析度圖案化步驟來界定波導之路徑。實際上,用於示範性光子/電子積體電路之設計可以資料庫格式來製備,該資料庫格式係由鑄造廠根據鑄造廠之特定設計規則(包括任何不可放棄的規則)來規定。且在一些狀況下,示範性製程之態樣可反映使用絕緣體上矽CMOS製程之活性矽層的流程。
在本製造製程之某些實例中,鑄造廠後的製程步驟至多涉及用來界定凹部之單一粗糙光刻法步驟。且可使用需要最小的開發成本或續生成本之完善技術來執行沈積、平坦化以及蝕刻。因此,本方法與至少95%的目前CMOS鑄造廠所使用之習知CMOS製程相容。
另外,將波導積體於前端中允許光子容易耦合至或受控於在矽電晶體裝置平面中使用標準CMOS製程流程製造之其他電子及光子裝置。例如,可將波導沈積於裝置前端中之具有電晶體主體層的平面中,如下文所解釋。且因為波導積體於製程之前端內、與電子元件相同的平面中,所以波導不會對電子元件之熱性質或電性質造成不利影響。相反地,先前鑄造廠後的後端積體波導通常在實體上與介電層中之裝置前端相遠隔(例如,5μm至10μm),其增加裝置電感及電容且降低熱散逸。
因為示範性波導可製造於與矽電晶體相同的平面中,所以波導可定位成更靠近形成於裝置前端中以供光子平台中使用之單晶矽光偵測器或多晶加熱器。例如,波導可由在通常被矽吸收的波長下透射光的材料製成,且對接耦合至電晶體裝置平面中由源極/汲極及井摻雜植入物形成之高效率矽光偵測器。
此外,示範性波導可包括由任何適合材料製成的核心,該等材料包括在被矽吸收的波長下至少部分透明之材料。藉由選擇適當核心材 料(諸如氮化矽、富矽氮化矽、氧化鈦、氧化鉭、氧化鋅或氧化鋁),波導可用來在約400nm至約2000nm之間(電磁光譜之一區域,在此區域中矽吸收光)的一或多個波長下透射光。例如,非晶矽、氮化矽、矽以及鍺可用作紅外波導之核心。且氮化矽、氧化鋁、氮化鋁、碳化矽以及氧化鋅可用作引導可見光或紅外光之波導核心。此等材料可藉由例如電漿加強化學氣相沈積、濺鍍、電子束蒸發、原子層沈積或此項技術中已知的其他方法加以沈積。此外,亦可包括聚合物來作為核心波導材料。可能的聚合物材料可包括光石灰凝膠基聚合物、乙二醇二甲基丙烯酸酯(EGDMA)、聚(對伸苯苯并雙噻唑)(PBZT)、染料摻雜的聚(甲基丙烯酸甲酯)(PMMA)、聚苯矽倍半氧烷(PPSQ)、全氟化環丁基(PFCB)、苯并環丁烯(BCB)、聚矽氧烷、氯氟化聚醯亞胺、丙烯酸鹽單體、環氧化天然橡膠(ENR)或此項技術中已知的其他材料。一般而言,適合的聚合物具有略微高於二氧化矽的折射率(例如,n1.55-1.8)且/或具有第二階或第三階高光學非線性。對應的製造方法可為例如噴灑式塗佈或旋轉式塗佈,後續接著使用氧電漿之回蝕步驟。
基於CMOS之波導形成之應用
本文所揭示之波導及波導製程之實例可用於多種應用。就通訊收發機而言,塊狀CMOS晶圓內之簡單低損耗光子積體打開大致92%的製造基礎結構,歸因於缺少適合的單晶矽層,此與用於高效能光子積體之其他技術不相容。此使得CMOS晶圓後端中之波導積體同樣是用於電子-光子特殊應用積體電路(ASIC)之適合的選擇。例如,在矽為透明的波長下(例如,在電磁光譜之中紅外部分中)操作的電子-光子積體電路中,積體氮化物波導可耦合至高效能積體矽光偵測器。
具有積體波導之電子-光子積體電路可能亦可用於積體量子光學元件、量子計算、量子通訊以及量子模擬。利用現有CMOS處理技術給單一晶片中之光學組件、熱組件以及電磁組件提供板上控制及反饋電路可導致用於量子計算、通訊以及模擬系統之交互作用量子位元之數目的很大增加。例如,積體光波導可用於CMOS基板上之積體光子原子阱,該積體光子原子阱在可見波長下操作。
具有積體波導之光子積體電路亦可用於積體光子生物感 測,積體光子生物感測係學術及商業研究與開發的活躍領域。示範性生物光子積體電路可用來感測吸收光譜(及/或與身體功能相關聯的吸收光譜之變化(例如,如在脈搏血氧測定法中))或將光學刺激遞送至身體之特定部分(例如,如在光遺傳學中)。生物光子積體電路亦可用來刺激及/或感測來自自然出現的螢光團及來自螢光筆之螢光發射。例如,波導之表面可經塗佈、紋理化或以其他方式處理來吸引螢光筆,該等螢光筆可經由自波導所引導的模態延伸之消逝尾部加以刺激或偵測。在一些狀況下,可見光或紅外光可能同樣可消散地耦合進或耦合出波導。額外應用包括非彈性(例如,拉曼)散射光之激勵及收集。
習知的CMOS及SOI CMOI積體電路
圖1A展示如標準電子電路中所使用之一般塊狀CMOS技術晶粒100的橫截面。CMOS技術晶粒100係基於矽基板110,該矽基板已被蝕刻且摻雜來形成一系列電子裝置140。例如,基板110可選擇性地用磷或另一適合的受體摻雜劑加以摻雜以形成n+摻雜矽區域114,且用硼或另一適合的摻雜劑加以摻雜以形成p+摻雜矽區域116。如熟習此項技術者所充分理解,n+摻雜矽區域114及p+摻雜矽區域116可與本質矽區域112一起配置以形成電子裝置140,該等電子裝置可包括場效電晶體、二極體、光電二極體以及矽基板100中之其他組件。
氧化物層120或其他適合的介電材料經沈積於已蝕刻且摻雜之矽基板110上,以便將電子裝置140彼此隔離。氧化物層120防止電流在相鄰電子裝置140之間流動。金屬130經選擇性地沈積於氧化物層120中之空隙中,以便提供用於控制電子裝置140之電連接件(接點)。不幸地,金屬130之緊密接近消除了用於自CMOS裝置100之前端進行光子裝置製造之適合點(即使藉由製程後的手段)。
圖1B展示絕緣體上矽(SOI)晶粒102,該晶粒亦包括矽基板110及若干電子裝置140。然而,不同於圖1A中所示之標準CMOS晶粒100,SOI晶粒102亦包括介於矽電晶體140與矽基板110之間的埋入式氧化物(例如,SiO2)層150。雖然此埋入式氧化物層150可用作對矽脊狀波導(未圖示)之包覆,但其亦使SOI晶粒102與全世界約95%的CMOS鑄造廠所使 用的製程不相容。
在CMOS製程中製造積體波導
圖2A至圖2E例示用於使用習知鑄造廠內製程及最低限度的鑄造廠後處理將光波導積體於CMOS積體電路中之製程。有利地,此製程不需要添加、減去或顯著修改CMOS製程之鑄造廠內部分所使用的任何步驟。因此,此製程之實施例可與塊狀CMOS製程一起使用,該塊狀CMOS製程作為多專案晶圓(MPW)可自IBM、臺灣半導體製造公司、聯華電子公司、ON半導體、ST半導體以及其他半導體鑄造廠獲得。實施例可用於任何適合的電子元件製程,該等製程包括但不限於動態隨機存取記憶體(DRAM)製程、快閃製程、雙極製程以及BiCMOS製程。該等實施例亦可經由訂制製造線或專用鑄造廠服務而在專用晶圓製程中使用。
圖2A展示在鑄造廠內處理後且在後處理前的塊狀CMOS晶粒200之橫截面,該晶粒經設計及製造來支援積體前端光波導。類似於圖1A中所示之塊狀CMOS晶粒100,塊狀CMOS晶粒200包括形成於矽基板210之前側213中的電子裝置240a及240b(例如,電晶體、二極體、光電二極體等等;共同稱為電子裝置140),該等電子裝置具有本質矽212區域、藉由選擇性地蝕刻且摻雜矽基板210而形成的n+摻雜矽區域214及p+摻雜矽區域216。(矽基板210亦界定未塗佈之後側211。)金屬230穿過使相鄰電子裝置240彼此隔離的介電層220或淺溝槽氧化物層形成電接點。
塊狀CMOS晶粒200亦包括一對矽脊262a及262b(共同稱為溝槽區域262),該等矽脊形成於介於電子裝置240a與240b之間的擴散區域260中。此等脊262界定將要積體於晶粒200中之光波導之路徑。一般而言,脊之寬度、高度以及大體圖案可針對使用標準工具及技術之所需最終沈積之波導光學設計加以配置。例如,可使用130nm(或更精細的)CMOS製程來圖案化脊262,以便界定寬度及縱橫比與脊之寬度及縱橫比相同的波導。脊之寬度的範圍可為約100nm至約300nm,且脊之高度可為約50nm至約1μm(例如,約200nm至約400nm);該等脊之寬度及高度亦可更小,例如用於次波長元材料圖案。脊262可與電子裝置240加以緩衝或隔離以防止光子積體區域(擴散區域260及介電層220之相鄰部分)中的 後處理對電子裝置240造成不利影響。
矽脊262延伸進入淺溝槽氧化物層220之不間斷區域,該不中斷區域形成於成為光波導之消逝場區域的區域內。可使用標準CMOS標準技術形成淺溝槽氧化物層220,該等技術諸如包括活性矽填充塊層或排除其他活性矽區域。在一些狀況下,淺溝槽氧化物層220可為約2μm至3μm厚;確切厚度可由波導之所需光學性質確定。淺溝槽氧化物層220可包括具有低於波導核心之折射率的折射率(例如,小於2.2、小於1.6等等)的二氧化矽、氮化物或任何其他適合的氧化物。
就包括矽化步驟之CMOS製程而言,矽化子製程可任擇地在CMOS晶粒200中之活性矽區域(界定波導區域的擴散脊262b)上被阻斷。另外,很少乃至沒有金屬230沈積於脊262擴散區域260之剩餘部分(用於波導之未來模態場區域)上或上方,以便降低外質傳播損耗。
必要時,亦可包括諸如多晶矽加熱器及金屬場電極之控制元件且相對於脊262、擴散區域210以及電子裝置140加以定位。例如,圖2A展示多晶矽條帶250,其沈積於左側矽脊262a與用作矽化物阻塊的氮化物層252之間。矽化物阻塊可實施為除CMOS製程中之氮化物層以外的其他物。且若多晶矽條帶250經形成來用作加熱器,則其同樣可任擇地被矽化。
多晶矽條帶250可例如經由來自光波導之波導模態的消逝耦合來影響由光波導引導的模態之橫向分佈。多晶矽條帶250可用來加熱波導核心,以便改變波導核心之折射率。(加熱器亦可製作於金屬層230中。)多晶矽加熱器導線(未圖示)可經由鑄造廠內製程金屬化來連接至多晶矽條帶250,如圖1A中針對FET裝置140所示。如熟習此項技術者容易理解,熱引致之折射率變化可用於相位調變、干涉強度調變以及引導光束之切換。多晶矽條帶250(或使用鑄造廠內製程由金屬230形成的電極)亦可用作場電極來將電場施加至電光活性波導核心,以便電光改變波導核心之折射率。
圖2B例示製程中之第一後處理步驟之後的塊狀CMOS晶粒200。在此狀況下,已將矽擴散區域260及矽脊262蝕刻去除以於矽基板210 中形成凹部270。如下文更詳細解釋,在鑄造廠內處理完成之後,自後側211蝕刻矽基板210來形成凹部270,該凹部穿過矽基板210延伸至前側213,從而曝露介電層220之一部分之表面。此蝕刻步驟亦將矽脊262變換成溝槽272a及272b(共同稱為溝槽272),該等溝槽之縱橫比及尺寸符合如上所述之矽脊262之形狀及尺寸。在此狀況下,左側溝槽272a界定混合式製程後氮化物與製程內多晶矽波導之橫截面。且右側溝槽272b界定僅氮化物製程後波導之橫截面。
此步驟矽蝕刻之圖案解析度及前側對準準確度可能相對粗糙,以便不造成製造負擔。且因為此等溝槽272界定光波導之形狀及大小,所以在後處理中無需蝕刻任何高解析度特徵,即波導已在形成矽脊262之鑄造廠內製程中使用高解析度加以界定。
接下來,將波導核心材料280(諸如折射率高於介電層220之折射率之介電質)沈積於凹部270內,如圖2C及圖2D中所示。此波導核心材料280形成均勻厚度層,該均勻厚度層填充溝槽272且覆蓋矽基板210之一些或所有曝露表面及界定凹部邊界的介電層220。(圖2C展示處於沈積之中間階段的波導核心材料280層;圖2D展示處於其最終厚度的層。)適合的波導核心材料280包括但不限於非晶矽、氮化矽、富矽氮化矽、氧化鋁、多晶矽、非晶矽鍺、多晶矽鍺、非晶碳化矽、多晶碳化矽以及氮氧化矽。
在一些狀況下,在沈積波導核心材料280之前可將包覆材料或其他層沈積於溝槽272中,其中波導核心材料280沈積於包覆材料上。例如,可將低折射率包覆層沈積於高折射率介電層220上,來支援中折射率波導核心材料280(亦即,折射率低於介電層220之折射率的波導核心材料)。或者,或另外,可依序沈積不同波導核心材料層來形成將光折射或反射出溝槽之梯度折射率核心(折射率分佈隨高度改變的核心)或柱狀元件。若該等層足夠精細(例如,小於光波長之分數),則此分層可用來形成反射器、透射濾光片或其他類似元件。
沈積於溝槽272a及272b中之波導核心材料280分別形成積體光波導282a及282b(共同稱為波導282),該等光波導中之每一者具有各 別核心284a及284b(共同稱為核心284)。在操作中,此等波導282引導光正交於圖2D中所示之橫截面來傳播。如熟習此項技術者容易理解,由每一波導282引導的模態之確切波長範圍、損耗、色散以及數目取決於波導核心材料280、波導核心材料280與介電層220之間的折射率差以及波導之橫截面的大小及形狀。例如,波導核心材料280在可見波長下可為透明的且因此適合於引導可見光。該波導核心材料在紅外波長下亦可為透明的且因此適合於引導紅外光。類似地,較厚的波導或折射率對比度較大的波導與較薄的波導或折射率對比度較小的波導相比而言可引導更多模態。波導核心材料280之確切厚度及組成可基於所需應用加以選擇。
必要時,可自凹部之表面移除過量的波導核心材料280,從而留下主要沈積於溝槽272中的波導核心材料280,如圖2E中所示。例如,可在不利用遮罩的情況下回蝕波導核心材料280。移除任何過量的波導核心材料280為任擇步驟;在有或沒有波導核心材料280延伸超過溝槽272且延伸至介電層220之曝露部分上的情況下,波導282均可起作用。但移除過量的波導核心材料280會改變每一波導之形狀來更緊密地匹配對應的溝槽272之形狀。
移除過量的波導核心材料亦分別曝露波導核心284a之表面286a及波導核心284b之表面286b(共同稱為表面286)。在操作中,此等曝露表面286可用來將光消逝地耦合進或耦合出波導核心284。該等曝露表面亦可用於感測:例如,特定波導表面286上或靠近特定波導表面286的顆粒可吸收自對應的波導核心284延伸的一些或所有消逝尾部,從而導致經由波導核心284傳播的光波之光譜強度分佈的變化。必要時,曝露表面286可經塗佈、紋理化或圖案化來促進與某些類型之分子的交互作用,以用於生物及化學感測。
波導核心284亦可塗佈有包覆層290,諸如二氧化矽層或另一適合的介電質層,如圖2F中所示。(圓圈指示完整波導284之橫截面。)包覆層290具有低於波導核心材料280之折射率的折射率,以便將光局限於波導核心284內,如熟習此項技術者容易理解。在一些狀況下,包覆層290覆蓋波導核心284之曝露表面以及介電層220之相鄰曝露部分。
在其他狀況下,根本不蝕刻波導核心材料280,且直接將包覆層290沈積於波導核心材料280上。例如,包覆層290可主要用來保護波導核心材料280而不是將光局限於波導核心284內。在其他狀況下,包覆層290可用作用於如上所述的生物光子或化學感測之反應層。例如,包覆層290可包含包括分析物之液體溶液。
圖2G及圖2H展示根據圖2A至圖2F中所例示之方法製造的塊狀CMOS裝置200之橫截面。裝置200具有用來將電信號施加至光波導282b的一對電接點232a及232b(共同稱為稱為電接點232),及可能相關聯的裝置,尤其諸如光柵、共振器或光子晶體。金屬接點232可為積體電路(IC)製程(例如,CMOS、Bi-CMOS等等)中所使用之金屬層,在該等製程中使用金屬層來接觸積體電子組件(例如,電晶體或電阻器)。此等金屬層例如可為在CMOS製程或多晶矽電阻器中通往源極、汲極以及閘極的接點。取決於具體應用,可將電接點232安置於光波導282b之頂部上(如圖2G中所示)或安置成遠離光波導282b(如圖2H中所示)。例如,在需要電場的應用中,可將電接點安置成遠離波導來降低接點232中的光損耗。電接點232可與核心材料284b直接接觸、略微遠離核心材料284b(例如,與介電層220接觸)或兩者均可。
在操作中,電接點232可施加若干類型之電信號來調整裝置200之效能。在一個實例中,電接點可將電壓及/或電場施加至核心材料284b,從而引致電光效應,亦稱為泡克耳斯效應。電光效應可改變核心材料284b之折射率,且因此調諧光波導中之光傳播。在另一實例中,電接點施加電壓且改變核心材料284b之體積中或表面上的電荷密度,從而亦可調諧波導中之折射率及光傳播。在另一實例中,電接點232可驅動電流通過可具有活性核心材料284b之光波導282b。該電流可激發活性核心材料284b來刺激光發射且引致雷射作用。在另一實例中,電接點232可驅動電流來用於焦耳加熱且引致熱光效應,該熱光效應可調整光波導282b中之折射率。在另一實例中,電接點可包括一或多個電加熱器(例如,經由歐姆加熱),以便藉由例如加熱核心材料284b、介電層220或兩者來引致熱光效應。
在一些狀況下,可在矽脊262中界定一或多個pn接面。可 藉由例如微影術及離子植入之組合於基板210之後側上製造pn接面。例如,可在任何技術節點中使用電晶體商店可獲得的井植入物在CMOS製程中界定pn接面。微影術可界定pn接面之幾何結構(例如,接面區域之位置、形狀、尺寸),且離子植入可將摻雜劑以所需濃度引入至半導體材料中。
自CMOS基板之背部選擇性地移除矽
圖3A至圖3E例示用於選擇性地蝕刻CMOS平台之背部來形成凹部(例如,如圖2B中所示)之不同製程。圖3A展示在鑄造廠內處理之後的CMOS晶粒300之橫截面。類似於圖2A至圖2F中所示之CMOS平台200,圖3A中之CMOS晶粒300包括矽基板310,該矽基板界定塗佈有介電層320之前側313及與前側313相對之未塗佈的後側311。將介電層320再分成與一對排除或「禁用」區域324a及324b(共同稱為排除區域324)鄰接之光子區域322,一旦蝕刻完成,則該光子區域將界定用於積體光波導之溝槽。每一排除區域324a、324b將光子區域322與對應的電子區域340a、340b(共同稱為電子區域340)隔離,該等電子區域可含有一或多個電晶體、光電二極體或其他電子裝置或組件。
任擇地,矽基板310之後側311在經蝕刻來形成凹部及溝槽之前可被蝕刻、磨光或研磨。例如,後側311可經蝕刻來移除由鑄造廠內沈積步驟產生的爐沈積物。另外,一些矽基板(包括用於電子元件製造之許多矽基板)並未在兩側上被磨光。若後側311具有粗糙表面,則表面粗糙度可使波導形成所需之圖案化及其他製程步驟複雜化。磨光亦同樣自矽基板之後側311移除任何不需要的介電層。研磨後側311會移除不需要的介電層,降低表面粗糙度並且使矽基板310本身變薄,從而又降低經由後側311曝露淺溝槽隔離層(介電層320)所需的蝕刻量。
圖3A亦展示覆蓋矽基板之後側313之某些部分的抗蝕劑或硬遮罩350。此遮罩350為正在CMOS晶粒300中形成之光波導界定了粗糙圖案,並且保護電子區域340免受針對波導積體所執行的處理。若設計僅為光子型且沒有任何電晶體要保護,則不需要遮罩350及圖案化。若在以下處理中利用蝕刻選擇性,諸如藉由使用電化學蝕刻來在特定摻雜層或冶金接面上停止,則亦可省略遮罩350及圖案化。否則,可使用標準光刻 法來圖案化矽基板310之後側311。
如熟習此項技術者容易理解,可使用後側對準器(未圖示)或其他框標將後側圖案與矽基板310之前側313上的特徵(例如,電晶體)對準。用於將後側圖案與前側特徵對準之適合選項包括:使用前後對準器將對準特徵置放於晶圓之後側311上,或藉由使用後側對準器直接與前側特徵對準。無論是哪種對準製程,所得光阻圖案350均遮蔽電子區域340且曝露光子區域322以用於進一步處理,如圖3A中所示。
在一些狀況下,包括任何曝露的金屬墊(例如,在CMOS晶圓300之前側上)之所製造電子元件在後處理期間可利用光阻劑或其他層加以保護。在後處理之後可移除此光阻劑來曝露金屬墊以用於封裝等等。
一旦任何所需的遮罩(例如,遮罩350)處於適當位置,則選擇性地蝕刻矽基板310來界定自矽基板310之後側311至前側313的凹部。(可使用非選擇性蝕刻來移除後側311上之任何介電層。)存在許多適合的蝕刻策略,其包括選擇性汽相蝕刻、選擇性濕式蝕刻、選擇性乾式蝕刻(例如,深度反應離子蝕刻(DRIE))、多步蝕刻以及與選擇性蝕刻相結合的機械磨光。
圖3B展示使用選擇性汽相蝕刻在圖3A之晶粒300中形成的凹部371。使用汽相蝕刻劑XeF2可達成極高的蝕刻速率選擇性。自曝露的後側311開始,XeF2蝕刻穿過矽基板310之整個厚度且於前端介電層320處停止,從而對形成於介電層320中之任何鑄造廠內設計的淺溝槽隔離特徵具有最低限度的蝕刻損壞。類似XeF2蝕刻之極高選擇性的一個益處在於,高臨界值電壓閘極氧化物(即使是厚度低於10nm之氧化物層)可保護電子區域340中所使用之電晶體的多晶矽電晶體閘極層。類似地,介電層320可保護用作交替光子裝置層之多晶矽。然而,蝕刻之同向性性質可導致不良的前側與後側對齊且在電子區域340與光子區域320之間產生較大的「禁用」區域324。
圖3C展示使用選擇性濕式蝕刻在圖3A之晶粒300中形成的凹部372。如熟習此項技術者容易理解,基於NaOH之濕式蝕刻在蝕刻穿過矽手柄之全部厚度之後於SOI晶圓之埋入式氧化物層上停止。類似地,可使用基於NaOH之濕式蝕刻在最低限度圖案降級的情況下曝露介電層 220中之溝槽及其他圖案。雖然異向性蝕刻係可能的,但常用蝕刻角度可接近50度,此與同向性蝕刻相當。
圖3D展示使用選擇性乾式蝕刻在圖3A之晶粒300中形成的凹部373。例如,深度反應離子蝕刻(DRIE)允許矽與二氧化矽之間的適度選擇性(例如,大致10:1的選擇性)。在某些狀況下,DRIE得出具有相對高縱橫比之凹部373,例如,如圖3D中所示。但因為DRIE與選擇性汽相蝕刻或選擇性濕式蝕刻相比而言可表現出較低的選擇性,所以應注意防止選擇性乾式蝕刻使介電層320中之用於波導形成之溝槽降級。
圖3E展示使用多步蝕刻在圖3A之晶粒300中形成的凹部374。因為DRIE及化學(例如,濕式或汽相)蝕刻方法提供不同優點,所以該等蝕刻可在多步蝕刻中加以組合。在一些狀況下,多步蝕刻可產生用於改良之前側與後側對齊之高蝕刻縱橫比及電子區域與光子區域之間的小間隔。在圖3E中所示之狀況下,所以DRIE來蝕刻去除矽基板310之大部分,以便得到高縱橫比。利用高選擇性化學蝕刻來移除矽基板310之剩餘部分,以便減少否則可能因使用較少之選擇性DRIE而導致之可能的前側圖案降級。且因為化學蝕刻相對簡短,所以不太可能歸因於其相對低的蝕刻縱橫比而引起對準降級。
沈積介電材料來形成波導
如上文所解釋,蝕刻矽基板之後側會曝露在鑄造廠內處理期間形成的用於波導界定之前側圖案(溝槽),同時留下受原始矽基板保護的晶圓電子區域。一旦已曝露該等圖案,則可用形成波導核心及任擇的下包覆層之介電材料填充或覆蓋該等圖案,如圖4A至圖4H中所例示。如熟習此項技術者容易理解,可選擇核心介電層來達成所需效能(例如,給定之所需折射率對比度、透射波長範圍、色散特性等等)。
圖4A展示適合於積體波導形成製程模擬之圖案化模板區域400之橫截面。(圖4A至圖4H中之視圖自圖1至圖3之視圖旋轉了180度。)已蝕刻矽基板之後側(未圖示)來形成曝露在鑄造廠內處理期間形成的用於波導界定之前側圖案(溝槽)472a、472b以及472c(共同稱為溝槽472),同時留下受原始矽基板保護的晶圓電子區域。溝槽為300nm深且自左至右具有 0.25μm(溝槽484a)、0.50μm(溝槽484b)以及1.00μm(溝槽484c)的寬度。溝槽係由各別淺溝槽隔離特徵422a至422d(共同稱為特徵422)在波導後的下包覆層氧化物中界定,該下包覆層氧化物可形成CMOS後端介電堆疊420之一部分。
圖4B展示將波導核心材料480之均勻層沈積於介電層420及淺溝槽隔離特徵422之曝露部分上之後的CMOS晶粒400。在此狀況下,所沈積之波導核心材料480(可包括非晶矽、氮化矽、富矽氮化矽或氧化鋁)在製程內前側圖案上形成核心層及包覆層而不需要進一步處理。藉由高折射率核心層之局部濃度增加來支援波導模態,該核心層係藉由同向性沈積在圖案化之側壁上形成。必要時,可將額外介電層490(具有小於波導核心材料480之折射率的折射率)作為包覆層沈積於波導核心材料480上。
更具體而言,沈積於左側溝槽472a(圖4A)中之波導核心材料480(該左側溝槽之寬度小於所沈積波導核心材料480之厚度的兩倍)形成類似於SOI基板上所形成之肋波導的波導482a。沈積於中心溝槽472b(圖4A)中之波導核心材料480(該中心溝槽之寬度大於所沈積波導核心材料480之厚度的兩倍且小於沈積層厚度的兩倍與波導模態之波長之總和)形成表現得類似於射頻狹縫波導的波導482b。但右側溝槽472c(圖4A)比沈積層厚度的兩倍與波導模態之波長之總和寬,且因此不可能局限光波。
必要時,在沈積下包覆介電層490之前,可異向性地蝕刻波導核心材料480,如圖4C及圖4D中所示。例如,圖4C展示,部分蝕刻可使左側波導482a之核心原封不動,但中心波導482b或右側波導482c並非原封不動。如圖4D中所示之完全蝕刻僅使左側波導482a之核心原封不動且將其他波導482b及482c分成獨立零件,該等零件中之每一者可引導一或多個相異之光學模態。在某些狀況下,完全蝕刻可用來產生獨立波導核心,該等波導核心太靠近以致於不能由獨立溝槽界定或比鑄造廠內CMOS製程之解析度極限窄。另外,蝕刻波導核心材料480可使介電層表面粗糙化且產生較高的積體模態損耗。然而,移除過量的波導核心材料會增加左側波導之有效橫向折射率對比度,從而可增加橫向局限。
圖4E及圖4F例示經由波導核心材料480之沈積、平坦化 以及蝕刻在圖4A之CMOS晶圓400上形成積體光波導。平坦化得出適合於進一步處理且未必反映前端波導圖案之拓撲的表面。產生平坦表面之一種方式為,過度沈積波導核心層且隨後將波導核心層磨光、研磨或蝕刻至所需厚度。如圖4E中所示,波導核心材料480之相對厚的(例如,1.5μm厚)層之同向性沈積減輕前端拓撲(例如,STI特徵)對波導核心材料之上表面的影響,較厚層與較薄層相比而言具有更光滑的上表面。蝕刻去除額外的波導核心材料480且沈積包覆層490得出圖4F中所示之波導482。沈積波導核心材料480之較厚層產生可表現得類似於平板波導的右側波導核心482c。
圖4G及圖4H例示在波導核心回蝕之前在圖4A之CMOS晶圓400上使用犧牲層492執行平坦化之波導沈積及平坦化。在此狀況下,將波導核心材料480沈積為比最終波導橫截面厚、但未必足夠厚以使得自身平坦化(例如,約400nm至500nm厚)的層。接下來,可沈積且平坦化可以類似於波導核心材料480之蝕刻速率的速率加以蝕刻的材料之相對厚犧牲層492(例如,約1μm厚)來形成頂面494,該頂面之形狀及粗糙度與前端圖案拓撲無關。可藉由任何適合的技術完成犧牲層之平坦化,該技術包括但不限於旋轉式塗佈、回流、重複沈積及蝕刻以及壓印。隨後回蝕經平坦化之犧牲層492及波導材料480來針對任何圖案寬度形成均勻厚度之波導核心484,如圖4H中所示。
模擬波導效能
圖5A及圖5B展示具有化學計量氮化矽核心之波導的分別用於操作600nm及850nm波長之模擬橫向電(TE)場及橫向磁(TM)場光學模態分佈。化學計量氮化矽核心具有大致為2.0之折射率且經沈積於寬度為約300nm且深度為約350nm之溝槽中。可使用可購得之90nm塊狀CMOS技術在350nm淺溝槽隔離(STI)層中形成模擬溝槽。(在圖5A及圖5B中所示之模擬中,氮化矽亦形成在STI層上延伸的厚度為約200nm之相對均勻層。必要時,此氮化矽層可被移除且由二氧化矽層替換。)
在操作中,圖5A及圖5B中所示之基於CMOS之結構支援經由溝槽中之氮化矽傳播的TE及TM「肋」波導模態,及經由在STI層上 延伸的相對均勻之氮化矽層傳播的TE及TM「平板」波導模態。嚴格而言,肋波導模態可視為準TE/準TM模態,因為肋波導具有梯形橫截面。相反地,平板波導模態可(原則上)為TE/TM模態。因此,準TE肋波導模態可耦合至TE平板波導模態且可能同樣耦合至TM平板波導模態。
例如,在約600nm的波長下,模擬的準TE及準TM肋波導模態之有效折射率為1.823及1.827,然而平板波導模態之最小有效折射率為約1.746。在850nm波長下,此等有效折射率分別為約1.695、1.693以及1.651。
TE平板波導模態之有效折射率高於TM平板波導模態之有效折射率,因此準TM肋模態之有效折射率對比度更大;因此,準TM肋波導模態可能更不易受到彎曲或粗糙度所導致的損耗之影響。對針對不同耦合源之肋模態與平板模態之間的模態間耦合的充分考慮可提供關於傳播損耗之差異的更多資訊。
經由CMOS技術製造的波導及光柵裝置
經由上述CMOS技術製造的波導及光柵可應用於包括通訊及生物感測器之廣泛領域。例如,垂直耦合光柵可用來將來自光纖之光耦合進或耦合出CMOS光導,該CMOS光導之光軸平行於矽基板。一維及二維週期結構(例如,光柵或光子晶體)亦可用來在平行於矽基板之平面內繞射光,可能用於波長分割多工,用於在整個晶片內選路投送光信號等等。可基於所需的操作波長、功率耦合比、繞射角度等等來選擇此等結構之週期性及材料。
圖6A展示可將光耦合進及/或耦合出CMOS裝置或系統(未圖示)的垂直耦合組件610。組件610包括光柵結構611、錐形區域612以及小核心波導613,上述各者均可使用本文所揭示之CMOS技術來製造。光柵結構611可自平面外光纖(未圖示)接收光且將光耦合進錐形區域612,該錐形區域將光進一步耦合至波導613。波導613可耦合至雷射或其他源、偵測器或沈積於CMOS結構上之其他波導或耦合器。錐形區域612可終止於球形端且與分裂的且磨光的光纖端相比而言達成更好之數值孔徑,從而改良進入小核心波導613之耦合效率。
組件610可用於如圖6B中所示之基於共振器之感測器620中。感測器620包括一對光柵耦合器621a及621b(共同稱為621)、一對波導622a及622b(共同稱為波導622)以及環共振器623,上述各者均可使用本文所揭示之CMOS技術來製造。環共振器之一個實例可為玻璃微球體(例如,具有100微米的直徑),該玻璃微球體可積體於CMOS裝置中且藉由全內反射來局限光。在另一實例中,共振器可置放於波導結構之頂部上。
在操作中,將環共振器623浸沒於將要分析之樣本中或曝露於將要分析之樣本。例如,可將一滴樣本置放於環共振器623上。來自可調諧雷射或其他源之光經由第一光柵結構621a被耦合進感測器620,且沿波導622b朝向環共振器623傳播。若整數倍波長與封閉之圓形光徑相配,則至少一些光被消逝地耦合進環共振器623且在環共振器623內共振。非共振光沿第二波導622b朝向第二光柵結構621b傳播,從而將透射光耦合至平面外偵測器(未圖示)。
共振波長在可利用可調諧雷射源來獲得的感測器透射光譜中表現為尖銳的洛倫茲形光譜回應,該雷射源經由光波導622耦合至環共振器623。感測器透射光譜可藉由掃掠雷射波長來記錄:當雷射源之波長匹配微球體之共振波長時,光自光波導耦合至共振器,且強度之下降得以記錄。共振波長可取決於共振器光徑長度的變化而改變,此可例如在將生物分子連結至微共振器表面之後發生。當諸如牛血清白蛋白蛋白質(BSA)之生物分子附接至共振器623之赤道時,該蛋白質可在消逝場內極化,從而將場分佈之一部分有效地拉至共振器623之外側且進而略微增加總體光徑長度。可因而自共振波長之所得紅移偵測到連結事件。
圖6C展示利用根據本文所述之方法製造的波導之定向耦合器603。定向耦合器630包括複數個埠631a至631d(共同稱為埠631),該等埠用來將光耦合進且耦合出一對波導632a及632b(共同稱為波導632)。在操作中,在第一波導632a中傳播的光消逝地耦合進第二波導632b(且反之亦然)。如此項技術中所理解,在波導632之間轉移的功率量取決於耦合區域之光徑長度、波導632之間的距離以及傳播光束之波長。
定向耦合器630可用來建構圖6D中所示之基於干涉儀之感 測器640。感測器640包括複數個光柵耦合器641a至641d(共同稱為光柵耦合器641)、一對定向耦合器642a及642b(共同稱為定向耦合器642)、參考臂643以及感測臂644。在操作中,在感測器中傳播的樣本及光信號之間的交互作用可產生光學模態有效折射率的變化且相應地偏移光信號之相。為將此相移轉換成振幅變化,可使用干涉儀架構。
一個示範性干涉儀可為馬赫-岑得干涉儀,如圖6D中所示。在此方法中,經由第一光柵耦合器641a或第二光柵耦合器641b將輸入光信號耦合進第一定向耦合器642a。第一定向耦合器642a將輸入光信號之第一部分耦合進參考臂643且將輸入光信號之第二部分耦合進感測臂644。在感測臂644中傳播的分量與樣本消逝地交互作用,從而產生依樣本而定的相移。在傳播穿過此等兩個臂之後,輸入光信號之第一部分及第二部分在第二定向耦合器642b中被組合以在第二對光柵耦合器641c及641d處產生輸出,該輸出之強度取決於依樣本而定的相移。
圖6E展示樣本光柵裝置(符號651表示STI)之凹部或溝槽650的掃描電子顯微圖。所蝕刻之溝槽具有光滑表面,其具有約2.21nm的RMS表面粗糙度。溝槽之深度大約為200nm至400nm。在蝕刻之後,可使用濕式製程或乾式製程來清洗光柵裝置以移除可能的碎屑。例如,可在去離子水或溶劑(例如,丙酮、甲醇或異丙醇)中執行濕式清洗,其中可施加超音波來促進清洗。在另一實例中,乾式清洗製程可使用液體聚合物,該等液體聚合物在塗覆至樣本裝置之表面後凝固。表面上之碎屑在液體聚合物之凝固期間可黏著至液體聚合物,且在自裝置剝離凝固的液體聚合物時得以移除。
結論
雖然本文已描述且例示各種發明實施例,但一般技藝人士將容易想到用於執行本文所述之功能及/或獲得本文所述之結果及/或一或多個優點之多種其他手段及/或結構,且此等變體及/或修改中之每一者被視為在本文所述之發明實施例的範疇內。更一般而言,熟習此項技術者將容易理解,本文所述之所有參數、尺寸、材料以及組態意欲為示範性的,且實際參數、尺寸、材料及/或組態將取決於使用發明教示之一種或更多種特定應用。熟習此項技術者將認識到或僅僅使用常規實驗即能夠探悉本文中所 述之特定發明實施例之許多等效物。因此應理解,前述實施例僅藉助於實例來呈現,且在隨附申請專利範圍及其等效物的範疇內,發明實施例可以不同於已明確描述且主張之方式的其他方式來實踐。本揭示內容之發明實施例涉及本文所述之每一個別特徵、系統、物品、材料、套件及/或方法。另外,若此等特徵、系統、物品、材料、套件及/或方法不會相互不一致,則兩個或兩個以上此類特徵、系統、物品、材料、套件及/或方法之任何組合被包括於本揭示內容之發明範疇內。
可以諸多方式中之任一者來實施上述實施例。例如,可使用硬體、軟體或其組合來實施實施例(例如,設計及/或操作透明顯示器之實施例)。當以軟體實施時,無論是提供於單一電腦中或分散於多個電腦之間,軟體碼均可在任何適合的處理器或處理器集合上執行。
此外,應理解,本顯示器及製作且操作顯示器之方法可結合電腦來使用,該電腦可體現為許多形式中之任一者,諸如機架安裝式電腦、桌上型電腦、膝上型電腦或平板電腦。例如,圖1A中所示之控制器140可實施為電腦、智慧型電話或其他基於處理器之裝置。另外,可將電腦嵌入於通常不視為電腦但具有適合的處理能力之裝置中,該裝置包括個人數位助理(PDA)、智慧型電話或任何其他適合的可攜式或固定的電子裝置。
另外,電腦可具有一或多個輸入及輸出裝置(包括如本文所揭示之一或多個顯示器)。此等裝置可尤其用來呈現使用者介面。可用來提供使用者介面之輸出裝置之實例包括用於輸出之視覺呈現的印表機或顯示幕及用於輸出之聲訊呈現的揚聲器或其他聲音產生裝置。可用於使用者介面之輸入裝置的實例包括鍵盤及指向裝置,諸如滑鼠、觸控板以及數位化輸入板。作為另一實例,電腦可經由語音辨識或以其他聲訊格式接收輸入資訊。
此類電腦可由一或多個網路以任何適合的形式加以互連,該等網路包括區域網路或廣域網路,諸如企業網路及智慧型網路(IN)或網際網路。此類網路可基於任何適合的技術且可根據任何適合的協定來操作且可包括無線網路、有線網路或光纖網路。
本文概述的各種方法或製程可被編碼為可在一或多個處理 器上執行的軟體,該或該等處理器使用多種作業系統或平台中之任一者。另外,此軟體可使用許多適合的程式設計語言及/或程式設計或指令碼設計工具中之任一者加以編寫,且亦可被編譯為可執行的機器語言碼或在框架或虛擬機上執行的中間碼。
在此方面,各種發明概念可體現為編碼有一或多個程式的電腦可讀儲存媒體(或多個電腦可讀儲存媒體)(例如,電腦記憶體、一或多個軟碟、光碟、光學碟片、磁帶、快閃記憶體、現場可程式閘陣列或其他半導體裝置中之電路組態,或其他非暫時性媒體或有形電腦儲存媒體),該等程式在一或多個電腦或其他處理器上執行時進行實施以上論述之本發明之各種實施例的方法。該或該等電腦可讀媒體可為可傳送的,以使得其上所儲存之該或該等程式可載入至一或多個不同電腦或其他處理器上,來實施如上論述之本發明之各種態樣。
本文以一般意義使用術語「程式」或「軟體」來指可用來程式化電腦或其他處理器來實施如上論述之實施例之各種態樣的任何類型之電腦碼或電腦可執行指令集。另外,應理解,根據一個態樣,在被執行時進行本發明之方法的一或多個電腦程式不必駐留於單一電腦或處理器上,而是可以模組化方式分散於許多不同電腦或處理器之間來實施本發明之各種態樣。
電腦可執行指令可為許多形式,諸如由一或多個電腦或其他裝置執行的程式模組。一般而言,程式模組包括進行特定任務或實施特定抽象資料類型之常式、程式、物件、組件、資料結構等等。通常,程式模組之功能性可在各種實施例中按需要加以組合或分散。
另外,可以任何適合的形式將資料結構儲存於電腦可讀媒體中。為了例示之簡單性,可將資料結構展示成具有經由在資料結構中之位置而相關的欄位。此類關係同樣可藉由為在電腦可讀媒體中具有位置的欄位指派儲存器來達成,該等位置傳達欄位之間的關係。然而,任何適合的機制可用來在資料結構之欄位中之資訊之間建立關係,其包括經由使用指標、標籤或在資料元素之間建立關係的其他機制。
另外,各種發明概念可體現為一或多種方法,已提供該等方 法之實例。作為該方法之一部分來進行的動作可以任何適合的方式排序。因此,可建構可以不同於所例示次序的次序來進行動作之實施例,該等實施例可包括同時進行一些動作,雖然該等動作在例示性實施例中經展示為循序動作。
本文所界定及使用的所有定義應理解為支配所定義術語之字典定義、在以引用方式併入之文獻中的定義及/或常規意義。
本文使用流程圖。流程圖之使用不意欲對所進行操作的次序具有限制性。本文所述之標的有時例示含有於不同其他組件內或與不同其他組件連接的不同組件。應理解,此等所描繪之架構僅為示範性的,且實際上,可實施達成相同功能性的許多其他架構。在概念意義上,用來達成相同功能性之組件的任何配置有效地「相關聯」,以使得達成所需的功能性。因此,本文中經組合來達成特定功能性之任何兩個組件可視為彼此「相關聯」,以使得無論架構或中間組件如何,均達成所需的功能性。同樣,如此相關聯的任何兩個組件亦可視為彼此「可操作地連接」或「可操作地耦合」來達成所需的功能性,且能夠如此相關聯的任何兩個組件亦可視為彼此「可操作地可耦合」來達成所需的功能性。可操作地可耦合之特定實例包括但不限於:實體上可配對且/或實體上交互之組件,及/或可無線交互且/或無線交互之組件,及/或邏輯上交互且/或邏輯上可交互之組件。
除非明確指出相反,否則如本文在本說明書及申請專利範圍中所使用的不定冠詞「一」應理解為意味「至少一個」。
如本文在本說明書及申請專利範圍中所使用的片語「及/或」應理解為意味如此結合的元件中之「任一者或兩者」,亦即,在一些狀況下結合存在且在其他狀況下分開存在的元件。利用「及/或」列出的多個元件應以相同方式建構,亦即,如此結合的元件中之「一或多個」。除由「及/或」子句明確識別的元件之外,其他元件可任擇地存在,該等元件與明確識別的彼等元件相關或不相關。因而,作為非限制性實例,對「A及/或B」之提及在與諸如「包含」之開放式語言結合使用時,在一個實施例中,可僅指代A(任擇地包括除B之外的元件);在另一實施例中,僅指代B(任擇地包括除A之外的元件);在又一實施例中,指代A及B兩者(任擇地包括 其他元件);等等。
如本文在本說明書及申請專利範圍中所使用,「或」應理解為與以上定義的「及/或」具有相同意義。例如,當在列表中將項目分開時,「或」或「及/或」應解釋為包括性,亦即,包括許多元件或元件列表中之至少一個,而且包括一個以上,且任擇地包括額外的未列出項目。唯有明確指出相反的術語(諸如「僅一個」或「確切一個」)或(在申請專利範圍中使用時)「由...組成」將指代包括許多元件或元件列表中之確切一個元件。一般而言,當前面有排他性術語(諸如「任一」、「中之一個」、「中之僅一個」或「中之確切一個」)時,如本文所使用的術語「或」應僅解釋為指示排他性替代物。當在申請專利範圍中使用時,「基本上由...組成」應具有其在專利法領域中所使用的常規意義。
如本文在本說明書及申請專利範圍中所使用,片語「至少一個」(在提及一或多個元件之列表時)應理解為意味選自該元件列表中之元件中之任何一或多個的至少一個元件,但未必包括該元件列表內明確列出的每一元件及每個元件中之至少一者,且不排除該元件列表中之元件的任何組合。此定義亦允許除了片語「至少一個」所指代的元件列表內明確識別的元件之外,元件可任擇地存在,該等元件與明確識別的彼等元件相關或不相關。因而,作為非限制性實例,「A及B中之至少一個」(或等效地,「A或B中之至少一個」,或等效地,「A及/或B中之至少一個」)可以:在一個實施例中,指代至少一個A,任擇地包括一個以上的A,但不存在B(且任擇地包括除B之外的元件);在另一實施例中,指代至少一個B,任擇地包括一個以上的B,但不存在A(且任擇地包括除A之外的元件);在又一實施例中,指代至少一個A,任擇地包括一個以上的A,及至少一個B,任擇地包括一個以上的B(且任擇地包括其他元件);等等。
在申請專利範圍以及以上說明書中,諸如「包含」、「包括」、「帶有」、「具有」、「含有」、「涉及」、「持有」、「由...組成」及類似片語的所有過渡片語應理解為開放式的,亦即,意味包括但不限於。僅過渡片語「由...組成」及「基本上由...組成」應分別為封閉式或半封閉式過渡片語,如美國專利局專利審查程序手冊第2111.03部分所陳述。

Claims (34)

  1. 一種在一矽基板中製作至少一個光波導之方法,該矽基板具有一前側、一後側以及自該矽基板之該前側延伸的至少一個脊,以及第一介電材料之一介電層,該介電層在該矽基板之該前側上沈積於該至少一個脊之上,該第一介電材料具有一第一折射率,該方法包含:(A)蝕刻該矽基板之該後側的一部分,以便經由移除自該矽基板之該前側延伸的該至少一個脊來在該介電層中形成至少一個溝槽;及(B)將具有大於該第一折射率的一第二折射率之一波導核心材料沈積於該至少一個溝槽中,以便形成該至少一個光波導之一核心。
  2. 如請求項1之方法,其中:該矽基板包含形成於該矽基板中之一第一電子裝置及一第二電子裝置,且(A)包含移除沈積於該第一電子裝置與該第二電子裝置之間的矽,以便在該介電層中形成該至少一個溝槽。
  3. 如請求項2之方法,其中(A)進一步包含在該第一電子裝置與該第二電子裝置之間界定用於該光波導之一路徑。
  4. 如請求項3之方法,其中:該介電層至少部分在該第一電子裝置與該第二電子裝置之間延伸,且(A)進一步包含蝕刻該至少一個溝槽,以便至少部分延伸至含有該第一電子裝置及該第二電子裝置的一平面中。
  5. 如請求項2之方法,其中該第一電子裝置及該第二電子裝置中之至少一者包含一電晶體、一光偵測器、一調變器以及一光源中之至少一者。
  6. 如請求項1之方法,其中(A)包含汽相蝕刻、濕式蝕刻、深度反應離子蝕刻以及多步蝕刻中之至少一者。
  7. 如請求項1之方法,其中(A)包含將該至少一個溝槽蝕刻至小於或等於約130nm的一寬度。
  8. 如請求項7之方法,其中(A)包含將該至少一個溝槽之該寬度蝕刻至小於或等於約1nm的一精度。
  9. 如請求項1之方法,其中:(A)包含經由該矽基板曝露該介電層之與該至少一個溝槽相鄰的一部分;且(B)包含將該波導核心材料之一均勻層沈積於該介電層之與該至少一個溝槽相鄰的至少一部分上。
  10. 如請求項1之方法,其中(B)包含將聚合物、非晶矽、氮化矽、富矽氮化矽、氮化鋁、氧化鋁、氧化鈦、氧化鉭、氧化鋅以及非晶矽鍺合金中之至少一者沈積於該至少一個溝槽中。
  11. 如請求項1之方法,其在(B)之前進一步包含:將一第二介電材料沈積於該至少一個溝槽下方的該介電層內或沈積於該至少一個溝槽內,以便形成該至少一個波導之一包覆層。
  12. 如請求項1之方法,其中該波導核心材料在範圍為約400nm至約2000nm的至少一個波長下至少部分透明。
  13. 如請求項1之方法,其進一步包含:(C)蝕刻去除該波導核心材料之至少一部分;以及(D)將一包覆層沈積於在(C)中蝕刻之該波導核心材料上。
  14. 如請求項1之方法,其進一步包含:形成與該光波導之該核心熱連通的一加熱器,其用來加熱該光波導以便改變該第二折射率。
  15. 一種半導體裝置,其包含:一矽基板,該矽基板具有一前側及一後側且界定一凹部,該凹部穿過該矽基板自該矽基板之該後側延伸至該矽基板之該前側;第一介電材料之一介電層,該第一介電材料具有一第一折射率、沈積於該矽基板之該前側上,該介電層界定一溝槽,該溝槽向該矽基板所界定之該凹部敞開;一光波導,該光波導包含一第二介電材料,該第二介電材料具有大於該第一折射率的一第二折射率、沈積於該溝槽內;一第一電子裝置,其在該凹部之一第一側上形成於該矽基板中;以及一第二電子裝置,其在該凹部之一第二側上形成於該矽基板中,其中該光波導在該第一電子裝置與該第二電子裝置之間界定一光徑,其中該介電層至少部分在該第一電子裝置與該第二電子裝置之間延伸,且其中該光波導至少部分沿含有該第一電子裝置及該第二電子裝置的一平面延伸。
  16. 如請求項15之半導體,其中該第一介電材料包含二氧化矽、氮化矽以及氮氧化矽中之至少一者。
  17. 如請求項15之半導體裝置,其中該第二介電材料包含聚合物、非晶矽、氮化矽、富矽氮化矽、氧化鋁、多晶矽、非晶矽鍺、多晶矽鍺、非晶碳化矽、多晶碳化矽、氧化鈦、氧化鉭、氧化鋅以及氮氧化矽中之至少一者。
  18. 如請求項15之半導體裝置,其中該第二介電材料在範圍為約400nm至約2000nm的至少一個波長下至少部分透明。
  19. 如請求項15之半導體裝置,其中該溝槽具有小於或等於約130nm的一寬度。
  20. 如請求項15之半導體裝置,其進一步包含:該第二介電材料之一層,該層在該凹部內沈積於該介電層之與該溝槽相鄰的至少一部分上。
  21. 如請求項15之半導體裝置,其進一步包含:一包覆層,該包覆層沈積於該光波導之至少一部分上,以便保護該第二介電材料。
  22. 如請求項15之半導體裝置,其進一步包含:一第三介電材料,該第三介電材料沈積於該溝槽下方的該介電層內或沈積於該溝槽內,以便形成該光波導之一包覆層。
  23. 如請求項15之半導體裝置,其中該第一電子裝置及該第二電子裝置中之至少一者包含一電晶體、一光偵測器、一調變器以及一光源中之至少一者。
  24. 如請求項15之半導體裝置,其進一步包含:與該光波導之核心熱連通的一加熱器,其用來加熱該光波導以便改變該第二折射率。
  25. 如請求項15之半導體裝置,其進一步包含:界定於該光波導中的一光柵結構,其用來將光繞射進及/或繞射出該光波導。
  26. 如請求項15之半導體裝置,其進一步包含:與該光波導消逝連通的一共振器,其用來回應於光經由該光波導傳播而發生共振。
  27. 如請求項15之半導體裝置,其進一步包含:與該光波導消逝連通的另一光波導,其用來引導自其他光波導耦合進及/或耦合出該光波導的光。
  28. 如請求項15之半導體裝置,其進一步包含:與該光波導電氣連通的一電接點,其用來將一電信號施加至該光波導。
  29. 一種在一矽基板中製作至少一個光波導之方法,該矽基板具有一前側、一後側以及一第一折射率,該方法包含:(A)蝕刻該矽基板之該前側,以便在該矽基板之該前側上界定一矽脊;(B)將具有小於該第一折射率的一第二折射率之一介電材料層沈積於該脊上且沈積於該矽基板之該前側之與該矽脊相鄰的至少一部分上;以及(C)蝕刻該矽基板之該後側的一部分,以便自該矽基板之該後側經由該矽基板曝露該矽脊之一部分,其中該方法在(C)之前進一步包含在該矽脊中界定一pn接面。
  30. 如請求項29之方法,其中(A)包含將該矽脊界定成具有約250nm或更小的一寬度。
  31. 如請求項29之方法,其中(C)包含化學機械磨光該矽基板之該後側。
  32. 如請求項29之方法,其中(C)包含:將該矽基板之該後側電化學蝕刻至該pn接面。
  33. 一種半導體裝置,其包含:一矽基板,其具有一前側、一後側以及一第一折射率,並且界定一凹部,該凹部穿過該矽基板自該矽基板之該後側延伸至該矽基板之該前側;第一介電材料之一介電層,該第一介電材料具有小於該第一折射率的一第二折射率、沈積於該矽基板之該前側上,該介電層界定一溝槽,該溝槽向該矽基板所界定之該凹部敞開;矽,其沈積於該溝槽內來形成一光波導之一核心;以及一pn接面,其形成於沈積於該溝槽內之該矽中。
  34. 如請求項33之半導體裝置,其中該溝槽具有約250nm或更小的一寬度。
TW103136530A 2013-10-22 2014-10-22 使用cmos製造技術之波導形成 TWI634716B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201361894062P 2013-10-22 2013-10-22
US61/894,062 2013-10-22

Publications (2)

Publication Number Publication Date
TW201530945A TW201530945A (zh) 2015-08-01
TWI634716B true TWI634716B (zh) 2018-09-01

Family

ID=53007114

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103136530A TWI634716B (zh) 2013-10-22 2014-10-22 使用cmos製造技術之波導形成

Country Status (3)

Country Link
US (4) US9529150B2 (zh)
TW (1) TWI634716B (zh)
WO (1) WO2015108589A2 (zh)

Families Citing this family (58)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2713409B1 (en) * 2012-09-27 2020-08-26 ams AG Photodiode with a field electrode for reducing the space charge region
US9461352B2 (en) * 2013-04-15 2016-10-04 California Institute Of Technology Multi-step deep reactive ion etching fabrication process for silicon-based terahertz components
WO2015108589A2 (en) 2013-10-22 2015-07-23 Massachusetts Institute Of Technology Waveguide formation using cmos fabrication techniques
US10366883B2 (en) * 2014-07-30 2019-07-30 Hewlett Packard Enterprise Development Lp Hybrid multilayer device
WO2016023105A1 (en) * 2014-08-15 2016-02-18 Aeponyx Inc. Methods and systems for microelectromechanical packaging
US9627575B2 (en) 2014-09-11 2017-04-18 International Business Machines Corporation Photodiode structures
US10191215B2 (en) * 2015-05-05 2019-01-29 Ecole Polytechnique Federale De Lausanne (Epfl) Waveguide fabrication method
US9658400B2 (en) 2015-06-01 2017-05-23 International Business Machines Corporation Method for fabricating a device for propagating light
US9678273B2 (en) * 2015-06-01 2017-06-13 International Business Machines Corporation Device for propagating light and method for fabricating a device
US9588296B2 (en) 2015-07-28 2017-03-07 Lumentum Operations Llc Semiconductor optical waveguide device
JP2017037178A (ja) * 2015-08-10 2017-02-16 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
WO2017031366A1 (en) * 2015-08-19 2017-02-23 President And Fellows Of Harvard College Broadband multifunctional efficient meta-gratings based on dielectric waveguide phase shifters
US10658177B2 (en) 2015-09-03 2020-05-19 Hewlett Packard Enterprise Development Lp Defect-free heterogeneous substrates
JP6925358B2 (ja) 2015-11-24 2021-08-25 プレジデント・アンド・フェロウズ・オブ・ハーバード・カレッジ 可視スペクトルの波長のための誘電体メタサーフェス(metasurface)を製造するための原子層堆積プロセス
US10586847B2 (en) 2016-01-15 2020-03-10 Hewlett Packard Enterprise Development Lp Multilayer device
WO2017171737A1 (en) 2016-03-30 2017-10-05 Hewlett Packard Enterprise Development Lp Devices having substrates with selective airgap regions
CN109690375B (zh) * 2016-09-09 2020-04-10 拉诺沃斯公司 具有背侧凹部的光学环形谐振器结构
CN109564361B (zh) * 2016-11-23 2023-09-01 洛克利光子有限公司 电光有源装置
WO2018100157A1 (en) * 2016-12-02 2018-06-07 Rockley Photonics Limited Waveguide optoelectronic device
CA3049097A1 (en) * 2016-12-29 2018-07-05 Google Llc Reducing parasitic capacitance and coupling to inductive coupler modes
JP7071374B2 (ja) 2017-01-05 2022-05-18 マジック リープ, インコーポレイテッド プラズマエッチングによる高屈折率ガラスのパターン化
WO2018226481A1 (en) * 2017-06-05 2018-12-13 Applied Materials, Inc. Waveguide fabrication with sacrificial sidewall spacers
JP2019012120A (ja) * 2017-06-29 2019-01-24 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
US10788368B1 (en) * 2017-09-29 2020-09-29 Apple Inc. Thermal isolation structure
US10585254B2 (en) 2017-11-17 2020-03-10 Samsung Electronics Co., Ltd. Vertical optical via and method of fabrication
CN110168433A (zh) * 2017-11-23 2019-08-23 洛克利光子有限公司 电光有源装置
US10816724B2 (en) * 2018-04-05 2020-10-27 The Research Foundation For The State University Of New York Fabricating photonics structure light signal transmission regions
US10381801B1 (en) 2018-04-26 2019-08-13 Hewlett Packard Enterprise Development Lp Device including structure over airgap
US11543687B2 (en) 2018-05-11 2023-01-03 Rockley Photonics Limited Optoelectronic device
WO2019220207A1 (en) 2018-05-16 2019-11-21 Rockley Photonics Limited lll-V/SI HYBRID OPTOELECTRONIC DEVICE AND METHOD OF MANUFACTURE
US11372269B2 (en) 2018-08-17 2022-06-28 International Business Machines Corporation Silicon photonic tunable device with thermo-optic channel
US10712500B2 (en) * 2018-10-17 2020-07-14 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor device and manufacturing method of the same
US10698163B2 (en) 2018-10-30 2020-06-30 Hewlett Packard Enterprise Development Lp Polarization diversity optical interface assembly
US11107799B1 (en) 2018-12-21 2021-08-31 Psiquantum, Corp. Hybrid system including photonic and electronic integrated circuits and cooling plate
CN109818814B (zh) * 2019-04-08 2022-01-11 哈尔滨工业大学 一种量子保密通信网络模拟系统
US11016055B2 (en) * 2019-07-09 2021-05-25 Globalfoundries Singapore Pte. Ltd. Sensors with a front-end-of-line solution-receiving cavity
FR3100082A1 (fr) * 2019-08-19 2021-02-26 Stmicroelectronics (Crolles 2) Sas Modulateur de phase
US10816726B1 (en) * 2019-08-23 2020-10-27 Globalfoundries Inc. Edge couplers for photonics applications
US12092861B2 (en) * 2019-09-27 2024-09-17 Taiwan Semiconductor Manufacturing Co., Ltd. Photonic semiconductor device and method of manufacture
US11067751B2 (en) 2019-10-09 2021-07-20 Globalfoundries U.S. Inc. Trench-based optical components for photonics chips
US11112624B2 (en) * 2019-10-14 2021-09-07 Renesas Electronics Corporation Semiconductor device and manufacturing method thereof
US11256114B2 (en) * 2020-02-11 2022-02-22 Taiwan Semiconductor Manufacturing Company Limited Semiconductor device and method of making
US11531159B2 (en) * 2020-06-19 2022-12-20 Taiwan Semiconductor Manufacturing Co., Ltd. Optical waveguide apparatus and method of fabrication thereof
US11947042B2 (en) * 2020-07-10 2024-04-02 Voyant Photonics, Inc. Emitter array
WO2022043166A1 (en) * 2020-08-28 2022-03-03 Polariton Technologies Ag A plasmonic device and a method for fabricating a plasmonic device
TW202229949A (zh) * 2020-09-28 2022-08-01 美商匹西量子股份有限公司 用以結合多個低損耗光子電路元件的方法及構造
US11409037B2 (en) 2020-10-28 2022-08-09 Globalfoundries U.S. Inc. Enlarged waveguide for photonic integrated circuit without impacting interconnect layers
US11448822B2 (en) 2020-12-23 2022-09-20 Globalfoundries U.S. Inc. Silicon-on-insulator chip structure with substrate-embedded optical waveguide and method
US11965732B2 (en) * 2021-02-17 2024-04-23 Touch Netix Limited Methods and sensor for measuring strain
US11500151B2 (en) 2021-02-22 2022-11-15 Taiwan Semiconductor Manufacturing Company Limited Semiconductor arrangement and method of making
US11543728B2 (en) 2021-04-09 2023-01-03 Aloe Semiconductor Inc. High-gain differential electro-optic modulator
US11768337B2 (en) 2021-06-29 2023-09-26 Globalfoundries U.S. Inc. Couplers including a waveguide core with integrated airgaps
CN113629187B (zh) * 2021-08-04 2024-01-02 北京航空航天大学 一种光电神经突触忆阻器
US20230044697A1 (en) * 2021-08-09 2023-02-09 Intel Corporation Multi-layered optical integrated circuit assembly
US20230091834A1 (en) * 2021-09-22 2023-03-23 Intel Corporation Optical waveguide formed within in a glass layer
US12001118B2 (en) * 2021-11-18 2024-06-04 Aloe Semiconductor Inc. Transverse-magnetic polarization silicon-photonic modulator
US11927769B2 (en) 2022-03-31 2024-03-12 Metalenz, Inc. Polarization sorting metasurface microlens array device
US11977258B1 (en) 2022-12-29 2024-05-07 Globalfoundries U.S. Inc. Structure with substrate-embedded arrow waveguide and method

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090134486A1 (en) * 2006-03-13 2009-05-28 Nec Corporation Photodiode, method for manufacturing such photodiode, optical communication device and optical interconnection module
US20090180729A1 (en) * 2008-01-15 2009-07-16 Lucent Technologies Inc. Cmos-compatible polarization-diverse tunable optical bandpass filter
US20090314763A1 (en) * 2005-08-19 2009-12-24 Sai Chu Coupled optical waveguide resonators with heaters for thermo-optic control of wavelength and compound filter shape
US20100148221A1 (en) * 2008-11-13 2010-06-17 Zena Technologies, Inc. Vertical photogate (vpg) pixel structure with nanowires
US20100322551A1 (en) * 2003-09-30 2010-12-23 Budd Russell A Silicon based optical vias

Family Cites Families (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5559912A (en) * 1995-09-15 1996-09-24 International Business Machines Corporation Wavelength-selective devices using silicon-on-insulator
US6775453B1 (en) * 1998-12-21 2004-08-10 Lsi Logic Corporation On-chip graded index of refraction optical waveguide and damascene method of fabricating the same
US6912330B2 (en) * 2001-05-17 2005-06-28 Sioptical Inc. Integrated optical/electronic circuits and associated methods of simultaneous generation thereof
US6816636B2 (en) * 2001-09-12 2004-11-09 Honeywell International Inc. Tunable optical filter
US20030052082A1 (en) 2001-09-19 2003-03-20 Anisul Khan Method of forming optical waveguides in a semiconductor substrate
US7010208B1 (en) 2002-06-24 2006-03-07 Luxtera, Inc. CMOS process silicon waveguides
JP2004301911A (ja) * 2003-03-28 2004-10-28 Fujitsu Ltd 光導波路及びその製造方法並びに光導波路デバイス
WO2004097486A1 (en) * 2003-04-29 2004-11-11 Pirelli & C. S.P.A. Coupling structure for optical fibres and process for making it
US7001788B2 (en) 2003-05-29 2006-02-21 Applied Materials, Inc. Maskless fabrication of waveguide mirrors
US7151881B2 (en) 2003-05-29 2006-12-19 Applied Materials, Inc. Impurity-based waveguide detectors
US7177489B2 (en) 2004-03-18 2007-02-13 Honeywell International, Inc. Silicon-insulator-silicon thin-film structures for optical modulators and methods of manufacture
US20050236619A1 (en) 2004-04-21 2005-10-27 Vipulkumar Patel CMOS-compatible integration of silicon-based optical devices with electronic devices
CA2510996C (en) 2004-06-29 2012-02-07 Chantal Blanchetiere Waveguiding structures with embedded microchannels and method for fabrication thereof
US7338848B1 (en) 2004-10-20 2008-03-04 Newport Fab, Llc Method for opto-electronic integration on a SOI substrate and related structure
CN101147088B (zh) 2005-02-16 2011-08-17 应用材料股份有限公司 光学耦合至ic芯片
WO2007027615A1 (en) * 2005-09-01 2007-03-08 Applied Materials, Inc. Ridge technique for fabricating an optical detector and an optical waveguide
US7280729B2 (en) 2006-01-17 2007-10-09 Micron Technology, Inc. Semiconductor constructions and light-directing conduits
US7943471B1 (en) 2006-05-15 2011-05-17 Globalfoundries Inc. Diode with asymmetric silicon germanium anode
US9046649B2 (en) 2006-08-31 2015-06-02 Micron Technology, Inc. Communication methods, methods of forming an interconnect, signal interconnects, integrated circuit structures, circuits, and data apparatuses
US20100092682A1 (en) 2007-10-24 2010-04-15 Bae Systems Information And Electronic Systems Int Method for Fabricating a Heater Capable of Adjusting Refractive Index of an Optical Waveguide
US7790495B2 (en) 2007-10-26 2010-09-07 International Business Machines Corporation Optoelectronic device with germanium photodetector
US20090169149A1 (en) * 2007-12-27 2009-07-02 Bruce Andrew Block Stabilized ring resonator modulator
US7920770B2 (en) 2008-05-01 2011-04-05 Massachusetts Institute Of Technology Reduction of substrate optical leakage in integrated photonic circuits through localized substrate removal
EP2286290A4 (en) 2008-05-09 2015-04-01 Hewlett Packard Development Co METHODS OF MANUFACTURING HOLLOW WAVEGUIDES WITH LARGE SIZE
US8290325B2 (en) 2008-06-30 2012-10-16 Intel Corporation Waveguide photodetector device and manufacturing method thereof
US8877616B2 (en) * 2008-09-08 2014-11-04 Luxtera, Inc. Method and system for monolithic integration of photonics and electronics in CMOS processes
JP2010139562A (ja) 2008-12-09 2010-06-24 Shinko Electric Ind Co Ltd 光導波路、光導波路搭載基板及び光送受信装置
GB2477131A (en) * 2010-01-22 2011-07-27 Univ Surrey Electro-optic device
US8633067B2 (en) 2010-11-22 2014-01-21 International Business Machines Corporation Fabricating photonics devices fully integrated into a CMOS manufacturing process
US8513037B2 (en) * 2010-12-03 2013-08-20 Bae Systems Information And Electronic Systems Integration Inc. Method of integrating slotted waveguide into CMOS process
US8437585B2 (en) 2010-12-07 2013-05-07 Intel Corporation Low-cost passive optical waveguide using Si substrate
US20130308906A1 (en) * 2012-05-21 2013-11-21 LaXense, Inc. System and method for dense coupling between optical devices and an optical fiber array
US9417186B2 (en) * 2012-08-30 2016-08-16 Infineon Technologies Ag Opto-electronic sensor
US9106048B2 (en) * 2013-02-11 2015-08-11 Oracle International Corporation Waveguide-coupled vertical cavity laser
WO2015108589A2 (en) 2013-10-22 2015-07-23 Massachusetts Institute Of Technology Waveguide formation using cmos fabrication techniques

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100322551A1 (en) * 2003-09-30 2010-12-23 Budd Russell A Silicon based optical vias
US20090314763A1 (en) * 2005-08-19 2009-12-24 Sai Chu Coupled optical waveguide resonators with heaters for thermo-optic control of wavelength and compound filter shape
US20090134486A1 (en) * 2006-03-13 2009-05-28 Nec Corporation Photodiode, method for manufacturing such photodiode, optical communication device and optical interconnection module
US20090180729A1 (en) * 2008-01-15 2009-07-16 Lucent Technologies Inc. Cmos-compatible polarization-diverse tunable optical bandpass filter
US20100148221A1 (en) * 2008-11-13 2010-06-17 Zena Technologies, Inc. Vertical photogate (vpg) pixel structure with nanowires

Also Published As

Publication number Publication date
US9529150B2 (en) 2016-12-27
US20150125111A1 (en) 2015-05-07
WO2015108589A3 (en) 2015-09-11
US9946022B2 (en) 2018-04-17
WO2015108589A2 (en) 2015-07-23
US10514504B2 (en) 2019-12-24
US20170146740A1 (en) 2017-05-25
US20180180811A1 (en) 2018-06-28
TW201530945A (zh) 2015-08-01
US10768368B2 (en) 2020-09-08
US20200081184A1 (en) 2020-03-12

Similar Documents

Publication Publication Date Title
TWI634716B (zh) 使用cmos製造技術之波導形成
US10585243B2 (en) High refractive index waveguides and method of fabrication
US7469084B2 (en) Structure comprising an adiabatic coupler for adiabatic coupling of light between two optical waveguides and method for manufacturing such a structure
KR20160039603A (ko) 표준 제작 프로세싱으로부터의 광 변조기
Ding et al. All-optical modulation in chains of silicon nanoantennas
Zhang et al. High efficiency silicon nitride grating coupler
Urbonas et al. Low-loss optical waveguides made with a high-loss material
Kuwabara et al. Ultrahigh‐Q Photonic Nanocavity Devices on a Dual Thickness SOI Substrate Operating at Both 1.31‐and 1.55‐µm Telecommunication Wavelength Bands
Wang Grating coupler design based on silicon-on-insulator
Ryu et al. High-efficiency SOI-based metalenses at telecommunication wavelengths
Bera et al. Amorphous silicon waveguide escalator: monolithic integration of active components on 3-um SOI platform
Reshef Integrated metamaterials and nanophotonics in CMOS-compatible materials
Iadanza MOS Compatible Deposited Materials for Optical Interconnects
Xiao Integrated Photonics Platform: From Passive Low Loss to Active Electrically Tunable Photonic Crystals
Tan Development of Next-Generation Building Blocks for Silicon Photonic Integrated Circuits
Wood Active Silicon Photonic Devices Based on Degenerate Band Edge Resonances
Hosseini High quality integrated silicon nitride nanophotonic structures for visible light applications
Jaturaphagorn et al. Analysis of broadband optical coupling from single photon emission to SiNx optical waveguides in very near-infrared range
Buyukkaya Integration of Classical/Nonclassical Optical Nonlinearities With Photonic Circuits
Bernard Lightwave circuits for integrated Silicon Photonics
Jiang et al. Photonic crystals: physics, fabrication, and devices
Zagaglia Optimized grating coupler designs for integrated photonics
Song Fibre coupling tolerance modelling of uniform grating coupler on silicon on insulator
Ahmed Optical Quilt Packaging: A New Chip-to-chip Optical Coupling and Alignment Technique
Lo Ring-shaped Silicon Photonic Crystal Structures for Bio-sensing and Optical-interconnects