TWI603202B - 具有通道資源重定向的設備及系統 - Google Patents

具有通道資源重定向的設備及系統 Download PDF

Info

Publication number
TWI603202B
TWI603202B TW105102288A TW105102288A TWI603202B TW I603202 B TWI603202 B TW I603202B TW 105102288 A TW105102288 A TW 105102288A TW 105102288 A TW105102288 A TW 105102288A TW I603202 B TWI603202 B TW I603202B
Authority
TW
Taiwan
Prior art keywords
connector
motherboard
module
pcie
bidirectional
Prior art date
Application number
TW105102288A
Other languages
English (en)
Other versions
TW201640369A (zh
Inventor
拉斐爾 蓋
羅傑A 皮爾森
沙恩 瓦爾德
拜倫A 奧爾康
Original Assignee
惠普研發公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 惠普研發公司 filed Critical 惠普研發公司
Publication of TW201640369A publication Critical patent/TW201640369A/zh
Application granted granted Critical
Publication of TWI603202B publication Critical patent/TWI603202B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/409Mechanical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4247Bus transfer protocol, e.g. handshake; Synchronisation on a daisy chain bus
    • G06F13/426Bus transfer protocol, e.g. handshake; Synchronisation on a daisy chain bus using an embedded synchronisation, e.g. Firewire bus, Fibre Channel bus, SSA bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Information Transfer Systems (AREA)

Description

具有通道資源重定向的設備及系統
本發明係有關於通道資源的重定向。
主機板(motherboard)亦稱為主板(mainboard)或系統板(system board),其係在電腦以及其它可擴充系統之中所發現的主要印刷電路板(Printed Circuit Board,PCB)。其會固持該系統中的許多電子器件(例如,中央處理單元(Central Processing Unit,CPU)以及記憶體)並且提供用於其它週邊元件的連接器。和背板不同,主機板包含重要的子系統電子元件,例如,該處理器以及其它器件。除了CPU以及記憶體之外,該主機板指的是有擴充能力的PCB,其經常包含音頻卡、視訊卡、網路卡、硬碟機或其它形式的永久式儲存體、TV調諧卡、提供額外USB或FireWire插槽的卡片、以及各式各樣的其它客製器件。為在此些卡片中提供擴充能力,該主機板會具備具有擴充連接器的一或更多個擴充匯流排。然而,許多使用者所需來自該些主機板擴充匯流排處的功能卻經常多過主機板製造商所提供的基本功能。
本揭示內容係關於一種具有路由功能的直通(pass-through)模組,用以在一連接器的有作用部分及未作用部分之間路由雙向通道,以便 幫助進行一主機板的功能重組態。一主機板上的未被使用的連接器能夠被用來將一擴充匯流排的雙向通道從該未被使用連接器的有作用部分處路由至該連接器的未作用部分,以便致能該主機板的功能重組態(舉例來說,致能未被使用擴充板插槽以便驅動其它主機板資源)。一直通模組會被提供,其包含多個連接器接針,用以連接一主機板連接器的至少一有作用部分並且用以獨立連接該主機板連接器的至少一未作用部分。在該直通模組上的路由功能(舉例來說,電氣線路、重驅動器(redriver)、重計時器(retimer)、時脈緩衝器)會將一組雙向通道(及/或時脈信號)從被連接至該主機板連接器的該有作用部分的連接器接針處重定向至被連接至該主機板連接器的該未作用部分的連接器接針。此路由作用會致能該組雙向通道連接至被連接至該主機板連接器之未作用部分的至少一其它主機板資源。其它主機板資源能夠包含其它連接器或內嵌裝置,舉例來說,其能夠運用來自該主機板連接器的已重新路由通道。於其中一範例中,雙向通道會被路由至該主機板連接器的未作用部分並且被路由至該直通模組上的內嵌裝置。倘若該直通模組沒有被安裝的話,該主機板連接器則會被用來透過該連接器的有作用部分介接標準擴充匯流排模組。
100‧‧‧直通模組
110‧‧‧路由功能
120‧‧‧連接器接針
200‧‧‧系統
210‧‧‧直通模組
220‧‧‧路由功能
230‧‧‧連接器接針
240‧‧‧主機板連接器
244‧‧‧第一組連接器接針
254‧‧‧第二組連接器接針
300‧‧‧系統
310‧‧‧直通模組
320‧‧‧路由功能
330‧‧‧連接器接針
340‧‧‧快速週邊器件互連(PCIe)主機板連接器
344‧‧‧第一組連接器接針
354‧‧‧第二組連接器接針
360‧‧‧內嵌裝置
370‧‧‧系統
374‧‧‧時脈緩衝器
400‧‧‧系統
410‧‧‧直通模組
420‧‧‧路由功能
424‧‧‧組態埠口
430‧‧‧PCIe連接器
440‧‧‧另一連接器
450‧‧‧內嵌裝置
500‧‧‧系統
510‧‧‧直通模組
520‧‧‧路由功能
524‧‧‧組態埠口
530‧‧‧PCIe連接器
540‧‧‧另一連接器
550‧‧‧內嵌裝置
560‧‧‧另一連接器
570‧‧‧內嵌裝置
600‧‧‧系統
610‧‧‧直通模組
620‧‧‧路由功能
622‧‧‧內嵌裝置
624‧‧‧組態埠口
630‧‧‧PCIe連接器
640‧‧‧另一連接器
650‧‧‧內嵌裝置
700‧‧‧主機板連接器
702‧‧‧有作用部分
703‧‧‧未作用部分
704‧‧‧電氣切換器
708‧‧‧系統
710‧‧‧直通模組
720‧‧‧路由功能
730‧‧‧第一連接器
740‧‧‧第二連接器
750‧‧‧電氣切換器
800‧‧‧範例路由功能
810‧‧‧電氣線路
820‧‧‧PCIe切換器
830‧‧‧重驅動器
840‧‧‧重計時器
圖1所示的係一種設備的範例,其包含一具有路由功能的直通模組,用以幫助進行一主機板的功能重組態。
圖2所示的係一種系統的範例,其包含一具有路由功能的直通模組,用以在一連接器的有作用部分及未作用部分之間路由雙向通道,以便幫助 進行一主機板的功能重組態。
圖3A所示的係一種系統的範例,其包含一具有路由功能的直通模組,用以路由雙向通道至該直通模組上的一內嵌裝置並且在一連接器的有作用部分及未作用部分之間路由雙向通道,以便幫助進行一主機板的功能重組態。
圖3B所示的係一種系統的範例,其包含一直通模組,用以接收一內嵌裝置的一雙向通道子集並且運用一路由功能在一連接器的有作用部分及未作用部分之間路由一雙向通道子集,以便幫助進行一主機板的功能重組態。
圖4所示的係一種系統的範例,其包含一具有路由功能的直通模組,用以在一連接器的有作用部分及未作用部分之間路由四條雙向通道,以便提供一連接線連接至其它連接線或內嵌裝置。
圖5所示的係一種系統的範例,其包含一具有路由功能的直通模組,用以在一連接器的有作用部分及未作用部分之間路由八條雙向通道,以便提供一連接線連接至其它連接線或內嵌裝置。
圖6所示的係一種系統的範例,其包含一具有路由功能的直通模組,用以路由雙向通道至該直通模組上的一內嵌裝置並且在一連接器的有作用部分及未作用部分之間路由雙向通道,以便提供一連接線連接至其它連接線或內嵌裝置。
圖7A所示的係一種主機板連接器,其在一直通模組沒有被安裝時提供功能給標準模組,並且在該直通模組被安裝時運用該連接器的一未作用部分提供功能給其它模組或內嵌裝置。
圖7B所示的係一種系統的範例,其包含一具有路由功能的直通模組, 用以在一連接器的有作用部分及未作用部分之間路由雙向通道,以便提供一連接線連接至一第二連接器從而增加該第二連接器的通信能力。
圖8所示的係一種範例路由功能,用以幫助進行一主機板的功能重組態。
圖1所示的係一種設備的範例,其包含一具有路由功能110的直通模組100,用以幫助進行一主機板的功能重組態。該直通模組包含多個連接器接針120,用以連接主機板連接器的一有作用部分並且用以獨立連接該主機板連接器的一未作用部分。如本文中的用法,有作用部分一詞係指被電性連接至一主機板資源(舉例來說,根埠口)的連接器。未作用部分一詞係指當該直通模組100沒有被安裝時未被一主機板資源驅動的接針。
該直通模組100上的路由功能110會將一組雙向通道(及/或圖中並未顯示的時脈信號)從被連接至該主機板連接器的有作用部分(舉例來說,參見圖2)的連接器接針處重定向至被連接至該主機板連接器的未作用部分的連接器接針。此路由作用會致能連接該組雙向通道至被連接至該主機板連接器的未作用部分的至少一其它主機板資源。該路由功能110包含多條電氣線路,用以重定向該組雙向通道。這會包含至少一緩衝器,用以驅動該組雙向通道或是用以驅動一和該些雙向通道相關聯的時脈信號(或是多個信號)。
於其中一範例中,該些雙向通道為一快速週邊器件互連(PCIe)匯流排中的序列輸入及輸出通信通道。PCIe匯流排係較舊的PCI/PCI-X匯流排的高速序列替代物。PCIe匯流排和較舊的PCI之間的其中一項差異 係匯流排拓樸;PCI使用共用的平行匯流排架構,其中,PCI主機和所有裝置共用一組共同的位址、資料、以及控制線。相反地,PCIe則係以點對點拓樸為基礎,有數條分離的序列資料鏈路將每一個裝置連接至根聯合體(root complex)(主機)。由於其共用匯流排拓樸的關係,存取較舊的PCI匯流排要經過仲裁(於有多個主裝置的情況中),而且在單一方向中每一次僅限制存取一個主裝置。
PCI匯流排鏈路則在任何兩個端末點之間支援全雙工通信,跨越多個端末點進行同時存取並沒有任何固有限制。舉例來說,兩個裝置之間的PCI鏈路會包含一條至32條雙向通信通道。於一多通道鏈路中,該封包資料會跨越多條通道被剝除,並且尖峰資料總處理量會隨著總鏈路寬度而縮放。通道數係在裝置初始化期間自動協商,並且會受到任一端末點的限制。舉例來說,單通道PCIe(x1)卡能夠被插入一多通道插槽(x4、x8、…等)之中,並且初始化循環會自動協商最高相互支援的通道數。該鏈路能夠將自己動態向下組態(down-configure)成使用較少的通道,從而在有不良或不可靠通道存在時提供失效容限。該快速PCI標準定義針對多種寬度的多條插槽以及多個連接器,舉例來說:x1、x4、x8、x12、x16、以及x32。
關於PCIe匯流排範例,於任何給定的電腦系統中有固定數量的PCIe鏈路(舉例來說,一條鏈路有四條雙向通道),並且,系統設計者經常必須在分派此些寶貴資源時作出困難的選擇與取捨。本文中所揭示的直通模組100以及路由功能110允許重分派及/或重定向來自一未被使用的主機板連接器的PCIe通道,因而可以最大化設計靈活性與系統可擴充性,同時最小化基礎系統成本。於一特殊的範例中,該直通模組100會插入於 一PCIe插槽之中。這包含具有電氣線路的路由功能110,並且於某些情況中還包含可以將PCIe介面信號重定向至另一裝置或是連接器的額外器件(舉例來說,PCI-e切換器、內嵌裝置、重驅動器、重計時器、時脈晶片、…等)。
該PCIe匯流排提供一高速介面,其被用來將週邊裝置連接至一主機電腦系統。一支援PCIe的電腦系統會有一或更多條PCIe鏈路,而且此些鏈路中的每一條皆能夠將單一週邊裝置連接至該系統。在習知技術中,這意謂著系統設計者必須將一PCIe鏈路路由至單一內嵌裝置或連接器,從而使其僅供該單一內嵌裝置、外插轉接器(add-in adapter)、或是受到所使用的特定連接器類型支援的纜線來使用。該直通模組100藉由允許一PCIe鏈路被重定向至一不同的連接器或裝置卻不會增加每一個系統的額外成本負擔而提供設計靈活性以及末端使用者可組態能力。這可以達成靈活的系統設計、可擴充性、末端使用者可組態能力,同時最小化基礎系統成本。
圖2所示的係一種系統200的範例,其包含一具有路由功能220的直通模組210,用以在一連接器的有作用部分及未作用部分之間路由雙向通道,以便幫助進行一主機板的功能重組態。系統200包含直通模組210,其包含多個連接器接針230。一主機板連接器240提供多條有作用的連接線,用以連接該直通模組210的第一組連接器接針244;以及提供多條未作用的連接線,用以連接該直通模組210的第二組連接器接針254。直通模組210上的路由功能220會將一組雙向通道從被連接至該主機板連接器240的該些有作用連接線的第一組連接器接針244處重定向至被連接至該主 機板連接器的未作用連接線的第二組連接器接針254。此路由作用提供致能連接該組雙向通道(及/或其它信號,例如,相關聯的時脈信號)至被連接至該主機板連接器的未作用連接線的至少一其它主機板資源。該路由功能220包含多條電氣線路,用以重定向一組雙向通道以及至少一緩衝器,用以驅動該組雙向通道或是用以驅動一和該些雙向通道相關聯的時脈信號。
如先前提及,該些雙向通道能夠為快速週邊器件互連(PCIe)匯流排中的序列輸入及輸出通信通道。能夠被運用的另一種類型匯流排為處理器撓性(flexible)I/O匯流排(舉例來說,Intel®處理器撓性I/O)。舉例來說,本文中所述的主機板連接器240能夠為快速週邊器件互連(PCIe)連接器。舉例來說,當該直通模組210被安裝用以路由該主機板連接器240的該些有作用連接線時,該主機板連接器240的該些未作用連接線會依序驅動其它主機板資源。舉例來說,此些資源能夠包含一M.2連接器。M.2連接器先前稱為下一代形狀因子(Next Generation Form Factor,NGFF),其係一種用於內部鑲嵌的電腦擴充卡以及相關聯連接器的規格。其取代mSATA標準,該mSATA標準使用快速PCI迷你卡的實體佈局。經由該M.2連接器所提供的電腦匯流排介面以及被支援的邏輯介面對由快速SATA介面所定義的介面來說為一超集(superset)。基本上,M.2標準支援多種介面,舉例來說,其包含快速PCI 3.0介面以及序列式ATA(Serial ATA,SATA)3.0、內部USB 3.0介面、以及其它介面。
舉例來說,當該直通模組210被安裝時能夠從該連接器240的該些未作用連接線處被驅動的其它主機板資源能夠包含:一第二PCIe連接器、一序列式進階技術附接(SATA)連接器、一通用序列式匯流排(USB)埠 口或是一內嵌裝置(舉例來說,參見圖5)。其它主機板資源可以透過該直通模組210來運用並未提供給它的額外主機板連接線。舉例來說,該其它資源所需要的(多個)時脈可以透過該直通模組210來提供或是透過其它主機板線路被路由/定向至該其它資源。
圖3A所示的係一種系統300的範例,其包含一具有路由功能320的直通模組310,用以路由雙向通道至該直通模組上的一內嵌裝置並且在一連接器的有作用部分及未作用部分之間路由雙向通道,以便幫助進行一主機板的功能重組態。系統300包含直通模組310,其包含多個連接器接針330。一快速週邊器件互連(PCIe)主機板連接器340提供多條有作用的連接線,用以連接該直通模組310的第一組連接器接針344;以及提供多條未作用的連接線,用以連接該直通模組310的第二組連接器接針354。直通模組310上的路由功能320會將一雙向通道(及/或時脈信號)子集從被連接至該PCIe主機板連接器340的該些有作用連接線的第一組連接器接針344處重定向至被連接至該PCIe主機板連接器的未作用連接線的第二組連接器接針354。此路由作用致能連接該些經路由的雙向通道至被連接至該PCIe主機板連接器的未作用連接線的至少一其它主機板資源(舉例來說,連接器或內嵌裝置)。
於此範例中,該些雙向通道經由該直通模組310以及路由功能320被路由至該直通模組上的一內嵌裝置360,用以透過該組雙向通道中的一雙向通道子集或是透過所有該些雙向通道來進行通信,舉例來說,如同PCIe切換器類型路由功能。因此,本範例中的直通模組310提供混合組態,其兼具路由功能320以及透過該內嵌裝置360所提供的板上功能 (on-board function)。和先前所述的系統雷同,當該直通模組310被安裝時,連接器340的未作用部分會將信號路由至主機板資源,例如,連接器及/或內嵌裝置。此些主機板資源能夠包含:一第二PCIe連接器(舉例來說,參見圖6)、一序列式進階技術附接(SATA)連接器、一M.2連接器、一通用序列式匯流排(USB)埠口、或是一內嵌裝置(舉例來說,參見圖5)。
圖3B所示的係一種系統370的範例,其包含一直通模組,用以接收內嵌裝置360的一雙向通道子集並且運用路由功能320在連接器340的有作用部分及未作用部分之間路由一雙向通道子集,以便幫助進行一主機板的功能重組態。於此範例中,並沒有如3A中圖所示般地經由該路由功能路由一雙向通道子集至該內嵌裝置360;取而代之的係,一雙向通道子集(舉例來說,x4通道)會從該些連接器接針344處被路由至該內嵌裝置。來自連接器接針344的另一通道子集會經由該路由功能320被路由至連接器接針354,以便提供一連接線連接至該主機板連接器340的未作用連接線。於此範例中,一時脈緩衝器374會被提供用以驅動主機板時脈信號至該路由功能320及/或該內嵌裝置360。
圖4所示的係一種系統400的範例,其包含一具有路由功能420的直通模組410,用以在一連接器的有作用部分及未作用部分之間路由四條雙向通道(圖中顯示為x4),以便提供一連接線連接至其它連接線或內嵌裝置。該系統400包含一組態埠口424,用以提供四條雙向通道以及一時脈給一PCIe連接器430。舉例來說,該組態埠口能夠為一PCIe根埠口或是一處理器撓性I/O埠口。該直通模組410會將該時脈以及該些雙向通道路由至連接器430的一未被使用的部分(未作用部分)。該連接器430能夠被連接至 另一連接器440(舉例來說,M.2連接器)或是一內嵌裝置450。因此,如果該PCIe連接器430在一給定的應用中不會被使用的話,該直通模組410便會被安裝,以便將該連接器430的該些通道資源重定向至另一連接器440或是一內嵌裝置450。
圖5所示的係一種系統500的範例,其包含一具有路由功能520的直通模組510,用以在一連接器的有作用部分及未作用部分之間路由八條雙向通道(圖中顯示為x8),以便提供一連接線連接至其它連接線或內嵌裝置。該系統500包含一組態埠口524,用以提供八條雙向通道以及一(或多個)時脈給一PCIe連接器530。如先前提及,該組態埠口能夠為一PCIe根埠口或是一處理器撓性I/O埠口。該直通模組510會將該時脈以及該些雙向通道當作一組x4的通道與時脈路由至連接器530的一未被使用的部分(未作用部分)。該連接器530能夠被連接至另一連接器540(舉例來說,M.2連接器)或是一內嵌裝置550,用以接收一組x4的通道與時脈。該連接器530能夠被連接至另一連接器560(舉例來說,M.2連接器)或是一內嵌裝置570,用以接收一第二組x4的通道與時脈。如果該PCIe連接器530在一給定的應用中不會被使用的話,該直通模組510便會被安裝,以便將該連接器530的該些通道資源重定向至另一連接器540、560或是一內嵌裝置550、570。
圖6所示的係一種系統600的範例,其包含一具有路由功能620的直通模組610,用以路由雙向通道至該直通模組上的一內嵌裝置622並且在一連接器的有作用部分及未作用部分之間路由雙向通道,以便提供一連接線連接至其它連接線或內嵌裝置。圖中所示的雙向通道雖然透過路由功能620被路由內嵌裝置622(舉例來說,參見圖3A);不過,該內嵌裝置 亦可以直接從該主機板連接器的有作用部分處接收一雙向通道子集(舉例來說,參見圖3B)。該系統600包含一組態埠口624,用以提供雙向通道以及一(或多個)時脈給一PCIe連接器630。於此範例中,該組態埠口624能夠提供一x8或是一x16組態,端視該內嵌裝置614要運用或是要透過該路由功能620被路由至其它資源的通道資源而定。如先前提及,舉例來說,該組態埠口能夠為一PCIe根埠口或是一處理器撓性I/O埠口。該直通模組610會將該時脈以及該些雙向通道當作一組通道與時脈路由至該連接器630的一未被使用的部分(未作用部分)。於此範例中,舉例來說,多條通道會當作x1通道、x2通道、x4通道、x8通道、x12通道、x16通道、或是x32通道被路由。雷同於上面,連接器630能夠被連接至另一連接器640(舉例來說,M.2連接器)或是一內嵌裝置650,用以接收其中一組x4通道以及時脈。
圖7A所示的係一種主機板連接器700,其在一直通模組沒有被安裝時透過該連接器的一有作用部分702提供功能給標準模組,並且在該直通模組被安裝時運用該連接器的一未作用部分703提供功能給其它模組或內嵌裝置。於本文中所述的範例中,舉例來說,當本文中所述的直通模組沒有被安裝時,該主機板連接器700仍保持完整的功能(在其較低的通道集之中)並且保持相容於標準擴充匯流排模組,例如,標準的PCIe卡。一具有一或更多個切換器接點的電氣切換器704會被提供,用以在該直通模組沒有被安裝時於主機板連接器之間提供隔離。
圖7B所示的係一種系統708的範例,其包含一具有路由功能720的直通模組710,用以在一連接器的有作用部分及未作用部分之間路由雙向通道,以便提供一連接線連接至一第二連接器從而增加該第二連接 器的通信能力。於此範例中,第一連接器730會接收一組x4的通道。第二連接器740會接收一第二組的x4雙向通道。倘若連接器740未被使用的話,該直通模組710便會被安裝,用以將通往連接器740的x4通道路由至連接器730,用以藉由將通道的數量從x4增加至x8而增加連接器730的通信能力。一電氣切換器750(舉例來說,當直通模組被安裝時會有多個接點被封閉)會被提供,用以在連接器730以及連接器740皆被運用定向至該個別連接器之通道的模組佔用時於該兩個連接器之間提供隔離。該電氣切換器750能夠為主動式器件(舉例來說,FET切換器)或者能夠為機械式切換器,用以於該些連接器之間提供隔離。圖中雖然並未顯示;不過,該電氣切換器750亦能夠被併入於本文中配合圖1至6所述的先前範例之中。
圖8所示的係一種範例路由功能800,用以幫助進行一主機板的功能重組態。該路由功能800能夠包含各種器件,用以介接來自一主機板連接器的一有作用部分的通道及/或時脈信號,該些器件會將通道及/或時脈信號路由至如本文中所述般的其它主機板資源。於其中一範例中,該路由功能會包含多條電氣線路810,用以提供通道及/或時脈路由作用。該路由功能800會包含一PCIe切換器820(亦被稱為橋接器),用以提供路由作用。於某些範例中,其中一條路由連接線能夠在每一條連接線的每一個端末點上支援一個裝置。舉例來說,該PCIe切換器820能夠從一條上游鏈路中創造多條下游鏈路。該路由功能800還能夠包含一(或多個)重驅動器830。該重驅動器830(亦被稱為中繼器)能夠被用來為本文中所述的通道及/或時脈信號提供一信號升壓功能。該路由功能800亦能夠包含一(或多個)重計時器840。重計時器840有助於路由時脈資訊並且能夠捕捉訓練資訊。這包含 自動組態一鏈路的每一個區段。
上面說明的係本發明的範例。當然,其並無法說明器件或方法的每一種可能組合;但是,熟習本技術的人士便會暸解亦可以設計許多進一步的組合與排列。據此,本發明希望涵蓋落在包含隨附申請專利範圍在內的本申請案之範疇裡面的所有此類替代例、修正例、以及變化例。除此之外,本揭示內容或申請專利範圍雖然述及「一」、「一第一」、「另一」元件或是其等效用語;不過,其應該被解釋為包含一個或是一個以上的此元件,其未必需要亦不排除二或更多個此些元件。如本文中的用法,「包含」一詞的意義為包含但是並不受限於,而「其包含」一詞的意義則為其包含但是並不受限於。「以…為基礎」一詞的意義為至少部分以…為基礎。
100‧‧‧直通模組
110‧‧‧路由功能
120‧‧‧連接器接針

Claims (15)

  1. 一種設備,其包括:一直通(pass-through)模組,其包含連接器接針,用以連接一主機板連接器的至少一有作用部分並且用以獨立連接該主機板連接器的至少一未作用部分;以及位在該直通模組上的一路由功能,用以將一組雙向通道從被連接至該主機板連接器的該至少一有作用部分的連接器接針處重定向至被連接至該主機板連接器的該至少一未作用部分的連接器接針,以便致能該組雙向通道連接至被連接至該主機板連接器之該至少一未作用部分的至少一其它主機板資源。
  2. 根據申請專利範圍第1項的設備,其中,該些雙向通道為一快速週邊器件互連(PCIe)匯流排或一處理器撓性I/O匯流排中的序列輸入及輸出通信通道。
  3. 根據申請專利範圍第1項的設備,其中,該路由功能包含一電氣線路,用以重定向該組雙向通道。
  4. 根據申請專利範圍第1項的設備,其中,該路由功能包含一PCIe切換器、一重驅動器(redriver)、一重計時器(retimer)或是一時脈緩衝器,用以重定向該組雙向通道或是和該組雙向通道相關聯的一時脈信號。
  5. 根據申請專利範圍第1項的設備,其進一步包括,位於該直通模組上的一內嵌裝置,用以和來自該主機板連接器的雙向通道進行通信或是和路由自該路由功能的雙向通道進行通信。
  6. 一種系統,其包括: 一直通(pass through)模組,其包含連接器接針;一主機板連接器,其具有有作用連接線以及未作用連接線,該些有作用連接線用以連接該直通模組的該些連接器接針中的一第一組連接器接針,而該些未作用連接線用以連接該直通模組的該些連接器接針中的一第二組連接器接針;以及位在該直通模組上的一路由功能,用以將一組雙向通道從被連接至該主機板連接器的該些有作用連接線的該第一組連接器接針處重定向至被連接至該主機板連接器的該些未作用連接線的該第二組連接器接針,以便致能該組雙向通道連接至被連接至該主機板連接器之該些未作用連接線的至少一其它主機板資源。
  7. 根據申請專利範圍第6項的系統,其中,該主機板連接器為一快速週邊器件互連(PCIe)連接器。
  8. 根據申請專利範圍第7項的系統,其中,該至少一其它主機板資源為一第二PCIe連接器、一M.2連接器、一序列式進階技術附接(SATA)連接器、一通用序列式匯流排(USB)埠口或是一內嵌裝置。
  9. 根據申請專利範圍第7項的系統,其進一步包括一電氣切換器,用以支援該PCIe連接器的標準擴充板功能,並且用以在該直通模組沒有被安裝的話隔離該PCIe連接器與另一主機板資源。
  10. 根據申請專利範圍第6項的系統,其中,該路由功能包含一電氣線路、一PCIe切換器、一重驅動器(redriver)或是一重計時器(retimer),用以路由該些雙向通道或是和該些雙向通道相關聯的一時脈信號。
  11. 根據申請專利範圍第6項的系統,其進一步包括位於該直通模組上 的一內嵌裝置,用以和來自該主機板連接器的雙向通道進行通信或是和路由自該路由功能的雙向通道進行通信。
  12. 根據申請專利範圍第6項的系統,其進一步包括一組態埠口,用以組態該組雙向通道。
  13. 根據申請專利範圍第12項的系統,其中,該組態埠口為和一PCIe匯流排相關聯的一根埠口或是和一撓性I/O匯流排相關聯的一處理器埠口。
  14. 一種系統,其包括:一直通(pass through)模組,其包含連接器接針;一快速週邊器件互連(PCIe)主機板連接器,其具有有作用連接線以及未作用連接線,該些有作用連接線用以連接該直通模組的該些連接器接針中的一第一組連接器接針,而該些未作用連接線用以連接該直通模組的該些連接器接針中的一第二組連接器接針;位在該直通模組上的一路由功能,用以將一組雙向通道從被連接至該PCIe主機板連接器的該些有作用連接線的該第一組連接器接針處重定向至被連接至該PCIe主機板連接器的該些未作用連接線的該第二組連接器接針,以便致能該組雙向通道連接至被連接至該PCIe主機板連接器之該些未作用連接線的至少一其它主機板資源;以及位於該直通模組上的一內嵌裝置,用以和接收自該PCIe主機板連接器的雙向通道進行通信或是和接收自該路由功能的雙向通道進行通信。
  15. 根據申請專利範圍第14項的系統,其進一步包括一電氣切換器,用以支援該PCIe主機板連接器的標準擴充板功能,並且用以在該直通模組沒有被安裝的話隔離該PCIe連接器與另一主機板資源。
TW105102288A 2015-01-28 2016-01-26 具有通道資源重定向的設備及系統 TWI603202B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2015/013315 WO2016122493A1 (en) 2015-01-28 2015-01-28 Redirection of lane resources

Publications (2)

Publication Number Publication Date
TW201640369A TW201640369A (zh) 2016-11-16
TWI603202B true TWI603202B (zh) 2017-10-21

Family

ID=56543919

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105102288A TWI603202B (zh) 2015-01-28 2016-01-26 具有通道資源重定向的設備及系統

Country Status (5)

Country Link
US (1) US10210128B2 (zh)
EP (1) EP3251018A4 (zh)
CN (1) CN107408095B (zh)
TW (1) TWI603202B (zh)
WO (1) WO2016122493A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10585831B2 (en) * 2017-01-27 2020-03-10 Hewlett Packard Enterprise Development Lp PCIe connectors
US10489341B1 (en) 2018-06-25 2019-11-26 Quanta Computer Inc. Flexible interconnect port connection
CN109491951B (zh) * 2018-09-28 2022-05-10 超聚变数字技术有限公司 一种配置数据的方法以及计算设备
DE102018132438B3 (de) * 2018-12-17 2020-02-13 Schölly Fiberoptic GmbH Verfahren zum Aufbau eines Videobusses, Videobus-Anordnung, Steckkarte und korrespondierende Verwendung
CN111984556B (zh) * 2020-08-17 2022-04-26 紫光恒越技术有限公司 一种主板、主板资源共享方法
US11599484B2 (en) * 2020-12-01 2023-03-07 Micron Technology, Inc. Semiconductor device having plural signal buses for multiple purposes
CN113010462B (zh) * 2021-03-12 2023-02-17 英业达科技有限公司 自动调整PCIe信道配置的电路结构与方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6061754A (en) * 1997-06-25 2000-05-09 Compaq Computer Corporation Data bus having switch for selectively connecting and disconnecting devices to or from the bus
US7752376B1 (en) * 2006-08-11 2010-07-06 Oracle America, Inc. Flexible configuration space
US20120311359A1 (en) * 2011-06-03 2012-12-06 Kenneth Jaramillo Redriver circuits with power saving modes
TW201344443A (zh) * 2012-01-31 2013-11-01 Hewlett Packard Development Co 根據介面耦接的彈性埠口組配技術

Family Cites Families (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5956370A (en) * 1996-01-17 1999-09-21 Lsi Logic Corporation Wrap-back test system and method
US6325636B1 (en) * 2000-07-20 2001-12-04 Rlx Technologies, Inc. Passive midplane for coupling web server processing cards with a network interface(s)
US20040023558A1 (en) * 2001-06-07 2004-02-05 Fowler Michael L. Mid-connect architecture with point-to-point connections for high speed data transfer
US20030140190A1 (en) * 2002-01-23 2003-07-24 Sun Microsystems, Inc. Auto-SCSI termination enable in a CPCI hot swap system
US7533210B2 (en) * 2002-10-24 2009-05-12 Sun Microsystems, Inc. Virtual communication interfaces for a micro-controller
EP1413945A3 (en) * 2002-10-24 2006-10-04 Sun Microsystems, Inc. System and method for providing a persistent power mask
US7188205B2 (en) * 2002-10-24 2007-03-06 Sun Microsystems, Inc. Mapping of hot-swap states to plug-in unit states
US7080264B2 (en) * 2002-12-11 2006-07-18 Sun Microsystems, Inc. Methods and apparatus for providing microprocessor firmware control of power sequencing on a CPCI card
US7383365B2 (en) * 2003-07-16 2008-06-03 Dell Products L.P. Method and system for PCI express audiovisual output
US6993614B2 (en) * 2003-08-26 2006-01-31 Sun Microsystems, Inc. Management methods and apparatus that are independent of operating systems
US7782325B2 (en) * 2003-10-22 2010-08-24 Alienware Labs Corporation Motherboard for supporting multiple graphics cards
US7103704B2 (en) * 2003-10-24 2006-09-05 Sun Microsystems, Inc. Exporting 12C controller interfaces for 12C slave devices using IPMI micro-controller
US7099969B2 (en) * 2003-11-06 2006-08-29 Dell Products L.P. Dynamic reconfiguration of PCI Express links
US7246190B2 (en) * 2004-04-21 2007-07-17 Hewlett-Packard Development Company, L.P. Method and apparatus for bringing bus lanes in a computer system using a jumper board
US7174411B1 (en) * 2004-12-02 2007-02-06 Pericom Semiconductor Corp. Dynamic allocation of PCI express lanes using a differential mux to an additional lane to a host
US20060203460A1 (en) * 2005-03-08 2006-09-14 Soffer Aviv Apparatus, method and system of thin client blade modularity
US7539801B2 (en) * 2005-05-27 2009-05-26 Ati Technologies Ulc Computing device with flexibly configurable expansion slots, and method of operation
US20060294279A1 (en) * 2005-06-28 2006-12-28 Mckee Kenneth G Mechanism for peripheral component interconnect express (PCIe) connector multiplexing
US7325086B2 (en) * 2005-12-15 2008-01-29 Via Technologies, Inc. Method and system for multiple GPU support
US20070162632A1 (en) * 2005-12-28 2007-07-12 Ng Kay M Apparatus and method for detecting and enabling video devices
US7496742B2 (en) * 2006-02-07 2009-02-24 Dell Products L.P. Method and system of supporting multi-plugging in X8 and X16 PCI express slots
TW200737034A (en) * 2006-03-23 2007-10-01 Micro Star Int Co Ltd Connector module of graphic card and the device of motherboard thereof
US7562174B2 (en) * 2006-06-15 2009-07-14 Nvidia Corporation Motherboard having hard-wired private bus between graphics cards
US7756123B1 (en) * 2006-12-21 2010-07-13 Nvidia Corporation Apparatus, system, and method for swizzling of a PCIe link
CN101276304A (zh) * 2007-03-30 2008-10-01 鸿富锦精密工业(深圳)有限公司 Pcie 测试卡
US20090043921A1 (en) 2007-08-09 2009-02-12 Protip Roy Method and System for Virtualization and Re-Direction of I/O Connections to Peripheral Devices
CN101866199A (zh) * 2009-04-16 2010-10-20 鸿富锦精密工业(深圳)有限公司 服务器
US8671153B1 (en) * 2010-08-20 2014-03-11 Acqis Llc Low cost, high performance and high data throughput server blade
US8521941B2 (en) 2010-12-28 2013-08-27 Plx Technology, Inc. Multi-root sharing of single-root input/output virtualization
US20120260015A1 (en) * 2011-04-07 2012-10-11 Raphael Gay Pci express port bifurcation systems and methods
US8363418B2 (en) * 2011-04-18 2013-01-29 Morgan/Weiss Technologies Inc. Above motherboard interposer with peripheral circuits
CN102929333A (zh) * 2011-08-10 2013-02-13 鸿富锦精密工业(深圳)有限公司 连接器组合
US9330031B2 (en) * 2011-12-09 2016-05-03 Nvidia Corporation System and method for calibration of serial links using a serial-to-parallel loopback
US8996781B2 (en) * 2012-11-06 2015-03-31 OCZ Storage Solutions Inc. Integrated storage/processing devices, systems and methods for performing big data analytics
WO2014111920A1 (en) 2013-01-17 2014-07-24 Sure Erasure Ltd. System and method for monitoring of an electro-mechanical device
US20150347345A1 (en) * 2014-04-30 2015-12-03 Cirrascale Corporation Gen3 pci-express riser
US9529743B2 (en) * 2014-09-08 2016-12-27 Quanta Computer Inc. Flexible PCIe routing
US9497518B2 (en) * 2014-11-11 2016-11-15 Sandvine Incorporated Ulc System, apparatus and method for supporting multiple-interfaces for optical fiber communication
GB2552208A (en) * 2016-07-14 2018-01-17 Nebra Micro Ltd Clustering system

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6061754A (en) * 1997-06-25 2000-05-09 Compaq Computer Corporation Data bus having switch for selectively connecting and disconnecting devices to or from the bus
US7752376B1 (en) * 2006-08-11 2010-07-06 Oracle America, Inc. Flexible configuration space
US20120311359A1 (en) * 2011-06-03 2012-12-06 Kenneth Jaramillo Redriver circuits with power saving modes
TW201344443A (zh) * 2012-01-31 2013-11-01 Hewlett Packard Development Co 根據介面耦接的彈性埠口組配技術

Also Published As

Publication number Publication date
TW201640369A (zh) 2016-11-16
EP3251018A4 (en) 2018-10-03
US20180011811A1 (en) 2018-01-11
CN107408095B (zh) 2020-11-06
US10210128B2 (en) 2019-02-19
EP3251018A1 (en) 2017-12-06
WO2016122493A1 (en) 2016-08-04
CN107408095A (zh) 2017-11-28

Similar Documents

Publication Publication Date Title
TWI603202B (zh) 具有通道資源重定向的設備及系統
US6625687B1 (en) Memory module employing a junction circuit for point-to-point connection isolation, voltage translation, data synchronization, and multiplexing/demultiplexing
US20170300445A1 (en) Storage array with multi-configuration infrastructure
US7765358B2 (en) Connecting multiple peripheral interfaces into one attachment point
US7913027B2 (en) Configurable storage array controller
TW201937381A (zh) 支援多模式及/或多速度之跨架構高速非揮發性記憶體裝置的系統與方法及儲存裝置
US20050270298A1 (en) Daughter card approach to employing multiple graphics cards within a system
US20150032917A1 (en) Multiplexer for signals according to different protocols
US20090245135A1 (en) Flexible network switch fabric for clustering system
TW201635156A (zh) 雙向通道路由
US8867216B2 (en) Slot design for flexible and expandable system architecture
US10545901B2 (en) Memory card expansion
US20070032100A1 (en) Replaceable input/output interface for circuit board
TW202005485A (zh) 擴充快捷外設互聯標準兼容性的電路
US8131903B2 (en) Multi-channel memory connection system and method
US11269803B1 (en) Method and system for processor interposer to expansion devices
US20090228628A1 (en) Multi-fpga pci express x16 architecture
CN213276461U (zh) 一种双路服务器主板及服务器
JP2008171291A (ja) 高速シリアルインタフェース対応の配線方式
US7668985B2 (en) Information processing apparatus with upgradeable modular components including processor, system memory, and hard disk drives
EP1415234B1 (en) High density severlets utilizing high speed data bus
CN113032316B (zh) 一种基于Oculink接口的PCIE扩展方法及设备
US20240119019A1 (en) Sharing communication lines among multiple buses
JP5176816B2 (ja) 情報処理装置、モジュール、及び通信リンクの形成方法
US20050268020A1 (en) Data transfer system with bus