TWI549467B - 在通訊系統中傳輸日時間資訊之系統和方法 - Google Patents

在通訊系統中傳輸日時間資訊之系統和方法 Download PDF

Info

Publication number
TWI549467B
TWI549467B TW100116270A TW100116270A TWI549467B TW I549467 B TWI549467 B TW I549467B TW 100116270 A TW100116270 A TW 100116270A TW 100116270 A TW100116270 A TW 100116270A TW I549467 B TWI549467 B TW I549467B
Authority
TW
Taiwan
Prior art keywords
tod
clock
cpe
time
module
Prior art date
Application number
TW100116270A
Other languages
English (en)
Other versions
TW201208328A (en
Inventor
馬西墨 索巴拉
席格 史蓋斯崔特
羅柏特A 戴
彼得D 凱勒
Original Assignee
伊卡諾斯通信公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 伊卡諾斯通信公司 filed Critical 伊卡諾斯通信公司
Publication of TW201208328A publication Critical patent/TW201208328A/zh
Application granted granted Critical
Publication of TWI549467B publication Critical patent/TWI549467B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0685Clock or time synchronisation in a node; Intranode synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2656Frame synchronisation, e.g. packet synchronisation, time division duplex [TDD] switching point detection or subframe synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2668Details of algorithms
    • H04L27/2673Details of algorithms characterised by synchronisation parameters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M11/00Telephonic communication systems specially adapted for combination with other electrical systems
    • H04M11/06Simultaneous speech and data transmission, e.g. telegraphic transmission over the same conductors
    • H04M11/062Simultaneous speech and data transmission, e.g. telegraphic transmission over the same conductors using different frequency bands for speech and other data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • H04J3/0667Bidirectional timestamps, e.g. NTP or PTP for compensation of clock drift and for compensation of propagation delays

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

在通訊系統中傳輸日時間資訊之系統和方法
本發明係有關於通訊系統,且特別有關於在通訊系統中傳輸日時間(Time of Day,ToD)資訊。
在行動中繼網路(mobile backhaul network)中利用超高速數位用戶迴路(VDSL)系統係受到許多關注的,其需要日時間資訊之傳輸以準確地同步在遠端位置之網路時脈與網路之外某處之一母(grandmaster)時脈。在一VDSL系統中,在一中央部(CO)或遠端終端位置內之一VTU-O(在光學網路單元之VDSL收發單元)中的一局部時脈定義相應下游傳送信號之時間參考(timing reference)。在客戶端設備(CPE)中之VTU-R(在遠端終端之VDSL收發單元)由接收之下游信號推導時序,同步其局部時脈與下游信號之時脈,並使用此重新獲得的時脈作為上游信號的傳送時脈。此迴路時序配置頻率將上游傳送時脈與下游傳送時脈進行同步,然而,相位同步則無法利用目前的配置達成,其係穿過VDSL連結回報日時間資訊的必要構成要素。
一實施例係一方法,用以同步於一客戶端設備(CPE)位置之一時脈與於一中央部(CO)位置之一主時脈。方法包括由CPE中之一日時間傳輸聚合(ToD-TC)模組接收相關於主時脈之ToD資訊。根據接收之資訊,將時間戳記實施於參考資料樣本。方法更包括藉由將實施時間戳記之參考資料樣本進行傳輸以傳輸ToD資訊,且利用此參考資料樣本之時間戳記來同步CPE時脈與主時脈。
另一實施例係一方法,用以同步於一客戶端設備(CPE)位置之一時脈與於一中央部(CO)位置之一主時脈。方法包括由CO中之一日時間傳輸聚合(ToD-TC)模組接收相關於主時脈之日時間(ToD)資訊。根據接收之資訊,一經每一分散多音(DMT)超訊框(super-frame)時便將時間戳記實施於參考資料樣本。方法更包括將實施時間戳記之參考資料樣本傳輸至CPE,且藉由在CPE之一日時間傳輸聚合(ToD-TC)模組利用此參考資料樣本之時間戳記來同步有關於頻率與相位之CPE時脈與主時脈。
另一實施例係一系統,用以同步於一客戶端設備(CPE)位置之一時脈與於一中央部(CO)位置之一主時脈。系統包括在CO中之一第一日時間傳輸聚合(ToD-TC)模組,配置來接收相關於主時脈之日時間(ToD)資訊。第一ToD-TC模組更配置來將參考資料樣本進行時間戳示(time stamped),且將時間戳示之參考資料樣本傳輸至CPE。系統更包括在CPE之一第二ToD-TC模組,配置來由第一ToD-TC模組接收此時間戳示之參考資料樣本,且根據此時間戳示之參考資料樣本同步CPE時脈與主時脈。
透過本案下述圖示與詳細說明之審查,本案其他系統、方法、特徵與優點對於熟習本案領域技藝之人士將可以或變成明顯易懂。提醒的是,所有額外的系統、方法、特色與優點係包含於說明書中,且落於本案的範圍中,並藉由伴隨的申請專利範圍來保護。
本案許多型態可以藉由參考下列圖示更為理解。圖示中的元件係主要用以清楚描述本案的原則,而不必然強調其比例。此外,在圖示中,在多個圖示中相同的參考編號係指定對應的部份。
本案提出前述各種簡要型態,本案說明將配合圖中所示之參考標號進行詳細說明。本案雖然係利用相關圖示進行說明,然而並不意味本案係限定於該些揭示之實施例。正相反,本案係包含在,如後附之申請專利範圍所界定之本案之精神和範圍內之所有替代選擇、修改與等義。
本案揭示各種實施例,用以穿過一VDSL連結傳輸日時間(ToD)資訊,且同步指示實際日時間之主與副時脈。在一VDSL系統中,在一中央部(CO)或遠端終端(RT)位置內之一VTU-O(在光學網路單元之VDSL收發單元)中的一局部時脈定義相應下游傳送信號(樣本時脈)之時間參考(timing reference)。在客戶端設備(CPE)中之VTU-R(在遠端終端之VDSL收發單元)由接收之下游信號推導樣本時序,同步其局部時脈與下游信號之時脈,並使用此重新獲得的時脈作為上游信號的傳送樣本時脈(稱為迴路時序)。隨著一迴路時序配置,VTU-O樣本時脈係頻率鎖定(frequency locked),惟,不必要被相位鎖定(phase locked)。此VDSL連結之樣本時域(sample timing domain)內的額外處理將被執行,以幫助在CO中之一主ToD時脈與CPE中之一副ToD時脈之間的頻率與相位同步。
參考第1圖,其係相應一VTU-O與一VTU-R間通訊之一高位準(high-level)之方塊圖。具體的說,穿過用戶迴路相應日時間(ToD)資訊之傳輸被顯示。為了顯示ToD資訊之傳送,考量第1圖中揭示的後續情節。VTU-O在相關網路中母時脈之輸入點Ref. 1接收ToD資訊。此時,ToD資訊(舉例來說,此可以包括一網路時脈之一上升邊緣與一相應之ToD值)被接收,VTU-O記錄此事件相關之內部時域之單元並記錄與此事件有關的特定日時間,如第2圖所示。
參考回第1圖,VTU-O所記錄之事件與相應之日時間值接著被傳遞給VTU-R,使得具有一調整日時間(用以補償通道延遲)之新時脈邊緣在VTU-R介面Ref. 2被輸出,以傳遞給副時脈。在VTU-O與VTU-R被相位與頻率鎖定之後,VTU-O透過嵌入式作業通道(embedded operations channel,EOC)於一訊息(舉例來說,一”ToD訊息”)中傳送測量之日時間邊緣樣本辨識器及與主時脈相關之相應日時間值至VTU-R。VTU-R接著計算一新日時間邊緣與調整日時間值,以在Ref. 2介面上傳送給副時脈。VTU-R亦會補償由通道所產生之延遲。
達成相位同步之技術之後,根據由CO傳送給CPE,作用於下游參考資料樣本之時間戳記執行日時間或即時時脈之頻率同步之實施例將先進行描述。VTU-O包括用於將參考資料樣本進行時間戳記之一真實時間時脈(如,一CO時間戳記時脈)。此CO時間戳記時脈係與系統中某處之同時與頻率與相位有關之一母時脈同步。對於一些實施例,時間戳記係表示為6位元組表示”秒的數目”欄位與4位元組表示”十億分之一秒的數目”欄位。之後將會更詳細地進行說明,然而,一些實施例可以合併一補償時間戳記(舉例說,只有兩位元組)。具體的說,實施例可以揭示來於平均每一超訊框由CO以ToD’相位漂移’(也稱為’相位差’)的形式傳輸減少之位元組數目(如兩位元組)至CPE。
CO中之時間戳記時脈的實作可以通常係供應商(vendor)特定。舉例來說,此時脈可以利用IEEE 1588-2008之精準時間協定(precision time protocol,PTP)由相應母時脈之一北行乙太網路連接來推導。IEEE 1588-2008標準指定一協定,其致使於實施如網路通訊、局部計算與分散式物件之技術的測量與控制系統中達成精準的時脈同步。此協定可應用於透過封包網路通訊之系統。異質性(Heterogeneous)系統可以被致使來包括各種具有固有之精準、分辨率、與穩定之時脈以進行同步。
在一些情況中,CO中之局部時間戳記時脈可以由1PPS(每秒脈衝)輸出或連接至VTU-O之CO中之一母時脈來源的其他物理日時間信號來推導。概括的說,CO時間戳記時脈與’北行’母時脈係頻率與相位同步,此時脈具有其本身的頻率組件,其可以是或可以不是與CO中可得到之8 kHz網路時間參考(NTR)頻率同步。
已經說明在一VDSL系統中在CO與CPE間傳送ToD資訊之基本概念,請參考第3圖,其揭示具有多個組件之一詳細系統參考模型,用以實作依照各種實施例之穿過一VDSL連結之日時間傳輸。CO中之VTU-O穿過γ-O介面由主時脈接收一日時間信號,且CPE端之VTU-R穿過γ-R介面輸出一日時間信號至一外部副時脈220,其係與CO之主時脈202的頻率與相位同步。
CO端之主時脈來源202穿過γ-介面提供日時間資訊給VTU-O。如第3圖所示,日時間資訊包括一日時間值(ToD_mc_value)與一相應之時脈邊緣(ToD_mc_edge),其係與主時脈202之內部驅動頻率同步。主時脈驅動頻率之一組件對於VTU-O來說可以係可取得的,以幫助日時間傳輸之處理。在VTU-R端,在VTU-R之日時間資訊包括一日時間值(ToD_sc_value)與一相應之時間邊緣標示器(marker)(ToD_sc_edge),其係與主時脈202之驅動頻率同步。
VDSL PHY(實體)介面204、206係與一樣本時脈進行操作,用以在用戶迴路上傳送分散式多音(DMT)符號。依照各種實施例,典型地透過VTU-R中之迴路時序,上游與下游的樣本時脈可以被頻率鎖定。簡潔地參考第4A圖,同時對於上游與下游的傳送信號而言,相應此例子之參考資料樣本係定義為緊接於同步符號後之一超訊框中的第一個資料樣本。
第4B圖顯示可選擇之時序圖,用以使用樣本時脈時間基礎辨識參考樣本時間戳記事件t1、t2、t3與t4,及以主時脈時間基礎指定ToD n (t 1)與ToD n (t 4)之時間戳記值,且以副時脈時間基礎指定ToD n (t 2)與ToD n (t 3)之時間戳記值。每一超訊框期間間隔(TSF)或每一整數數目之超訊框(k‧TSF)可以實施時間戳記。k的值可以由供應商配置。具有可用之上游與下游值,主與副時間時脈的平均間距可以利用下列函式計算:
回頭參考第3圖,VTU-O中之VDSL PHY介面204識別下游參考資料樣本越過U-O介面的時刻(表示為事件t 1)與上游參考資料樣本越過U-O介面的時刻(表示為事件t 4 )。當每一事件發生時,VTU-O中之ToD-TC(日時間-傳送聚合(convergence))模組212執行一時間戳記操作且記錄主時脈之相應時間值,以實施(關聯)一時間戳記至每一個別事件t 1t 4 。這些時間戳記與超訊框之一識別符(identifier)被一起透過嵌入式操作通道EOC傳送到VTR-U。
類似地,VTU-R中之VDSL PHY介面206識別下游參考資料樣本越過U-R介面的時刻(表示為事件t 2)與上游參考資料樣本越過U-R介面的時刻(表示為事件t 3 )。當每一事件發生時,VTU-R中之ToD-TC模組214記錄局部副時脈之相應時間,以實施(關聯)一時間戳記至每一個別事件t 2t 3 。VTU-R中之ToD-TC模組214處理事件t 1t 2t 3、與t 4 之時間戳記值,以便時間同步此局部副時脈與主時脈。注意的是,在連續參考資料樣本間的時間期間係固定為一超訊框中資料樣本的數目,其被鎖定為數據機(modem)之樣本時脈。根據此關係,在定期地重複間隔透過參考資料樣本可以提供時間戳記值。
第4A圖更顯示下游與上游參考資料樣本係如何被定義。參考資料樣本的傳送係與CPE資料樣本時脈同步。上游與下游樣本時脈係假設彼此透過迴路時序或一些其他的同步機制來進行頻率同步。當下游參考資料樣本越過U參考時,時間戳記將被實施於下游參考資料樣本。相應時間戳記時脈之讀取係由一時序機制來觸發,其係與樣本時脈同步,且被識別為事件(t 1)。時間戳記值係由時間樣本時脈之時間基礎取得,其中時間樣本時脈與資料樣本時脈之時間基礎係非同步運行。第4B圖顯示在CO與CPE之間相應時間戳記值之通訊之時序圖。
參考第5A-B圖。第5A圖顯示當下游參考資料樣本越過U-O參考點時VTU-O(第3圖)將時間戳記值ToDn(t1)指定給下游參考資料樣本。第5B圖顯示當下游參考資料樣本越過U-R參考點時VTU-R將時間戳記值ToDn(t2)指定給下游參考資料樣本。在兩種情況中(第5A圖與第5B圖),n係同步於超訊框(SF)時脈(且從此之後係資料樣本時脈)之時間戳記量測之一索引。在參考資料樣本間的資料樣本間隔的數目一般來說係固定的。舉例來說,假設一樣本時脈係70,656 kHz,在64.25ms之公稱超訊框時間間隔中一超訊框中有4,539,648個資料樣本。由於在CO與CPE數據機中的樣本時脈係互相頻率鎖定的,在實施於CO中之連續時間戳記之間的期間將與實施於CPE中所接收之下游信號之時間戳記相同。
在CO,在連續參考資料樣本間的時間差可以根據實施之時間戳記值來觀測。換言之,ΔT n (t 1 )=ToD n (t 1 )-ToD n - 1 (t 1 ),如第5A圖所示。對於一穩定之主時間戳記時脈頻率與一穩定之樣本時脈頻率而言,ΔT n (t 1)的連續值應該會相對地固定。參考第5B圖,在CPE端,在連續時間戳記值間的時間差可以表示為ΔT n (t 2)=ToD n (t 2)-ToD n -1(t 2)。當CPE中之時間戳記時脈與CO中之時間戳記時脈係頻率鎖定時,在連續時間戳記值間的相應時間差應該要相同(如,ΔT n (t 2)=ΔT n (t 1))。因此,當ΔT n (t 2)≠ΔT n (t 1)時,CPE中時間戳記時脈的頻率被調整,使得ΔT n (t 2)=ΔT n (t 1),以至於主時脈與CPE時脈被頻率鎖定。
參考第6A圖,其係實作於VTU-O中第3圖中ToD-TC模組212之實施例。VTU-O中之ToD-TC模組212由主時脈(第1圖)接收日時間信號,且每主時脈時間基礎指定時間戳記給參考資料樣本。ToD-TC模組212中之局部時間戳記時脈602實作與外部主時脈同步之一時脈,其目的係用以實施時間戳記至參考資料樣本。VDSL2 PHY介面204(第3圖)識別參考資料樣本越過U-O介面的時刻。參考樣本時序區塊604產生脈衝t 1t 4,用以讀取時間戳記時脈602的值,以記錄下游與上游參考資料樣本之個別時間戳記。時間戳記值,ToD(t1)及ToD(t4)與參考樣本識別符(Ref_Samp_ID)一起透過EOC傳送至VTU-R。在VTU-R中時間戳記時脈的頻率同步可以使用前述任何相應VTU-O中LTR之方法來執行。第6A圖顯示可選擇之利用VDSL之NTR-TC來傳輸一8kHz之網路時序參考時脈來頻率同步VTU-R LTR與主時脈。對於各種實施例,在最開始頻率同步的方法被選擇。
參考第6B圖,其係實作於VTU-R中第3圖中ToD-TC模組214之實施例。第6B圖顯示,在PMD樣本時脈與ToD網路時脈頻率同步的情況下VTU-R中ToD-TC之功能性參考模型。在此情況中,由於樣本時脈與網路時脈係頻率鎖定,時間戳記時脈可以直接由樣本時脈來推導。時間(相位)同步可以透過,如前述之與第4A圖有關之相應參考樣本時間戳記之處理來完成。
對於一些實施例,接收器包括一相位鎖定迴路(PLL),如第7圖中所顯示之一者,其中PLL被配置來確保△T n (t 2)會趨向於△T n (t 1),使得△T n (t 2)=△T n (t 1),用以達成CO與CPE時間戳記時脈間的頻率鎖定。假設CO時間戳記時脈具有一頻率容忍度α m ,且樣本時脈具有一頻率容忍度α 1 。公稱地,△T n (t 1)的值係64.25ms。然而,注意的是此值將會依照此兩容忍度的差來變化。根據此,△T n (t 1)=64.25×(1+αm 1 )ms。對於每一樣本△Tn(t1),公稱之64.25ms可以移動,因而留下漂移值64.25×(αm 1 )ms,其係CPE中之時序回復電路將來需要追蹤之範圍。
更多實施例現在進行說明以在CO與CPE時脈間達成頻率同步。此方法值得注目地減少用以頻率同步之每一超訊框期間由CO傳送至CPE之資訊量。參考第8圖,其顯示計算用來調整相位之一漂移值ΔT’n(t1)=ToDn(t1)-ToDn-1(t1)-64.25 ms。假設CO時間戳記時脈使用一時間戳記格式表示,其中6位元組為秒欄位且4位元組為nsec欄位。根據此假設,此nsec欄位之最低有效位表示1 nsec。注意的是,在4位元組欄位中之1sec=109 nsec=3B9A CA0016之計數之後的每一秒,4位元組nsec技術器重置(如,纏繞(wraps around))為0。舉例來說,假設樣本時脈具有一容忍度±50ppm,且CO時間戳記時脈具有一容忍度±32ppm,最大的漂移會是±82ppm。此需要一暫存器長度,log2(64.25×10-3s×82×10-6×109 ns/s)=12.4位元作為量,及一額外位元作為符號(sign)指示(總共14位元)。因此,相位漂移資訊可以在平均每一超訊框之相應兩位元組之資料傳輸中運載。為了幫助自己修正或回復發生由CO至CPE之相位漂移值的傳輸誤差,在往下游傳送給CPE之前,此瞬間的相位漂移值ΔT’n(t1)被餵給一累加器704,其以2位元組的欄位運作,(如,一非限定性的例子,模數(modulo)216)。平均每一超訊框,累加器704的輸出值Φ n (t 1)被由CO傳送至CPE。如另一例子,如果模數操作器設為一值125,000ns(=1 E84816),累加器704的相位差輸出值Φ n (t 1)表示在樣本時脈之超訊框期間與日時間時脈之8 kHz時脈之一邊緣之間的相位差。
由CO傳送ToD相位漂移值至CPE之各種手段現在進行說明。此傳送手段包括使用EOC且在經常負擔(overhead,OH)訊框中增加固定位元組。對於一些實施例,EOC被利用來傳輸一全傳送時間戳記值,且接收一時間戳記值,用以支援CPE與CO中時間戳記時脈的相位同步。一旦每超訊框由CO傳送時間戳記至CPE,每訊框結構EOC中需要大概3 kb/s之一容量(如,8位元/位元組x 24位元組除以64.25 ms/SF3 kb/s)。
對於一些實施例,一壓縮格式被實作來減少需要來傳送漂移值,用以執行相位同步之EOC容量。對於此實施例,特定為頻率同步之一EOC指令被實作(舉例來說,一ToD頻率同步指令)。此指令僅在下游時間戳記被傳送時被使用,且EOC容量需求被剪成一半,如1.5 kb/s(8位元/位元組x 12位元組除以64.25 ms/SF1.5 kb/s)。注意的是,一時間戳記索引與每一時間戳記值來傳送,用以識別時間戳記實施之特定超訊框。為了更減少每超訊框傳送之一EOC訊息中的容量,訊息包含下列三位元組資料:一位元組包含超訊框索引值,以識別相應回報之ToD相位漂移值之特定超訊框,且兩位元組定義此回報之ToD相位漂移值。EOC通道中導致的位元率大概係0.374 kb/s(如,8位元/位元組x 3位元組除以64.25 ms/SF373.5 b/s)。
如前所述,由CO傳送ToD相位漂移值至CPE之一些實施例可以包括在OH訊框中增加固定位元組。依照這些實施例,一擴充OH訊框類型(如,擴充OH訊框類型I(expanded OH frame Type I))現在進行說明。雖然與超訊框非同步,OH訊框係每PER p ms重覆之訊框,其中OH訊框的最大間隔大概係20 ms。OH訊框類型1中的前六個位元組(見表格9-4/G.993.2)定義CRCp、Syncbyte、IB-1、IB-2、IB-3、與NTR。OH訊框中剩餘的位元組(MSG)則運載EOC訊息。另一可能的方法來傳遞上述SF索引(1位元組)與ToD相位漂移值(2位元組)係在MSG欄位的開始之前增加三個位元組,如下面之表格1所顯示。
在前述訊框結構中,錯誤偵測係由下一OH訊框中之CRC欄位(位元組#1)來負責。MSG通道的容量被減少三個位元組,使得更新OH訊框類型1之訊息負擔資料率為msg p =OR p ×(SEQ p -9)/SEQ p ,且上下msg p 率可以相應地按比例排列調整(scaled)。上面的訊框結構只有一開始時當ToD能力被致能時才會活化。當一開始時無差別(non-differential)NTR的使用被選擇來頻率同步時,表格1中位元組8與9的內容可以被填滿無差別NTR相位間距值。
如果當一開始時,協調ToD散佈能力被致能而不需要8 kHz NTR支援時(因此將其失能),表格1的訊框結構可以更簡化。在NTR並未使用的情況中(如將NTR失能),表格1中之NTR欄位可以被移除且MSG欄位將會由位元組#8開始。
一擴充OH訊框類型1與ToD頻率同步訊框線在進行說明,以減輕經常負擔率上的影響。下面描述的方法可以被使用。表格2顯示更新之OH訊框類型1,以在MSG欄位之前包括一額外固定位元組,來實作用以傳遞ToD頻率同步資訊ㄓ一新訊框。此新訊框,這裡被稱為ToD_FSync訊框,運載如表格3中所示之三位元組資訊。因此,ToD_FSync訊框跨越了三個OH訊框類型1期間。
OH訊框中的CRC欄位提供訊框中每一位元組的錯誤偵測。限制ToD_FSync訊框長度為3位元組的一優點係在所有情況中,在最差情況之OH訊框長度PE R p =20 ms,一ToD_FSync值可以在一SF期間(64.25 ms)中被傳送。
如前所述,如果當一開始時,協調ToD散佈能力被致能而不需要8 kHz NTR支援時(因此將其失能),表格2中之NTR欄位(位元組#6)可以被移除且MSG欄位將會由位元組#7開始。
依照可選擇之實施例,一擴展OH訊框類型2可以利用來傳遞ToD頻率同步資料。修改之OH訊框類型2結構係顯示於表格4中。以此擴展OH訊框類型2,因為只有在OH訊框類型1中在一單獨延遲路徑中運載EOC,因此EOC訊息經常負擔率上並不會有不利的影響。
注意的是,在前述的每一傳輸方法中,同時支援ToD散佈與同步於SDH/PCM網路之獨立8kHz NTR的傳輸可以提供。
第9圖顯示用以頻率同步CPE時間戳記時脈與CO時間戳記時脈之頻率之一控制迴路之實施例。此頻率同步之方法對於CPE中無法取得一鎖定之70,656kHz時脈的情況係 有用的。舉例來說,在使用數位插補(interpolation)來進行資料回復的情況中,在沒有使用一鎖定之70,656kHz時脈下可以取得時間戳記時脈的頻率同步。此外,注意的是,雖然在回報時間戳記值時,時間戳記資料格式係定義為1nsec之精度,然而一實作之時間戳記時脈的實際精度可以係供應商特定的。因此,假設實際時間戳記時脈支持此時序準確度的話,落於1nsec之相位準確程度的頻率同步係可以達成的。
參考第10圖,其揭示依照一實施例之同步在一CPE之一時脈與在CO之一主時脈之一流程圖1000。如果具體表現於軟體中,第10圖中所顯示的每一區塊表示一模組、段片(segment)、或包含儲存於非瞬息(non-transitory)電腦可讀取媒體中之程式指令的程式碼之一部份,用以實作特定的邏輯功能。就這點而言,程式指令可以具體實現於來源碼(source code)的形式,其包括以程式語言撰寫的表達說明,或於機器碼的形式,其包括可以被一合適之執行系統,如第1圖之CPE或CO中實作的一處理器辨識之數字指令。機器碼可以由來源碼等轉換得到。如果具體實現於硬體中,每一區塊可以表示一電路或一數目之互連電路來實作特定邏輯功能。
雖然第10圖的流程圖1000顯示一特定順序之執行。值得注意的是,執行順序可以與揭示的有所不同。在區塊1010,ToD-TC模組接收相關於主時脈之ToD資訊。在區塊1020,根據接收之資訊,將時間戳記實施於參考資料樣本。 在區塊1030,藉由將實施時間戳記之參考資料樣本進行傳輸以傳輸ToD資訊至CPE,且如方塊1040,利用此參考資料樣本之時間戳記來同步CPE時脈與主時脈。
參考第11圖,其係一示意圖,用以顯示第3圖中ToD-TC模組212、214中的各種組件。ToD-TC模組可以包括一處理器1102、一記憶體組件1111,其可以包括揮發性與/或非揮發性記憶體元件、與資料儲存器1128,如大量儲存記憶體,其可以透過一局部介面1110進通訊地耦接。局部介面1110可以包括其他元件,如控制器、緩衝器(暫存器)、驅動程式、中繼器、與接收器來致能通訊。此外,局部介面1110可以包括位址(定址)、控制、與/或資料連接,以致能在前述組件間的合適通訊。
CPE中的處理器1102被配置來執行儲存於實體儲存媒體,如記憶體組件1111上的軟體。處理器1102可以係任何客製或商業化的可用處理器、一中央處理單元(CPU)、多個處理器中之一附屬處理器、一半導體基礎之微處理器(微晶片或晶片組的形式)、一巨集處理器、或用以執行軟體指令之任何一般裝置。記憶體組件1111可以包括任何一或一組合之揮發性記憶體元件(如隨機存取記憶體(RAM,如DRAM與SRAM等))與/或非揮發性記憶體元件(如ROM、硬碟、磁帶、CDROM等)。此外,記憶體組件1111可以混合電子、磁性、光學、與/或其他類型的儲存媒體。值得注意的是,在一些實施例中,記憶體組件1111可以具有一分散式架構(其中各種組件係相互遠距離地設置),惟可以被處理器 1102來存取。
儲存於記憶體組件1111上的軟體可以包括一或多個單獨的程式,每一程式可以包括用以實作邏輯功能之順序排列的可執行指令。舉例來說,記憶體組件中的軟體可以包括一作業系統1114。此外,駐於記憶體中的軟體可以包括應用特定軟體1116,用以配置來執行關於這裡描述之ToD-TC模組之一些或所有功能。應該要注意的是,這些模組可以實作於軟體、硬體或一軟體與硬體之組合。當實作於軟體中時,模組被儲存於一非瞬息電腦可讀取媒體中且被處理器1102執行。作業系統1114可以被配置來控制其他電腦程式的執行,且提供排程、輸入-輸出控制、檔案與資料管理、記憶體管理、與通訊控制與相關服務。
具體表現為軟體之一系統組件與/或模組也可以架構為一來源碼、可執行程式(物件碼)、文稿程式(script)、或任何其他包括一組欲被執行之指令的實體(entity)。當架構為一來源碼時,此程式碼可以透過落於或不落於記憶體組件中一編譯器、組合器、解譯器或類似的來進行傳送,以至於與作業系統一起正確的操作。
應該要強調的是,前述實施例僅係所有可能實作的例子。在不脫離本案之原則內,前述實施例當可做些許變化與更動。因此本案發明之保護範圍當視後附之申請專利範圍所界定者為準。
202...主時脈
204...VDSL2 PHY
206...VDSL2 PHY
212...ToD-TC
214...ToD-TC
220...副時脈
CO...中央部
CPE...客戶端設備
602...局部時間戳記時脈
604...參考樣本時序區塊
1000...流程圖
1010、1020、…、1040...步驟
1102...處理器
1104...接收器
1106...第二感測器
1110...資料匯流排
1111...記憶體
1114...作業系統
1116...應用特定軟體
1128...資料儲存器
第1圖係相應一VTU-O與一VTU-R間通訊之一高位準(high-level)之方塊圖。
第2圖顯示藉由相關其內部時域之單元有關之VTU-O進行之一相應時脈邊緣之一ToD值的記錄,及與此時脈邊緣有關特定日時間之記錄。
第3圖揭示具有多個組件之一詳細系統參考模型,用以實作依照各種實施例之穿過一VDSL連結之日時間傳輸。
第4A圖顯示緊接地跟隨同步符號之後在一超訊框中被定義為第一資料樣本之參考資料樣本。
第4B圖顯示在CO與CPE之間相應時間戳記值之通訊之時序圖。
第5A-B圖顯示在下游與上游方向相應時間戳記值與參考資料樣本之指定。
第6A圖顯示實作於VTU-O中第3圖中ToD-TC模組之實施例。
第6B圖顯示實作於VTU-R中第3圖中ToD-TC模組之實施例。
第7圖顯示用以處理連續時間戳記值間之時間差的相位鎖定迴路。
第8圖顯示漂移值的計算。
第9圖顯示用以頻率同步CPE時間戳記時脈與CO時間戳記時脈之頻率之一控制迴路之實施例。
第10圖係一流程圖,以顯示實作於第3圖之系統中之日時間資料傳輸之實施例。
第11圖係一示意圖,以顯示第3圖中ToD-TC模組中的各種組件。
202...主時脈
204...VDSL2 PHY
206...VDSL2 PHY
212...ToD-TC
214...ToD-TC
220...副時脈
CO...中央部
CPE...客戶端設備

Claims (23)

  1. 一種用於將一客戶端設備(CPE)位置處之一時脈同步到一中央部(CO)位置處之一主時脈之方法,包括下列步驟:由CO中之一日時間傳輸聚合(ToD-TC)模組來接收相關於該主時脈之ToD資訊;將該ToD資訊從該CO傳輸到CPE;基於該接收之ToD資訊,由該ToD-TC模組來將時間戳記實施於參考資料樣本;將具有該等實施之時間戳記之該等參考資料樣本從該CO傳輸到該CPE;以及利用(i)經實施於該等傳輸之該等參考資料樣本之該等時間戳記及(ii)該傳輸之ToD資訊,來將CPE時脈同步到該主時脈。
  2. 如申請專利範圍第1項所述之方法,其中同步包括:相對於該主時脈來同步該CPE時脈之一頻率;以及相對於該主時脈來同步該CPE時脈之一相位。
  3. 如申請專利範圍第1項所述之方法,其中該ToD資訊的傳輸係透過該CO與該CPE之間之一嵌入式操作通道(EOC)執行。
  4. 如申請專利範圍第1項所述之方法,其中由ToD-TC模組所接收之該資訊包括:一主時脈邊緣、與該主時脈邊緣有關之一主時脈值、及一主時脈頻率,其中該主時脈邊緣係同步於該主時脈頻率。
  5. 如申請專利範圍第1項所述之方法,其中該ToD-TC資訊係同步於該主時脈。
  6. 如申請專利範圍第1項所述之方法,其中在該CO中之該主時脈係同步於一母時脈(grandmaster clock)。
  7. 如申請專利範圍第1項所述之方法,其中利用該等參考資料樣本之時間戳記,來將該CPE時脈同步到該主時脈之步驟包括以下步驟:在該CPE處接收具有時間戳記之該等參考資料樣本,且基於該等時間戳記,來推導時序;以及基於該時間戳記,相對於頻率及相位,來將該CPE時脈同步到該主時脈。
  8. 如申請專利範圍第7項所述之方法,其中相對於頻率之同步包括基於該主時脈頻率在該CPE處使用一迴路時序區塊,來同步該CPE時脈之該頻率。
  9. 如申請專利範圍第8項所述之方法,其中使用一迴路時序區塊包括使用一相位鎖定迴路(PLL),來基於具有時間戳記之該等參考樣本將該CPE時脈同步到該主時脈。
  10. 如申請專利範圍第7項所述之方法,其中相對於頻率之同步包括基於透過一嵌入式操作通道(EOC)而從該CO所接收之相位差值來進行同步。
  11. 如申請專利範圍第10項所述之方法,其中該相位差值包括一壓縮尺寸之兩位元組,且大概每隔分散多音(DMT)超訊框便從該CO來接收該相位差值一次。
  12. 如申請專利範圍第10項所述之方法,其中該相位 差值包括在一經常負擔(overhead,OH)訊框中的固定位元組。
  13. 如申請專利範圍第7項所述之方法,其中相對於時間與相位之同步包括基於由該CO所產生之時間戳記與由該CPE所產生之時間戳記,來決定一平均間距,其中該CPE時脈之該相位係依據該平均間距進行調整。
  14. 如申請專利範圍第1項所述之方法,其中將時間戳記實施於參考資料樣本係基於一第一資料樣本、或緊接於在該CO與該CPE之間所傳送之一分散多音(DMT)序列中之一同步信號後之該CO與該CPE之間所建立之其他參考樣本所執行。
  15. 如申請專利範圍第14項所述之方法,其中將時間戳記實施於參考資料樣本係每隔DMT超訊框便執行一次。
  16. 一種用於將一客戶端設備(CPE)位置處之一時脈同步到一中央部(CO)位置處之一主時脈之方法,包括下列步驟:由在CO處之一日時間傳輸聚合(ToD-TC)模組,來接收相關於該主時脈之日時間(ToD)資訊;將該ToD資訊傳輸到CPE;基於該接收之資訊,由該ToD-TC模組來每隔分散多音(DMT)超訊框便將時間戳記實施於參考資料樣本一次;將實施有時間戳記之該等參考資料樣本傳輸至該CPE;以及藉由在該CPE處之一日時間傳輸聚合(ToD-TC)模組, 來利用(i)該等參考資料樣本之該等傳輸之時間戳記及(ii)該傳輸之ToD資訊,相對於頻率與相位,來將CPE時脈同步到該主時脈。
  17. 如申請專利範圍第16項所述之方法,其中將實施有時間戳記之該等參考資料樣本傳輸至該CPE包括在一頻率同步指令中將ToD相位差資訊進行編碼。
  18. 如申請專利範圍第17項所述之方法,其中該頻率同步指令包括一下游(downstream)時間戳記。
  19. 如申請專利範圍第18項所述之方法,其中該頻率同步指令更包括一位元組索引(one byte index)及兩位元組,該一位元組索引指示出相應被傳送之一相位漂移值之一特定超訊框,該兩位元組指定該相位漂移值。
  20. 一種用於將一客戶端設備(CPE)位置處之一時脈同步到一中央部(CO)位置處之一主時脈之系統,該系統包括:在CO中之一第一日時間傳輸聚合(ToD-TC)模組,該第一ToD-TC模組經配置以:接收相關於該主時脈之日時間(ToD)資訊,該第一ToD-TC模組更經配置以:將該等參考資料樣本進行時間戳示,且將該ToD資訊及該等經時間戳示之參考資料樣本傳送至CPE;以及在該CPE中之一第二ToD-TC模組,該第二ToD-TC模組經配置以:從該第一ToD-TC模組接收該ToD資訊及該等經時間戳示之參考資料樣本,且基於(i)該所接收的ToD資訊及(ii)該等所接收的經時間戳示之參考資料樣本,來將CPE時脈同步到該主時脈。
  21. 如申請專利範圍第20項所述之系統,其中該第一ToD-TC模組使用一時間戳記時脈,來執行將該等參考資料樣本進行時間戳示,該時間戳記時脈係同步於在該CO處之一外部時脈。
  22. 如申請專利範圍第20項所述之系統,其中該第一ToD-TC模組經配置以:透過一嵌入式操作通道(EOC)將一2位元組漂移值傳送至該第二ToD-TC模組,其中基於該2位元組漂移值,該第二ToD-TC模組相對於相位來將該CPE時脈同步到該主時脈。
  23. 如申請專利範圍第20項所述之系統,其中該第二ToD-TC模組監控在連續參考資料樣本之間之一時間差,且調整在傳送至該CO之連續參考資料樣本之間之一時間差,以使得該等時間差大約為零。
TW100116270A 2010-05-10 2011-05-10 在通訊系統中傳輸日時間資訊之系統和方法 TWI549467B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US33285110P 2010-05-10 2010-05-10
US37157210P 2010-08-06 2010-08-06
US201161429737P 2011-01-04 2011-01-04
US201161429855P 2011-01-05 2011-01-05
US13/103,072 US8775849B2 (en) 2010-05-10 2011-05-08 Systems and methods for transporting time-of-day information in a communication system

Publications (2)

Publication Number Publication Date
TW201208328A TW201208328A (en) 2012-02-16
TWI549467B true TWI549467B (zh) 2016-09-11

Family

ID=44914658

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100116270A TWI549467B (zh) 2010-05-10 2011-05-10 在通訊系統中傳輸日時間資訊之系統和方法

Country Status (4)

Country Link
US (1) US8775849B2 (zh)
EP (1) EP2569677A4 (zh)
TW (1) TWI549467B (zh)
WO (1) WO2011143098A1 (zh)

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8718482B1 (en) * 2009-11-10 2014-05-06 Calix, Inc. Transparent clock for precision timing distribution
CN102202386B (zh) * 2010-03-24 2014-05-07 华为技术有限公司 一种时钟同步的方法、装置和系统
CN102244925B (zh) * 2010-05-14 2014-05-07 华为技术有限公司 时钟同步方法、用户端设备和时钟同步系统
WO2012003481A1 (en) * 2010-07-02 2012-01-05 Huawei Technologies Co., Ltd. Method for accurate distribution of time to a receiver node in an access network
US8625640B2 (en) * 2010-08-02 2014-01-07 Futurewei Technologies, Inc. Transparent clocks in access networks
KR101658204B1 (ko) * 2010-12-17 2016-09-30 한국전자통신연구원 타임스탬프 예측 장치 및 방법
US8806063B1 (en) * 2011-07-11 2014-08-12 Juniper Networks, Inc. Enhanced pulse assisted time synchronization protocol
JP5811794B2 (ja) * 2011-11-16 2015-11-11 富士通株式会社 通信装置
WO2013097096A1 (zh) * 2011-12-27 2013-07-04 华为技术有限公司 提供同步偏差时间的方法、设备及系统
JP6377614B2 (ja) 2012-08-15 2018-08-22 イカノス・コミュニケーションズ・インコーポレイテッドIkanos Communications,Inc. クロストーク環境におけるロバストハンドシェーク手順
CN104168077B (zh) * 2014-07-04 2017-02-08 上海交通大学 高精度光纤双向时间比对方法与系统
CN104168017B (zh) * 2014-08-14 2017-06-23 浙江大学 匀速运动无线系统间的相位同步系统
EP3235156B1 (en) 2014-12-16 2022-04-06 Robert Bosch GmbH Method of synchronising clocks of network devices
US9673970B1 (en) * 2016-02-25 2017-06-06 Khalifa University Of Science, Technology And Research Methods and systems for estimating frequency synchronization accuracy
EP3480997B1 (en) * 2016-08-10 2020-10-14 Huawei Technologies Co., Ltd. Time synchronization method and device
JPWO2018150474A1 (ja) * 2017-02-14 2019-12-12 Quadrac株式会社 装置及びシステム
US10868623B2 (en) * 2017-07-26 2020-12-15 Aviat U.S., Inc. Airframe timestamping technique for point-to-point radio links
US10411986B2 (en) 2017-07-26 2019-09-10 Aviat U.S., Inc. Distributed radio transparent clock over a wireless network
US11496234B2 (en) * 2018-06-11 2022-11-08 Skyworks Solutions, Inc. Synchronizing update of time of day counters using time stamp exchange over a control plane
CN108958022B (zh) * 2018-07-09 2020-05-12 燕山大学 非线性主-从时延系统的时滞相关有限时间同步控制方法
US10778360B1 (en) * 2018-12-06 2020-09-15 Xilinx, Inc. High accuracy timestamp support
US11526193B2 (en) 2019-03-07 2022-12-13 Skyworks Solutions, Inc. Maintaining the correct time when counter values are transferred between clock domains
US11470567B2 (en) * 2019-11-18 2022-10-11 Qualcomm Incorporated Network timing reference synchronization
US11061432B2 (en) 2019-11-25 2021-07-13 Silicon Laboratories Inc. Data handoff between two clock domains sharing a fundamental beat
US11088819B1 (en) * 2020-03-31 2021-08-10 Silicon Laboratories Inc. Secondary phase compensation assist for PLL IO delay
US11088816B1 (en) * 2020-03-31 2021-08-10 Silicon Laboratories Inc. Secondary phase compensation assist for PLL IO delay aligning sync signal to system clock signal
US11290250B2 (en) * 2020-04-15 2022-03-29 Skyworks Solutions, Inc. Phase transport with frequency translation without a PLL
CN113993009B (zh) * 2020-07-27 2024-10-11 上海诺基亚贝尔股份有限公司 时间同步用于多域传输的方法、装置、olt及onu
US11637645B1 (en) * 2020-09-18 2023-04-25 Xilinx, Inc. Method for time stamping with increased accuracy
US11502764B2 (en) 2020-12-28 2022-11-15 Skyworks Solutions, Inc. FSYNC mismatch tracking
US11502812B1 (en) 2021-07-14 2022-11-15 Skyworks Solutions, Inc. Data protocol over clock line
US12021960B2 (en) 2021-09-30 2024-06-25 Skyworks Solutions, Inc. Maintaining a virtual time of day
US20230370984A1 (en) * 2022-05-11 2023-11-16 Hughes Network Systems, Llc Communication systems and methods for synchronizing clock timing and frequency

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020034196A1 (en) * 2000-08-01 2002-03-21 Tzannes Marcos C. Systems and methods for transporting a network timing reference in an ADSL system
US6643343B1 (en) * 2000-07-21 2003-11-04 At&T Corp. Timing recovery for DMT-based DSL modems
US20100115047A1 (en) * 2008-11-05 2010-05-06 Harris Corporation Method, system and apparatus for synchronizing signals
US20100135334A1 (en) * 2008-07-28 2010-06-03 Harris Corporation, Corporation Of The State Of Delaware Method, system and apparatus for synchronizing signals

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3641505A (en) * 1969-06-25 1972-02-08 Bell Telephone Labor Inc Multiprocessor computer adapted for partitioning into a plurality of independently operating systems
US3917916A (en) * 1974-08-29 1975-11-04 Wescom Method and means for interrogation of digital repeatered lines
US5301122A (en) * 1992-02-12 1994-04-05 Measuring And Monitoring, Inc. Measuring and monitoring system
US6307868B1 (en) 1995-08-25 2001-10-23 Terayon Communication Systems, Inc. Apparatus and method for SCDMA digital data transmission using orthogonal codes and a head end modem with no tracking loops
US6763032B1 (en) 1999-02-12 2004-07-13 Broadcom Corporation Cable modem system with sample and packet synchronization
US7119716B2 (en) 2003-05-28 2006-10-10 Legalview Assets, Limited Response systems and methods for notification systems for modifying future notifications
US7561069B2 (en) 2003-11-12 2009-07-14 Legalview Assets, Limited Notification systems and methods enabling a response to change particulars of delivery or pickup
DE602005026482D1 (de) 2004-06-14 2011-04-07 Broadcom Corp Kompensation und Messung der Differentiellen Verzögerung in gebundenen Systemen
KR100876776B1 (ko) 2007-04-17 2009-01-09 삼성전자주식회사 통신 시스템에서 gps 정보를 이용한 시간 동기화 방법및 장치
US7876791B2 (en) * 2008-07-24 2011-01-25 Samsung Electronics Co., Ltd. Synchronizing apparatus and method in packet network
KR101009420B1 (ko) * 2008-10-08 2011-01-19 한국전자통신연구원 통합네트워크에서 단말 시각 동기화 방법 및 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6643343B1 (en) * 2000-07-21 2003-11-04 At&T Corp. Timing recovery for DMT-based DSL modems
US20020034196A1 (en) * 2000-08-01 2002-03-21 Tzannes Marcos C. Systems and methods for transporting a network timing reference in an ADSL system
US20100135334A1 (en) * 2008-07-28 2010-06-03 Harris Corporation, Corporation Of The State Of Delaware Method, system and apparatus for synchronizing signals
US20100115047A1 (en) * 2008-11-05 2010-05-06 Harris Corporation Method, system and apparatus for synchronizing signals

Also Published As

Publication number Publication date
WO2011143098A1 (en) 2011-11-17
EP2569677A1 (en) 2013-03-20
EP2569677A4 (en) 2015-01-21
US20110296226A1 (en) 2011-12-01
TW201208328A (en) 2012-02-16
US8775849B2 (en) 2014-07-08

Similar Documents

Publication Publication Date Title
TWI549467B (zh) 在通訊系統中傳輸日時間資訊之系統和方法
US8964790B2 (en) Communication apparatus
CN102013931B (zh) 时间同步方法及系统、从属定时设备及主定时设备
US9178637B2 (en) Method and devices for synchronization using linear programming
CN101455014B (zh) 传送所发送的或者所接收的消息的发送时间信息或者接收时间信息的方法和装置
EP2528254B1 (en) Method and device for time synchronization
RU2483460C2 (ru) Способ, устройство и система для временной синхронизации xdsl
US20140169792A1 (en) Apparatus and method for enabling a passive optical network on supporting time synchronization
CN102244603B (zh) 传输承载时间的报文的方法、设备及系统
CN109039514B (zh) 一种提高ieee1588时间戳精度的方法
JP2005500712A5 (zh)
EP3163787B1 (en) Method and device for compensating time stamp of clock
CN105027489B (zh) 精确时钟协议同步方法和节点
CN109921871A (zh) 一种时间同步方法、装置及网络系统
EP3080933B1 (en) Method and devices for synchronization using linear programming
US20190349676A1 (en) Stream synchronization
JP2012023705A (ja) タイミング調整装置、タイミング情報生成装置、および時刻同期システム
CN114520703B (zh) 用于工业网络设备间时间同步的时钟漂移补偿方法及电路
WO2021208868A1 (zh) 确定时钟的方法和相关装置
KR20190072745A (ko) 안정적인 네트워크 기반 시간동기화 방법
JP3278794B2 (ja) 分散型実時間連続メディア処理装置
JP3538374B2 (ja) 時刻供給システム及び時刻供給装置
US8842790B2 (en) Methods and systems to synchronize network nodes
JP2010141759A (ja) 基準信号生成装置及びこれを用いた機器
KR100264081B1 (ko) 무선 가입자망의 전달 지연 클럭 보정 방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees