TWI542924B - 顯示器 - Google Patents

顯示器 Download PDF

Info

Publication number
TWI542924B
TWI542924B TW099107312A TW99107312A TWI542924B TW I542924 B TWI542924 B TW I542924B TW 099107312 A TW099107312 A TW 099107312A TW 99107312 A TW99107312 A TW 99107312A TW I542924 B TWI542924 B TW I542924B
Authority
TW
Taiwan
Prior art keywords
color
color point
discrete field
point
pixel
Prior art date
Application number
TW099107312A
Other languages
English (en)
Other versions
TW201113594A (en
Inventor
王協友
Original Assignee
王協友
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US12/573,085 external-priority patent/US8427592B2/en
Application filed by 王協友 filed Critical 王協友
Publication of TW201113594A publication Critical patent/TW201113594A/zh
Application granted granted Critical
Publication of TWI542924B publication Critical patent/TWI542924B/zh

Links

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Description

顯示器
本發明係關於一種液晶顯示器,特別是指一種可以平滑型基板製造的大畫素多區域垂直配向液晶顯示器。
當初使用在如計算機與電子錶的簡單單色顯示器的液晶顯示器(Liquid Crystal Display,LCD),如今已變成最優勢的顯示科技。液晶顯示器常用來取代陰極射線管(Cathode Ray Tube,CRT)在電腦顯示與電視顯示上的應用。傳統液晶顯示器的各種缺點已經被克服以改善液晶顯示器的品質。舉例來說,廣泛地取代被動矩陣顯示器的主動矩陣顯示器,相對於被動矩陣顯示器具有降低鬼影(Ghosting)且改善解析度(Resolution)、色階(Color Gradation)、視角(Viewing Angle)、對比(Contrast Ratio)以及反應時間(Response Time)的成效。
然而,傳統扭轉向列液晶顯示器(Twisted Nematic LCD)仍有非常窄的視角以及非常低的對比的主要缺點。甚至主動式矩陣的視角更窄於陰極射線管的視角。尤其是當觀看者直接在液晶顯示器前面收看一高畫質影像時,在液晶顯示器旁側的其他觀看者則無法看到此一高畫質影像。多區域垂直配向液晶顯示器(Multi-domain Vertical Alignment Liquid Crystal Display,MVA LCD)即是發展來改善傳統液晶顯示器的視角寬度以及對比度。請參考圖1(a)-1(c),用以表示一垂直配向液晶顯示器100的畫素基本功能。為了清楚地解說,圖1的液晶顯示器僅使用單一區域(Single Domain)。再者,為了清楚地解說,圖1(a)-1(c)(以及圖2)的液晶顯示器將依據灰階操作來敘述。
液晶顯示器100具有一第一偏光片105、一第一基板110、一第一電極120、一第一配向層125、多個液晶130、一第二配向層140、一第二電極145、一第二基板150以及一第二偏光片155。一般而言,第一基板110與第二基板150係由透明玻璃所製成。第一電極120與第二電極145係由如氧化銦錫(Indium Tin Oxide,ITO)之透明導電材質所製成。第一配向層125與第二配向層140係由聚醯亞氨(Polyimide,PI)所製成,且與在靜止態之液晶130垂直地配向。在操作時,一光源(圖未示)係從貼附在第一基板110之在下面的第一偏光片105射出光線。第一偏光片105係通常在一第一方向偏振,且貼附在第二基板150的第二偏光片155係與第一偏光片104垂直地偏振。因此,從光源而來的光線並不會同時穿透第一偏光片105與第二光偏光片155,除非光線的偏振在第一偏光片105與第二偏光片155之間旋轉90度。為了清楚說明,並未顯示很多的液晶。在實際的顯示器中,液晶係為棒狀分子(rod like molecules),其直徑大約為5埃(Angstrom,),長度大約20-25埃。因此,在一畫素中有超過一千兩百萬的液晶分子,其中畫素的長、寬、高分別為300微米(micrometer,μm)、120微米、3微米。
在圖1中,液晶130係為垂直配向。在垂直配向中,液晶130並不會將從光源的偏振極光轉向。因此,從光源來的光線並不會穿過液晶顯示器100,且對所有顏色及所有間隙晶胞(cell gap)而言,提供一個完全地光學暗態(optical black state)及非常高的的對比(contrast ratio)。因此,多區域垂直配向液晶顯示器相對傳統的低對比之扭轉式向列型液晶顯示器而言,係在對比上提供一個顯著的改善。然而,如圖1(b)所示,當在第一電極120與第二電極145之間加入一個電場(electric field)時,液晶130即重新定向到一傾斜位置(tilted position)。在傾斜位置的液晶係將從第一偏光片105而來的偏振光線之偏振轉向90度,以致光線可以穿過第二偏光片155。而傾斜的大小,即控制光線穿過液晶顯示器的多寡(如畫素的亮度),係與電場強度成正比。一般而言,單一個薄膜電晶體,係用在每一個畫素上。然而對彩色顯示器而言,各別的薄膜電晶體係用在每一色分量(color component,典型地為、綠及藍)。
然而,對不同角度的觀看者而言,光線通過液晶顯示器120並不是相同的。如圖1(c)所示,在中央左邊的觀看者172會看到亮畫素(bright pixel),因為液晶顯示器130寬闊(光線轉向)的一側係面對觀看者172。位在中央的觀看者174會看到灰畫素(gray pixel),因為液晶顯示器130寬闊的一側係僅部分地面對觀看者174。而位在中央右側的觀看者176會看到暗畫素(dark pixel),因為液晶顯示器130寬闊的一側幾乎沒有面對觀看者176。
多區域垂直配向液晶顯示器(MVA LCDs)係被發展來改善單區域垂直配向液晶顯示器(single-domain vertical alignment LCD)的視角問題。請參考圖2,係表示一多區域垂直配向液晶顯示器(MVA LCDs)200的畫素。多區域垂直配向液晶顯示器200係包括一第一偏光片205、一第一基板210、一第一電極220、一第一配向層225、若干液晶235、237、若干突起物260、一第二配向層240、一第二電極245、一第二基板250以及一第二偏光片255。液晶235係形成畫素的第一區域(first domain),而液晶237則形成畫素的第二區域(second domain)。當在第一電極220與第二電極245之間施加一電場時,突起物260會導致液晶235相對液晶237而傾斜一不同的方向。因此,中央偏左的觀看者會看到左邊區域(液晶235)呈現黑色(black)而右邊區域(液晶237)呈現白色(white)。在中央的觀看者則會同時看到兩個區域而呈現灰色。中央偏右的觀看者則會看到左邊區域呈現白色而右邊區域呈現黑色。然而,因為個別單獨的畫素很小,因此三個觀看者都認為畫素是灰色的。如上所述,液晶的傾斜的大小,係由在電極220與245之間的電場大小所控制。觀看者所感知的灰階係與液晶傾斜大小相關聯。多區域垂直配向液晶顯示器也可以擴大到使用四個區域,以便在一畫素中的液晶方向被區分為四個主區域,以提供同時在垂直與水平方向上之寬大且對稱的視角。
因此,傳統多區域垂直配向液晶顯示器能夠提供寬大且對稱之視角,成本卻非常高,這是來自於製程中將突起物增加到上、下基板的困難,以及將突起物正確地配向到上、下基板的困難。尤其是在下基板的一突起物必須設置在上基板的二突起物中央;任何在上、下基板之間的配向,都將使得生產良率降低。在基板上使用其他物理構型的技術,如:已用來取代或結合突起物使用之氧化銦錫間隙(ITO slits),在製造上非常昂貴。再者,突起物與氧化銦錫間隙會干擾光線傳輸,也因此降低多區域垂直配向液晶顯示器的亮度(brightness)。因此,需要其他方法或系統可以提供給多區域垂直配向液晶顯示器,使得無需製造如突起物及氧化銦錫間隙之物理構型,以及無需上、下基板上,進行極度精準的配向。
本發明目的在於,提供一種放大本質離散電場多區域垂直配向液晶顯示器(Amplified Intrinsic Fringe Field MVA LCD,AIFF MVA LCD),其特點是不需要突起物或氧化銦錫間隙。因此,依據本發明所製造的放大本質離散電場多區域垂直配向液晶顯示器係比傳統的多區域垂直配向液晶顯示器更便宜、也提供較高的製程良率。尤其是本發明的實施例係使用較新穎的畫素設計,即提供放大本質離散電場,以在放大本質離散電場多區域垂直配向液晶顯示器中創造出多個區域。舉例來說,依據本發明的一個實證,畫素係被再細分成具有多個色點(color dots,CDs)的色分量。再者,畫素包含沿一色點之一第一側與一第二側延伸的離散場放大區域域。當色點具有一第二極性以放大色點的離散電場時,離散場放大區域域係設置有一第一極性。
在本發明的實施例中,一畫素包括有一第一色分量,該第一色分量具有一第一色點及一第二色點。該第一色分量的該第二色點係在如垂直方向上的一第一度空間(first dimension)與該第一色分量的該第一色點相互配向。該畫素也包括一第一離散場放大區域域,具有一垂直放大部及一水平放大部,該第一垂直放大部係沿該第一色分量之該第一色點的一第一側垂直地延伸,該第一水平放大部係沿該第一色分量之該第一色點的一第二側水平地延伸。
在本發明的實施例中,該第一離散場放大區域的水平放大部係沿該第一色分量的該第二色點之一第一側延伸,該第一離散場放大區域的垂直放大部係沿該第一色分量的該第二色點之一第二側延伸。
再者,在本發明的實施例中,該第一離散場放大區域也可以包含一第二水平放大部及一第三水平放大部,該第二水平放大部係沿該第一色分量的該第一色點之一第三側延伸,該第三水平放大部係沿該第一色分量的該第二色點之一第三側延伸。
藉由下列的描述與圖式,將會對本發明更加了解。
如上所述,傳統的多區域垂直配向液晶顯示器在製造上是非常昂貴的,係因為使用如突起物或氧化銦錫間隙之物理特性,以使每一畫素產生多區域。然而,依據本發明的方法,多區域垂直配向液晶顯示器係使用離散電場來產生多區域,且不需要在基板上使用額外物理構型(如突起物或氧化銦錫間隙)。再者,因為不需要額外物理構型,因此也可排除上、下基板校準物理特性的困難。所以,依據本發明的多區域垂直配向液晶顯示器在製造上相對於傳統的多區域垂直配向液晶顯示器,具有更高的良率且更加便宜。
請參考圖3(a)及圖3(b),係表示依據本發明基本概念,無須在基板上使用額外物理構型,以產生一多區域垂直配向液晶顯示器(MVA LCD) 300的示意圖。而圖3(a)及圖3(b)係顯示出在一第一基板305與一第二基板355之間,具有畫素310、320及330。一第一偏光片302係黏貼到第一基板305,且一第二偏光片357係黏貼到第二基板355。畫素310包含有一第一電極311、若干液晶312、313以及一第二電極315。畫素320包含有一第一電極321、若干液晶322、323以及一第二電極325。相似地,畫素330包含有一第一電極331、若干液晶332、333以及一第二電極335。所有電極一般地架構係使用如氧化銦錫(ITO)之透明導電材質。再者,一第一配向層307係覆蓋在第一基板305上的電極之上。相似地,一第二配向層352係覆蓋在第二基板355上的電極之上。二液晶配向層307及352係提供一垂直液晶配向。為了下列的更加詳細敘述,電極315、325及335係維持在一共同電壓(common voltage) V_Com。因此,為了容易製造,電極315、325及335係為一單一結構(如圖3(a)及圖3(b)所示)。多區域垂直配向液晶顯示器300係使用交替偏振以操作畫素310、320及330。舉例來說,若畫素310與330之偏振為正(positive)的話,則畫素320的偏振為負(negative)。相反地,若畫素310與330之偏振為負(negative)的話,則畫素320的偏振為正(positive)。一般來說,每一畫素的偏振係在頁框(frames)間切換,但交替偏振的圖案(pattern)係維持在每一頁框中。在圖3(a)中,畫素310、320及330係在「關閉(OFF)」狀態,意即關閉在第一與第二電極之間的電場(electric field)。在關閉狀態下,某些殘餘電場可能存在第一與第二基板之間。然而,一般而言,殘餘電場太小而無法使液晶傾斜。
在圖3(b)中,畫素310、320及330係處在「開啟(ON)」狀態。而圖3(b)係使用「+」及「-」代表電極的電壓極性(voltage polarity)。因此,電極311及331具有正電壓極性,而電極321具有負電壓極性。基板355與電極315、325及335係保持在共同電壓V_Com。電壓極性係相對共同電壓V_Com來定義,其中一正極性係其電壓高於共同電壓V_Com,一負極性係其電壓低於共同電壓V_Com。在電極321與325之間的電場327(以電力線表示)係造成液晶322與323傾斜。一般而言,沒有突起物或其他物理特性,液晶的傾斜方向不會被在一垂直的液晶配向層307與352之液晶所固定。然而,在畫素邊緣的離散電場會影響到液晶的傾斜方向。舉例來說,在電極321與325之間的電場327,係垂直圍繞畫素320中心,但傾斜到畫素左半部的左邊,以及傾斜到畫素右半部的右邊。因此,在電極321與325之間的離散電場係造成液晶323傾斜到右邊而形成一第一區域,且造成液晶322傾斜到左邊而形成一第二區域。因此,畫素320係為具有對稱寬視角的多區域畫素。
相似地,在電極311與315之間的電場(圖未示)係具有離散電場,此離散電場係造成液晶313重新定位,且傾斜到畫素310右側的右邊,也造成液晶312傾斜到畫素310左測的左邊。相似地,在電極331與335之間的電場(圖未示)係具有離散電場,此離散電場係造成液晶333重新定位,且傾斜到畫素330右側的右邊,也造成液晶332傾斜到畫素330左測的左邊。
鄰近畫素的交替極性係放大每一畫素離散場效(fringe field effect)。因此,藉由在每列的畫素(或每欄的畫素)之間重覆交替極性圖案,即可無須額外物理構型而達到一多區域垂直配向液晶顯示器。再者,可以使用交替極性棋盤圖案,以在每一畫素產生四個區域。
然而,一般而言,離散場效係相對地小且微弱。所以,當畫素變較大時,在畫素邊緣的離散電場係無法傳遞到在一畫素中的所有液晶。因此,在大畫素中,對於遠離畫素邊緣之液晶的傾斜方向係隨意變化,且不會產生一多區域畫素。一般而言,當畫素變得大於40-60微米(micrometer,μm)時,畫素的離散場效係不會影響控制液晶傾斜。故,對大畫素液晶顯示器而言,使用一新穎的畫素區分方法來達到多區域畫素。尤其是對彩色液晶顯示器而言,畫素係區分成色分量。每一色分量係由如薄膜電晶體(thin-film transistor,TFT)的一個別的切換裝置所控制。一般而言,色分量係為紅色、綠色及藍色。依據本發明,一畫素的色分量係進一步區分成色點(color dots)。
每一畫素的極性係在影像的之每一連續頁框之間做切換,以避免圖像品質的降低,而圖像品質的降低係因為在每一頁框中液晶在相同方向扭曲。然而,若是所有的切換元件係為相同極性者,則色點極性圖案切換係可能造成其他如閃爍(flicker)之圖像品質問題。為了降低閃爍,切換元件(如電晶體)係配置在一切換元件驅動模式中,此機制包括正、負極性。再者,為了降低串音(cross talk),切換元件的正、負極性係被配置在一固定圖案中,此固定圖案係提供一更穩定的配電。不同的切換元件驅動模式係使用在本發明的實施例中。有三個主要的切換元件驅動模式,係為切換元件點反轉驅動模式(switching element point inversion driving scheme)、切換元件列反轉驅動模式(switching element row inversion driving scheme)以及切換元件行反轉驅動模式(switching element column inversion driving scheme)。在切換元件點反轉驅動模式中,切換元件係形成一交替極性的棋盤圖案。在切換元件列反轉驅動模式中,在每一列的切換元件具有相同極性;然而,在一列上的一切換元件相對於鄰近列之切換元件的極性而具有相反極性。在切換元件行反轉驅動模式中,在每一行的切換元件具有相同極性;然而,在一行上的一切換元件相對於鄰近行之切換元件的極性而具有相反極性。當切換元件點反轉驅動模式提供最穩定的配電時,切換元件點反轉驅動模式的複雜性與額外的成本,相比較切換元件列反轉驅動模式與切換元件行反轉驅動模式而言,是不划算的。因此,當切換元件點反轉驅動模式通常保持在高性能應用時,對於大部分低成本與低電壓應用之液晶顯示器的製造,係使用切換元件列反轉驅動模式。
依據本發明實施例的畫素,係包括以新穎配置之不同的主要元件,以達到高品質、低成本的顯示單元。舉例來說,畫素可以包括色分量、色點、離散場放大區域(fringe field amplifying regions,FFAR)、切換元件、裝置元件區域(device component area)以及關聯點(associated dots)。此裝置元件區域係包含佔用切換元件及/或儲存電容的區域,而且此區域係被用來製造切換元件及/或儲存電容。為了清楚說明,一不同的裝置元件區域係由每一切換元件所界定。
關聯點與離散場放大區域係為電性偏振區域(electrically polarized area),而並未是色分量的一部分。在本發明許多的實施例中,關聯點係覆蓋裝置元件區域。對這些實施例而言,關聯點係由將一絕緣層沉積覆蓋在切換元件及/或儲存電容上所製成。接著,藉由沉積一電性導電層以形成所述的關聯點。此關聯點係電性地連接到特定的切換元件及/或其他偏振元件(例如色點)。儲存電容係電性地連接到特定的切換元件及色點電極(color dot electrodes),以在液晶胞打開(switching-on)或是關掉(switching off)的過程期間補償並抵銷在液晶胞上的電容值變化。因此,儲存電容係用來在液晶胞打開或是關掉的過程期間減低串音效應(cross talk effect)。一圖案化光罩(patterning mask)係使用在當關聯點需要形成圖案化電極(patterned electrode)之時。一般而言,係附加一黑色矩陣層(black matrix layer)以形成對關聯點的一光屏蔽(light shield)。然而,在本發明的某些實例中,一色彩層(color layer)係附加到關聯點上,以改善色彩表現(color performance)或是達到一所欲的色彩圖案(color pattern)或色差(color shading)。在本發明某些實施例中,色彩層係製造在切換元件的之上或之下。其他實施例可能也將色彩層置放在顯示器的玻璃基板之上。
在本發明其他實施例中,關聯點係為與切換元間相互獨立的一區域。再者,本發明的某些實施例具有額外的關聯點,此等關聯點並不直接地與切換元件相關。一般而言,關聯點係包括如氧化銦錫(ITO)或其他導電層的一主動電極層(active electrode layer),且連接到一附近的色點或者是以其他手段供電。對不透明的關聯點而言,一黑色矩陣層可以被附加在導電層的底部上,以形成不透明區域(opaque area)。在本發明某些實施例中,黑色矩陣可以被製造在氧化銦錫(ITO)玻璃基板側上,以簡化製程(fabrication process)。額外的關聯點係改善顯示區域有效的使用,藉以改善開口率(aperture ratio)且在色點內形成多個液晶區域(liquid crystal domains)。本發明的某些實施例使用關聯點以改善色彩表現。舉例來說,關聯點的小心佈局(careful placement)可以允許附近色點的顏色從有用的色彩圖案進行修飾。
離散場放大區域(FFARs)係比關聯點更加多功能。特別是,離散場放大區域係可以具有非矩形形狀,雖然一般來說璃散場放大區域的整體形狀可以被劃分成一矩形形狀組。再者,離散場放大區域係沿著多於一色點的一側而延伸。而且,在本發明某些實施例中,離散場放大區域可以被用來取代關聯點。尤其是,在這些實施例中,離散場放大區域不僅覆蓋裝置元件區域,而且沿著多於鄰近裝置元件區域之色點一側而延伸。
一般而言,色點、裝置元件區域以及關聯點,係配置在格狀圖案,且以一水平點間距(horizontal dot spacing) HDS以及一垂直點間距(vertical dot spacing) VDS而相互鄰近分開。當離散場放大區域被使用來取代關聯點時,部分的離散場放大區域也會安置在格狀圖案中。在本發明某些實施例中,係可能使用到多個垂直點間距及多個水平點間距。每一色點、關聯點以及裝置元件區域,係在一第一維度(如垂直方向)有二個與其相互鄰接元件(例如色點、關聯點或者是裝置元件區域),且在一第二維度(如水平方向)有二個與其相互鄰接元件(adjacent neighbors)。再者,二個與其相互鄰接元件可以被配向或是移動。每一色點具有一色點高度CDH以及一色點寬度CDW。相似地,每一關聯點具有一關聯點高度ADH以及一關聯點寬度ADW。再者,每一裝置元件區域具有一裝置元件區域高度DCAH以及一裝置元件區域寬度DCAW。在本發明某些實施例中,色點、關聯點以及裝置元件區域係為相同尺寸。然而,在本發明某些實施例中,色點、關聯點以及裝置元件區域係可為不同尺寸或形狀。舉例來說,在本發明的許多實施例中,關聯點具有色點較小的高度。在許多應用中,增加色點的高度以改善多區域垂直配向(MVA)結構的穩定度(stability),並改善光學傳輸以增加顯示亮度。
圖4(a)及圖4(b)係表示一畫素設計410(如後述的編號410+及410-)不同的點極性圖案,此畫素設計410通常被使用在具有一切換元件列反轉驅動模式的顯示器上。在實際的操作上,一畫素將在每一影像頁框間之一第一點極性圖案與一第二點極性圖案之間做切換。為了清楚說明,第一色分量的第一色點具有一正極性之點極性圖案,指的是正點極性圖案(positive dot polarity pattern)。相反地,第一色分量的第一色點具有一負極性之點極性圖案,指的是負點極性圖案(negative dot polarity pattern)。尤其是,在圖4(a)中,畫素設計410具有一正點極性圖案(係標示為410+),且畫素設計410具有一負點極性圖案(係標示為410-)。再者,在不同畫素設計中每一被極化元件的極性係以”+”表示正極性,以”-”表示負極性。
畫素設計410具有三個色分量CC_1、CC_2及CC_3(未標示在圖4(a)-4(b))。每一色分量包括有二色點(color dots)。為了清楚說明,將色點表示為CD_X_Y,其中,X代表一色分量(如圖4(a)-4(b)所示從1到3),且Y表示一點數字(如圖4(a)-4(b)所示從1到2)。畫素設計410也包括作為每一色分量的一切換元件(標示為SE_1、SE_2及SE_3)以及做為每一色分量的一離散場放大區域(標示為FFAR_1、FFAR_2及FFAR_3)。切換元件SE_1、SE_2及SE_3係設置成一列。圍繞每一切換元件的裝置元件區域係被離散場放大區域所覆蓋,因此並未在圖4(a)及圖4(b)中特別標示。離散場放大區域FFAR_1、FFAR_2及FFAR_3係也設置成一列,且在圖4(c)中進行詳細描述。
畫素設計410的第一色分量CC_1係具有二色點CD_1_1及CD_1_2。色點CD_1_1及CD_1_2係形成一欄且被一垂直點間距VDS1所分隔。換句話說,色點CD_1_1及CD_1_2係水平配向且垂直地被垂直點間距VDS1所分隔。再者,色點CD_1_1及CD_1_2係由垂直點偏移量VDO1所垂直地抵銷,而垂直點偏移量VDO1係等於垂直點間距VDS1加上色點高度CDH。切換元件SE_1係設置在色點CD_1_1及CD_1_2之間,以使色點CD_1_1在切換元件欄的一第一側上,使色點CD_1_2在切換元件欄的一第二側上。切換元件SE_1係耦接到色點CD_1_1及CD_1_2的電極,以控制色點CD_1_1及CD_1_2的電壓極性與電壓量。
相似地,畫素設計410的第二色分量CC_2係具有二色點CD_2_1及CD_2_2。色點CD_2_1及CD_2_2係形成一第二欄,且被垂直點間距VDS1所分隔。因此,色點CD_2_1及CD_2_2係水平地配向且被垂直點間距VDS1所垂直地分隔。切換元件SE_2係設置在色點CD_2_1及CD_2_2之間,以使色點CD_2_1在切換元件欄的一第一側上,使色點CD_2_2在切換元件欄的一第二側上。切換元件SE_2係耦接到色點CD_2_1及CD_2_2的電極,以控制色點CD_2_1及CD_2_2的電壓極性與電壓量。第二色分量CC_2係與第一色分量CC_1垂直地配向,且以一水平點間距HDS1而與第一色分量CC_1相互分隔,因此色分量CC_2及CC_1係由一水平點偏移量HDO1所抵消,而水平點偏移量HDO1係等於水平點間距HDS1加上色點寬度CDW。尤其是就色點而論,色點CD_2_1係垂直地與色點CD_1_1配向,且以水平點間距HDS1而水平地分隔。相似地,色點CD_2_2係與色點CD_2_1垂直地配向,且以水平點間距HDS1所水平地分隔。因此色點CD_1_1及色點CD_2_1係形成一第一色點列(a first row of color dots),色點CD_1_2及色點CD_2_2係形成一第二色點列(a second row of color dots)。
相似地,畫素設計410的第三色分量CC_3係具有二色點CD_3_1及CD_3_2。色點CD_3_1及CD_3_2係形成一第三欄,且被一垂直點間距VDS1所分隔。因此色點CD_3_1及CD_3_2係水平地配向,且以垂直點間距VDS1所垂直地分隔。切換元件SE_3係設置在色點CD_3_1及CD_3_2之間,以使色點CD_3_1在切換元件欄的一第一側上,使色點CD_3_2在切換元件欄的一第二側上。切換元件SE_3係偶接到色點CD_3_1及CD_3_2的電極,以控制色點CD_3_1及CD_3_2的電壓極性與電壓量。第三色分量CC_3係與第二色分量CC_2垂直地配向,且被水平點間距HDS1所分隔,因此色分量CC_3及CC_2係被一水平點偏移量HDO1所垂直地抵消。尤其是就色點而論,色點CD_3_1係與色點CD_2_1垂直地配向,且以水平點間距HDS1所水平地分隔。相似地,色點CD_3_2係與色點CD_2_2垂直地配向,且以水平點間距HDS1所水平地分隔。因此,色點CD_3_1係在第一色點列上,且色點CD_3_2係在第二色點列上。
為了清楚說明,畫素設計410的色點係以圖闡釋色點具有相同的色點高度CDH。然而,在本發明的某些實施例可有不同色點高度的色點。舉例來說,對在本發明一實施例中畫素設計410的一變量(variant)而言,色點CD_1_1、CD_2_1及CD_3_1具有小於色點CD_1_2、CD_2_2及CD_3_2的色點高度。
畫素設計410也包括離散場放大區域FFAR_1、FFAR_2及FFAR_3。圖4(c)係表示畫素設計410的離散場放大區域之一更詳細視圖。為了清楚說明,離散場放大區域FFAR_1係概念上分割成一垂直放大部(vertical amplifying portion) VAP及一水平放大部(horizontal amplifying portion) HAP。在圖4(c)中,係把水平放大部HAP垂直地放在垂直放大部VAP的中央,且延伸到垂直放大部VAP的左邊。水平放大部與垂直放大部的使用,係給予離散場放大區域FFAR_1之設置+的更加清楚描述。在本發明大部份的實施例中,離散場放大區域的電極係由一相接的導體所形成。水平放大部HAP係具有一水平放大部寬度HAP_W及一水平放大部高度HAP_H。相似地,垂直放大部VAP係具有一垂直放大部寬度VAP_W及一垂直放大部高度VAP_H。離散場放大區域FFAR_2及FFAR_3具有與離散場放大區域FFAR_1相同的形狀。在本發明具有不同尺寸之色點的實施例中,水平放大部HAP係設置在色點之間,而不是被放在垂直放大部VAP的中央上。
如圖4(a)所示,離散場放大區域FFAR_1、FFAR_2及FFAR_3係設置在畫素設計410的色點之間。特別是,離散場放大區域FFAR_1被配置,以使離散場放大區域FFAR_1的水平放大部位在色點CD_1_1與CD_1_2之間,且被以一垂直離散場放大區域間距VFFARS而與色點CD_1_1及CD_1_2相分隔。離散場放大區域FFAR_1的垂直放大部係設置在色點CD_1_1與CD_1_2的右邊,且被以一水平離散場放大區域間距HFFARS而與色點CD_1_1與CD_1_2相分隔。因此,離散場放大區域FFAR_1,係沿色點CD_1_1的右側底部與色點CD_1_2右側頂部而延伸。再者,此配置也造成離散場放大區域FFAR_1的垂直放大部在色點CD_1_1與CD_2_1之間,以及在色點CD_1_2與CD_2_2之間。
相似地,離散場放大區域FFAR_2係被設置,以使離散場放大區域FFAR_2的水平放大部位在色點CD_2_1與CD_2_2之間,且被以一垂直離散場放大區域間距VFFARS所分隔。離散場放大區域FFAR_2的垂直放大部係設置在色點CD_2_1與CD_2_2的右邊,且被以一垂直離散場放大區域間距VFFARS所分隔。因此,離散場放大區域FFAR_1係沿色點CD_2_1右邊底部,及色點CD_2_2右邊頂部而延伸。此配置也造成離散場放大區域FFAR_2的垂直放大部在色點CD_2_1與CD_3_1之間,以及在色點CD_2_2與CD_3_2之間。
離散場放大區域FFAR_3係被設置,以使離散場放大區域FFAR_3的水平放大部位在色點CD_3_1與CD_3_2之間,且被以一垂直離散場放大區域間距VFFARS所分隔。離散場放大區域FFAR_3的垂直放大部係設置在色點CD_3_1與CD_3_2的右邊,且被以一水平離散場放大區域間距HFFARS而與色點CD_3_1與CD_3_2相分隔。因此,離散場放大區域FFAR_3係沿色點CD_3_1的右側底部,以及沿色點CD_3_2右側頂部而延伸。
色點、離散場放大區域及切換元件的極性,係以正號”+”及負號”-”表示。因此在圖4(a)中,顯示畫素設計410+的正點極性、所有的切換元件(如切換元件SE_1、SE_2及SE_3)及所有的色點(例如色點CD_1_1、CD_1_2、CD_2_1、CD_2_2、CD_3_1及CD_3_2),係具有正極性。然而,所有的離散場放大區域(例如離散場放大區域FFAR_1、FFAR_2及FFAR_3)係具有負極性。
圖4(b)係表示具有負點極性圖案的畫素設計410。對負點極性圖案而言,所有的切換元件(例如切換元件SE_1、SE_2及SE_3)以及所有的色點(例如色點CD_1_1、CD_1_2、CD_2_1、CD_2_2、CD_3_1及CD_3_2),係具有負極性。然而,所有的離散場放大區域(例如離散場放大區域FFAR_1、FFAR_2及FFAR_3)係具有正極性。
如上所述,若鄰近元件具有相反極性者,在每一色點的離散場會被放大。畫素設計410係利用離散場放大區域來強化並穩定在液晶結構中之多區域的形成。一般而言,已偏極元件的極性係被指定,以使一第一極性的色點具有第二極性的鄰近已偏極元件。舉例來說,對畫素設計410(如圖4(a)所示)而言,色點CD_2_2具有正極性。然而,鄰近已偏極元件(離散場放大區域FFAR_2與FFAR_1)係具有負極性。因此色點CD_2_2的離散場被放大。再者,如下所述,極性反轉模式係也在顯示層級(display level)中實現,以使其他鄰靠色點CD_1_2之畫素的色點具有負極性(請參考圖4(d))。
因為在畫素設計410中所有的切換元件具有相同極性,且離散場放大區域需要相反極性,因此離散場放大區域係由一外部極性源(external polarity source),例如從畫素設計410之特定畫素外側的一極性源。相反極性的不同來源係被使用在依據本發明的不同實施例中。舉例來說,特定離散場放大區域切換元件可被使用(如圖4(d)所示),或具有一相反點極性附近畫素的切換元件也可以被使用來驅動離散場放大區域(如圖5(c)所示)。
使用圖4(a)與圖4(b)之畫素設計的畫素,可被使用在利用切換元件列反轉模式之顯示器。圖4(d)係表示顯示器420的一部分,顯示器420係使用畫素設計410的畫素P(0,0)、P(1,0)、P(0,1)及P(1,1),而畫素設計410係具有一切換元件列反轉驅動模式。顯示器420可具有數千列,且每一列上具有數千畫素。列與行係以如圖4(d)所示的方式從如圖4(d)所示的部份連續。為了清楚說明,控制切換元件的閘極線(gate line、scan line)與源極線(source line、data line)係在圖4(d)中被省略。閘極線(gate line、scan line)與源極線(source line、data line)係繪示在圖4(e)中。再者,為了更好以圖闡釋每一畫素,每一畫素的區域係被遮蔽,此遮蔽在圖4(d)中係僅為繪圖目的,並沒有功能上的意義。在此所述的顯示器,一畫素P(x,y)係在第x行(從左邊算起)及第y列(從最底算起),即畫素P(0,0)係在最下最左角落。在顯示器420中,畫素係被配置以使在一列的所有畫素具有相同的點極性圖案(正或負),且每一連續的列應該在正、負點極性圖案之間交替。因此,在第一列的畫素P(0,0)及P(1,0)具有正點極性圖案,在第二列的畫素P(0,1)與P(1,1)具有負點極性圖案。然而,在下一個頁框中,畫素係將切換點極性圖案。因此一般而言,一畫素P(x,y)在當y為偶數時具有一第一點極性圖案,在當y為奇數時具有一第二點極性圖案。
在每一畫素列上的畫素係垂直地配向,且被以垂直點間距HDS1而與一鄰靠畫素之最左邊色點相互分隔。在一畫素行上的畫素係水平地配向,且被以一垂直點間距VDS2所分隔。
如上所述,畫素設計410之畫素的離散場放大區域係從畫素外接收正確極性。因此在顯示器420中,畫素的每一列具有一相對應的離散場放大區域切換元件(fringe field amplifying region switching element),係耦接到延伸經過顯示器420之一離散場放大電極(fringe field amplifying electrode)。相對應畫素列之畫素的離散場放大區域,係耦接到相對應的離散場放大電極,以從離散場放大區域切換元件接收電壓極性與電壓量。尤其是對列0而言,離散場放大區域切換元件FFARSE_0係在顯示器420的右側之上。離散場放大區域電極FFARE_0係耦接到離散場放大區域切換元件FFARSE_0,並延伸經過顯示器420。在列0之畫素上的離散場放大區域係耦接到離散場放大區域切換元件FFARSE_0。特別是,畫素P(0,0)及畫素P(1,0)的離散場放大區域,係耦接到離散場放大區域切換元件FFARSE_0。對列1而言,離散場放大區域切換元件FFARSE_1係在顯示器420的右側之上。離散場放大區域電極FFARE_1係耦接到離散場放大區域切換元件FFARSE_1,並延伸經過顯示器420。在列1之畫素上的離散場放大區域,係耦接到離散場放大區域電極FFARE_1。特別是,畫素P(0,1)及畫素P(1,1)的離散場放大區域,係耦接到離散場放大區域電極FFARE_1。在圖4(d)中,離散場放大區域切換元件FFARSE_0及FFARSE_1係分別具有負極性與正極性。然而在下一頁框中,極性是相反的。在本發明某些實施例可以將所有的離散場放大區域切換元件放置在顯示器的相同側。
由於顯示器420中每一列上的極性切換,若是一色點具有第一極性的話,則任何與其鄰接的已偏極元件具有第二極性。舉例來說,當畫素P(0,1)的離散場放大區域FFAR_2及FFAR_3具有正極性時,畫素P(0,1)的色點CD_3_2具有負極性。在本發明特定的實施例中,每一色點具有40微米(micrometers)的寬度及60微米的高度。每一離散場放大區域具有5微米的一垂直放大部寬度、145微米的一垂直放大部高度、45微米的一水平放大部寬度以及5微米的一水平放大部高度。水平點間距HDS1係為15微米,垂直點間距VDS1係為25微米,水平離散場放大區域間距HFFARS係為5微米,垂直離散場放大區域間距VFFARS係為5微米。
圖4(e)係闡述如圖4(d)之顯示器420的相同部分(即畫素P(0,0)、P(1,0)、P(0,1)、P(1,1)),且使用電晶體當作切換元件。然而,圖4(e)係強調閘極線與源極線,且因此(為了清楚說明)在圖4(e)中省略某些畫素細節(如圖4(d)所示的極性)。為了更好闡述每一畫素,係遮蔽每一畫素的區域;在圖4(e)中的此等遮蔽係僅為說明的目的而已。圖4(e)係繪示出源極線(S_0_1、S_0_2、S_0_3、S_1_1、S_1_2及S_1_3)及閘極線(G_0及G_1)。一般而言,源極線S_X_Y及閘極線G_Y係用在畫素P(X,Y)的色分量CC_Y。電晶體的源極端(source terminal)係耦接到源極線(source line/data line),而電晶體的閘極端(gate terminal)係耦接到閘極線(gate line/scan line)。電晶體的汲極端(drain terminal)係耦接到不同色點的電極。為了清楚說明,在顯示器430中用來當作切換元件的電晶體,係以電晶體T(S_X_Y,G_Y)當作參考,其中,S_X_Y係源極線耦接到電晶體,G_Y係閘極線耦接到電晶體。因為電晶體451的源極端係耦接到源極線S_1_3且電晶體451的閘極端係耦接到閘極線G_1,因此在圖4(e)中的電晶體451係以電晶體T(S_1_3,G_1)當作參考。在由閘極線G_1與源極線S_0_1、S_0_2、S_0_3控制的畫素P(0,1)中,電晶體T(S_0_1,G_1)的汲極端係耦接到色分量CC_1(如色點CD_1_1及CD_1_2)的電極。相似地,電晶體T(S_0_2,G_1)的汲極端係耦接到色分量CC_2(如色點CD_2_1及CD_2_2)的電極,且電晶體T(S_0_3,G_1)的汲極端係耦接到色分量CC_3(如色點CD_3_1及CD_3_2)的電極。再者,電晶體T(S_0_1,G_1)、T(S_0_2,G_1)及T(S_0_3,G_1)的閘極端,係耦接到閘極線G_1,電晶體T(S_0_1,G_1)、T(S_0_2,G_1)及T(S_0_3,G_1)的源極端,係分別地耦接到源極線S_0_1、S_0_2、S_0_3。相似地,畫素P(1,1)的元件係耦接到閘極線G_1及源極線S_1_1、S_1_2、S_1_3。畫素P(0,0)的元件係耦接到閘極線G_0及源極線S_0_1、S_0_2、S_0_3,且畫素P(1,0)的元件係耦接到閘極線G_0及源極線S_1_1、S_1_2、S_1_3。
每一掃瞄線係從顯示器420的左側延伸到右側,並控制在顯示器420之一列上的所有畫素。對每一畫素列而言,顯示器420具有一閘極線。每一源極線從顯示器420的頂部延伸到底部。顯示器420的源極線數量係為每一列上畫素數量的三倍(例如在一畫素列中,每一畫素之每一色分量的一源極線)。在操作期間,每次僅有單一閘極線啟動。在啟動列的所有電晶體,係藉由正閘極從啟動源極線刺激而處於導電狀態。在其他列的電晶體係藉由接地的非啟動閘極線而被封鎖。所有的源極線係在同一時間啟動,且每一源極線提供影像資料(video data)給在啟動列(如藉由啟動閘極線進行控制)上的一電晶體。由於閘極線與源極線的操作方式,因此,閘極線通常稱為匯流排線(bus line),而源極線通常稱為資料線(data line)。電壓對色分量之電極進行充電,以產生所欲的灰階(顏色係由彩色光片所提供)。當不啟動時,色點的電極係電絕緣,因此可以維持電壓以控制液晶。然而,寄生漏電(parasitic leakage)是無法避免的,因此充電最終仍會浪費。對具有較少列之小螢幕而言,此寄生漏電是不會有問題的,因為列通常很快被刷新(refreshed)。然而對有較多列的大螢幕而言,在刷新之間有一較長的期間。因此本發明某些實施例在每一色點包括有一或一以上的儲存電容(storage capacitors)。儲存電容係由色點的切換元件進行充電,且當列不啟動時提供一維持電壓(“maintenance”voltage)。一般而言,資料線與匯流排線係使用不透光導體所製造,例如鋁(Aluminum,Al)或鉻(Chromium,Cr)。
如上所述,用在畫素設計410之一畫素的離散場放大區域,係接收從畫素外的正確極性。因此在顯示器420中,畫素的每一列具有一相對應的離散場放大區域電晶體,此離散場放大區域電晶體係耦接到延伸經過顯示器420的一離散場放大電極。在相對應畫素列之畫素的離散場放大區域係耦接到相對應的離散場放大電極,以從離散場放大區域電晶體接收電壓極性與電壓量。特別是對列0而言,離散場放大區域電晶體FFAR_T_0係在顯示器420的左側之上。離散場放大區域電極FFARE_0係耦接到離散場放大區域電晶體FFAR_T_0的汲極端,並延伸經過顯示器420。在列0之畫素中的離散場放大區域係耦接到離散場放大區域電極FFARE_0。尤其是,畫素P(0,0)及畫素P(l,0)係耦接到離散場放大區域電極FFARE_0。離散場放大區域電晶體FFAR_T_0的控制端(control terminal)係耦接到閘極線G_0,且離散場放大區域電晶體FFAR_T_0的源極端係耦接到一離散場放大區域偶數源極線S_FFAR_E。離散場放大區域的電極係設定為色點的相反極性,以強化並穩定在液晶結構中多區域(multiple domains)的構成(formation)。因此,在離散場放大區域偶數源極線S_FFAR_E上的極性係與耦接到色點之電晶體上的源極線極性相反。一般而言,離散場放大區域偶數源極線S_FFAR_E上的電壓大小係設定為一固定電壓。為了降低用電量(power usage),離散場放大區域偶數源極線S_FFAR_E上的固定電壓係設定為一低電壓(low voltage)。在本發明某些實施例中,離散場放大區域偶數源極線S_FFAR_E係由在顯示器邊緣的一電晶體所控制。在本發明其他實施例中,離散場放大區域偶數源極線S_FFAR_E係由控制其他源極線之驅動電路所控制。
對列1而言,離散場放大區域電晶體FFAR_T_1係在顯示器420的右側之上。離散場放大區域電極FFARE_1係耦接到離散場放大區域電晶體FFAR_T_1的汲極端且延伸經過顯示器420。在列1之畫素中的離散場放大區域係耦接到離散場放大區域電極FFARE_1。特別是畫素P(0,1)及畫素P(1,1)的離散場放大區域係耦接到離散場放大區域電極FFARE_1。離散場放大區域電晶體FFAR_T_1的控制端(control terminal)係耦接到閘極線G_1,且離散場放大區域電晶體FFAR_T_1的源極端係耦接到一離散場放大區域奇數源極線S_FFAR_O。離散場放大區域的電極係設定為色點的相反極性,以強化並穩定在液晶結構中多區域(multiple domains)的構成(formation)。因此,在離散場放大區域奇數源極線S_FFAR_O上的極性係與耦接到色點之電晶體上的源極線極性相反。一般而言,離散場放大區域奇數源極線S_FFAR_O上的電壓大小係設定為一固定電壓。為了降低用電量,離散場放大區域奇數源極線S_FFAR_O上的固定電壓係設定為一低電壓。在本發明某些實施例中,離散場放大區域奇數源極線S_FFAR_O係由在顯示器邊緣的一電晶體所控制。在本發明其他實施例中,離散場放大區域奇數源極線S_FFAR_O係由控制其他源極線之驅動電路所控制。
在顯示器420中,離散場放大區域電晶體係同時置放在顯示器的左側與右側上,以改善在顯示器420中的配電(power distribution)。然而本發明的某些實施例可以將所有離散場放大區域電晶體放到顯示器的一單一側上。在這些實施例中,所有的離散場放大區域電晶體的源極端可以耦接到一單一離散場放大區域電晶體S_FFAR。
圖4(f)及圖4(g)係表示一畫素設計430(標示430+及430_)之不同點極性圖案,其畫素設計430係為畫素設計410的變異。因為在畫素設計430與畫素設計410中色點、切換元件極離散場放大區域的佈局及極性相同,故不再重複敘述。在畫素設計430與畫素設計410之間的主要差異,係在畫素設計430中的離散場放大區域係在畫素中以導體耦接在一起。特別是,一導體432係將離散場放大區域FFAR_1的電極耦接到離散場放大區域FFAR_2的電極。相似地,一導體434係將離散場放大區域FFAR_2的電極耦接到離散場放大區域FFAR_3的電極。再者,耦接到離散場放大區域FFAR_3的一導體436,係延伸到離散場放大區域FFAR_3右邊。導體436係用來連接到一鄰近畫素(請參考圖4(h))的一離散場放大區域。在本發明其他實施例中,代替耦接到離散場放大區域FFAR_3,導體436係耦接到離散場放大區域FFAR_1,且延伸到離散場放大區域FFAR_1左邊。藉由離散場放大區域間包含內部連接,係簡化離散場放大區域到外部極性源的連接。
圖4(h)係表示顯示器440的一部分,顯示器440係使用具有一切換元件列反轉模式之畫素設計430的畫素P(0,0)、P(1,0)、P(0,1)及P(1,1)。顯示器440可具有數千列,且每一列有數千畫素。列與行係以顯示在圖4(h)中的手段從顯示在圖4(h)的部分連續。為為了清楚說明,在圖4(h)中係省略控制切換元件的閘極線與源極線。顯示器440的閘極線與源極線係與在圖4(e)中的顯示器420之閘極線與源極線相同。再者,為了更好以圖闡釋每一畫素,係遮蔽每一畫素的區域;此遮蔽在圖4(h)中僅為說明目的,並不具功能意義。就像顯示器420,顯示器440的畫素係被配置,以使在一列的所有畫素具有相同的點極性圖案(正或負),且每一連續列係在正與負點極性圖案間交替。因此,在第一列(即列0)的畫素P(0,0)及畫素P(1,0)具有正點極性圖案,而在第二列(即列1)的畫素P(0,1)及畫素P(1,1)具有負點極性圖案。然而在下一頁框,畫素將切換點極性圖案。因此,一般而言,一畫素P(x,y)在y為偶數時具有一第一點極性圖案,在y為奇數時具有一第二點極性圖案。因為顯示器440非常類似於顯示器420,因此僅描述顯示器440與顯示器420之間的差異。特別是,在畫素設計430中內部導體432、434、436的包含,故顯示器440並不包括離散場放大區域電極。反而在顯示器440左側上的離散場放大區域切換元件,係耦接到最左邊畫素的第一離散場放大區域。舉例來說,在圖4(h)中,離散場放大區域切換元件FFARSE_0係耦接到畫素P(0,0)的離散場放大區域FFAR_1。然後內部導體提供極性給在列上之畫素的離散場放大區域。在顯示器400右側上的離散場放大區域切換元件,係耦接到最右邊畫素的第三離散場放大區域。此係藉由離散場放大區域切換元件FFARSE_1經一系列的畫素(圖未示)而耦接到畫素P(1,1)的離散場放大區域FFAR_3,而象徵性地表示在圖4(h)。在圖4(c)中,離散場放大區域切換元件FFARSE_0及FFARSE_1,係分別地具有正極性與負極性。然而在下一頁框則反轉極性。
由於在顯示器440中每一列上之極性的切換,若是一色點具有第一極性的話,則任何鄰接已偏極的元件係具有第二極性。舉例來說,當畫素P(0,1)的離散場放大區域FFAR_2與FFAR_3具有負極性時,畫素P(0,1)的色點CD_3_2具有負極性。在本發明一特定實施例中,每一色點具有40微米的寬度及60微米的高度。每一離散場放大區域具有5微米的垂直放大部寬度、145微米的垂直放大部高度、45微米的水平放大部寬度以及5微米的水平放大部高度。水平點間距HDS1為15微米,垂直點間距VDS1為25微米,水平離散場放大間距HFFARS為5微米,且垂直離散場放大間距VFFARS為5微米。
在本發明某些實例中,一顯示器邊緣的畫素係使用邊緣畫素設計(edge pixel design),係使用在顯示器非邊緣畫素之畫素設計的變異。舉例來說,圖4(i)及圖4(j)係分別以圖闡釋一頂邊畫素設計430_TE及一底邊畫素設計430_BE。頂邊畫素設計430_TE及底邊畫素設計430_BE係為畫素設計430的變異。為簡單起見,並不重複敘述,且僅敘述在邊緣畫素設計與畫素設計430之間的差異。
特別是,頂邊畫素設計430_TE使用一已修改離散場放大區域(modified fringe field amplifying region) FFAR。為清楚起見,在圖4(i)中的離散場放大區域係表示成頂邊離散場放大區域,並標示為FFAR_TE_1、FFAR_TE_2及FFAR_TE_3。在頂邊畫素設計430_TE中的頂邊離散場放大區域,係與藉由包含一頂部水平放大部(top horizontal amplifying portion) HAP_T之畫素設計430的離散場放大區域不相同。頂部水平放大部HAP_T係從頂部色點(top color dot)之上延伸到頂邊離散場放大區域之垂直放大部的左邊。特別是,如圖4(i)所示,頂邊離散場放大區域FFAR_TE_1、FFAR_TE_2及FFAR_TE_3包括分別延伸經過色點CD_1_1、CD_2_1及CD_3_1的頂部水平放大部HAP_T_1、HAP_T_2及HAP_T_3。提供在色點CD_1_1、CD_2_1及CD_3_1上相反極性之一區域的頂部水平放大部HAP_T_1、HAP_T_2及HAP_T_3,係分別強化色點CD_1_1、CD_2_1及CD_3_1的離散場(fringe field)。
在圖4(j)中,底邊畫素設計430_BE係使用一已修改離散場放大區域FFAR。為清楚起見,在圖4(j)中的離散場放大區域係如底邊離散場放大區域且標示為FFAR_BE_1、FFAR_BE_2及FFAR_BE_3。在底邊畫素設計430_BE中的底邊離散場放大區域,係不同於包含一底部水平放大部HAP_B之畫素設計430的離散場放大區域。底部水平放大部HAP_B係從底部色點下延伸到底邊離散場放大區域之垂直放大部左邊。特別是,如圖4(j)所示,底邊離散場放大區域FFAR_BE_1、FFAR_BE_2及FFAR_BE_3,係包括分別在色點CD_1_1、CD_2_1及CD_3_1之下延伸的底部水平放大部HAP_B_1、HAP_B_2及HAP_B_3。在色點CD_1_1、CD_2_1及CD_3_1下提供一相反極性的區域之底部水平放大部HAP_B_1、HAP_B_2及HAP_B_3,係分別強化色點CD_1_1、CD_2_1及CD_3_1的離散場。
圖4(k)-4(m)係以圖闡釋顯示器450的不同部份,顯示器450係使用畫素設計430大部分的畫素、在顯示器頂部之畫素的頂邊畫素設計430_TE以及在顯示器底部之畫素的底部畫素設計430_BE。尤其是,顯示器450包括有400列(編號從0到399)。圖4(k)係以圖闡釋行10與行11之列99與列100(在列1到398上的畫素是相似的)上的畫素(即顯示器的一般畫素);圖4(l)係以圖闡釋行10與行11之列0與列1(即顯示器的底邊);以及圖4(m)係以圖闡釋行10與行11之列398與列399上的畫素(即顯示器的頂邊)。
特別是,圖4(k)係表示顯示器450的一部分,而顯示器450係使用具有一切換元件列反轉模式之畫素設計430的畫素P(10,99)、P(11,99)、P(10,100)及P(11,100)。畫素的一列係延伸到左邊及右邊。在顯示器450的一特定實施例中,每一列包含640個畫素。為清楚起見,在圖4(k)、4(l)及4(m)中係省略控制切換元件的閘極線與源極線。顯示器450的閘極線與源極線,係與圖4(e)中所示之顯示器420的閘極線與源極線相同。再者,為了更能說明每一畫素,係遮蔽每一畫素區域;此遮蔽在圖4(k)中僅為說明目的,並無功能上的意義。就像在顯示器420中,顯示器450的畫素係被配置以使在一列中的所有畫素具有相同的點極性圖案(正或負),且每一連續列係在正、負極性圖案間作交替。因此,在第100列(即列99,因為列號是從0開始算)的畫素P(10,99)及P(11,99)具有正點極性圖案,在第101列(即列100)的畫素P(10,100)及P(11,100)係具有負點極性圖案。然而在下一頁框係切換點極性圖案。因此一般而言,當y為偶數時,一畫素P(x,y)具有一第一極性,當y為奇數時,具有一第二點極性圖案。
因為顯示器450與顯示器440非常類似,故僅描述顯示器450與顯示器440之間的差異。特別是,顯示器450係不同於顯示器440,而顯示器450係如圖4(1)所示具有使用在列0的底邊畫素設計430_BE之畫素,以及如圖4(k)所示在列399的頂邊畫素設計430_TE。因此在圖4(k)中並未顯示差異,即並未繪示處出顯示器450的頂邊或底邊(top or bottom edge)。
圖4(1)係顯示顯示器450的一部分,其係使用底邊畫素設計430_BE的畫素P(10,0)及P(11,0),以及畫素設計的畫素P(10,1)及P(11,1)。畫素的每一列係延伸到右邊及左邊。為了更能以圖闡釋每一畫素,係遮蔽每一畫素的一區域;此遮蔽在圖4(1)僅供說明目的,且沒有功能上的意義。如上所述,顯示器450的畫素係被配置,以使在一列上的所有畫素具有相同點極性圖案(正或負),且每一連續列係在正、負極性圖案之間作交替。因此,在第一列(即列0)上的畫素P(10,0)與P(11,0)具有正點極性圖案,且在第二列(即列1)上的畫素P(10,1)與P(11,1)具有負點極性圖案。然而在下一頁框,畫素係切換點極性圖案。藉由使用顯示器450中最底列(即列0)的畫素之底邊畫素設計430_BE,由於底部水平放大部HAP_B(請參考圖4(j))在色點中之離散場的放大,以改善在顯示器450底部色點的表現。
圖4(m)係表示顯示器450的一部分,顯示器450係使用頂部畫素設計430_TE的畫素P(10,399)及P(11,399),以及畫素設計430的畫素P(10,398)及P(11,398)。畫素的每一列係延伸到左邊及右邊。為了更能以圖闡釋每一畫素,係遮蔽每一畫素的一區域;此遮蔽在圖4(m)僅供說明目的,且沒有功能上的意義。如上所述,顯示器450的畫素係被配置,以使在一列上的所有畫素具有相同點極性圖案(正或負),且每一連續列係在正、負極性圖案之間作交替。因此,在列398上的畫素P(10,398)與P(11,398)具有正點極性圖案,且在列399上的畫素P(10,399)與P(11,399)具有負點極性圖案。。然而在下一頁框,畫素係切換點極性圖案。藉由使用顯示器450中最頂列(即列399)的畫素之頂邊畫素設計430_TE,由於頂部水平放大部HAP_T(請參考圖4(i))在色點中之離散場的放大,以改善在顯示器450底部色點的表現。
除了頂部畫素設計與底部畫素設計之外,本發明某些實施例也包括使用一左邊畫素設計(left edge pixel design),其係使用在顯示器非邊緣畫素(non-edge pixel)之畫素設計的變異。舉例來說,圖4(n)係以圖闡釋一左邊畫素設計430_LE,其係畫素設計430的一變異。為簡單起見,並不重複敘述,且僅描述邊緣畫素設計(edge pixel design)及畫素設計430的差異。
特別是,左邊畫素設計430_LE係使用第一色分量的一已修改離散場放大區域FFAR。為清楚起見,在圖4(n)之第一色分量的離散場放大區域係描述成一左邊離散場放大區域,且標示成FFAR_LE_1。在圖4(n)之第二色分量與第三色分量的離散場放大區域,係描述成一左邊離散場放大區域,且分別標示成FFAR_LE_2及FFAR_LE_3。在左邊畫素設計430_LE中的左邊離散場放大區域,係不同於包含一左邊垂直放大部VAP_L之畫素設計430的離散場放大區域。左邊垂直放大部VAP_L係從水平放大部HAP(請參考圖4(c))的左側延伸,且沿色點的左側延伸。尤其是,如圖4(n)所示,左邊離散場放大區域FFAR_LE_1係包括沿色點CD_1_1及CD_1_2的左側延伸的左邊垂直放大部VAP_L_1。提供相反極性的一區域給色點CD_1_1及CD_1_2的左側之左邊垂直部(應為左邊垂直放大部) VAP_L_1,係強化色點CD_1_1及CD_1_2的離散場。
在本發明某些實施例中,使用頂邊畫素設計、底邊畫素設計與左邊畫素設計之畫素的一顯示器,係更進一步包含使用一頂部左角落畫素設計(top left corner pixel design)與一底部左角落畫素設計(bottom left corner pixel design)之畫素,其係用在顯示器非邊緣畫素之畫素的變異。舉例來說,圖4(o)及圖4(p)係分別闡釋一頂部左角落畫素設計430_TLE及一底部左角落畫素設計430_BLC。頂部左角落畫素設計430_TLE及底部左角落畫素設計430_BLC係分別_為頂邊畫素設計430_TE及底邊畫素設計430_BE的變異。為簡單起見,並不重複敘述,且僅描述角落畫素設計與邊緣畫素設計之間的差異。
尤其是,頂部左角落畫素設計430_TLE係使用第一色分量的一已修改離散場放大區域FFAR。為清楚起見,在圖4(o)之第一色分量的離散場放大區域係描述成一頂部左角落離散場放大區域,且標示成FFAR_TLE_1。在圖4(o)之第二色分量與第三色分量的離散場放大區域,係與圖4(i)中的頂邊離散場放大區域相同,並因此描述成一頂邊離散場放大區域,且分別標示成FFAR_TE_2及FFAR_TE_3。在頂部左角落畫素設計430_TLC中的頂部左角落離散場放大區域,係不同於包含一左邊垂直放大部VAP_L及一頂部水平放大部HAP_T之畫素設計430的離散場放大區域。頂部水平放大部HAP_T係朝左從垂直放大區域VAP(請參考圖4(c))頂部延伸,且延伸過色點CD_1_1的頂側。左邊垂直放大部VAP_L係朝下從頂部水平放大部HAP_T的左邊緣延伸,且沿色點的左側延伸。尤其是,如圖4(o)所示,頂部左角落離散場放大區域FFAR_TLC_1係包括一頂部水平放大部HAP_T_1,其係沿色點CD_1_1的頂側延伸。提供色點CD_1_1頂側相反極性之一區域的頂部水平放大部HAP_T_1,係強化色點CD_1_1的離散場。頂部左角落離散場放大區域FFAR_TLE_1也包括一左邊垂直放大部VAP_L_1,其係沿色點CD_1_1及CD_1_2左側延伸。提供色點CD_1_1及CD_1_2左邊相反極性之一區域的左邊垂直放大部VAP_L_1,係強化色點CD_1_1及CD_1_2的離散場。
底部左角落畫素設計430_BLC係使用第一色分量的一已修改離散場放大區域FFAR。為清楚起見,在圖4(p)之第一色分量的離散場放大區域係描述成一底部左角落離散場放大區域,且標示成FFAR_BLE_1。在圖4(p)之第二色分量與第三色分量的離散場放大區域,係與圖4(j)中的底邊離散場放大區域相同,並因此描述成一底邊離散場放大區域,且分別標示成FFAR_BE_2及FFAR_BE_3。在底部左角落畫素設計430_BLC中的頂部左角落離散場放大區域,係不同於包含一左邊垂直放大部VAP_L及一底部水平放大部HAP_B之畫素設計430的離散場放大區域。底部水平放大部HAP_B係朝左從垂直放大區域VAP(請參考圖4(c))底部延伸,且延伸過色點CD_1_2的底側。左邊垂直放大部VAP_L係朝上從底部水平放大部HAP_T的左邊緣延伸,且沿色點的左側延伸。尤其是,如圖4(o)所示,底部左角落離散場放大區域FFAR_BLC_1係包括一底部水平放大部HAP_B_1,其係沿色點CD_1_1的底側延伸。提供色點CD_1_2底側相反極性之一區域的底部水平放大部HAP_B_1,係強化色點CD_1_2的離散場。底部左角落離散場放大區域FFAR_BLE_1也包括一左邊垂直放大部VAP_L_1,其係沿色點CD_1_1及CD_1_2左側延伸。提供色點CD_1_1及CD_1_2左邊相反極性之一區域的左邊垂直放大部VAP_L_1,係強化色點CD_1_1及CD_1_2的離散場。
圖4(q)-4(s)係以圖闡釋顯示器460的不同部份,顯示器460係使用畫素設計430大部分的畫素、在顯示器頂部之畫素的頂邊畫素設計430_TE、在顯示器底部之畫素的底部畫素設計430_BE、在顯示器左邊緣之畫素的左邊畫素設計430_LE、在顯示器頂部左角落之畫素的頂部左角落畫素設計430_TLC以及在顯示器底部左邊角落之畫素的底部左角落畫素設計430_BLC。尤其是,顯示器460包括有400列(編號從0到399)。圖4(q)係以圖闡釋顯示器行0與行1之列99與列100(在列1到398上的畫素是相似的)上的畫素(即顯示器的一般畫素);圖4(r)係以圖闡釋顯示器行0與行1之列0與列1(即顯示器的底邊);以及圖4(s)係以圖闡釋顯示器行0與行1之列398與列399上的畫素(即顯示器的頂邊)。顯示器460的其他行係與如圖4(k)-4(m)所示的顯示器450相同。顯示器460係使用切換元件列反轉模式。
特別是,圖4(q)係表示顯示器460的一部分,而顯示器460係使用具畫素P(0,99)、P(1,99)、P(0,100)及P(1,100)。當畫素P(1,99)及P(1,100)使用畫素設計430時,畫素P(0,99)及P(0,100)係使用左邊畫素設計4530_LE。畫素的每一列係延伸到使用畫素設計430之畫素的右邊。在顯示器460一特定實施例中,每一列包括640個畫素。為清楚起見,在圖4(q)、4(r)及4(s)中係省略控制切換元件的閘極線與源極線。顯示器460的閘極線與源極線,係與圖4(e)中所示之顯示器420的閘極線與源極線相同。再者,為了更能說明每一畫素,係遮蔽每一畫素區域;此遮蔽在圖4(q)中僅為說明目的,並無功能上的意義。就像在顯示器420中,顯示器460的畫素係被配置以使在一列中的所有畫素具有相同的點極性圖案(正或負),且每一連續列係在正、負極性圖案間作交替。因此,在第100列(即列99,因為列號是從0開始算)的畫素P(0,99)及P(1,99)具有正點極性圖案,在第101列(即列100)的畫素P(0,100)及P(1,100)係具有負點極性圖案。然而在下一頁框係切換點極性圖案。因此一般而言,當y為偶數時,一畫素P(x,y)具有一第一極性,當y為奇數時,具有一第二點極性圖案。
因為顯示器460與顯示器450非常類似,故僅描述顯示器460與顯示器450之間的差異。特別是,顯示器460係不同於顯示器450,而顯示器460係如圖4(1)所示,使用具有除了使用頂部左角落畫素設計430_TLC(如圖4(r)所示)的畫素P(0,399)(即頂部右角落)之外,在行0的左邊畫素設計430_LE之畫素,以及使用底部左角落畫素設計430_BLC(如圖4(s)所示)之畫素P(0,0)(即底部左角落)。
圖4(r)係表示顯示器460的一部分,顯示器460係具有底部左角落畫素設計430_BLC的畫素P(0,0)、底邊畫素設計430_BE的畫素P(1,0)、左邊畫素設計430_LE的畫素P(0,1)以及畫素設計430的P(1,1)。畫素的每一列係延伸到右邊。為了更能說明每一畫素,係遮蔽每一畫素區域;此遮蔽在圖4(r)中僅為說明目的,並無功能上的意義。如上所述,顯示器460的畫素係被配置以使在一列中的所有畫素具有相同的點極性圖案(正或負),且每一連續列係在正、負極性圖案間作交替。因此,在第1列(即列0)的畫素P(0,0)及P(1,0)具有正點極性圖案,在第2列(即列1)的畫素P(0,1)及P(1,1)係具有負點極性圖案。然而在下一頁框係切換點極性圖案。藉由使用底邊左角落畫素設計430_BLC,由於在畫素P(0,0)的色點中之離散場的放大,以改善畫素P(0,0)。再者,藉由使用底部畫素設計430_BE,由於在色點中離散場的放大,以改善在顯示器460底部之色點的表現。
圖4(s)係表示顯示器460的一部分,顯示器460係使用頂部左角落畫素設計430_TLC的畫素P(0,399)、頂邊畫素設計430_TE的P(1,399)、左邊畫素設計430_LE的畫素P(0,398),以及畫素設計430的畫素P(1,398)。畫素的每一列係延伸到右邊。為了更能以圖闡釋每一畫素,係遮蔽每一畫素的一區域;此遮蔽在圖4(s)僅供說明目的,且沒有功能上的意義。如上所述,顯示器460的畫素係被配置,以使在一列上的所有畫素具有相同點極性圖案(正或負),且每一連續列係在正、負極性圖案之間作交替。因此,在列398上的畫素P(0,398)與P(1,398)具有正點極性圖案,且在列399上的畫素P(0,399)與P(1,399)具有負點極性圖案。然而在下一頁框,畫素係切換點極性圖案。藉由使用畫素P(0,399)之頂部左角落畫素設計430_TLC,由於在畫素P(0,399)之色點中離散場的放大,以改善在畫素P(0,399)中之色點的表現。再者,藉由使用在顯示器460頂列(即列399)的頂邊畫素設計430_TE,由於在色點中離散場的放大,以改善在顯示器460頂部色點的表現。
如在顯示器440中(如上所述),由於在顯示器460中每一列上的極性切換,假若一色點具有第一極性的話,則任一鄰近已偏極的元件具有第二極性。舉例來說,當畫素P(0,1)的離散場放大區域FFAR_2及FFAR_3具有正極性時,畫素P(0,1)的色點CD_3_2具有負極性。在本發明一特定實施例中,每一色點具有40微米的寬度及60微米的高度。每一離散場放大區域具有5微米的垂直放大部寬度、145微米的垂直放大部高度、45微米的水平放大部寬度以及5微米的水平放大部高度。水平點間距HDS1為15微米,垂直點間距VDS1為25微米,水平離散場放大間距HFFARS為5微米,以及垂直離散場放大間距VFFARS為5微米。
圖5(a)及圖5(b)係表示一畫素設計510(標示510+及510-)之不同點極性圖案,其畫素設計510係為畫素設計410的變異。因為在畫素設計430與畫素設計410中色點、切換元件極離散場放大區域的佈局及極性相同,故不再重複敘述。在畫素設計510與畫素設計410之間的主要差異,係在畫素設計510包括導體以在其他畫素中幫助將離散場放大區域耦接到切換元件。特別是,一目前畫素之一導體512係將離散場放大區域FFAR_1的電極耦接到在目前畫素上之畫素的切換元件SE_1(請參考圖5(c))。在切換元件的連接係經過在目前畫素上之畫素的色點電極。相似地,一目前畫素之一導體514係將離散場放大區域FFAR_2的電極耦接到在目前畫素上之畫素的切換元件SE_2(請參考圖5(c))。在切換元件的連接係經過在目前畫素上之畫素的色點電極。一目前畫素之一導體516係將離散場放大區域FFAR_3的電極耦接到在目前畫素上之畫素的切換元件SE_3(請參考圖5(c))。在切換元件的連接係經過在目前畫素上之畫素的色點電極。
此連接係繪示在圖5(c),其係表示顯示器520的一部分,顯示器520係使用具有一切換元件列反轉驅動模式之畫素設計510的畫素P(1,1)、P(1,0)、P(0,1)及P(1,1)。顯示器520可具有數千列,每列有數千畫素。列與行係以如圖5(c)所示的方式從如圖5(c)所示的部份連續。為了清楚說明,控制切換元件的閘極線與源極線係在圖5(c)中被省略。除了顯示器520不包括使用離散場放大區域切換元件之外,閘極線與源極線係繪示在圖4(e)中。再者,為了更好以圖闡釋每一畫素,每一畫素的區域係被遮蔽,此遮蔽在圖5(c)中係僅為繪圖目的,並沒有功能上的意義。在此所述的顯示器,一畫素P(x,y)係在第x行(從左邊算起)及第y列(從最底算起),即畫素P(0,0)係在最下最左角落。就像顯示器420,顯示器520的畫素係被配置,以使在一列的所有畫素具有相同的點極性圖案(正或負),且每一連續列係在正與負點極性圖案間交替。因此,在第一列(即列0)的畫素P(0,0)及畫素P(1,0)具有正點極性圖案,而在第二列(即列1)的畫素P(0,1)及畫素P(1,1)具有負點極性圖案。然而在下一頁框,畫素將切換點極性圖案。因此一般而言,一畫素P(x,y)在當y為偶數時具有一第一點極性圖案,在當y為奇數時具有一第二點極性圖案。因為顯示器520非常類似於顯示器420,因此僅描述顯示器520與顯示器420之間的差異。特別是,由於在畫素設計520中內部導體512、514及516的包含,顯示器520並不包括離散場放大區域電極或是離散場放大區域切換元件。做為替代一第一畫素的離散場放大區域,係從一第二畫素接收電壓極性與電壓量。特別是,第二畫素係在第一畫素上的畫素。舉例來說,畫素P(0,0)之離散場放大區域FFAR_1的電極,係耦接到經過畫素P(0,1)之色點CD_1_2電極的畫素P(0,1)之切換元件SE_1。相似地,畫素P(0,0)之離散場放大區域FFAR_2與FFAR_3的電極,係耦接到經過畫素P(0,1)之色點CD_2_2與CD_3_2電極的畫素P(0,1)之切換元件SE_2與SE_3。
由於在顯示器520中每一列上之極性的切換,若是色點具有第一極性的話,則任一鄰近已偏極的元件具有第二極性。舉例來說,當畫素P(0,1)的離散場放大區域FFAR_2與FFAR_3具有正極性時,畫素P(0,1)的色點CD_3_2具有負極性。在本發明一特定的實施例中,每一色點具有40微米的寬度及60微米的高度。每一離散場放大區域具有5微米的垂直放大部寬度、145微米的垂直放大部高度、45微米的水平放大部寬度以及5微米的水平放大部高度。水平點間距HDS1為15微米,垂直點間距VDS1為25微米,水平離散場放大區域間距HFFARS為5微米,及垂直離散場放大區域間距VFFARS為5微米。
如底邊畫素設計、頂邊畫素設計、左邊畫素設計、頂部左角落畫素設計以及底部左角落畫素設計之畫素設計510,其變異係可使用如上所述之不同離散場放大區域而被創造。這些變異係以相對於顯示器450與顯示器460如上所述之手段而被使4。
圖6(a)及圖6(b)係表示一畫素設計610(如後述的編號610+及610-)不同的點極性圖案,此畫素設計610通常被使用在具有一切換元件列反轉驅動模式的顯示器上。在實際的操作上,一畫素將在每一影像頁框間之一第一點極性圖案與一第二點極性圖案之間做切換。特別是,在圖6(a)中,畫素設計610具有正點極性圖案(且標示為610+),且在圖6(b)中,畫素設計610具有負點極性圖案(且標示為610-)。再者,在不同畫素設計中每一被極化元件的極性係以”+”表示正極性,以”-”表示負極性。
畫素設計610具有三個色分量CC_1、CC_2及CC_3。每一色分量包括二色點。畫素設計610也包括每一色分量中的一切換元件(參考SE_1、SE_2及SE_3)及每一色分量中的離散場放大區域(參考FFAR_1、FFAR_2及FFAR_3)。切換元件SE_1、SE_2及SE_3係設置在一列。裝置元件區域DCA_1、DCA_2及DCA_3係圍繞切換元件SE_1、SE_2及SE_3而被界定。裝置元件區域DCA_1、DCA_2及DCA_3係具有一裝置元件區域高度DCAH及一裝置元件區域寬度DCAW。
畫素610的第一色分量CC_1具有二色點CD_1_1及CD_1_2。色點CD_1_1及CD_1_2係形成一第一列且其間間隔有垂直點間距VDS1。換句話說,色點CD_1_1及CD_1_2係水平地配向且垂直地間隔有垂直點間距VDS1。再者,色點CD_1_1及CD_1_2係以一垂直點偏移量VDO1垂直地抵消,而垂直點偏移量VDO1係等於垂直點間距VDS1加上色點高度CDH。如圖所示之在色點CD_1_1及CD_1_2之間的連接,在本發明某些實施例中,色點CD_1_1及CD_1_2之電極係以與電極的形成之相同處理步驟而耦接在一起。裝置元件區域DCA_1係設置在色點CD_1_2之下,且以一垂直點間距VDS2與色點CD_1_2相間隔。切換元件SE_1係設置在裝置元件區域DCA_1內。因此,色點CD_1_2係設置在色點CD_1_1與切換元件SE_1之間。切換元件SE_1係耦接到色點CD_1_1及CD_1_2之電極,以控制色點CD_1_1及CD_1_2之電壓極性與電壓量。
畫素610的第二色分量CC_2具有二色點CD_2_1及CD_2_2。色點CD_2_1及CD_2_2係形成一第二列且其間間隔有垂直點間距VDS1。因此,色點CD_2_1及CD_2_2係水平地配向且垂直地間隔有垂直點間距VDS1。裝置元件區域DCA_2係設置在色點CD_2_2之下,且以一垂直點間距VDS2與色點CD_1_2相間隔。切換元件SE_2係設置在裝置元件區域DCA_2內。切換元件SE_2係耦接到色點CD_2_1及CD_2_2之電極,以控制色點CD_2_1及CD_2_2之電壓極性與電壓量。第二色分量CC_2係與第一色分量CC_1垂直地配向,且以水平點間距HDS1而與色分量CC_1相間隔,因此色分量CC_1及CC_2係以一水平點偏移量HDO1水平地抵消,而水平點偏移量HDO1係等於水平點間距HDS1加上色點寬度CDW。特別是關於色點,色點CD_2_1係與色點CD_1_1垂直地配向,且以水平點間距HDS1而相互間隔。相似地,色點CD_2_2係與色點CD_2_1垂直地配向,且以水平點間距HDS1而相互間隔。因此色點CD_1_1及色點CD_2_1形成色點的第一列,色點CD_1_2及色點CD_2_2係形成色點第二列。
相似地,畫素610的第三色分量CC_3具有二色點CD_3_1及CD_3_2。色點CD_3_1及CD_3_2係形成一第三列且其間間隔有垂直點間距VDS1。因此,色點CD_3_1及CD_3_2係水平地配向且垂直地間隔有垂直點間距VDS1。裝置元件區域DCA_3係設置在色點CD_3_2之下,且以一垂直點間距VDS2與色點CD_3_2相間隔。切換元件SE_3係設置在裝置元件區域DCA_3內。切換元件SE_3係耦接到色點CD_3_1及CD_3_2之電極,以控制色點CD_3_1及CD_3_2之電壓極性與電壓量。第三色分量CC_3係與第二色分量CC_2垂直地配向,且以水平點間距HDS1而與色分量CC_2相間隔,因此色分量CC_3及CC_2係以一水平點偏移量HDO1水平地抵消。特別是關於色點,色點CD_3_1係與色點CD_2_1垂直地配向,且以水平點間距HDS1而相互間隔。相似地,色點CD_3_2係與色點CD_2_2垂直地配向,且以水平點間距HDS1而相互間。因此色點CD_3_1形成色點的第一列,色點CD_3_2係形成色點第二列。
畫素設計610也包括離散場放大區域FFAR_1、FFAR_2及FFAR_3。圖6(a)-6(b)的離散場放大區域,係與圖4(a)-4(b)的離散場放大區域具有相同基本形狀。因此,有相同用詞(即再使用水平放大部HAP與垂直放大部VAP)。
如圖6(a)所示,離散場放大區域FFAR_1、FFAR_2及FFAR_3係設置在畫素設計610的色點之間。特別是,離散場放大區域FFAR_1被配置,以使離散場放大區域FFAR_1的水平放大部位在色點CD_1_1與CD_1_2之間,且以一垂直離散場放大區域間距VFFARS而與色點CD_1_1及CD_1_2相分隔。然而,不像畫素設計410的離散場放大區域,由於色點CD_1_1及CD_1_2之間的內部連接,使畫素設計610的離散場放大區域並未延伸到色點CD_1_1及CD_1_2的左側端。離散場放大區域FFAR_1的垂直放大部係設置在色點CD_1_1與CD_1_2的右邊,且被以一水平離散場放大區域間距HFFARS而與色點CD_1_1與CD_1_2相分隔。因此,離散場放大區域FFAR_1,係沿色點CD_1_1的右側底部與色點CD_1_2右側頂部而延伸。再者,此配置也造成離散場放大區域FFAR_1的垂直放大部在色點CD_1_1與CD_2_1之間,以及在色點CD_1_2與CD_2_2之間。
相似地,離散場放大區域FFAR_2係被設置,以使離散場放大區域FFAR_2的水平放大部位在色點CD_2_1與CD_2_2之間,且被以一垂直離散場放大區域間距VFFARS所分隔。離散場放大區域FFAR_2的垂直放大部係設置在色點CD_2_1與CD_2_2的右邊,且被以一垂直離散場放大區域間距VFFARS所分隔。因此,離散場放大區域FFAR_1係沿色點CD_2_1右邊底部,及色點CD_2_2右邊頂部而延伸。此配置也造成離散場放大區域FFAR_2的垂直放大部在色點CD_2_1與CD_3_1之間,以及在色點CD_2_2與CD32之間。
離散場放大區域FFAR_3係被設置,以使離散場放大區域FFAR_3的水平放大區域位在色點CD_3_1與CD_3_2之間,且被以一垂直離散場放大區域間距VFFARS所分隔。離散場放大區域FFAR_3的垂直放大部係設置在色點CD_3_1與CD_3_2的右邊,且被以一水平離散場放大區域間距HFFARS而與色點CD_3_1與CD_3_2相分隔。因此,離散場放大區域FFAR_3係沿色點CD_3_1的右側底部,以及沿色點CD_3_2右側頂部而延伸。
畫素設計610也被設計,以使離散場放大區域從一鄰近畫素接收極性。尤其是,一第一導體係耦接到離散場放大區域,以從在目前畫素上之畫素接收極性,且一第二導體係耦接到切換元件,以提供電壓極性與電壓量給目前畫素下的畫素之離散場放大區域。舉例來說,耦接到離散場放大區域FFAR_1之電極的導體612,係往上延伸連接到目前畫素上之畫素的導體613以接收極性(請參考圖6(c))。耦接到切換元件SE_1導體613,係向右再朝下延伸連接到目前畫素下之畫素的導體612。導體614與615適合離散場放大區域FFAR_2之目的,係如導體612與613對離散場放大區域FFAR_3而言。再者,導體616與617適合離散場放大區域FFAR_3之目的,係如導體612與613對離散場放大區域FFAR_1而言。
色點、離散場放大區域及切換元件的極性,係以正號”+”及負號”-”表示。因此在圖6(a)中,顯示畫素設計610+的正點極性、所有的切換元件(如切換元件SE_、SE_2及SE_3)及所有的色點(例如色點CD_1_1、CD_1_2、CD_2_1、CD_2_2、CD_3_1及CD_3_2),係具有正極性。然而,所有的離散場放大區域(例如離散場放大區域FFAR_1、FFAR_2及FFAR_3)係具有負極性。
圖6(b)係表示具有負點極性圖案的畫素設計60。對負點極性圖案而言,所有的切換元件(例如切換元件SE_1、SE_2及SE_3)以及所有的色點(例如色點CD_1_1、CD_1_2、CD_2_1、CD_2_2、CD_3_1及CD_3_2),係具有負極性。然而,所有的離散場放大區域(例如離散場放大區域FFAR_1、FFAR_2及FFAR_3)係具有正極性。
如上所述,若鄰近元件具有相反極性者,在每一色點的離散場會被放大。畫素設計616係利用離散場放大區域來強化並穩定在液晶結構中之多區域的形成。一般而言,已偏極元件的極性係被指定,以使一第一極性的色點具有第二極性的鄰近已偏極元件。舉例來說,對畫素設計610(如圖6(a)所示)而言,色點CD_2_2具有正極性。然而,鄰近已偏極元件(離散場放大區域FFAR_2與FFAR_)係具有負極性。因此色點CD_2_2的離散場被放大。再者,如下所述,極性反轉模式係也在顯示層級中實現,以使其他鄰靠色點CD_1_2之畫素的色點具有負極性(請參考圖6(c))。
使用圖6(a)與圖6(b)之畫素設計610的畫素,可被使用在利用切換元件列反轉模式之顯示器。圖6(c)係表示顯示器620的一部分,顯示器620係使用畫素設計410的畫素P(0,0)、P(1,0)、P(0,1)及P(1,1),而畫素設計410係具有一切換元件列反轉驅動模式。顯示器620可具有數千列,且每一列上具有數千畫素。列與行係以如圖6(c)所示的方式從如圖6(c)所示的部份連續。為了清楚說明,控制切換元件的閘極線與源極線係在圖6(c)中被省略。閘極線與源極線係繪示在圖4(e)中,但除了顯示器610不使用離散場放大區域切換元件與離散場放大區域電極之外。再者,為了更好以圖闡釋每一畫素,每一畫素的區域係被遮蔽,此遮蔽在圖6(c)中係僅為繪圖目的,並沒有功能上的意義。在顯示器620中,畫素係被配置以使在一列的所有畫素具有相同的點極性圖案(正或負),且每一連續的列應該在正、負點極性圖案之間交替。因此,在第一列(列0)的畫素P(0,0)及P(1,0)具有正點極性圖案,在第二列(列1)的畫素P(0,1)與P(1,1)具有負點極性圖案。然而,在下一個頁框中,畫素係將切換點極性圖案。因此一般而言,一畫素P(x,y)在當y為偶數時具有一第一點極性圖案,在當y為奇數時具有一第二點極性圖案。
在每一畫素列上的畫素係垂直地配向,且被以垂直點間距HDS1而與一鄰靠畫素之最左邊色點相互分隔。在一畫素行上的畫素係水平地配向,且被以一垂直點間距VDS3所分隔。
如上所述,第一畫素的離散場放大區域係從第二畫素的切換元件接收極性。舉例來說,畫素P(0,0)之離散場放大區域FFAR_1的電極,係耦接到經由畫素P(0,0)之導體612與畫素P(0,1)之導體613的畫素(0,1)的切換元件SE_1。相似地,畫素P(0,0)之離散場放大區域FFAR_2的電極,係耦接到經由畫素P(0,0)之導體614與畫素P(0,1)之導體615的畫素(0,1)的切換元件SE_2。再者,畫素P(0,0)之離散場放大區域FFAR_3的電極,係耦接到經由畫素P(0,0)之導體616與畫素P(0,1)之導體617的畫素(0,1)的切換元件SE_3。
在本發明一特定實施例中,每一色點具有40微米的寬度及60微米的高度。每一離散場放大區域具有135微米的垂直放大部寬度、5微米的垂直放大部高度、35微米的水平放大部寬度以及5微米的水平放大部高度。水平點間距HDS1為15微米,垂直點間距VDS1為15微米,垂直點間距VDS2為5微米,垂直點間距VDS3為5微米,水平離散場放大間距HFFARS為5微米,且垂直離散場放大間距VFFARS為5微米。
圖7(a)及圖7(b)係表示一畫素設計710(如後述的編號710+及710-)不同的點極性圖案,此畫素設計710通常被使用在具有一切換元件列反轉驅動模式的顯示器上。在實際的操作上 一畫素將在每一影像頁框間之一第一點極性圖案與一第二點極性圖案之間做切換。特別是,在圖7a中,畫素設計710具有正點極性圖案(且標示為7+且在圖7(b)中,畫素設計710具有負點極性圖案(且標示為710-)。再者,在不同畫素設計中每一被極化元件的極性係以”+”表示正極性,以”-”表示負極性。
畫素設計710具有三個色分量CC_1、CC_2及CC_3。每一色分量包括二色點。畫素設計710也包括每一色分量中的一切換元件(參考SE_1、SE_2及SE_3)及每一色分量中的離散場放大區域(參考FFAR_1、FFAR_2及FFAR_3)。切換元件SE_1、SE_2及SE_3係設置在一列。裝置元件區域DCA_1、DCA_2及DCA_3係圍繞切換元件SE_1、SE_2及SE_3而被界定。裝置元件區域DCA_1、DCA_2及DCA_3係具有一裝置元件區域高度DCAH及一裝置元件區域寬度DCAW。
畫素710的第一色分量CC_1具有二色點CD_1_1及CD_1_2。色點CD_1_1及CD_1_2係形成一第一列且其間間隔有垂直點間距VDS1。換句話說,色點CD_1_1及CD_1_2係水平地配向且垂直地間隔有垂直點間距VDS1。再者,色點CD_1_1及CD_1_2係以一垂直點偏移量VDO1垂直地抵消,而垂直點偏移量VDO1係等於垂直點間距VDS1加上色點高度CDH。如圖所示之在色點CD_1_1及CD_1_2之間的連接,在本發明某些實施例中,色點CD_1_1及CD_1_2之電極係以與電極的形成之相同處理步驟而耦接在一起。裝置元件區域DCA_1係設置在色點CD_1_2之下,且以一垂直點間距VDS2與色點CD_1_2相間隔。切換元件SE_1係設置在裝置元件區域DCA_1內。切換元件SE_1係耦接到色點CD_1_1及CD_1_2之電極,以控制色點CD_1_1及CD_1_2之電壓極性與電壓量。
相似地,畫素710的第二色分量CC_2具有二色點CD_2_1及CD_2_2。色點CD_3_1及CD_2_2係形成一第二列且其間間隔有垂直點間距VDS1。因此,色點CD_2_1及CD_2_2係水平地配向且垂直地間隔有垂直點間距VDS1。裝置元件區域DCA_2係設置在色點CD_2_2之下,且以一垂直點間距VDS2與色點CD_1_2相間隔。切換元件SE_2係設置在裝置元件區域DCA_2內。切換元件SE_2係耦接到色點CD_2_1及CD_2_2之電極,以控制色點CD_2_1及CD_2_2之電壓極性與電壓量。第二色分量CC_2係與第一色分量CC_1垂直地配向,且以水平點間距HDS1而與色分量CC_1相間隔,因此色分量CC_2及CC_1係以一水平點偏移量HDO1水平地抵消,而水平點偏移量HDO1係等於水平點間距HDS1加上色點寬度CDW。特別是關於色點,色點CD_2_1係與色點CD_1_1垂直地配向,且以水平點間距HDS1而相互間隔。相似地,色點CD_2_2係與色點CD_2_1垂直地配向,且以水平點間距HDS1而相互間隔。因此色點CD_1_1及色點CD_2_1形成色點的第一列,色點CD_1_2及色點CD_2_2係形成色點第二列。
相似地 畫素710的第三色分量CC_3具有二色點CD_3_1及CD_3_2。色點CD_3_1及CD_3_2係形成一第三列且其間間隔有垂直點間距VDS1。因此,色點CD_3_1及CD_3_2係水平地配向且垂直地間隔有垂直點間距VDS1 裝置元件區域DCA_3係設置在色點CD_3_2之下,且以一垂直點間距VDS2與色點CD_3_2相間隔。切換元件SE_3係設置在裝置元件區域DCA_3內。切換元件SE_3係耦接到色點CD_3_1及CD_3_2之電極,以控制色點CD_3_1及CD_3_2之電壓極性與電壓量。第三色分量CC_3係與第二色分量CC_2垂直地配向,且以水平點間距HDS1而與色分量CC_2相間隔,因此色分量CC_3及CC_2係以一水平點偏移量HDO1水平地抵消。特別是關於色點,色點CD_3_1係與色點CD_2_1垂直地配向,且以水平點間距HDS1而相互間隔。相似地,色點CD_3_2係與色點CD_2_2垂直地配向,且以水平點間距HDS1而相互間。因此色點CD_3_1形成色點的第一列,色點CD_3_2係形成色點第二列。
畫素設計710也包括離散場放大區域FFAR1、FFAR_2及FFAR_3。圖7(c)係表示畫素設計710之離散場放大區域FFAR_1更加詳細的視圖。為清楚起見,離散場放大區域FFAR_1係概念地區分成一垂直放大部VAP、一第一水平放大部HAP_1、一第二水平放大部HAP_2以及一第三水平放大部HAP_3。水平放大部HAP_1係設置在頂部且延伸到垂直放大部VAP的左邊;水平放大部HAP_2係垂直地設在中央且延伸到垂直放大部VAP的左邊;且水平放大部HAP_3係設置在底部且延伸到垂直放大部VAP的左邊。如上所述,水平放大部與垂直放大部的使用,係允許離散場放大區域FFAR_1之配置有更清楚的描述。水平放大部HAP_1、HAP_2及HAP_3分別地具有水平放大部寬度HAP_W_1、HAP_W_2及HAP_W_3以及水平放大部高度HAP_H_1、HAP_H_2及HAP_H_3。在圖7(a)-7(d)的特定實施例中,水平放大部寬度HAP_W_1及HAP_W_2係相等,而水平放大部寬度HAP_W_2係小於水平放大部寬度HAP_W_1及HAP_W_3。垂直放大部VAP具有一垂直放大部寬度VAP_W及一垂直放大部高度VAP_H。離散場放大區域FFAR_2及FFAR_3係與離散場放大區域FFAR_1的形狀相同。
如圖7(a)所示,離散場放大區域FFAR_1、FFAR_2及FFAR_3係設置在畫素設計710的色點之間。特別是,離散場放大區域FFAR_1被配置,以使離散場放大區域FFAR_1的水平放大部HAP_2位在色點CD_1_1與CD_1_2之間,且被以一垂直離散場放大區域間距VFFARS而與色點CD_1_1及CD_1_2相分隔。由於在色點CD_1_1及CD_1_2之間的內部連接,離散場放大區域FFAR_1的水平放大部HAP_2並未延伸到色點CD_1_1及CD_1_2之左側端。離散場放大區域FFAR_1的垂直放大部VAP係設置在色點CD_1_1與CD_1_2的右邊,且被以一水平離散場放大區域間距HFFARS而與色點CD_1_1與CD_1_2相分隔。水平放大部HAP_1延伸到色點CD_1_1上方,且水平放大部HAP_3延伸到色點CD_1_2下方。因此,離散場放大區域FFAR_1,係沿色點CD_1_1的右側頂部及底部與色點CD_1_2右側頂部及底部而延伸,再者,此配置也造成離散場放大區域FFAR_1的垂直放大部在色點CD_1_1與CD_2_1之間,以及在色點CD_1_2與CD_2_2之間。
相似地,離散場放大區域FFAR_2係被設置,以使離散場放大區域FFAR_2的水平放大部HAP_2位在色點CD_2_1與CD_2_2之間,且被以一垂直離散場放大區域間距VFFARS所分隔。由於在色點CD_2_1及CD_2_2之間的內部連接,離散場放大區域FFAR_2的水平放大部HAP_2並未延伸到色點CD_2_1及CD_2_2之左側端。離散場放大區域FFAR_2的垂直放大部VAP係設置在色點CD_2_1與CD_2_2的右邊,且被以一水平離散場放大區域間距HFFARS所分隔。水平放大部HAP_2延伸到色點CD_2_1上方,且水平放大部HAP_3延伸到色點CD_2_2下方。因此,離散場放大區域FFAR_2,係沿色點CD_2_1的右側頂部及底部與色點CD_2_2右側頂部及底部而延伸。再者,此配置也造成離散場放大區域FFAR_2的垂直放大部在色點CD_2_1與CD_3_1之間,以及在色點CD_2_2與CD_3_2之間。
離散場放大區域FFAR_3係被設置,以使離散場放大區域FFAR_3的水平放大部HAP_2位在色點CD_3_1與CD_3_2之間,且被以一垂直離散場放大區域間距VFFARS所分隔。由於在色點CD_3_1及CD_3_2之間的內部連接,離散場放大區域FFAR_3的水平放大部HAP_3並未延伸到色點CD_3_1及CD_3_2之左側端。離散場放大區域FFAR_3的垂直放大部VAP係設置在色點CD_3_1與CD_3_2的右邊,且被以一水平離散場放大區域間距HFFARS而與色點CD_3_1與CD_3_2相分隔。水平放大部HAP_1延伸到色點CD_3_1上方,且水平放大部HAP_3延伸到色點CD_3_2下方。因此,離散場放大區域FFAR_3,係沿色點CD_3_1的右側頂部及底部與色點CD_3_2右側頂部及底部而延伸。
畫素設計710也被設計,以使離散場放大區域從一鄰近畫素接收極性。尤其是,一第一導體係耦接到離散場放大區域,以從在目前畫素上之畫素接收極性,且一第二導體係耦接到切換元件,以提供極性給目前畫素下的畫素之離散場放大區域。舉例來說,耦接到離散場放大區域FFAR_1之電極的導體712,係往上延伸連接到目前畫素上之畫素的導體713以接收極性(請參考圖7(d))。耦接到切換元件SE_1導體713,係朝下延伸連接到目前畫素下之畫素的導體712。導體714與715適合離散場放大區域FFAR_2之目的,係如導體712與713對離散場放大區域FFAR_1而言。再者,導體716與717適合離散場放大區域FFAR_3之目的,係如導體712與713對離散場放大區域FFAR_1而言。
色點、離散場放大區域及切換元件的極性,係以正號”+”及負號”-”表示。因此在圖7(a)中,顯示畫素設計710+的正點極性、所有的切換元件(如切換元件SE_1、SE_2及SE_3)及所有的色點(例如色點CD_1_1、CD_1_2、CD_2_1、CD_2_2、CD_3_1及CD_3_2),係具有正極性。然而,所有的離散場放大區域(例如離散場放大區域FFAR_1、FFAR_2及FFAR_3)係具有負極性。
圖7()係表示具有負點極性圖案的畫素設計710。對負點極性圖案而言,所有的切換元件(例如切換元件SE_1、SE_2及SE_3以及所有的色點(例如色點CD_1_1、CD_1_2、CD_2_1、CD_2_2、CD_3_1及CD_3_2),係具有負極性。然而,所有的離散場放大區域(例如離散場放大區域FFAR_1、FFAR_2及FFAR_3)係具有正極性。
如上所述,若鄰近元件具有相反極性者,在每一色點的離散場會被放大。畫素設計710係利用離散場放大區域來強化並穩定在液晶結構中之多區域的形成。一般而言,已偏極元件的極性係被指定,以使一第一極性的色點具有第二極性的鄰近已偏極元件。舉例來說,對畫素設計710(如圖7(a)所示)而言,色點CD_2_2具有正極性。然而,鄰近已偏極元件(離散場放大區域FFAR_2與FFAR_1)係具有負極性。因此色點CD_2_2的離散場被放大。再者,如下所述,極性反轉模式係也在顯示層級中實現,以使其他鄰靠色點CD_1_2之畫素的色點具有負極性(請參考圖7(d))。
使用圖7(a)與圖7(b)之畫素設計710的畫素,可被使用在利用切換元件列反轉模式之顯示器。圖7(d)係表示顯示器720的一部分,顯示器720係使用畫素設計710的畫素P(0,0)、P(1,0)、P(0,1)及P(1,1),而畫素設計710係具有一切換元件列反轉驅動模式。顯示器720可具有數千列,且每一列上具有數千畫素。列與行係以如圖7(d)所示的方式從如圖7(d)所示的部份連續。為了清楚說明,控制切換元件的閘極線與源極線係在圖7(d)中被省略。閘極線與源極線係繪示在圖4(e)中,但除了顯示器710不使用離散場放大區域切換元件與離散場放大區域電極之外。為了更好以圖闡釋每一畫素,每一畫素的區域係被遮蔽,此遮蔽在圖7(d)中係僅為繪圖目的,並沒有功能上的意義。在顯示器720中,畫素係被配置以使在一列的所有畫素具有相同的點極性圖案(正或負),且每一連續的列應該在正、負點極性圖案之間交替。因此,在第一列(列,0)的畫素P(0,0)及P(1,0)具有正點極性圖案,在第二列()的畫素P(0,1)與P(1,1)具有負點極性圖案。然而,在下一個頁框中,畫素係將切換點極性圖案。因此一般而言,一畫素P(x,y)在當y為偶數時具有一第一點極性圖案,在當y為奇數時具有一第二點極性圖案。
在每一畫素列上的畫素係垂直地配向,且一畫素的最右邊色點被以垂直點間距HDS1而與一鄰靠畫素之最左邊色點相互分隔。在一畫素行上的畫素係水平地配向,且被以一垂直點間距VDS3所分隔。
如上所述,第一畫素的離散場放大區域係從第二畫素的切換元件接收極性。舉例來說,畫素P(0,0)之離散場放大區域FFAR_1的電極,係耦接到經由畫素P(0,0)之導體712與畫素P(0,1)之導體713的畫素P(0,1)的切換元件SE_1。相似地,畫素P(0,0)之離散場放大區域FFAR_2的電極,係耦接到經由畫素P(0,0)之導體714與畫素P(0,1)之導體715的畫素(0,1)的切換元件SE_2。再者。畫素P(0,0)之離散場放大區域FFAR_3的電極,係耦接到經由畫素P(0,0)之導體76與畫素P(0,1)之導體717的畫素(0,)的切換元件SE_3。
在本發明一特定實例中,每一色點具有40微米的寬度及60微米的高度。每一離散場放大區域具有5微米的垂直放大部寬度、155微米的垂直放大部高度、45微米的水平放大部寬度以及5微米的水平放大部高度。水平點間距HDS1為15微米,垂直點間距VDS1為15微米,垂直點間距VDS2為15微米,垂直點間距VDS3為5微米,水平離散場放大間距HFFARS為5微米,且垂直離散場放大間距VFFARS為5微米。
畫素設計710係可輕易地適合於顯示器使用,而此顯示器係具有離散場放大區域切換元件及離散場放大區域電極。如圖7(e)所示,顯示器730係使用一已修改的畫素設計710,其係省略導體712、713、714、715、716及717。特別地,圖7(e)係表示顯示器730的一部分,顯示器730係使用畫素設計710的畫素P(0,0)、P(1,0)、P(0,1)及P(1,1),而畫素設計710係具有一切換元件列反轉驅動模式。顯示器730可具有數千列,且每一列上具有數千畫素。列與行係以如圖7(e)所示的方式從如圖7(e)所示的部份連續。為了清楚說明,控制切換元件的閘極線與源極線係在圖7(e)中被省略。再者,為了更好以圖闡釋每一畫素,每一畫素的區域係被遮蔽,此遮蔽在圖7(e)中係僅為繪圖目的,並沒有功能上的意義。在顯示器730中,畫素係被配置以使在一列的所有畫素具有相同的點極性圖案(正或負),且每一連續的列應該在正、負點極性圖案之間交替。因此,在第一列(列0)的畫素P(0,0)及P(1,0)具有正點極性圖案,在第二列(列1)的畫素P(0,1)與P(1,1)具有負點極性圖案。然而,在下一個頁框中,畫素係將切換點極性圖案。因此一般而言,一畫素P(x,y)在當y為偶數時具有一第一點極性圖案,在當y為奇數時具有一第二點極性圖案。
在每一畫素列上的畫素係垂直地配向,且一畫素的最右邊色點被以垂直點間距HDS1而與一鄰靠畫素之最左邊色點相互分隔。在一畫素行上的畫素係水平地配向,且被以一垂直點間距VDS3所分隔。
對顯示器730而言,使用畫素設計710之畫素的離散場放大區域係從畫素外接收正確極性。因此在顯示器730中,畫素的每一列具有一相對應的離散場放大區域切換元件,係耦接到延伸經過顯示器730之一離散場放大電極。相對應畫素列之畫素的離散場放大區域,係耦接到相對應的離散場放大電極,以從離散場放大區域切換元件接收極性。尤其是對列0而言,離散場放大區域切換元件FFARSE_0係在顯示器730的右側上。離散場放大區域電極FFARE_0係耦接到離散場放大區域切換元件FFARSE_0,並延伸經過顯示器730。在列0之畫素的離散場放大區域係耦接到離散場放大區域切換元件FFARSE_0。特別是,畫素P(0,0)及畫素P(1,0)的離散場放大區域,係耦接到離散場放大區域切換元件FFARSE_0。對列1而言,離散場放大區域切換元件FFARSE_1係在顯示器730的右側之上。離散場放大區域電極FFARE_1係耦接到離散場放大區域切換元件FFARSE_1,並延伸經過顯示器730。在列1之畫素上的離散場放大區域,係耦接到離散場放大區域電極FFARE_1。特別是,畫素P(0,1)及畫素P(1,1)的離散場放大區域,係耦接到離散場放大區域電極FFARE_1。在圖7(e)中,離散場放大區域切換元件FFARSE_0及FFARSE_1係分別具有負極性與正極性。然而在下一頁框中,極性是相反的。在本發明某些實施例可以將所有的離散場放大區域切換元件放置在顯示器的相同側。
由於顯示器730中每一列上的極性切換,若是一色點具有第一極性的話,則任何與其鄰接的已偏極元件具有第二極性。舉例來說,當畫素P(0,1)的離散場放大區域FFAR_3及畫素P(1,1)的離散場放大區域FFAR_1具有正極性時,畫素P(1,1)的色點CD_1_1具有負極性。
本發明某些實施例藉由包括一左邊畫素設計可以強化顯示器730。特別是,畫素設計710的畫素設計730之變異,係包括一第一分量離散場放大區域,其係包含有沿色點CD_1_1及CD_1_2左側上延伸的一左邊垂直放大部VAP_L。
圖8(a)及圖8(b)係表示一畫素設計810(如後述的編號810+及810-)不同的點極性圖案,此畫素設計810通常被使用在具有一切換元件列反轉驅動模式的顯示器上。在實際的操作上,一畫素將在每一影像頁框間之一第一點極性圖案與一第二點極性圖案之間做切換。特別是,在圖8(a)中,畫素設計810具有正點極性圖案(且標示為810+),且在圖8(b)中,畫素設計810具有負點極性圖案(且標示為810-)。再者,在不同畫素設計中每一被極化元件的極性係以”+”表示正極性,以”_”表示負極性。
畫素設計810具有三個色分量CC_1、CC_2及CC_3。每一色分量包括三色點。畫素設計810也包括每一色分量中的一切換元件(參考SE_1、SE_2及SE_3)及每一色分量中的離散場放大區域(參考FFAR_1、FFAR_2及FFAR_3)。切換元件SE_1、SE_2及SE_3係設置在一列。圍繞每一切換元件的裝置元件區域係被離散場放大區域覆蓋,且因此未特別地標示在圖8(a)及圖8(b)。
畫素810的第一色分量CC_1具有三色點CD_1._1、CD_1_2及CD_1_3。色點CD_1_1、CD_1_2及CD_1_3係形成一列。色點CD_1_1及CD_1_2係間隔有垂直點間距VDS1。色點CD_1_2及CD_1_3係間隔有垂直點間距VDS2。如圖所示之在色點CD_1_1及CD_1_2之間的連接,在本發明某些實施例中,色點CD_1_1及CD_1_2之電極係以與電極的形成之相同處理步驟而耦接在一起。切換元件SE_1係設置在色點CD_1_2與色點CD_1_3之間。切換元件SE_1係耦接到色點CD_1_1、CD_1_2及CD_1_3之電極,以控制色點CD_1_1、CD_1_2及CD_1_3之電壓極性與電壓量。
相似地,畫素810的第二色分量CC_2具有三色點CD_2_1、CD_2_2及CD_23。色點CD_2_1、CD_2_2及CD_2_3係形成一列。色點CD_2_1及CD_2_2係間隔有垂直點間距VDS1。色點CD_2_2及CD_2_3係間隔有垂直點間距VDS2。如圖所示之在色點CD_2_1及 CD_2_2之間的連接,在本發明某些實施例中,色點CD_2_1及CD_2_2之電極係以與電極的形成之相同處理步驟而耦接在一起。切換元件SE_2係設置在色點CD_2_2與色點CD_2_3之間。切換元件SE_2係耦接到色點CD_2_1、CD_2_2及CD_2_3之電極,以控制色點CD_2_1、CD_2_2及CD_2_3之電壓極性與電壓量。第二色分量CC_2係與第一色分量CC_1垂直地配向,且以一水平點間距HDS1而與第一色分量CC_1相互分隔,因此色分量CC_2及CC_1係由一水平點偏移量HDO1所抵消,而水平點偏移量HDO1係等於水平點間距HDS1加上色點寬度CDW。尤其是就色點而論,色點CD_2_1係垂直地與色點CD_1_1配向,且以水平點間距HDS1而水平地分隔。相似地,色點CD_2_2係與色點CD_1_2垂直地配向,且以水平點間距HDS1而水平地分隔,且色點CD_2_3係與色點CD_1_3垂直地配向,並以水平點間距HDS1而水平地分隔。因此色點CD_1_1及色點CD_2_1係形成一第一色點列,色點CD_1_2及色點CD_2_2係形成一第二色點列,以及色點CD_1_3及色點CD_2_3係形成一第三色點列。
相似地,畫素810的第三色分量CC_3具有三色點CD_3_1、CD_3_2及CD_3_3。色點CD_3_1、CD_3_2及CD_3_3係形成一列。色點CD_3_1及CD_3_2係間隔有垂直點間距VDS1。色點CD_3_2及CD_3_3係間隔有垂直點間距VDS2。如圖所示之在色點CD_3_1及CD_3_2之間的連接,在本發明某些實施例中,色點CD_3_1及CD_3_2之電極係以與電極的形成之相同處理步驟而耦接在一起。切換元件SE_3係設置在色點CD_3_2與色點CD_3_3之間。切換元件SE_3係耦接到色點CD_3_1、CD_3_2及CD_3_3之電極,以控制色點CD_3_1、CD_3_2及CD_3_3之電壓極性與電壓量。第三色分量CC_3係與第二色分量CC_2垂直地配向,且以一水平點間距HDS1而與第二色分量CC_2相互分隔,因此色分量CC_3及CC_2係由一水平點偏移量HDO1所抵消,而水平點偏移量HDO1係等於水平點間距HDS1加上色點寬度CDW。尤其是就色點而論,色點CD_3_1係垂直地與色點CD_2_1配向,且以水平點間距HDS1而水平地分隔。相似地,色點CD_3_2係與色點CD_2_2垂直地配向,且以水平點間距HDS1而水平地分隔,且色點CD_3_3係與色點CD_2_3垂直地配向,並以水平點間距HDS1而水平地分隔。因此色點CD_3_1係在第一色點列上,色點CD_3_2係在第二色點列上,以及色點CD_3_3係在第三色點列上。
畫素設計810也包括離散場放大區域FFAR_1、FFAR_2及FFAR_3。圖8()係表示畫素設計810之離散場放大區域FFAR_1更加詳細的視圖。為清楚起見,離散場放大區域FFAR_1係概念地區分成一垂直放大部VAP、一第一水平放大部HAP_1以及一第二水平放大部HAP_2。水平放大部HAP_1係大致在三分之一處從垂直放大部VAP的頂部向下,且延伸到垂直放大部VAP的左邊;水平放大部HAP_2係大致在三分之一處從垂直放大部VAP的底部向上,且延伸到垂直放大部VAP的左邊。如上所述,水平放大部與垂直放大部的使用,係允許離散場放大區域FFAR_1之配置有更清楚的描述。水平放大部HAP_1及HAP_2分別地具有水平放大部寬度HAP_W_1及HAP_W_2以及水平放大部高度HAP_H_1及HAP_H_2。在圖8(a)-8(d)的特定實施例中,水平放大部寬度HAP_W_2係小於水平放大部寬度HAP_W_1。垂直放大部VAP具有一垂直放大部寬度VAP_W及一垂直放大部高度VAP_H。離散場放大區域FFAR_2及FFAR_3係與離散場放大區域FFAR_1的形狀相同。
如圖8(a)所示,離散場放大區域FFAR_1、FFAR_2及FFAR_3係設置在畫素設計810的色點之間。特別是,離散場放大區域FFAR_1被配置,以使離散場放大區域FFAR_1的水平放大部HAP_1位在色點CD_1_1與CD_1_2之間,且被以一垂直離散場放大區域間距VFFARS而與色點CD_1_1及CD_1_2相分隔。由於色點CD_1_1及CD_1_2之間的內部連接,離散場放大區域FFAR_1的水平放大部HAP_1並未延伸到點CD_1_1及CD_1_2的左側端。離散場放大區域FFAR_1的垂直放大部VAP係設置在色點CD_1_1、CD_1_2及CD_1_3的右邊,且被以一水平離散場放大區域間距HFFARS而與色點CD_1_1、CD_1_2及CD_1_3相分隔。水平放大部HAP_2延伸到色點CD_1_2與色點CD_1_3之間。因此,離散場放大區域FFAR_1,係沿色點CD_1_1的右側頂部、色點CD_1_2右側頂部及底部與色點CD_1_3右側頂部而延伸。再者,此配置也造成離散場放大區域FFAR_1的垂直放大部在色點CD_1_1與CD_2_1之間、在色點CD_1_2與CD_2_2之間以及色點CD_1_3與CD_2_3之間。
相似地,離散場放大區域FFAR_2係被設置,以使離散場放大區域FFAR_2的水平放大部HAP_1位在色點CD_2_1與CD_2_2之間,且被以一垂直離散場放大區域間距VFFARS而與色點CD_2_1與CD_2_2相分隔。由於在色點CD_2_1及CD_2_2之間的內部連接,離散場放大區域FFAR_2的水平放大部HAP_1並未延伸到色點CD_2_1及CD_2_2之左側端。離散場放大區域FFAR_2的垂直放大部VAP係設置在色點CD_2_1、CD_2_2與CD_2_3的右邊,且被以一水平離散場放大區域間距HFFARS所分隔。水平放大部HAP_2延伸在色點CD_2_2與色點CD_2_3之間。因此,離散場放大區域FFAR_2,係沿色點CD_2_1的右側底部、色點CD_2_2右側底部與色點CD_2_3右側頂部而延伸。再者,此配置也造成離散場放大區域FFAR_2的垂直放大部在色點CD_2_1與CD_3_1之間、在色點CD_2_2與CD_3_2之間以及在色點CD_2_3與CD_3_3之間。
離散場放大區域FFAR_3係被設置,以使離散場放大區域FFAR_3的水平放大部HAP_1位在色點CD_3_1與CD_3_2之間,且被以一垂直離散場放大區域間距VFFARS而與色點CD_3_1與CD_3_2相分隔。由於在色點CD_3_1及CD_3_2之間的內部連接,離散場放大區域FFAR_3的水平放大部HAP_1並未延伸到色點CD_3_1及CD_3_2之左側端。離散場放大區域FFAR_3的垂直放大部VAP係設置在色點CD_3_1、CD_3_2與CD_3_3的右邊,且被以一水平離散場放大區域間距HFFARS而與色點CD_3_1、CD_3_2與CD_3_3相分隔。水平放大部HAP_3延伸在色點CD_3_2與色點CD_3_3之間。因此,離散場放大區域FFAR_3,係沿色點CD_3_1的右側底部、色點CD_3_2右側底部與色點CD_3_3右側頂部而延伸。再者,此配置也造成離散場放大區域FFAR_3的垂直放大部在鄰近畫素的色點CD_3_1與CD_1_1之間、在鄰近畫素的色點CD_3_2與CD_1_2之間以及在鄰近畫素的色點CD_3_3與CD_1_3之間。
畫素設計810也被設計,以使離散場放大區域從一鄰近畫素接收極性。尤其是,一導體係耦接到離散場放大區域,以從在目前畫素上之畫素接收極性。尤其是,一目前畫素的導體812係將離散場放大區域FFAR_1之電極耦接到在目前畫素上之畫素的切換元件SE_1(請參考圖8(d))。此連接到切換元件的連接係經由在目前畫素上之畫素色點的電極。相似地,一目前畫素的導體814係將離散場放大區域FFAR_2之電極耦接到在目前畫素上之畫素的切換元件SE_2(請參考圖8(d))。此連接到切換元件的連接係經由在目前畫素上之畫素色點的電極。一目前畫素的導體816係將離散場放大區域FFAR_3之電極耦接到在目前畫素上之畫素的切換元件SE_3(請參考圖8(d))。此連接到切換元件的連接係經由在目前畫素上之畫素色點的電極。
色點、離散場放大區域及切換元件的極性,係以正號”+”及負號”-”表示。因此在圖8(a)中,顯示畫素設計810+的正點極性、所有的切換元件(如切換元件SE_1、SE_2及SE_3)及所有的色點(例如色點CD_1_1、CD_1_2、CD_2_1、CD_2_2、CD_3_1及CD_3_2),係具有正極性。然而,所有的離散場放大區域(例如離散場放大區域FFAR_1、FFAR_2及FFAR_3)係具有負極性。
圖8(b)係表示具有負點極性圖案的畫素設計810。對負點極性圖案而言,所有的切換元件(例如切換元件SE_1、SE_2及SE_3)以及所有的色點(例如色點CD_1_1、CD_1_2、CD_1_3、CD_2_1、CD_2_2、CD_2_3、CD_3_1、CD_3_2及CD_3_3),係具有負極性。然而,所有的離散場放大區域(例如,離散場放大區域FFAR_、FFAR_2及FFAR_3)係具有正極性。
如上所述,若鄰近元件具有相反極性者,在每一色點的離散場會被放大。畫素設計810係利用離散場放大區域來強化並穩定在液晶結構中之多區域的形成。一般而言,已偏極元件的極性係被指定,以使一第一極性的色點具有第二極性的鄰近已偏極元件。舉例來說,對畫素設計810(如圖8(a)所示)而言,色點CD_2_2具有正極性。然而,鄰近已偏極元件(離散場放大區域FFAR_2與FFAR_1)係具有負極性。因此色點CD_2_2的離散場被放大。再者,如下所述,極性反轉模式係也在顯示層級中實現,以使其他鄰靠色點CD_1_1之畫素的色點具有負極性(請參考圖8(d))。
使用圖8(a)與圖8(b)之畫素設計810的畫素,可被使用在利用切換元件列反轉模式之顯示器。圖8(d)係表示顯示器820的一部分,顯示器820係使用畫素設計810的畫素P(0,0)、P(1,0)、P(0,1)及P(1,1),而畫素設計810係具有一切換元件列反轉驅動模式。顯示器820可具有數千列,且每一列工具有數一畫素。列與行係以如圖8(d)所示的方式從如圖8(d)所示的部份連續。為了清楚說明,控制切換元件的閘極線與源極線係在圖8(d)中被省略。閘極線與源極線係繪示在圖4(e)中,但除了顯示器810不使用離散場放大區域切換元件與離散場放大區域電極之外。為了更好以圖闡釋每一畫素,每一畫素的區域係被遮蔽,此遮蔽在圖8(d)中係僅為繪圖目的,並沒有功能上的意義。在顯示器820中,畫素係被配置以使在一列的所有畫素具有相同的點極性圖案(正或負),且每一連續的列應該在正、負點極性圖案之間交替。因此,在第一列(列0)的畫素P(0,0)及P(1,0)具有正點極性圖案,在第二列(列1)的畫素P(0,1)與P(1,1)具有負點極性圖案。然而,在下一個頁框中,畫素係將切換點極性圖案。因此一般而言,一畫素P(x,y)在當y為偶數時具有一第一點極性圖案,在當y為奇數時具有一第二點極性圖案。
在每一畫素列上的畫素係垂直地配向,且水平地分隔,以使一畫素的最右邊色點被以水平點間距HDS1而與一鄰靠畫素之最左邊色點相互分隔。在一畫素行上的畫素係水平地配向,且被以一垂直點間距VDS3所分隔。
如上所述,第一畫素的離散場放大區域係從第二畫素的切換元件接收極性。舉例來說,畫素P(0,0)之離散場放大區域FFAR_1的電極,係耦接到經由畫素P(0,0)之導體812與畫素P(0,1)之色點CD_1_3電極的畫素P(0,1)的切換元件SE_1。相似地,畫素P(0,0)之離散場放大區域FFAR_2的電極,係耦接到經由畫素P(0,0)之導體814與畫素P(0,1)之色點CD_2_3電極的畫素(0,1)的切換元件SE_2。再者,畫素P(0,0)之離散場放大區域FFAR_3的電極,係耦接到經由畫素P(0,0)之導體816與畫素P(0,1)之色點CD_1_3電極的畫素(0,1)的切換元件SE_3。
畫素設計810的變異,係如底邊畫素設計、頂邊畫素設計、左邊畫素設計、頂部左角落畫素設計以及底部左角落畫素設計,可以用來使用已修改的離散場放大區域。舉例來說,頂部水平放大部可附加在顯示器頂部邊緣的畫素,底部水平放大部可附加在顯示器底部邊緣的畫素,左邊垂直放大部可附加在顯示器左邊緣的畫素。此等變異係使用如上所述之顯示器450與顯示器460之類似手段。
在使用畫素設計810之本發明特定的實施例中,每一色點具有40微米的寬度及60微米的高度。每一離散場放大區域具有5微米的一垂直放大部寬度、220微米的一垂直放大部高度、45微米的一水平放大部寬度HAP_W_1以及5微米的一水平放大部寬度HAP_W_2。水平點間距HDS1係為15微米,垂直點間距VDS1係為15微米,垂直點間距VDS2係為25微米,垂直點間距VDS3係為5微米,水平離散場放大區域間距HFFARS係為5微米,垂直離散場放大區域間距VFFARS係為5微米。
畫素設計910具有三個色分量CC_1、CC_2及CC_3。每一色分量包括二色點。畫素設計910也包括每一色分量中的一切換元件(參考SE_、SE_2及SE_3)及每一色分量中的離散場放大區域(參考FFAR_1、FFAR_2及FFAR_3)切換元件SE_1、SE_2及SE_3係設置在一列。裝置元件區域DCA_1、DCA_2及DCA_3係圍繞切換元件SE_1、SE_2及SE_3而被界定。裝置元件區域DCA_1、DCA_2及DCA_3係具有一裝置元件區域高度DCAH及一裝置元件區域寬度DCAW。
畫素910的第一色分量CC_1具有二色點CD_1_1及CD_1_2。色點CD_1_1及CD_1_2係形成一列且其間間隔有垂直點間距VDS1。換句話說,色點CD_1_1及CD_1_2係水平地配向且垂直地間隔有垂直點間距VDS1。再者,色點CD_1_1及CD_1_2係以一垂直點偏移量VDO1垂直地抵消,而垂直點偏移量VDO1係等於垂直點間距VDS1加上色點高度CDH。如圖所示之在色點CD_1_1及CD_1_2之間的連接,在本發明某些實施例中,色點CD_1_1及CD_1_2之電極係以與電極的形成之相同處理步驟而耦接在一起。裝置元件區域DCA_1係設置在色點CD_1_2之下,且以一垂直點間距VDS2與色點CD_1_2相間隔。切換元件SE_1係設置在裝置元件區域DCA_1內。切換元件SE_1係耦接到色點CD_1_1及CD_1_2之電極,以控制色點CD_1_1及CD_1_2之電壓極性與電壓量。
畫素910的第二色分量CC_2具有二色點CD_2_1及CD_2_2。色點CD_2_1及CD_2_2係形成一第二列且其間間隔有垂直點間距VDS1。因此,色點CD_2_1及CD_2_2係水平地配向且垂直地間隔有垂直點間距VDS1。裝置元件區域DCA_2係設置在色點CD_2_2之下,且以一垂直點間距VDS2與色點CD_2_2相間隔。切換元件SE_2係設置在裝置元件區域DCA_2內。切換元件SE_2係耦接到色點CD_2_1及CC_2_2之電極,以控制色點CD_2_1及CD_2_2之電壓極性與電壓量。第二色分量CC_2係與第一色分量CC_1垂直地配向,且以水平點間距HDS1而與色分量CC_1相間隔,因此色分量CC_2及CC_1係以一水平點偏移量HDO1水平地抵消,而水平點偏移量HDO1係等於水平點間距HDS1加上色點寬度CDW。特別是關於色點,色點CD_2_1係與色點CD_1_1垂直地配向,且以水平點間距HDS1而相互間隔。相似地,色點CD_2_2係與色點CD_2_1垂直地配向,且以水平點間距HDS1而相互間隔。因此色點CD_1_1及色點CD_2_1形成色點的第一列,色點CD_1_2及色點CD_2_2係形成色點第二列。
相似地,畫素910的第三色分量CC_3具有二色點CD_3_1及CD_3_2。色點CD_3_1及CD_3_2係形成一第三列且其間間隔有垂直點間距VDS1。因此,色點CD_3_1及CD_3_2係水平地配向且垂直地間隔有垂直點間距VDS1。裝置元件區域DCA_3係設置在色點CD_3_2之下,且以一垂直點間距VDS2與色點CD_3_2相間隔,切換元件SE_3係設置在裝置元件區域DCA_3內。切換元件SE_3係耦接到色點CD_3_1及CD_3_2之電極,以控制色點CD_3_1及CD_3_2之電壓極性與電壓量。第三色分量CC_3係與第二色分量CC_2垂直地配向,且以水平點間距HDS1而與色分量CC_2相間隔,因此色分量CC_3及CC_2係以一水平點偏移量HD水平地抵消。特別是關於色點,色點CD_3_1係與色點CD_2_1垂直地配向,且以水平點間距HDS1而相互間隔。相似地,色點CD_3_2係與色點CD_2_2垂直地配向,且以水平點間距HDS1而相互間。因此色點CD_3_1形成色點的第一列,色點CD_3_2係形成色點第二列。
畫素設計910也包括離散場放大區域FFAR_1、FFAR_2及FFAR_3。圖9(c)係表示畫素設計910之離散場放大區域FFAR_1更加詳細的視圖。為清楚起見,離散場放大區域FFAR_1係概念地區分成一第一垂直放大部VAP_1、一第二垂直放大部VAP_2、一第一水平放大部HAP_1、一第二水平放大部HAP_2以及一第三水平放大部HAP_3。直放大部VAP_1及VAP_2係垂直地配向,且以水平放大部HAP_1的長度水平地間隔。水平放大部HAP_1係設置在頂部且延伸在垂直放大部VAP_1及VAP_2之間。水平放大部HAP_2係垂直地設在中央且延伸到垂直放大部VAP_1左邊。水平放大部HAP_3係設置在底部且延伸在垂直放大部VAP_1及VAP_2之間。如上所述,水平放大部與垂直放大部的使用,係允許離散場放大區域FFAR_1之配置有更清楚的描述。水平放大部HAP_1、HAP_2及HAP_3分別地具有水平放大部寬度HAP_W_1、HAP_W_2及HAP_W_3以及水平放大部高度HAP_H_1、HAP_H_2及HAP_H_3。在圖9(a)-9(d)的特定實施例中,水平放大部寬度HAP_W_1及HAP_W_2係相等,而水平放大部寬度HAP_W_2係小於水平放大部寬度HAP_W_1及HAP_W_3。垂直放大部VAP_1及VAP_2分別地具有垂直放大部寬度VAP_W_1與HAP_W_2,及垂直放大部高度VAP_H_1與VAP_H_2。離散場放大區域FFAR_2及FFAR_3係與離散場放大區域FFAR_1的形狀相同。
如圖9(a)所示,離散場放大區域FFAR_1、FFAR_2及FFAR_3係分別圍設色分量CC_1、CC_2及CC_3。特別是,離散場放大區域FFAR_1被配置,以使離散場放大區域FFAR_1的水平放大部HAP_2位在色點CD_1_1與CD_1_2之間,且被以一垂直離散場放大區域間距VFFARS而與色點CD_1_1及CD_1_2相分隔。由於在色點CD_1_1及CD_1_2之間的內部連接,離散場放大區域FFAR_1的水平放大部HAP_2並未延伸到色點CD_1_1及CD_1_2之左側端。離散場放大區域FFAR_1的垂直放大部VAP_1係設置在色點CD_1_1與CD_1_2的右邊,且被以一水平離散場放大區域間距HFFARS而與色點CD_1_1與CD_1_2相分隔。離散場放大區域FFAR_1的垂直放大部VAP_2係設置在色點CD_1_1與CD_1_2的左邊,且被以一水平離散場放大區域間距HFFARS而與色點CD_1_與CD_1_2相分隔。水平放大部HAP_1延伸到色點CD_1_1上方,且水平放大部HAP_3延伸到色點CD_1_2F方。因此,離散場放大區域FFAR_1,係沿色點CD_1_1及色點CD_1_2的右側、左側、頂部及底部而延伸。
相似地,離散場放大區域FFAR_2係被設置,以使離散場放大區域FFAR_2的水平放大部HAP_2位在色點CD_2_與CD_2_2之間,且被以一垂直離散場放大區域間距VFFARS所分隔。由於在色點CD_2_1及CD_2_2之間的內部連接,離散場放大區域FFAR_2的水平放大部HAP_2並未延伸到色點CD_2_1及CD_2_2之左側端。離散場放大區域FFAR_2的垂直放大部VAP_1係設置在色點CD_2_1與CD_2_2的右邊,且被以一水平離散場放大區域間距HFFARS所分隔。離散場放大區域FFAR_2的垂直放大部VAP_2係設置在色點CD_2_1與CD_2_2的左邊,且被以一水平離散場放大區域間距HFFARS所分隔。水平放大部HAP_2延伸到色點CD_2_1上方,且水平放大部HAP_3延伸到色點CD_2_2下方。因此,離散場放大區域FFAR_2,係沿色點CD_2_1及色點CD_2_2的右側、左側、頂部及底部而延伸。
離散場放大區域FFAR_3係被設置,以使離散場放大區域FFAR_3的水平放大部HAP_2位在色點CD_3_1與CD_3_2之間,且被以一垂直離散場放大區域間距VFFARS所分隔。由於在色點CD_3_1及CD_3_2之間的內部連接,離散場放大區域FFAR_3的水平放大部HAP_3並未延伸到色點CD_3_1及CD_3_2之左側端。離散場放大區域FFAR_3的垂直放大部VAP_1係設置在色點CD_3_1與CD_3_2的右邊,且被以一水平離散場放大區域間距HFFARS而與色點CD_3_1與CD_3_2相分隔。離散場放大區域FFAR_3的垂直放大部VAP_2係設置在色點CD_3_1與CD_3_2的左邊,且被以一水平離散場放大區域間距HFFARS而與色點CD_3_1與CD_3_2相分隔。水平放大部HAP_1延伸到色點CD_3_1上方,且水平放大部HAP_3延伸到色點CD_3_2下方。因此,離散場放大區域FFAR_3,係沿色點CD_3_1及色點CD_3_2的右側、左側、頂部及底部而延伸。
畫素設計910也被設計,以使離散場放大區域從一鄰近畫素接收極性。尤其是,一第一導體係耦接到離散場放大區域,以從在目前畫素上之畫素接收極性,且一第二導體係耦接到切換元件,以提供極性給目前畫素下的畫素之離散場放大區域。舉例來說,耦接到離散場放大區域FFAR_1之電極的導體912,係往上延伸連接到目前畫素二之畫素的導體913以接收極性(請參考圖9(d))。耦接到切換元件SE_1導體913,係朝下延伸連接到目前畫素下之畫素的導體912。導體914與915適合離散場放大區域FFAR_2之目的,係如導體912與913對離散場放大區域FFAR_1而言。再者,導體916與917適合離散場放大區域FFAR_3之目的,係如導體912與913對離散場放大區域FFAR_1而言。
色點、離散場放大區域及切換元件的極性係以正號”+”及負號”-”表示。因此在圖9(a)中,顯示畫素設計910+的正點極性、所有的切換元件(如切換元件SE_1、SE_2及SE_3)及所有的色點(例如色點CD_1_1、CD_1_2、CD_2_1、CD_2_2、CD_3_1及CD_3_2),係具有正極性。然而,所有的離散場放大區域(例如離散場放大區域FFAR_1、FFAR_2及FFAR_3)係具有負極性。
圖9(b)係表示具有負點極性圖案的畫素設計910對負點極性圖案而言,切換元件SE_1及SE_3、色點CD_1_1、CD_1_2、CD_3_1及CD_3_2、離散場放大區域FFAR_2係具有負極性。然而,切換元件SE_2、色點CD_2_1及CD_2_2、離散場放大區域FFAR_1及FFAR_3係具有正極性。
如上所述,若鄰近元件具有相反極性者,在每一色點的離散場會被放大。畫素設計910係利用離散場放大區域來強化並穩定在液晶結構中之多區域的形成。一般而言,已偏極元件的極性係被指定,以使一第一極性的色點具有第二極性的鄰近已偏極元件。更特別地對畫素設計910而言,每一色點係圍繞相反極性之離散場放大區域部份的四側上。舉例來說,對畫素設計910(如圖9(a)所示)之正點極性圖案而言,色點CD_1_2具有正極性並被具有負極性之離散場放大區域FFAR_1所圍繞。因此色點CD_1_2的離散場被放大。
使用圖9(a)與圖9(b)之畫素設計910的畫素,可被使用在利用切換元件點反轉模式之顯示器。圖9(d)係表示顯示器920的一部分,顯示器920係使用畫素設計910的畫素P(0,0)、P(1,0)、P(0,1)及P(1,1),而畫素設計910係具有一切換元件點反轉驅動模式。顯示器920可具有數千列,且每一列上具有數千畫素。列與行係以如圖9(d)所示的方式從如圖9(d)所示的部份連續。為了清楚說明,控制切換元件的閘極線與源極線係在圖9(d)中被省略。為了更好以圖闡釋每一畫素,每一畫素的區域係被遮蔽,此遮蔽在圖9(d)中係僅為繪圖目的,並沒有功能上的意義。在顯示器920中,畫素係被配置以使在一列的畫素交替點極性圖案(正或負),且在一行的畫素也交替正、負點極性圖案。因此,畫素P(0,0)及P(1,1)具有正點極性圖案,畫素P(0,1)與P(1,0)具有負點極性圖案。然而,在下一個頁框中,畫素係將切換點極性圖案。因此一般而言,一畫素P(x,y)在當x+y為偶數時具有一第一點極性圖案,在當x+y為奇數時具有一第二點極性圖案。每一畫素列上的畫素係垂直地配向且水平地分隔,以使畫素最右邊的色點係以水平點間距HDS1與鄰近畫素之最左邊色點相隔。在一畫素行的畫素係水平地配向,且以一垂直點間距VDS3相互間隔。
如上所述,第一畫素的離散場放大區域係從第二畫素的切換元件接收極性。舉例來說,畫素P(0,0)之離散場放大區域FFAR_1的電極,係耦接到經由畫素P(0,0)之導體912與畫素P(0,1)之導體913的畫素P(0,1)之切換元件SE_1。相似地,畫素P(0,0)之離散場放大區域FFAR_2的電極,係耦接到經由畫素P(0,0)之導體914與畫素P(0,1)之導體915的畫素(0,1)之切換元件SE_2。再者,畫素P(0,0)之離散場放大區域FFAR_3的電極,係耦接到經由畫素P(0,0)之導體917與畫素P(0,1)之導體917的畫素(0,1)之切換元件SE_3。
在本發明一特定實施例中,每一色點具有40微米的寬度及60微米的高度。每一離散場放大區域具有5微米的垂直放大部寬度、155微米的垂直放大部高度、45微米的水平放大部寬度以及5微米的水平放大部高度。水平點間距HDS1為15微米,垂直點間距VDS1為15微米,垂直點間距VDS2為15微米,垂直點間距VDS3為5微米,水平離散場放大間距HFFARS為5微米,且垂直離散場放大間距VFFARS為5微米。
畫素設計910係可輕易地適合於顯示器使用,而此顯示器係具有離散場放大區域切換元件及離散場放大區域電極。如圖9(e)所示,顯示器930係使用一已修改的畫素設計910,其係省略導體912、913、914、915、916及917。特別地,圖9(e)係表示顯示器930的一部分,顯示器930係使用畫素設計910的畫素P(0,0)、P(1,0)、P(0,1)及P(1,1),而畫素設計910係具有一切換元件列反轉驅動模式。顯示器930可具有數千列,且每一列上具有數千畫素。列與行係以如圖9(e)所示的方式從如圖9(e)所示的部份連續。為了清楚說明,控制切換元件的閘極線與源極線係在圖9(e)中被省略。再者,為了更好以圖闡釋每一畫素,每一畫素的區域係被遮蔽,此遮蔽在圖9(e)中係僅為繪圖目的,並沒有功能上的意義。在顯示器930中,畫素係被配置以使在一列的畫素交替點極性圖案(正或負),且在一行上的畫素也交替正、負點極性圖案。因此,畫素P(0,0)及P(1,1)具有正點極性圖案,畫素P(0,1)與P(1,0)具有負點極性圖案。然而,在下一個頁框中,畫素係將切換點極性圖案。因此一般而言,一畫素P(x,y)在當x+y為偶數時具有一第一點極性圖案,在當x+y為奇數時具有一第二點極性圖案。
在每一畫素列上的畫素係垂直地配向,且水平地分隔,以使一畫素的最右邊色點被以水平點間距HDS1而與一鄰靠畫素之最左邊色點相互分隔。在一畫素行上的畫素係水平地配向,且被以一垂直點間距VDS3所分隔。
對顯示器930而言,使用畫素設計910之畫素的離散場放大區域,係從畫素外部接收正確極性。再者,在畫素內的離散場放大區域,係同時具有正與負極性。因此在顯示器930中,畫素的每一列具有二相對應的離散場放大區域切換元件,每一個係耦接到延伸經過顯示器930之一對離散場放大電極其中之一。在相對應畫素列中之畫素的離散場放大區域,係耦接到適當的離散場放大電極,以從離散場放大區域切換元件接收極性。特別是對列0而言,離散場放大區域切換元件FFARSE_0_1及FFARSE_0_2係在顯示器930的左側上。離散場放大電極FFARE_0_1係耦接到離散場放大區域切換元件FFARSE_0_1,並延伸經過顯示器930。離散場放大電極FFARE_0_2係耦接到離離散場放大區域切換元件FFARSE_0_2,並延伸經過顯示器930。如圖9(e)所示,畫素P(0,0)的離散場放大區域FFAR_2,與畫素P(1,0)的離散場放大區域FFAR_1及FFAR_3,係耦接到離散場放大電極FFARE_0_1。相反地,畫素P(0,0)的離散場放大區域FFAR_1及FFAR_3,與畫素P(1,0)的離散場放大區域FFAR_2,係耦接到離散場放大電極FFARE_0_2。如圖9(e)所示,離散場放大區域切換元件FFARSE_0_1具有正極性,且離散場放大區域切換元件FFARSE_0_2具有負極性。然而,在下一頁框中,則轉換極性。
對列1而言,離散場放大區域切換元件FFARSE_1_1及FFARSE_1_2係在顯示器930的右側上。然而,在本發明其嘎實施例中,離散場放大區域切換元件係均位在顯示器的相同側。離散場放大區域電極FFARE_1_1係耦接到離散場放大區域切換元件FFARSE_1_1,並延伸經過顯示器930。離散場放大電極FFARE_1_2係耦接到離離散場放大區域切換元件FFARSE_1_2,並延伸經過顯示器930。如圖9(e)所示,畫素P(0,0)的離散場放大區域FFAR_2,與畫素P(1,0)的離散場放大區域FFAR_1及FFAR_3,係耦接到離散場放大電極FFARE_1_1。相反地,畫素P(0,1)的離散場放大區域FFAR_1及FFAR_3,與畫素P(1,1)的離散場放大區域FFAR_2,係耦接到離散場放大電極FFARE_1_2。如圖9(e)所示,離散場放大區域切換元件FFARSE_1_1具有正極性,且離散場放大區域切換元件FFARSE_1_2具有負極性。然而,在下一頁框中,則轉換極性。
圖10(a)及10(b)係表示一畫素設計1010之正、負點極性圖案。畫素設計1010的佈局係非常類似於畫素設計910(如圖9(a)及9(b)所示)。因此為簡單起見,僅描述其間差異。尤其是,在畫素設計1010中,色分量與離散場放大區域係如同畫素設計910一樣位在相同位置。再者,切換元件SE_1與SE_3及裝置元件區域DCA_1與DCA_3係也如同畫素設計910一樣位在相同位置。然而,在畫素設計1010中,切換元件SE_2及裝置元件區域DCA_2係位在色分量CC_2與離散場放大區域FFAR_2之上。因此不像之前的畫素設計,畫素設計1010的切換元件係在多個列中。特別是,畫素設計1010的色分量係配向在一直線,切換元件SE_1與SE_3係位在直線的一第一側上,切換元件SE_2係位在直線的一第二側上。如上所述,切換元件的每一列係耦接到一單一閘極線。再者,在一時間中僅會有一閘極線啟動。因此對畫素設計1010而言,相對切換元件SE_1與SE_2而言,切換元件SE_2係在不同時間啟動。非常適合畫素設計1010的驅動模式,係描述在由發明人Hiap L. Ong所申請之美國專利申請號11/751,469,名稱為「Low Cost Switching Element Point Inversion Driving Scheme for Liquid Crystal Displays」,其係在此併入參考。
在如圖10(a)所示之畫素設計1010+的正點極性圖案中,色分量CC_1(如色點CD_1_1與CD_1_2)、色分量CC_3(如色點CD_3_1與CD_3_2)、離散場放大區域FFAR_2以及切換元件SE_1與SE_3具有正極性。色分量CC_2(如色點CD_2_1與CD_2_2)、離散場放大區域FFAR_1與FFAR_3以及切換元件SE_2具有負極性。在如圖10(b)所示之畫素設計1010-的負點極性圖案中,色分量CC_1(如色點CD_1_1與CD_1_2)、色分量CC_3(如色點CD_3_1與CD_3_2)、離散場放大區域FFAR_2以及切換元件SE_1與SE_3具有負極性。色分量CC_2(如色點CD_2_1與CD_2_2)、離散場放大區域FFAR_1與FFAR_3以及切換元件SE_2具有正極性。
圖10(c)及10(d)係表示一畫素設計1020之正、負點極性圖案。畫素設計1020的佈局係非常類似於畫素設計910(如圖9(a)及9(b)所示)。因此為簡單起見,僅描述其間差異。尤其是,在畫素設計1020中,色分量與離散場放大區域係如同畫素設計91一樣位在相同位置。再者切換元件SE_2及裝置元件區域DCA_2係也如同畫素設計910一樣位在相同位置。然而,在畫素設計1020中,切換元件SE_1與SE_3及裝置元件區域DCA_1與DCA_3係分別地位在色分量CC_2(及離散場放大區域FFAR_1)與色分量CC_3(及離散場放大區域FFAR_3)之上。因此不像畫素設計1010,畫素設計1020的切換元件係在多個列中。在如圖10(c)所示之畫素設計1020+的正點極性圖案中,色分量CC_1(如色點CD_1_1與CD_1_2)、色分量CC_3(如色點CD_3_1與CD_3_2)、離散場放大區域FFAR_2以及切換元件SE_1與SE_3具有正極性。色分量CC_2(如色點CD_2_1與CD_2_2)、離散場放大區域FFAR_1與FFAR_3以及切換元件SE_2具有負極性。在如圖10(d)所示之畫素設計1010-的負點極性圖案中,色分量CC_1(如色點CD_1_1與CD_1_2)、色分量CC_3(如色點CD_3_1與CD_3_2)、離散場放大區域FFAR_2以及切換元件SE_1與SE_3具有負極性。色分量CC_2(如色點CD_2_1與CD_2_2)、離散場放大區域FFAR_1與FFAR_3以及切換元件SE_2具有正極性。
圖10(e)係表示顯示器1050的一部分,其係包括使用畫素設計1010與畫素設計1020的畫素。為清楚起見,係省略在圖10(e)中供電給切換元件的閘極線與源極線。為了更好以圖闡釋每一畫素,每一畫素的區域係被遮蔽,此遮蔽在圖10(e)中係僅為繪圖目的,並沒有功能上的意義。顯示器1050具有畫素設計1010與畫素設計1020之交替畫素。例如在列0中,畫素P(0,0)使用畫素設計1010,而畫素P(1,0)使用畫素設計1020。畫素P(2,0)(圖未示)係使用畫素設計1010。相似地,在列1中,畫素P(0,1)使用畫素設計1010,而畫素P(1,1)使用畫素設計1020。畫素P(2,1)(圖未示)係使用畫素設計1010。在顯示器1050之一列的畫素係垂直地配向,且以水平點間距HDS1(未圖示在圖10(e))而水平地相隔。
在一畫素列內,畫素的色分量係水平地配向。然而,畫素的裝置元件區域係水平地交錯插入。特別是,在第一列中畫素的頂部裝置元件區域(及切換元件),係與在第二列(位在第一列之上)中畫素的底部裝置元件區域(及切換元件)垂直地配向。例如畫素P(0,0)之裝置元件區域DCA_2係與畫素P(0,1)之裝置元件區域DCA_1及DCA_3垂直地配向。再者,畫素P(0,0)之裝置元件區域DCA_2係位在畫素P(0,1)之裝置元件區域DCA_1及DCA_3之間。
在每一列的畫素係在具有正點極性圖案與具有負點極性圖案之間交替。因此,例如在列0上,畫素P(0,0)具有正點極性圖案,畫素P(0,)具有負點極性圖案。相似地,在列1上,畫素P(1,0)具有正點極性圖案,畫素P(1,1)具有負點極性圖案。再者,在每一列的畫素係在具有正點極性圖案與具有負點極性圖案之間交替。因此,例如在列0上,畫素P(0,0)具有正點極性圖案,畫素P(0,1)具有負點極性圖案。相似地,在列1上,畫素P(1,0)具有正點極性圖案,畫素P(1,1)具有負點極性圖案。一般而言,在顯示器1050中的畫素P(X,Y),當X為偶數時使用畫素設計1010而當X為奇數時使用畫素設計1020。再者,當X+Y為偶數時,畫素P(X,Y)具有一第一極性;當X+Y為奇數時,畫素P(X,Y)具有一第二極性。由於畫素設計的本性(nature),在顯示器1050中的每一切換元件列具有相同極性。因此顯示器1050使用切換元件列反轉驅動模式。在本發明的一特定實施例中,每一色點具有43微米的寬度及49微米的高度。每一關聯點具有43微米的寬度及39微米的高度。水平及垂直點間距為4微米。
如圖10(e)所示之使用如上所述的畫素設計,與鄰近已偏極元件相比較,顯示器1050的色點具有相反極性。因此,在每一色點中的離散場係被放大,以產生多個液晶區域(multiple liquid crystal domains)。
圖11(a)及圖11(b)係表示一畫素設計1110(如後述的編號1110+及1110-)不同的點極性圖案,此畫素設計610通常被使用在具有一切換元件點反轉驅動模式的顯示器上。在實際的操作上,一畫素將在每一影像頁框間之一第一點極性圖案與一第二點極性圖案之間做切換。特別是,在圖11(a)中,畫素設計1110具有正點極性圖案(因此標示為1110+),且在圖11(b)中,畫素設計1110具有負點極性圖案(因此標示為1110-)。再者,在不同畫素設計中每一被極化元件的極性係以”+”表示正極性,以”-”表示負極性。
畫素設計1110具有三個色分量CC_1、CC_2及CC_3。每一色分量包括八色點。在每一色分量中大數量的色點係使畫素設計1110更適合用在大螢幕顯示器。畫素設計1110也包括每一色分量中的一切換元件(參考SE_1、SE_2及SE_3)及每一色分量中的離散場放大區域(參考FFAR_1、FFAR_2及FFAR_3)。切換元件SE_1、SE_2及SE_3係設置在一列。裝置元件區域DCA_1、DCA_2及DCA_3係圍繞切換元件SE_1、SE_2及SE_3而被界定。裝置元件區域DCA_1、DCA_2及DCA_3係具有一裝置元件區域高度DCAH及一裝置元件區域寬度DCAW。
畫素設計1110之第一色分量CC_1的八色點係配置在具有四色點之二行的矩陣中。此二列係垂直地配向,以使八色點亦形成四個色點列。色點行係以第一水平點間距HDS1相分隔。在一列中的每一垂直地鄰近之色點,係以一第一垂直點間距VDS1相互間隔。特別是在第一色點列,色點CD_1_.1係在色點CD_1_2之上,而色點CD_1_2係在色點CD_1_3之上,且色點CD_1_3係在色點CD_1_4之上。在第一色點列右邊且以水平點間距HDS1與第一色點列相互間隔之第二色點列中,色點CD_1_5係在色點CD_1_6之上,而色點CD__6係在色點CD_1_7之上 且色點CD_1_7係在色點CD_1_8之上。(如上所述,在”色點CD_X_Y”的標記中,當Y具體指定色點是在色分量CC_X內時,則X具體指定色分量CC_X在一畫素中。)除了在色點CD_1_與CD_1_5之間的間距外,色點係沿色點矩陣的外邊緣電性地耦接。特別是色點CD_1_5的底部右角落,係耦接到色點CD_1_6的頂部右角落;色點CD_1_6的底部右角落,係接到色點CD_1_7的頂部右角落;色點CD_1_7的底部右角落,係接到色點CD_1_8的頂部右角落:色點CD_1_8的底部左角落,係接到色點CD_1_4的底部右角落;色點CD_1_4的頂部左角落,係接到色點CD_1_3的底部左角落;色點CD_1_3的頂部左角落,係接到色點CD_1_2的底部左角落;以及色點CD_1_2的頂部左角落,係接到色點CD_1_1的底部左角落。為了降低製造成本,色點及色點之間的連接,可以一單一金屬製程所形成。然而,本發明的某些實施例係可使用製程步驟來形成色點及耦接色點。再者,某些實施例係可在不同位置耦接色分量的色點。
設置在色點CD_1_4與色點CD_1_8之下的裝置元件區域DCA_1,係以垂直點間距VDS2而與色點CD_1_4與色點CD_1_8相間隔。切換元件SE_1係設置在裝置元件區域DCA_1內。切換元件SE_1係耦接到色分量CC_1之色點的電極(即色點CD_1_1、CD_1_2、CD_1_3、CD_1_4、CD_1_5、CD_1_6、CD_1_7及CD_1_8),以控制色分量CC_1之色點的電壓極性與電壓量。在本發明某些實施例中,色點可與裝置元件區域重疊。
相似地,畫素設計1110之第二色分量CC_2也具有八個色點,而八個色點係配置在具有四色點之二行的矩陣中。此二列係垂直地配向,以使八色點亦形成四個色點列。特別是在第一色點列,色點CD_2_1係在色點CD_2_2之上,而色點CD_2_2係在色點CD_2_3之上,且色點CD_2_3係在色點CD_2_4之上。在第一色點列右邊之第二色點列中,色點CD_2_5係在色點CD_2_6之上,而色點CD_2_6係在色點CD_2_7之上,且色點CD_2_7係在色點CD_2_8之上。除了在色點CD_2_1與CD_2_5之間的間距外,色點係沿色點矩陣的外邊緣電性地耦接。特別是色點CD_2_5的底部右角落,係耦接到色點CD_2_6的頂部右角落;色點CD_2_6的底部右角落,係接到色點CD_2_7的頂部右角落;色點CD_2_7的底部右角落,係接到色點CD_2_8的頂部右角落;色點CD_2_8的底部左角落,係接到色點CD_2_4的底部右角落;色點CD_2_4的頂部左角落,係接到色點CD_2_3的底部左角落;色點CD_2_3的頂部左角落,係接到色點CD_2_2的底部左角落;以及色點CD_2_2的頂部左角落,係接到色點CD_2_1的底部左角落。
設置在色點CD_2_4與色點CD_2_8之下的裝置元件區域DCA_2,係以垂直點間距VDS2而與色點CD_2_4與色點CD_2_8相間隔。切換元件SE_2係設置在裝置元件區域DCA_2內。切換元件SE_2係耦接到色分量CC_2之色點的電極(即色點CD_2_1、CD_2_2、CD_2_3、CD_2_4、CD_2_5、CD_2_6、CD_2_7及CD_2_8),以控制色分量CC_2之色點的電壓極性與電壓量。第二色分量CC_2係與第一色分量CC_1垂直地配句,且以第二水平點間距HDS2與第一色分量CC_1相間隔,因此,色點CC_2與CC_1係以一水平色分量偏移量HCCO1(horizontal color component offset)所抵消,其中,水平色分量偏移量HCCO1係等於水平點間距HDS1加上水平點間距HDS2再加上兩倍的色點寬度CDW之和。在本發明某些實施例中,水平點間距HDS2係大於水平點間距HDS1。在此實施例中,較大內距離允許如用於切換元件之源極線的一訊號線,以使色分量CC_1及色分量CC_2作動。因為離散場放大區域可使用比訊號線更薄的氧化銦錫線(ITO lines)來形成,在一色分量之行間的間距,可被變得更小。
特別是關於色點,色點CD_2_1係與色點CD_1_5垂直地配向,且以水平點間距HDS2相互間隔。相似地,色點CD_2_2、CD_2_3及CD_2_4係分別與CD_1_6、CD_1_7及CD_1_8垂直地配向,且以水平點間距HDS2水平地相互間隔。
相似地,畫素設計1110之第三色分量CC_3也具有八個色點,而八個色點係配置在具有四色點之二行的矩陣中。此二列係垂直地配向,以使八色點亦形成四個色點列。特別是在第一色點列,色點CD_3_1係在色點CD_3_2之上,而色點CD_3_2係在色點CD_3_3之上,且色點CD_3_3係在色點CD_3_4之上。在第一色點列右邊之第二色點列中,色點CD_3_5係在色點CD_3_6之上,而色點CD_3_6係在色點CD_3_7之上,且色點CD_3_7係在色點CD_3_8之上。除了在色點CD_3_1與CD_3_5之間的間距外,色點係沿色點矩陣的外邊緣電性地耦接。特別是色點CD_3_5的底部右角落,係耦接到色點CD_3_6的頂部右角落;色點CD_3_6的底部右角落,係接到色點CD_3_7的頂部右角落;色點CD_3_7的底部右角落,係接到色點CD_3_8的頂部右角落;色點CD_3_8的底部左角落,係接到色點CD_3_4的底部右角落;色點CD_3_4的頂部左角落,係接到色點CD_3_3的底部左角落;色點CD_3_3的頂部左角落,係接到色點CD_3_2的底部左角落;以及色點CD_3_2的頂部左角落,係接到色點CD_3_1的底部左角落。
設置在色點CD_3_4與色點CD_3_8之下的裝置元件區域DCA_3,係以垂直點間距VDS2而與色點CD_3_4與色點CD_3_8相間隔。切換元件SE_3係設置在裝置元件區域DCA_3內。切換元件SE_3係耦接到色分量CC_3之色點的電極(即色點CD_3_1、CD_3_2、CD_3_3、CD_.3_4、CD_3_5、CD_3_6、CD_3_7及CD_3_8),以控制色分量CC_3之色點的電壓極性與電壓量。第三色分量CC_3係與第二色分量CC_2垂直地配向,且以第二水平點間距HDS2與第一色分量CC_1相間隔,因此,色點CC_3與CC_2係以一水平色分量偏移量所抵消。特別是關於色點,色點CD_3_1係與色點CD_2_5垂直地配向,且以水平點間距HDS2相互間隔。相似地,色點CD_3_2、CD_3_3及CD_3_4係分別與CD_2_6、CD_2_7及CD_2_8垂直地配向,且以水平點間距HDS2水平地相互間隔。
畫素設計1110也包括離散場放大區域FFAR_1、FFAR_2及FFAR_3。圖11(c)係表示畫素設計1110之離散場放大區域FFAR_1更加詳細的視圖。為清楚起見,離散場放大區域FFAR_1係概念地區分成一第一垂直放大部VAP_1、一第一水平放大部HAP_1、一第二水平放大部HAP_2、一第三水平放大部HAP_3、一第四水平放大部HAP_4、一第五水平放大部HAP_5以及一第六水平放大部HAP_6。水平放大部HAP_1係鄰近垂直放大部VAP_1且沿到左邊。水平放大部HAP_1係垂直地大致地設置在從垂直放大部VAP_1(即VAP_H_1)頂部算起的四分之一高度處。水平放大部HAP_2係垂直地設在中央且延伸到垂直放大部VAP_1的左邊。水平放大部HAP_3係垂直地大致地設置在從垂直放大部VAP_1底部算起的四分之一高度處,且延伸到垂直放大部VAP_1的左邊。水平放大部HAP_4係與水平放大部HAP_1垂直地配向且相互鄰近,但延伸到垂直放大部VAP_1的右邊。水平放大部HAP_5係與水平放大部HAP_2垂直地配向且相互鄰近,但延伸到垂直放大部VAP_1的右邊。水平放大部HAP_6係與水平放大部HAP_3垂直地配向且相互鄰近,但延伸到垂直放大部VAP_1的右邊。如上所述,水平放大部與垂直放大部的使用,係允許離散場放大區域FFAR_1之配置有更清楚的描述。水平放大部HAP_1、HAP_2、HAP_3、HAP_4、HAP_5與HAP_6分別地具有水平放大部寬度HAP_W_1、HAP_W_2、HAP_W_3、HAP_W_4、HAP_W_5與HAP_W_6以及水平放大部高度HAP_H_1、HAP_H_2、HAP_H_3、HAP_H_4、HAP_H_5與HAP_H_6。在圖11(a)-11(d)的特定實施例中,水平放大部高度係相同,而水平放大部寬度係相同。垂直放大部VAP_1具有一垂直放大部寬度VAP_W_1及一垂直放大部高度VAP_H_1。離散場放大區域FFAR_2及FFAR_3係與離散場放大區域FFAR_1的形狀相同。
如圖11(a)所示,離散場放大區域FFAR_1、FFAR_2及FFAR_3係分別設置在色分量CC_1、CC_2及CC_3內。特別是,離散場放大區域FFAR_1被配置,以使離散場放大區域FFAR_1的水平放大部HAP_1位在色點CD_1_1與CD_1_2之間,且被以一垂直離散場放大區域間距VFFARS而與色點CD_1_1及CD_1_2相分隔。由於色點CD_1_1及CD_1_2之間的內部連接,離散場放大區域FFAR_1的水平放大部HAP_1並未延伸到點CD_1_1及CD_1_2的左側端。相似地,離散場放大區域FFAR_1的水平放大部HAP_2位在色點CD_1_2與CD_1_3之間;離散場放大區域FFAR_1的水平放大部HAP_3位在色點CD_1_3與CD_1_4之間;離散場放大區域FFAR_1的水平放大部HAP_4位在色點CD_1_5與CD_1_6之間;離散場放大區域FFAR_1的水平放大部HAP_5位在色點CD_1_6與CD_1_7之間;離散場放大區域FFAR_1的水平放大部HAP_6位在色點CD_1_7與CD_1_8之間。離散場放大區域FFAR_1的垂直放大部VAP_1係設置在色點CD_1_1與CD_1_5之間、CD_1_2與CD_1_6之間、CD_1_3與CD_1_7之間、CD_1_4與CD_1_8之間。離散場放大區域FFAR_1的垂直放大部VAP_1係被以一水平離散場放大區域間距HFFARS(並未特別表示在圖11(a))而與色點相分隔。因此,離散場放大區域FFAR_1,係沿色點CD_1_1的右側頂部、色點CD_1_2與CD_1_3右側頂部及底部、色點CD_1_4右側頂部、色點CD_1_5左側底部、色點CD_1_6與CD_1_7左側頂部及底部、色點CD_1_8左側頂部而延伸。
離散場放大區域FFAR_2與FFAR_3係以如上所述離散場放大區域FFAR_1與色分量CC_1的相同手段,分別地設置在色分量CC_2及CC_3內。
畫素設計1110也被設計,以使離散場放大區域從一鄰近畫素接收極性。尤其是,一第一導體係耦接到離散場放大區域,以從在目前畫素上之畫素接收極性,且一第二導體係耦接到切換元件,以提供極性給目前畫素下的畫素之離散場放大區域。舉例來說,耦接到離散場放大區域FFAR_1之電極的導體1112,係往上延伸連接到目前畫素上之畫素的導體1113以接收極性(請參考圖11(d))。耦接到切換元件SE_1導體1113,係朝下延伸連接到目前畫素下之畫素的導體1112。導體1114與1115適合離散場放大區域FFAR_2之目的,係如導體1112與1113對離散場放大區域FFAR_1而言。再者,導體1116與1117適合離散場放大區域FFAR_3之目的,係如導體1112與1113對離散場放大區域FFAR_1而言。
色點、離散場放大區域及切換元件的極性,係以正號”+”及負號”-”表示。因此在圖11(a)中,顯示畫素設計1110+的正點極性圖案、切換元件SE_1與SE_3、色點CD_1_1、CD_1_2、CD_1_3、CD_1_4、CD_1_5、CD_1_6、CD_1_7、CD_1_8、CD_3_1、CD_3_2、CD_3_3、CD_3_4、CD_3_5、CD_3_6、CD_3_7、CD_3_8及離散場放大區域FFAR_2係具有正極性。然而,切換元件SE_2、色點CD_2_1、CD_2_2、CD_2_3、CD_2_4、CD_2_5、CD_2_6、CD_2_7、CD_2_8及離散場放大區域FFAR_1、FFAR_3係具有負極性。
圖11(b)係表示具有負點極性圖案的畫素設計1110。對負點極性圖案而言,切換元件SE_1與SE_3、色點CD_1_1、CD_1_2、CD_1_3、CD_1_4、CD_1_5、CD_1_6、CD_1_7、CD_1._8、CD_3_1、CD_3_2、CD_3_3、CD_3_4、CD_3_5、CD_3_6、CD_3_7、CD_3_8及離散場放大區域FFAR_2係具有負極性。然而,切換元件SE_2、色點CD_2_1、CD_2_2、CD_2_3、CD_2_4、CD_2_5、CD_2_6、CD_2_7、CD_2_8及離散場放大區域FFAR_1、FFAR_3係具有正極性。
如上所述,若鄰近元件具有相反極性者,在每一色點的離散場會被放大。畫素設計1110係利用離散場放大區域來強化並穩定在液晶結構中之多區域的形成。一般而言,已偏極元件的極性係被指定,以使一第一極性的色點具有第二極性的鄰近已偏極元件。更特別地對畫素設計1110而言,每一色點係圍繞相反極性之離散場放大區域部份的兩側或三側上。再者,這些色點也鄰近一相反極性的色點。舉例來說,對畫素設計1110(如圖11(a)所示)之正點極性圖案而言,色點CD_1_6具有正極性並鄰近在色點CD_1_6之頂部、左側及底部的離散場放大區域FFAR_1部份(具有負極性)。再者,具有負極性的色點CD_2_2,係在色點CD_1_6左側上。因此,色點CD_1_6的離散場被放大。
使用圖11(a)與圖11(b)之畫素設計1110的畫素,可被使用在利用切換元件點反轉模式之顯示器。圖11(d)係表示顯示器1120的一部分顯示器1120係使用畫素設計1110的畫素P(10,10)、P(11,10)、P(10,11)及P(1,11),而畫素設計1110係具有一切換元件點反轉驅動模式。顯示器1120可具有數千列,且每一列上具有數千畫素。列與行係以如圖11(d)所示的方式從如圖11(d)所示的部份連續。為了清楚說明,控制切換元件的閘極線與源極線係在圖11(d)中被省略。為了更好以圖闡釋每一畫素,每一畫素的區域係被遮蔽,此遮蔽在圖11(d)中係僅為繪圖目的,並沒有功能上的意義。再者,由於空間限制,在圖11(d)中,色點係被標示成”X_Y”而不是”CD_X_Y”。
在顯示器1120中,畫素係被配置以使在一列的畫素交替點極性圖案(正或負),且在一行的畫素也交替正、負點極性圖案。因此,畫素P(10,10)及P(11,11)具有正點極性圖案,畫素P(10,11)與P(11,10)具有負點極性圖案。然而,在下一個頁框中,畫素係將切換點極性圖案。因此一般而言,一畫素P(x,y)在當x+y為偶數時具有一第一點極性圖案,在當x+y為奇數時具有一第二點極性圖案。每一畫素列上的畫素係垂直地配向且水平地分隔,以使畫素最右邊的色點係以水平點間距HDS2與鄰近畫素之最左邊色點相隔。在一畫素行的畫素係水平地配向,且以一垂直點間距VDS3相互間隔。
如上所述,第一畫素的離散場放大區域係從第二畫素的切換元件接收極性。舉例來說,畫素P(10,10)之離散場放大區域FFAR_1的電極,係耦接到經由畫素P(10,10)之導體1112與畫素P(10,11)之導體1113的畫素P(10,11)之切換元件SE_1。相似地,畫素P(10,10)之離散場放大區域FFAR_2的電極,係耦接到經由畫素P(10,10)之導體1114與畫素P(10,11)之導體1115的畫素(10,11)之切換元件SE_2。再者,畫素P(10,10)之離散場放大區域FFAR_3的電極,係耦接到經由畫素P(10,10)之導體1117與畫素P(10,11)之導體1117的畫素(10,11)之切換元件SE_3。
在本發明一特定實施例中,每一色點具有120微米的寬度及360微米的高度。每一色點具有44微米的寬度及66微米的高度。每一離散場放大區域具有5微米的垂直放大部寬度、5微米的垂直放大部高度、5微米的水平放大部寬度以及5微米的水平放大部高度。水平點間距HDS1為17微米,水平點間距HDS2為16微米,垂直點間距VDS1為17微米,垂直點間距VDS2為5微米,垂直點間距VDS3為18微米,水平離散場放大間距HFFARS為5微米,且垂直離散場放大間距VFFARS為6微米。
如上所述的不同其他原理也可以使用在畫素設計1110。舉例來說,畫素設計1110可以簡單地適合於使用在具有離散場放大區域切換元件及離散場放大區域電極之顯示器上。(請參考圖7(e)或圖9(e))再者,畫素設計1110的變異也可以產生如邊緣畫素。
圖11(e)係以圖闡釋以畫素設計1110為基礎之一頂邊畫素設計1110_TE。為了簡單起見,並不重複描述,且僅描述頂邊畫素設計1110_TE與畫素設計1110之間的差異。
特別是,頂邊畫素設計1110_TE係使用已修改的色分量布局,係稍微地修改裝置元件區域,及與畫素設計110比較之一已修改的離散場放大區域。畫素設計1110_TE所有的色分量與離散場放大區域具有相同的修改。為清楚起見,畫素設計1110_TE的色分量係表示成頂邊色分量,且標示為CC_TE_1、CC_TE_2及CC_TE_3。相似地,畫素設計1110_TE的離散場放大區域係表示成頂邊離散場放大區域,且標示為FFAR_TE_1、FFAR_TE_2及FFAR_TE_3。尤其是,色點的方式係沿已修改之色點矩陣外緣而耦接。特別是在頂邊色分量CC_TE_1中,色點CD_1_1係耦接到色點CD_1_5,但色點CD_1_7並為沿色點矩陣邊緣而耦接到色點CE_1_8。再者,頂邊色分量CC_TE_1之色點CD_1_8係縮小化,以提供空間給連接件1132(connectors)。畫素設計1110_TE的頂邊色分量CC_TE_2與CC_TE_3,係為相似地修改。
再者,由於色點CD_1_1與CD_1_5之間的耦接,在色點CD_1_1與CD_1_5之間的頂邊離散場放大區域FFAR_TE_1之垂直放大部係被縮短。頂邊離散場放大部FFAR_TE_2及FFAR_TE_3係相似地被修改。再者,頂邊畫素設計1110_TE之裝置元件區域DCA_TE_1、DCA_TE_2及DCA_TE_3係被窄化,以分別提供空間給連接件1132、1134及1136。連接件1132、1134及1136係用來將頂邊離散場放大區域FFAR_TE_1、FFAR_TE_2及FFAR_TE_3耦接到頂邊畫素下之色分量CC_1、CC_2及CC_3。
圖11(f)及圖11(g)係以圖闡釋依據畫素設計1110之另一頂邊畫素設計1110_TE_2及一頂部右角落畫素設計1110_TRC。為簡單起見,不重複描述,僅描述邊緣畫素設計與畫素設計1110之間的差異。
特別是,頂邊畫素設計1110_TE2係使用已修改的色分量布局,其係與畫素設計1110比較之一已修改的離散場放大區域。畫素設計1110_TE2所有的色分量與離散場放大區域具有相同的修改。為清楚起見,畫素設計1110_TE2的色分量係表示成頂邊色分量,且標示為CC_TE2_1、CC_TE2_2及CC_TE2_3。相似地,畫素設計1110_TE2的離散場放大區域係表示成頂邊離散場放大區域,且標示為FFAR_TE2_1、FFAR_TE2_2及FFAR_TE2_3。尤其是,色點的方式係沿已修改之色點矩陣外緣而耦接。特別是在頂邊色分量CC_TE2_1中,色點CD_1_5係耦接到色點CD_1_1,但色點CD_1_5並為沿色點矩陣邊緣而耦接到色點CE_1_6。畫素設計1110_TE2之頂邊色分量CC_TE2_2及CC_TE2_3,係被相似地修改。再者,在色點CD_1_5與CD_1_6之間的頂邊離散場放大區域FFAR_TE2_1,係延伸到色點CD_1_5與CD_1_6的右側邊。邊離散場放大區域FFAR_TE2_2與FFAR_TE_3係被相似地修改。一連接件1142係將頂邊離散場放大區域FFAR_TE2_1耦接到頂邊色分量CC_TE2_2。一連接件1143係將頂邊離散場放大區域FFAR_TE2_2耦接到頂邊色分量CC_TE2_3。另外,一連接件1144係將頂邊離散場放大區域FFAR_TE2_3耦接到一鄰近畫素之最左邊色分量。
頂部右角落畫素設計1110_TRC(圖11(g))係相似於頂邊畫素設計1110_TE2。為簡單起見,並不重複敘述,僅描述頂部右角落畫素設計1110_TRC與頂邊畫素設計1110_TE2之間的差異。
特別是,頂部右角落畫素設計1110_TRC係使用對第三色分量之已修改的色分量布局,其係與畫素設計1110之第三離散場放大區域比較的一已修改的離散場放大區域。為清楚起見,畫素設計1110_TRC的已修改之色分量,係表示成頂部右角落色分量,且標示為CC_TRC_3。相似地,畫素設計1110_TRC的第三離散場放大區域係表示成頂部右角落離散場放大區域,且標示為FFAR_TRC_3。尤其是,色點的方式係沿已修改之色點矩陣外緣而耦接。特別是在頂部右角落色分量CC_TRC_3中,色點CD_3_5係耦接到色點CD_3_6,但色點CD_3_2並為沿色點矩陣邊緣而耦接到色點CE_3_3。再者,在色點CD_3_2與CD_3_3之間的頂部右角落頂邊離散場放大區域FFAR_TRC_3,係延伸到色點CD_3_2與CD_3_3的左側邊。邊離散場放大區域FFAR_TE2_2與FFAR_TE_3係被相似地修改。一連接件1148係將頂部右角落畫離散場放大區域FFAR_TRC_3耦接到頂邊色分量CC_TE2_2(在相同的畫素中)。
再者,畫素設計1110可以針對使用切換元件列反轉模式之顯示器作修改。圖11(h)及11(i)係表示畫素設計1150(標示為1150+及1150-)之不同點極性圖案,而畫素設計1150係可以被使用在具有一切換元件列反轉模式的顯示器中。畫素設計1150具有如畫素設計1110相同的布局,因此為簡單起見並不重複敘述。然而在畫素設計1150中的元件極性,畫素設計1150係不同於畫素設計1110。
色點、離散場放大區域及切換元件的極性,係以正號”+”及負號”-”表示。因此在圖11(h)中,顯示畫素設計1150+的正點極性圖案及色點的所有切換元件具有正極性,而所有的離散場放大區域具有負極性。特別是,切換元件SE_1、SE_2與SE_3、色點CD_1_1、CD_1_2、CD_1_3、CD_1_4、CD_1_5、CD_1_6、CD_1_7、CD_2_1、CD_2_2、CD_2_3、CD_2_4、CD_2_5、CD_2_6、CD_2_7、CD_2_8與色點CD_3_1、CD_3_2、CD_3_3、CD_3_4、CD_3_5、CD_3_6、CD_3_7、CD_3_8具有正極性。然而,離散場放大區域FFAR_1、FFAR_2及FFAR_3係具有負極性。
圖11(i)係表示具有負點極性圖案的畫素設計1150。對負點極性圖案而言,色點的所有切換元件具有負極性,所有的離散場放大區域具有正極性。特別是,切換元件SE_1、SE_2與SE_3、色點CD_1_1、CD_1_2、CD_1_3、CD_1_4、CD_1_5、CD_1_6、CD_1_7、CD_2_1、CD_2_2、CD_2_3、CD_2_4、CD_2_5、CD_2_6、CD_2_7、CD_2_8與色點CD_3_1、CD_3_2、CD_3_3、CD_3_4、CD_3_5、CD_3_6、CD_3_7、CD_3_8具有負極性。然而,離散場放大區域FFAR_1、FFAR_2及FFAR_3係具有正極性。
如上所述,若鄰近元件具有相反極性者,在每一色點的離散場會被放大。畫素設計1150係利用離散場放大區域來強化並穩定在液晶結構中之多區域的形成。一般而言,已偏極元件的極性係被指定,以使一第一極性的色點具有第二極性的鄰近已偏極元件。更特別地對畫素設計1110而言,每一色點係圍繞相反極性之離散場放大區域部份的兩側或三側上。再者,這些色點也鄰近一相反極性的色點。雖然色點也鄰近另一相同極性的色點,但在色點之間的距離係大於色點與離散場放大區域之間的距離。因此,離散場放大區域仍可以放大色點的離散場。舉例來說,對畫素設計1110(如圖11(a)所示)之正點極性圖案而言,色點CD_1_6具有正極性並鄰近在色點CD_1_6之頂部、左側及底部的離散場放大區域FFAR_1部份(具有負極性)。雖然也具有正極性的色點CD_2_2係在色點CD_1_6右側上,但因為離散場放大區域FFAR_1係鄰靠色點CD_1_6且在色點CD_1_6的多側上,因此離散場放大區域FFAR_1仍放大色點CD_1_6的離散場。
使用圖11(h)與圖11(i)之畫素設計1150的畫素,可被使用在利用切換元件列反轉模式之顯示器。圖11(j)係表示顯示器1160的一部分,顯示器1160係使用畫素設計1150的畫素P(10,10)、P(11,10)、P(10,11)及P(11,11),而畫素設計1150係具有一切換元件列反轉驅動模式。顯示器1160可具有數千列,且每一列上具有數千畫素。列與行係以如圖11(j)所示的方式從如圖11(j)所示的部份連續。為了清楚說明,控制切換元件的閘極線與源極線係在圖11(j)中被省略。為了更好以圖闡釋每一畫素,每一畫素的區域係被遮蔽,此遮蔽在圖11(j)中係僅為繪圖目的,並沒有功能上的意義。再者,由於空間限制,在圖11(j)中,色點係被標示成”X_Y”而不是”CD_X_Y”。
在顯示器1160中,畫素係被配置以使在一列的畫素交替點極性圖案(正或負),且在一行的畫素也交替正、負點極性圖案。因此,畫素P(10,10)及P(11,10)具有正點極性圖案,畫素P(10,11)與P(11,11)具有負點極性圖案。然而,在下一個頁框中,畫素係將切換點極性圖案。因此一般而言,一畫素P(x,y)在當y為偶數時具有一第一點極性圖案,在當y為奇數時具有一第二點極性圖案。每一畫素列上的畫素係垂直地配向且水平地分隔,以使畫素最右邊的色點係以水平點間距HDS1與鄰近畫素之最左邊色點相隔。在一畫素行的畫素係水平地配向,且以一垂直點間距VDS3相互間隔。
如上所述,第一畫素的離散場放大區域係從第二畫素的切換元件接收極性。舉例來說,畫素P(10,10)之離散場放大區域FFAR_1的電極,係耦接到經由畫素P(10,10)之導體1112與畫素P(10,11)之導體1113的畫素P(10,11)之切換元件SE_1。相似地,畫素P(10,10)之離散場放大區域FFAR_2的電極,係耦接到經由畫素P(10,10)之導體1114與畫素P(10,11)之導體1115的畫素(10,11)之切換元件SE_2。再者,畫素P(10,10)之離散場放大區域FFAR_3的電極,係耦接到經由畫素P(10,10)之導體1117與畫素P(10,11)之導體1117的畫素(10,11)之切換元件SE_3。
即便如此,依據本發明的放大本質離散電場多區域垂直配向液晶顯示器(AIFF MVA LCD),係提供低成本的寬視角,在本發明的某些實施例中,係使用光學補償方法(optical compensation methods)以進一步增加視角。舉例來說,本發明的某些實施例係在上基板(top substrate)或下基板(bottom substrate),或是同時在上、下基板,使用具有垂直方向光學軸之負雙折射光學補償膜(negative birefringence optical film)。其他實施例係使用具有負雙折射之單光軸光學補償膜或雙光軸光學補償膜。在某些實施例中,具有平行光學軸向的正補償膜,係可以附加到具有垂直光學軸向之負雙折射膜。再者,也可以使用包括所有結合的多個膜。其他實施例可使用圓偏極板(circular polarizer),以改善光學透射(light transmission)及視角。其他實施例可使用具有光學補償膜的圓偏極板,以進一步改善光學透射及視角。再者,本發明的某些實施例係使用黑色矩陣(black matrix,BM)覆蓋離散場放大區域(FFARs),以使離散場放大區域變得不透光。黑色矩陣的使用係改善顯示器的對比(contrast ratio),且可提供更好的色彩表現。在其他實施例中,某些或所有的黑色矩陣,可被移除(或是省略),以使離散場放大區域變成透明,其係改善顯示器中的透光率(light transmittance)。已改善的透光率可以降低顯示器的電力需求(power requirement)。
在本發明的不同實例中,已描述出無須在結構上使用額外物理構型,以產生多區域垂直配向液晶顯示器之新穎的結構與方法。如上所述在本發明的結構與方法之不同實例,係僅說明本發明的原理,且並非為了將本發明的範圍限制到所描述的特定實施例。舉例來說,從此揭露來觀之,熟悉此技術者可以界定其他畫素定義、點極性圖案、畫素設計、色分量、離散場放大區域、垂直放大部、水平放大部、極性、離散場、電極、基板及膜等等,並依據本發明的原理使用這些交替的特性以產生一方法或系統。因此,本發明僅由隨後所述的申請專利範圍所限定。
雖然本發明以相關的較佳實施例進行解釋,但是這並不構成對本發明的限制。應說明的是,本領域的技術人員根據本發明的思想能夠構造出很多其他類似實施例,這些均在本發明的保護範圍之中。
100...垂直配向液晶顯示器
105...第一偏光片
110...第一基板
120...第一電極
125...第一配向層
130...液晶
140...第二配向層
145...第二電極
150...第二基板
155...第二偏光片
302...第一偏光片
305...第一基板
307...第一配向層
310...畫素
311...第一電極
312...液晶
313...液晶
315...第二電極
320...畫素
321...第一電極
322...液晶
323...液晶
325...第二電極
327...電場
330...畫素
331...第一電極
332...液晶
333...液晶
335...第二電極
352...第二配向層
355...第二基板
357...第二偏光片
400...顯示器
410...畫素設計
410+...畫素設計
410-...畫素設計
420...顯示器
430...畫素設計
430+...畫素設計
430-...畫素設計
430_BLC...底部左角落畫素設計
430_LE...左邊畫素設計
430_SE...底邊畫素設計
430_TE...頂邊畫素設計
430_TLC...頂部左角落畫素設計
432...導體
434...導體
436...導體
440...顯示器
450...顯示器
451...電晶體
510...畫素設計
510+...畫素設計
510-...畫素設計
512...導體
514...導體
520...顯示器
610...畫素設計
610+...畫素設計
610-...畫素設計
612...導體
613...導體
614...導體
615...導體
616...導體
617...導體
620...顯示器
710...畫素設計
710+...畫素設計
710-...畫素設計
712...導體
713...導體
714...導體
715...導體
716...導體
717...導體
810...畫素設計
810+...畫素設計
810-...畫素設計
812...導體
814...導體
816...導體
820...顯示器
910...畫素設計
910+...畫素設計
910-...畫素設計
912...導體
913...導體
914...導體
915...導體
916...導體
917...導體
920...顯示器
930...顯示器
1010...畫素設計
1010+...畫素設計
1010-...畫素設計
1020...畫素設計
1020+...畫素設計
1020-...畫素設計
1050...顯示器
1110...畫素設計
1110+...畫素設計
1110-...畫素設計
1110_TE...頂邊畫素設計
1110_TE2...頂邊畫素設計
1110_TRC...頂部右角落畫素設計
1112...導體
1113...導體
1114...導體
1115...導體
1116...導體
1117...導體
1120...顯示器
1132...連接件
1134...連接件
1136...連接件
1142...連接件
1143...連接件
1144...連接件
1148...連接件
1150...畫素設計
1160...顯示器
ADH...關聯點高度
ADW...關聯點寬度
CC_1...第一色分量
CC_2...第二色分量
CC_3...第三色分量
CC_TE_1...頂邊色分量
CC_TE_2...頂邊色分量
CC_TE_3...頂邊色分量
CC_TE2_1...頂邊色分量
CC_TE2_2...頂邊色分量
CC_TE2_3...頂邊色分量
CD_1_1...色點
CD_1_2...色點
CD_1_3...色點
CD_1_4...色點
CD_1_5...色點
CD_1_6...色點
CD_1_7...色點
CD_1_8...色點
CD_2_1...色點
CD_2_2...色點
CD_2_3...色點
CD_2_4...色點
CD_2_5...色點
CD_2_6...色點
CD_2_7...色點
CD_2_8...色點
CD_3_1...色點
CD_3_2...色點
CD_3_3...色點
CD_3_4...色點
CD_3_5...色點
CD_3_6...色點
CD_3_7...色點
CD_3_8...色點
CDH...色點高度
CDW...色點寬度
DCA_1...裝置元件區域
DCA_2...裝置元件區域
DCA_3...裝置元件區域
DCAH...裝置元件區域高度
DCA_TE_1...裝置元件區域
DCA_TE_2...裝置元件區域
DCA_TE_3...裝置元件區域
DCAW...裝置元件區域寬度
FFAR...已修改離散場放大區域
FFAR_1...離散場放大區域
FFAR_2...離散場放大區域
FFAR_3...離散場放大區域
FFAR_BLE_1...底部左角落離散場放大區域
FFARE_0...離散場放大區域電極
FFARE_1...離散場放大區域電極
FFAR_LE_1...左邊離散場放大區域
FFAR_LE_2...左邊離散場放大區域
FFAR_LE_3...左邊離散場放大區域
FFARSE_0...離散場放大區域切換元件
FFARSE_1...離散場放大區域切換元件
FFAR_T_0...離散場放大區域電晶體
FFAT_T_1...離散場放大區域電晶體
FFAR_TE_1...頂邊離散場放大區域
FFAR_TE_2...頂邊離散場放大區域
FFAR_TE_3...頂邊離散場放大區域
FFAR_TE2_1...頂邊離散場放大區域
FFAR_TE2_2...頂邊離散場放大區域
FFAR_TE2_3...頂邊離散場放大區域
FFAR_TLC_1...頂部左角落離散場放大區域
G_0...閘極線
G_1...閘極線
HAP...水平放大部
HAP_1...第一水平放大部
HAP_2...第二水平放大部
HAP_3...第三水平放大部
HAP_4...第四水平放大部
HAP_5...第五水平放大部
HAP_6...第六水平放大部
HAP_B...底部水平放大部
HAP_B_1...底部水平放大部
HAP_B_2...底部水平放大部
HAP_B_3...底部水平放大部
HAP_H...水平放大部高度
HAP_H_1...水平放大部高度
HAP_H_2...水平放大部高度
HAP_H_3...水平放大部高度
HAP_T_1...頂部水平放大部
HAP_W...水平放大部寬度
HAP_W_1...水平放大部寬度
HAP_W_2...水平放大部寬度
HAP_W_3...水平放大部寬度
HCCO1...水平色分量偏移量
HDS...水平點間距
HDS1...水平點間距
HFFARS...水平離散場放大區域間距
S_0_1...源極線
S_0_2...源極線
S_0_3...源極線
S_1_1...源極線
S_1_2...源極線
S_1_3...源極線
SE_1...切換元件
SE_2...切換元件
SE_3...切換元件
S_FFAR...單一離散場放大區域電晶體
S_FFAR_E...離散場放大區域偶數源極線
S_FFAR_O...離散場放大區域奇數源極線
VAP...垂直放大部
VAP_H...垂直放大部高度
VAP_H_1...垂直放大部高度
VAP_L...左邊垂直放大部
VAP_L_1...左邊垂直放大部
VAP_W...垂直放大部寬度
VAP_W_1...垂直放大部寬度
V-Com...共同電壓
VDO1...垂直點偏移量
VDS...垂直點間距
VDS1...垂直點間距
VDS2...垂直點間距
VDS3...垂直點間距
VFFARS...垂直離散場放大區域間距
根據下述具體實施方式並結合下面的附圖,本發明的目的、優點和新穎性將會更加清楚:
圖1(a)-1(c)係表示習知單區域垂直配向液晶顯示器之畫素的三個示意圖。
圖2 係表示習知多區域垂直配向液晶顯示器之畫素的一示意圖。
圖3(a)-3(b)係表示依據本發明一實施例的一多區域垂直配向液晶顯示器的示意圖。
圖4(a)-4(b)係表示依據本發明一實施例的一畫素設計之示意圖。
圖4(c) 係表示依據本發明一實施例之一離散場放大區域域的放大圖。
圖4(d) 係表示依據本發明一實施例之一液晶顯示器其中部分的示意圖。
圖4(e) 係表示依據本發明一實施例之一液晶顯示器之源極線與閘極線的示意圖。
圖4(f)-4(g)係表示依據本發明一實施例之一畫素設計的示意圖。
圖4(h) 係表示依據本發明一實施例之一液晶顯示器其中部分的示意圖。
圖4(i) 係表示依據本發明一實施例之一畫素設計示意圖。
圖4(j) 係表示依據本發明一實施例之一畫素設計示意圖。
圖4(k)-4(m) 係表示依據本發明一實施例之一液晶顯示器其中部分的示意圖。
圖4(n) 係表示依據本發明一實施例之一畫素設計示意圖。
圖4(o) 係表示依據本發明一實施例之一畫素設計示意圖。
圖4(p) 係表示依據本發明一實施例之一畫素設計示意圖。
圖4(q)-4(s)係表示依據本發明一實施例之一液晶顯示器其中部分的示意圖。
圖5(a)-5(b)係表示依據本發明一實施例之一畫素設計示意圖。
圖5(c) 係表示依據本發明一實施例之一液晶顯示器其中部分的示意圖。
圖6(a)-6(b)係表示依據本發明一實施例之一畫素設計示意圖。
圖6(c) 係表示依據本發明一實施例之一液晶顯示器其中部分的示意圖。
圖7(a)-7(b)係表示依據本發明一實施例之一畫素設計示意圖。
圖7(c) 係表示依據本發明一實施例之一離散場放大區域域的放大圖。
圖7(d) 係表示依據本發明一實施例之一液晶顯示器其中部分的示意圖。
圖7(e) 係表示依據本發明一實施例之一液晶顯示器其中部分的示意圖。
圖8(a)-8(b)係表示依據本發明一實施例之一畫素設計示意圖。
圖8(c) 係表示依據本發明一實施例之一離散場放大區域域的放大圖。
圖(d) 係表示依據本發明一實施例之一液晶顯示器其中部分的示意圖。
圖9(a)-9(b)係表示依據本發明一實施例之一畫素設計示意圖。
圖9(c)-9(e)係表示依據本發明一實施例之一離散場放大區域域的放大圖。
圖9(d) 係表示依據本發明一實施例之一液晶顯示器其中部分的示意圖。
圖10(a)-10(b)係表示依據本發明一實施例之一畫素設計示意圖。
圖10(c)-10(d)係表示依據本發明一實施例之一畫素設計示意圖。
圖10(e) 係表示依據本發明一實施例之一液晶顯示器其中部分的示意圖。
圖11(a)-11(b) 係表示依據本發明一實施例之一畫素設計示意圖。
圖11(c) 係表示依據本發明一實施例之一離散場放大區域域的放大圖。
圖11(d) 係表示依據本發明一實施例之一液晶顯示器其中部分的示意圖。
圖11(e) 係表示依據本發明一實施例之一畫素設計示意圖。
圖11(f) 係表示依據本發明一實施例之一畫素設計示意圖。
圖11(g) 係表示依據本發明一實施例之一畫素設計示意圖。
圖11(h)-11(i) 係表示依據本發明一實施例之一畫素設計示意圖。
圖11(j) 係表示依據本發明一實施例之一液晶顯示器其中部分的示意圖。
300...多區域垂直配向液晶顯示器
302...第一偏光片
305...第一基板
307...第一配向層
310...畫素
311...第一電極
312...液晶
313...液晶
315...第二電極
320...畫素
321...第一電極
322...液晶
323...液晶
325...第二電極
327...電場
330...畫素
331...第一電極
332...液晶
333...液晶
335...第二電極
352...第二配向層
355...第二基板
357...第二偏光片

Claims (43)

  1. 一種顯示器,係包括:位於該顯示器的第一像素列的一第一像素具有:一第一色分量,具有一第一色點、一第二色點及一第三色點,該第二色點係在一第一維度中與該第一色點配向,該第三色點在一第二維度中與該第一色點配向;以及一第一離散場放大區域,具有一第一垂直放大部及一第一水平放大部,該第一垂直放大部係沿該第一色分量之該第一色點與該第三色點之間垂直地延伸,該第一水平放大部係沿該第一色分量之該第一色點與該第二色點之間水平地延伸;其中,位於該顯示器的第二像素列的一第二像素,具有一第一切換元件,該第一切換元件耦接該第一離散場放大區域。
  2. 依據申請專利範圍第1項所述的顯示器,其中該第一色分量更包含一第四色點,該第四色點在該第二維度中與該第一色點配向,該第四色點在該第一維度中與該第一色點配向。
  3. 依據申請專利範圍第2項所述的顯示器,其中該第一離散場放大區域之該第一垂直放大部係沿該第一色分量的該第二色點與該第四色點之間延伸。
  4. 依據申請專利範圍第3項所述的顯示器,其中該第一離散場放大區域更包括一第二水平放大部,該第二水平放大部係沿該第一色分量之該第一色點的一 第三側延伸。
  5. 依據申請專利範圍第4項所述的顯示器,其中該第一離散場放大區域更包括一第三水平放大部,該第三水平放大部係沿該第一色分量之該第二色點的一第三側延伸。
  6. 依據申請專利範圍第5項所述的顯示器,其中該第一離散場放大區域更包括一第二垂直放大部,該第二垂直放大部係沿該第一色分量之該第一色點的一第四側,以及沿該第一色分量之該第二色點的一第四側而延伸。
  7. 依據申請專利範圍第6項所述的顯示器,更進一步包括:一第二色分量,具有一第一色點及一第二色點,該第二色分量的該第一色點係在一第二維度與該第一色分量的該第一色點配向,該第二色分量的該第二色點係在該第二維度與該第一色分量的該第二色點配向;以及一第二離散場放大區域,具有一第一垂直放大部、一第一水平放大部、一第一切換元件及一第二切換元件,該第二離散場放大區域的該第一垂直放大部,係垂直地沿該第二色分量之該第一色點的一第一側及沿該第二色分量之該第二色點的一第一側延伸,該第二離散場放大區域的該第一水平放大部,係水平地沿該第二色分量之第一色點的一第二側,及沿第二色分量之第二色點的一第二側延伸, 該第二離散場放大區域的該第一切換元件係耦接到該第一色分量,該第二離散場放大區域的該第二切換元件係耦接到該第二色分量。
  8. 依據申請專利範圍第7項所述的顯示器,其中該第一切換元件係具有一第一極性,該第二切換元件係具有一第二極性。
  9. 依據申請專利範圍第8項所述的顯示器,其中當該第一切換元件具有該第一極性時,該第一離散場放大區域具有該第二極性;當該第二切換元件具有該第二極性時,該第二離散場放大區域具有該第一極性。
  10. 依據申請專利範圍第7項所述的顯示器,其中該第一切換元件係在該第二維度與該第二切換元件配向。
  11. 依據申請專利範圍第7項所述的顯示器,其中該第一色分量與該第二色分量係配向在一條線上,且該第一切換元件係在該條線的一第一側,該第二切換元件係在該條線的一第二側。
  12. 依據申請專利範圍第3項所述的顯示器,其中該第一離散場放大區域更包括一第二垂直放大部,係沿該第一色分量之該第一色點的一第三側,及沿該第一色分量之該第二色點的一第三側而延伸。
  13. 依據申請專利範圍第12項所述的顯示器,其中該第一離散場放大區域更包括一第二水平放大部,係沿第一色分量之第一色點的一第四側延伸。
  14. 依據申請專利範圍第3項所述的顯示器,其中該第一色分量更包括一第三色點,係在該第一維度與該第一色分量之該第二色點配向。
  15. 依據申請專利範圍第14項所述的顯示器,其中該第一離散場放大區域更包括一第二水平放大部,係在該第一色分量的該第二色點與該第三色點之間延伸。
  16. 依據申請專利範圍第15項所述的顯示器,其中該第一切換元件係位在該第一離散場放大區域之該第二水平放大部內,該第一切換元件係耦接到該第一色分量。
  17. 依據申請專利範圍第16項所述的顯示器,其中當該第一切換元件驅動該第一色分量而具有一第一極性時,該第一離散場放大區域係接收一第二極性。
  18. 依據申請專利範圍第1項所述的顯示器,更進一步包括一第二色分量,具有一第一色點及一第二色點,該第二色分量之該第一色點係在一第二維度與該第一色分量之該第一色點配向,該第二色分量之該第二色點係在一第一維度與該第二色分量之該第一色點配向,其中,第一離散場放大區域之該第一垂直放大部係位在該第一色分量之該第一色點與該第二色分量之該第一色點之間。
  19. 依據申請專利範圍第18項所述的顯示器,更進一步包括一第二離散場放大區域,具有一第一垂直放大部及一第一水平放大部,該第二離散場放大區域之 該第一垂直放大部,係垂直地沿該第二色分量之該第一色點的一第一側,及沿該第二色分量之該第二色點的一第一側延伸,該第二離散場放大區域之該第一水平放大部,係水平地沿該第二色分量之該第一色點的一第二側,及沿該第二色分量之該第二色點的一第二側延伸。
  20. 依據申請專利範圍第19項所述的顯示器,更進一步包括一第一切換元件及一第二切換元件,該第一切換元件係耦接到該第一色分量之該第一色點與該第一色分量之該第二色點,該第二切換元件係耦接到該第二色分量之該第一色點及該第二色分量之該第二色點。
  21. 依據申請專利範圍第20項所述的顯示器,其中該第一切換元件與該第二切換元件具有一第一極性。
  22. 依據申請專利範圍第21項所述的顯示器,其中當該第一切換元件與該第二切換元件具有該第一極性時,該第一離散場放大區域與該第二離散場放大區域具有一第二極性。
  23. 依據申請專利範圍第20項所述的顯示器,其中該第一切換元件係位在該第一色分量之該第一色點與該第一色分量之第二色點之間,且該第二切換元件係位在該第二色分量之該第一色點與該第二色分量之第二色點之間。
  24. 依據申請專利範圍第20項所述的顯示器,其中該第一色分量之該第二色點係位在該第一色分量之該第 一色點與該第一切換元件之間,且該第二色分量之該第二色點係位在該第二色分量之該第一色點與該第二切換元件之間。
  25. 依據申請專利範圍第19項所述的顯示器,其中該第一離散場放大區域係耦接到該第二離散場放大區域。
  26. 依據申請專利範圍第19項所述的顯示器,更進一步包括一第三色分量,具有一第一色點及一第二色點,該第三色分量之該第一色點係在一第二維度與該第一色分量之該第一色點配向,該第三色分量之該第二色點係在該第一維度與該第三色分量之該第一色點配向,其中,該第二離散場放大區域之該第一垂直放大部,係位在該第二色分量之該第一色點與該第三色分量之該第一色點之間。
  27. 依據申請專利範圍第26項所述的顯示器,更進一步包括一第三離散場放大區域,具有一第一垂直放大部及一第一水平放大部,該第三離散場放大區域之該第一垂直放大部,係垂直地沿該第三色分量之該第一色點的一第一側,及沿該第三色分量之該第二色點之一第一側延伸,該第三離散場放大區域之該第一水平放大部,係水平地沿該第三色分量之該第一色點的一第二側,及沿該第三色分量之該第二色點之一第二側延伸。
  28. 依據申請專利範圍第1項所述的顯示器,其中該第一色分量之該第一色點係具有一第一極性,該第一 離散場放大區域具有一第二極性。
  29. 依據申請專利範圍第1項所述的顯示器,其中該第一離散場放大區域係從一外部極性源接收極性。
  30. 依據申請專利範圍第29項所述的顯示器,其中該外部極性源係為一第二畫素的一切換元件。
  31. 依據申請專利範圍第1項所述的用於多區域垂直配向液晶顯示器且具有離散場放大區域之畫素,其中該第一離散場放大區域之該第一垂直放大部,係在該第一色分量之該第一色點與該第一色分量之該第三色點之間延伸。
  32. 依據申請專利範圍第31項所述的顯示器,其中該第一色分量更包括一第四色點,係在該第二維度與該第一色分量之該第二色點配向,且在該第一維度與該第一色分量之該第三色點配向。
  33. 依據申請專利範圍第32項所述的顯示器,其中該第一離散場放大區域之該第一垂直放大部,係在該第一色分量之該第一色點與該第一色分量之該第三色點之間延伸。
  34. 依據申請專利範圍第33項所述的顯示器,其中該第一離散場放大區域更包括一第二水平放大部,係在該第一色分量之該第三色點與該第一色分量之該第四色點之間延伸。
  35. 依據申請專利範圍第34項所述的顯示器,更進一步包括一第二色分量,具有一第一色點、一第二色點、一第三色點及一第四色點,該第二色分量之該 第一色點係在該第二維度與該第一色分量之該第一色點配向,該第二色分量之該第二色點係該第一維度與該第二色分量之該第一色點配向,該第二色分量之該第三色點係在該第二維度與該第二色分量之該第一色點配向,以及該第二色分量之該第四色點係在該第二維度與該第二色分量之該第二色點配向,且在該第一維度與該第二色分量之該第三色點配向。
  36. 依據申請專利範圍第35項所述的顯示器,更包括一第二離散場放大區域,具有一第一垂直放大部、一第一水平放大部及一第二水平放大部,該第二離散場放大區域之該第一垂直放大部係在該第二色分量之該第一色點與該第二色分量之該第三色點之間,及該第二色分量之該第二色點與該第二色分量之該第四色點之間延伸,該第二離散場放大區域之該第一水平放大部係在該第二色分量之該第一色點與該第二色分量之該第二色點之間延伸,該第二離散場放大區域之該第二水平放大部係在該第二色分量之該第三色點與該第二色分量之該第四色點之間延伸。
  37. 依據申請專利範圍第36項所述的顯示器,更包括一第一切換元件及一第二切換元件,該第一切換元件係耦接到該第一色分量之該第一色點、該第一色分量之該第二色點、該第一色分量之該第三色點與該第一色分量之該第四色點,該第二切換元件係耦接 到該第二分量之該第一色點、該第二分量之該第二色點、該第二分量之該第三色點與該第二分量之該第四色點。
  38. 依據申請專利範圍第37項所述的顯示器,其中該第一切換元件與該第二切換元件係具有一第一極性。
  39. 依據申請專利範圍第38項所述的顯示器,其中當該第一切換元件與該第二切換元件係具有該第一極性時,該第一離散場放大區域與該第二離散場放大區域具有一第二極性。
  40. 依據申請專利範圍第37項所述的顯示器,其中該第一切換元件具有一第一極性,該第二切換元件具有一第二極性。
  41. 依據申請專利範圍第40項所述的顯示器,其中當該第一切換元件具有一第一極性,且該第二切換元件具有一第二極性時,該第一離散場放大區域具有該第二極性,該第二離散場放大區域具有該第一極性。
  42. 依據申請專利範圍第34項所述的顯示器,其中該第一色分量更包括一第五色點及一第六色點,該第一離散場放大區域更具有一第三水平放大部及一第四水平放大部,該第一色分量之該第五色點係在該第一維度與該第一色分量之該第二色點配向,該第一色分量之該第六色點係在該第二維度與該第一色分量之該第五色點配向,該第一離散場放大區域之該第三水平放大部係在該第一色分量之該第二色點與 該第一色分量之該第五色點之間延伸,該第一離散場放大區域之該第四水平放大部係在該第一色分量之該第四色點與該第一色分量之該第六色點之間延伸,其中該第一離散場放大區域之該第一垂直放大部係在該第一色分量之該第五色點與該第一色分量之該第六色點之間延伸。
  43. 依據申請專利範圍第42項所述的顯示器,其中該第一色分量更包括一第七色點及一第八色點,該第一離散場放大區域更包括一第五水平放大部及一第六水平放大部,該第一色分量之該第七色點係在該第一維度與該第一色分量之該第五色點配向,該第一色分量之該第八色點係在該第一維度與該第一色分量之該第六色點配向,以及在該第二維度與該第一色分量之該第七色點配向,該第一離散場放大區域之該第五水平放大部係在該第一色分量之該第七色點與該第一色分量之該第五色點之間延伸,該第一離散場放大區域之該第六水平放大部係在該第一色分量之該第八色點與該第一色分量之該第六色點之間延伸,其中該第一離散場放大區域知該第一垂直放大部係在該第一色分量之該第七色點與該第一色分量之該第八色點之間延伸。
TW099107312A 2009-10-02 2010-03-12 顯示器 TWI542924B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/573,085 US8427592B2 (en) 2007-05-21 2009-10-02 Pixels having fringe field amplifying regions for multi-domain vertical alignment liquid crystal displays

Publications (2)

Publication Number Publication Date
TW201113594A TW201113594A (en) 2011-04-16
TWI542924B true TWI542924B (zh) 2016-07-21

Family

ID=43886454

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099107312A TWI542924B (zh) 2009-10-02 2010-03-12 顯示器

Country Status (2)

Country Link
CN (1) CN102033351B (zh)
TW (1) TWI542924B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108803165A (zh) * 2018-06-08 2018-11-13 京东方科技集团股份有限公司 一种液晶天线及其驱动方法、通讯设备

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI406038B (zh) * 2008-01-23 2013-08-21 Kyoritsu Optronics Co Ltd 應用具有極性延伸部之畫素之多域垂直配向液晶顯示器

Also Published As

Publication number Publication date
CN102033351B (zh) 2014-11-05
TW201113594A (en) 2011-04-16
CN102033351A (zh) 2011-04-27

Similar Documents

Publication Publication Date Title
US8107030B2 (en) Pixels using associated dot polarity for multi-domain vertical alignment liquid crystal displays
US7956958B2 (en) Large-pixel multi-domain vertical alignment liquid crystal display using fringe fields
US8605239B2 (en) Display unit with interleaved pixels
TWI406038B (zh) 應用具有極性延伸部之畫素之多域垂直配向液晶顯示器
US8339529B2 (en) Pixels having polarity extension regions for multi-domain vertical alignment liquid crystal displays
TWI542924B (zh) 顯示器
US8427593B2 (en) Multi-domain vertical alignment liquid crystal displays using pixels having fringe field amplifying regions
TWI447480B (zh) 使用具有離散場放大區域之畫素結構的多區域垂直配向液晶顯示器
TW201329597A (zh) 具有包含埋置離散場放大器之畫素的液晶顯示器
US9443483B2 (en) Liquid crystal displays having pixels with embedded fringe field amplifiers
TWI477866B (zh) 用於多區域垂直配向液晶顯示器且具有跨位面離散場放大區域之畫素
US8427592B2 (en) Pixels having fringe field amplifying regions for multi-domain vertical alignment liquid crystal displays
US8786806B2 (en) Pixels having extra-planar fringe field amplifiers for multi-domain vertical alignment liquid crystal displays
TWI431364B (zh) 具有埋置極性區域之色點的液晶顯示器
US8471971B2 (en) Liquid crystal displays having color dots with embedded polarity regions
TW201329586A (zh) 用於多區域垂直配向液晶顯示器且具有跨位面離散場放大區域之畫素
US20120236241A1 (en) Liquid Crystal Displays Having Pixels with Embedded Fringe Field Amplifiers
TW201329571A (zh) 具有包含埋置離散場放大器之畫素的液晶顯示器
TW201331681A (zh) 具有埋置極性區域之色點的液晶顯示器
TW201329570A (zh) 具有包含埋置離散場放大器之畫素的液晶顯示器

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees