TWI526819B - 電腦偵錯模組和方法 - Google Patents

電腦偵錯模組和方法 Download PDF

Info

Publication number
TWI526819B
TWI526819B TW102132150A TW102132150A TWI526819B TW I526819 B TWI526819 B TW I526819B TW 102132150 A TW102132150 A TW 102132150A TW 102132150 A TW102132150 A TW 102132150A TW I526819 B TWI526819 B TW I526819B
Authority
TW
Taiwan
Prior art keywords
signal
computer
module
power sequence
debugging
Prior art date
Application number
TW102132150A
Other languages
English (en)
Other versions
TW201510716A (zh
Inventor
葉世豪
顏士軒
Original Assignee
新唐科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新唐科技股份有限公司 filed Critical 新唐科技股份有限公司
Priority to TW102132150A priority Critical patent/TWI526819B/zh
Priority to CN201310476236.8A priority patent/CN104424086B/zh
Priority to US14/075,583 priority patent/US9348718B2/en
Publication of TW201510716A publication Critical patent/TW201510716A/zh
Application granted granted Critical
Publication of TWI526819B publication Critical patent/TWI526819B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2284Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing by power-on test, e.g. power-on self test [POST]

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Description

電腦偵錯模組和方法
本發明係關於一種電腦偵錯模組,特別係關於可簡易地判斷電腦設備為何無法開機之原因之電腦偵錯模組。
當電腦開機發生異常時,電腦維修人員通常會直接將設置於主機板(Mother Board)上之超級輸入輸出(Super Input/Output,SIO)晶片進行拆卸更換。然而,大部份開機異常之原因通常未必是超級輸入輸出晶片所引起,而此類不必要之晶片拆卸動作將大幅增加電腦維修時間。
在現有技術中,通常係使用偵錯卡(例如:Port80 Debug Card)來偵測無法開機之原因。然而,當遇到電腦主機板無法上電(Power On)時,其基本輸出輸入系統(Basic Input/Output System,BIOS)即不能正常啟動,此時將無法使用一般偵錯卡來分析電腦故障原因。
為了解決前述問題,本發明提供一種電腦偵錯模組,適用於一電腦設備,包括:一電源序列監控模組,包括:一監聽單元,監聽關於該電腦設備之複數個電源序列(Power Sequence)信號,並產生一監聽結果;一暫存器,儲存該監聽結果;以及一輸出控制單元,其中當該電源序列監控模組操作於 一偵錯模式時,該輸出控制單元根據儲存之該監聽結果產生一偵測信號,並將該偵測信號傳送至一輸出裝置。
另外,本發明提供一種電腦偵錯方法,包括下列步驟:當一電腦設備處於一異常狀態或一無法開機狀態時,藉由一電腦偵錯模組,監聽關於該電腦設備之複數個電源序列(Power Sequence)信號,以產生一監聽結果;藉由該電腦偵錯模組,儲存該監聽結果;藉由該電腦偵錯模組,根據一控制信號,判斷是否要進入一偵錯模式;於該偵錯模式中,藉由該電腦偵錯模組,根據儲存之該監聽結果產生一偵測信號;以及於該偵錯模式中,藉由該電腦偵錯模組,將該偵測信號傳送至一輸出裝置。
100、200‧‧‧電腦偵錯模組
300、400‧‧‧電腦偵錯系統
110‧‧‧電源序列監控模組
112‧‧‧電源序列單元
114‧‧‧監聽單元
116‧‧‧暫存器
118‧‧‧輸出控制單元
130‧‧‧輸出裝置
210‧‧‧晶片組
220‧‧‧低腳位數介面
230‧‧‧七段顯示器
250‧‧‧主機板
260‧‧‧超級輸入輸出晶片(或嵌入式控制器)
330‧‧‧無線傳輸裝置
360‧‧‧偵錯工具
370‧‧‧顯示裝置
430‧‧‧有線傳輸裝置
A1‧‧‧電源序列信號
A2‧‧‧偵測信號
A3‧‧‧偵錯代碼
A4‧‧‧控制信號
T1、T2、T3、T4、T5、T6、T7、T8、T9、T10、T11、T12、T13、T14、T15‧‧‧監聽時間點
TC1、TC2‧‧‧特定時間點
S710、S720、S730、S740、S750‧‧‧步驟
第1圖係顯示根據本發明一實施例所述之電腦偵錯模組之示意圖;第2圖係顯示根據本發明一實施例所述之電腦偵錯模組之示意圖;第3圖係顯示根據本發明一實施例所述之電腦偵錯系統之示意圖;第4圖係顯示根據本發明一實施例所述之電腦偵錯系統之示意圖;第5圖係顯示根據本發明一實施例所述之複數個電源序列信號之波形圖;第6圖係顯示根據本發明另一實施例所述之複數個電源序 列信號之波形圖;以及第7圖係顯示根據本發明一實施例所述之電腦偵錯方法之流程圖。
為讓本發明之目的、特徵和優點能更明顯易懂,下文特舉出本發明之具體實施例,並配合所附圖式,作詳細說明如下。
第1圖係顯示根據本發明一實施例所述之電腦偵錯模組100之示意圖。電腦偵錯模組100係適用於一電腦設備,例如:一桌上型個人電腦(Desktop Personal Computer,Desktop PC)或是一筆記型電腦(Notebook Computer,NB)。電腦偵錯模組100至少包括一電源序列監控模組110。在一些實施例中,電腦偵錯模組100更可包括一電源序列(Power Sequence)單元112和一輸出裝置130。更詳細地說,電源序列監控模組110包括:一監聽單元114、一暫存器116,以及一輸出控制單元118。監聽單元114係用於監聽關於該電腦設備之複數個電源序列信號A1,並產生一監聽結果。在一些實施例中,該複數個電源序列信號A1係來自該電腦設備之一主機板(Mother Board)上之一晶片組(Chipset)(未顯示)。在一些實施例中,電源序列單元112係用於接收及傳送關於該電腦設備之該複數個電源序列信號A1,而監聽單元114更用於監聽電源序列單元112之運作,以確認是否有任何異常事件發生。暫存器116係用於儲存監聽單元114之該監聽結果。電源序列監控模組110可根據一控制信號(例如:一使用者輸入信號)選擇是否要進入一偵錯模式。當電 源序列監控模組110操作於該偵錯模式時,輸出控制單元118即根據儲存之該監聽結果產生一偵測信號A2,並將偵測信號A2傳送至輸出裝置130。輸出裝置130可以是一顯示裝置或是一傳輸介面,其將於之後之實施例中作更詳細說明。舉例來說,當該電腦設備無法正常開機時,一電腦維修人員即可控制電源序列監控模組110進入該偵錯模式,並可根據輸出之偵測信號A2來進一步了解該電腦設備之故障原因。
第2圖係顯示根據本發明一實施例所述之電腦偵錯模組200之示意圖。在第2圖之實施例中,電源序列監控模組110和電源序列單元112係共同整合於一超級輸入輸出(Super Input/Output,SIO)晶片260內。在其他實施例中,電源序列監控模組110和電源序列單元112亦可共同整合於一嵌入式控制器(Embedded Controller,EC)260內。如第2圖所示,電腦偵錯模組200更包括一晶片組210和一低腳位數(Low Pin Count,LPC)介面220,而電腦偵錯模組200之一輸出裝置為一七段顯示器(7-Segment Display)230。晶片組210係耦接至一電腦設備之一中央處理單元(Central Processing Unit,CPU)(未顯示),並與超級輸入輸出260(或嵌入式控制器260)之電源序列單元112進行溝通。低腳位數介面220係耦接於晶片組210和超級輸入輸出晶片260(或嵌入式控制器260)之間,其中複數個電源序列信號A1係於晶片組210和超級輸入輸出晶片260(或嵌入式控制器260)之間經由低腳位數介面220進行傳遞。在一些實施例中,晶片組210、低腳位數介面220、超級輸入輸出晶片260(或該嵌入式控制器260),以及七段顯示器230皆設置於該電腦設備之 一主機板250上。電源序列監控模組110之監聽單元114監聽該複數個電源序列信號A1之方式如同第1圖之實施例所述。當電源序列監控模組110操作於一偵錯模式時,輸出控制單元118即根據儲存之一監聽結果產生一偵測信號A2,其中偵測信號A2可以包括一偵錯代碼A3(例如:阿拉伯數字0-9或是英文,但不僅限於此,其分別代表不同錯誤事件)。七段顯示器230係根據偵測信號A2顯示出偵錯代碼A3,使得一電腦維修人員可藉由目視七段顯示器230直接判斷該電腦設備之故障原因。在另一些實施例中,電腦偵錯模組200亦可包括複數個七段顯示器230,以顯示更多位數數字。
第3圖係顯示根據本發明一實施例所述之電腦偵錯系統300之示意圖。在第3圖之實施例中,電腦偵錯系統300之一輸出裝置為一無線傳輸裝置330,其係設置於一電腦設備之一主機板250上。例如,無線傳輸裝置330可以是一消費性紅外線(Consumer Infrared,CIR)模組、一藍牙(Bluetooth)模組,或是一Wi-Fi模組,但不僅限於此。如第3圖所示,電腦偵錯系統300更包括獨立於主機板250外之一偵錯工具360和一顯示裝置370。偵錯工具360係與無線傳輸裝置330之間建立一無線連結。更詳細地說,偵錯工具360係經由無線傳輸裝置330傳送一控制信號A4至一電源序列監控模組110之一輸出控制單元118,使得電源序列監控模組110進入一偵錯模式。電源序列監控模組110之監聽單元114監聽複數個電源序列信號A1和產生一監聽結果之方式如同第1圖之實施例所述。然後,當電源序列監控模組110操作於該偵錯模式時,輸出控制單元118係根據儲存 之該監聽結果產生一偵測信號A2。在一些實施例中,一電腦偵錯模組可同時包括一或複數個輸出裝置(在第3圖僅顯示一無線傳輸裝置330),而一電源序列監控模組110之一輸出控制單元118係根據一控制信號A4選定(Select)該一或複數個輸出裝置之一者。控制信號A4可由一偵錯工具360所產生,或可根據一使用者輸入信號而產生。在一些實施例中,輸出控制單元118係根據控制信號A4產生具有一特定資料格式之偵測信號A2。在第3圖之實施例中,輸出控制單元118係根據控制信號A4產生具有一無線傳輸(例如:紅外線傳輸)資料格式之偵測信號A2。換言之,輸出控制單元118係根據不同輸出裝置之選定結果而產生具有不同資料格式之偵測信號A2。接著,輸出控制單元118經由無線傳輸裝置330傳送偵測信號A2至偵錯工具360,而偵錯工具360係根據偵測信號A2取得一偵錯代碼A3。在一些實施例中,偵錯代碼A3係由偵錯工具360分析偵測信號A2而產生。在其他實施例中,當偵測信號A2傳送至無線傳輸裝置330時,偵測信號A2已包括偵錯代碼A3。換言之,偵錯代碼A3亦可由電源序列監控模組110所直接產生。在此情況下,電源序列監控模組110更可根據不同輸出方式來選擇性地輸出偵錯代碼A3。顯示裝置370係耦接至偵錯工具360,並用於顯示偵錯代碼A3。因此,一電腦維修人員可藉由目視顯示裝置370直接判斷該電腦設備之故障原因。
第4圖係顯示根據本發明一實施例所述之電腦偵錯系統400之示意圖,第4圖與第3圖之差異在於,第3圖之無線傳輸裝置330係替換為第4圖之一有線傳輸裝置430。在第4圖之 實施例中,電腦偵錯系統400之一輸出裝置為有線傳輸裝置430,其係設置於一電腦設備之一主機板250上。例如,有線傳輸裝置430可以是一通用非同步收發傳輸器(Universal Asynchronous Receiver-Transmitter,UART)、一系統管理匯流排(System Management Bus,SM-Bus)、一通用序列匯流排(Universal Serial Bus,USB),或是一PS/2介面,但不僅限於此。如第4圖所示,電腦偵錯系統400更包括一偵錯工具360和一顯示裝置370。偵錯工具360係與有線傳輸裝置430之間建立一有線連結。偵錯工具360根據電源序列監控模組110之偵測信號A2取得一偵錯代碼A3之方式如同第3圖之實施例所述。顯示裝置370係耦接至偵錯工具360,並用於顯示偵錯代碼A3。因此,一電腦維修人員可藉由目視顯示裝置370直接判斷一電腦設備之故障原因。
在一些實施例中,一電腦偵錯模組可同時包括一或複數個輸出裝置(例如:第2圖之七段顯示器230、第3圖之無線傳輸裝置330,或(且)第4圖之有線傳輸裝置430),而一電源序列監控模組110之一輸出控制單元118係根據一控制信號A4選定(Select)該一或複數個輸出裝置之一者。控制信號A4可由一偵錯工具360所產生,或可根據一使用者輸入信號而產生。換言之,電源序列監控模組110可選擇不同輸出方式來輸出一偵錯代碼A3,以利一電腦維修人員進行判讀。
第5圖係顯示根據本發明一實施例所述之複數個電源序列信號A1之波形圖,其中橫軸代表時間,而縱軸代表該複數個電源序列信號A1之邏輯位準。在第5圖之實施例中,電 源序列單元112包括一進階組態與電源介面(Advanced Configuration and Power Interface,ACPI)邏輯電路。輸入及輸出該進階組態與電源介面邏輯電路之該複數個電源序列信號A1可以包括:一PSON#信號、一SLP_S3#信號或一S3#信號、一PSOUT#信號、一PSIN#信號,或(且)一3VSB信號,但不僅限於此。在一些實施例中,該SLP_S3#信號為Intel公司所生產之晶片組所特有,而該S3#信號為其他品牌之晶片組所有。一電源序列監控模組110之一監聽單元114係於複數個監聽時間點(例如:T1至T8,但不僅限於此)監聽該複數個電源序列信號A1之邏輯位準。第5圖係以Intel公司所生產之晶片組為例。然而,對於不同廠牌之晶片組(例如:AMD公司),該進階組態與電源介面邏輯電路之該複數個電源序列信號之命名與作動皆有所不同,但仍然可以使用上述電源序列監控模組110於複數個監聽時間點對其進行監聽。
在第5圖之實施例中,該進階組態與電源介面邏輯電路可以依序地操作於一G3模式、一S5模式,以及一S0模式。該G3模式代表一電腦設備尚未插電。該S5模式代表該電腦設備已插電但尚未啟動一電源鍵。該S0模式代表該電腦設備已插電並已啟動該電源鍵。如第5圖所示,於一第一特定時間點TC1時該電腦設備之該電源鍵被啟動,而於一第二特定時間點TC2時該電腦設備之該電源鍵被關閉。在第5圖中,電源序列監控模組110之監聽單元114被設定於八個監聽時間點對特定之電源序列信號A1之邏輯位準進行監聽,但監聽時間點之設置及數量並不僅限於此。另外,在第5圖中,監聽單元114可被設定在 不同的電源模式下於複數個監聽時間點對複數個電源序列信號A1之邏輯位準進行監聽。舉例來說,在第5圖中的監聽單元114可在S5模式下和S0模式下進行監聽。於第5圖中之八個監聽時間點分別為:(1)於該S5模式期間之一第一監聽時間點T1,監聽該PSIN#信號;(2)於該S5模式期間之一第二監聽時間點T2,監聽該PSIN#信號,其中第二監聽時間點T2係位於第一特定時間點TC1之後;(3)於該S5模式期間之一第三監聽時間點T3,監聽該PSOUT#信號;(4)於該S5模式期間之一第四監聽時間點T4,監聽該PSOUT#信號,其中第四監聽時間點T4係位於第一特定時間點TC1之後;(5)於該S5模式期間之一第五監聽時間點T5,監聽該SLP_S3#信號;(6)於該S5模式期間之一第七監聽時間點T7,監聽該PSON#信號;(7)由該S5模式轉換到該S0模式後,於該S0模式期間之一第八監聽時間點T8,監聽該PSON#信號;以及(8)在由該S0模式轉換到該S5模式後,於該S5模式期間之一第六監聽時間點T6,監聽該SLP_S3#信號。必須注意的是,以上(1)至(8)之監聽時間點無須依次序執行,亦無須全部執行。對於非Intel公司所生產之晶片組,(5)、(8)之監聽時間點可省略。上述八個監聽時間點的設置條件僅為一舉例,可不僅限於此。電源序列監控模組110所產生之一偵測信號A2可指示出該複數個電源序列信號A1之異常狀況。舉例來說,若於第四監聽時間點T4時,該PSOUT#信號未拉低至邏輯0,則偵測信號A2可指示一偵錯代碼「4」,以代表前述異常狀況。在一些實施例中,偵測信號A2可指示出於那些監聽時間點時該複數個電源序列信號A1係正常。在另一些實施例中,偵 測信號A2可指示出於那些監聽時間點時該複數個電源序列信號A1係異常。在其他實施例中,偵測信號A2亦可包括所有該複數個電源序列信號A1之波形記錄。因此,一電腦維修人員可藉由分析電源序列監控模組110所產生之偵測信號A2,快速地找出該電腦設備之一主機板無法開機之原因。
第6圖係顯示根據本發明另一實施例所述之複數個電源序列信號A1之波形圖,其中橫軸代表時間,而縱軸代表該複數個電源序列信號A1之邏輯位準。在第6圖之實施例中,電源序列單元112包括一深層睡眠(Deep Sleep Well,DSW)邏輯電路。輸入及輸出該深層睡眠邏輯電路之該複數個電源序列信號A1可以包括:一V3A信號、一SUSWARN#信號、一SUSWARN_5VDUAL信號、一5VDUAL(VBUS)信號、一SUSACK#信號、一SLP_SUS#信號、一SLP_SUS_FET信號、一RSMRST#信號、一5VSB信號,或(且)一3VSB信號,但不僅限於此。一電源序列監控模組110之一監聽單元114係於複數個監聽時間點(例如:T9至T15,但不僅限於此)監聽該複數個電源序列信號A1之邏輯位準。
在第6圖之實施例中,電源序列監控模組110之監聽單元114被設定在七個監聽時間點對特定之電源序列信號A1之邏輯位準進行監聽,但監聽時間點之設置及數量並不僅限於此。在第6圖中之七個監聽時間點分別為:(9)於一第九監聽時間點T9,監聽該SUSWARN#信號;(10)於一第十監聽時間點T10,監聽該SUSWARN_5VDUAL信號;(11)於一第十一監聽時間點T11,監聽該5VDUAL(VBUS)信號和該SUSACK#信號; (12)於一第十二監聽時間點T12,監聽該SUSACK#信號;(13)於一第十三監聽時間點T13,監聽該SLP_SUS#信號;(14)於一第十四監聽時間點T14,監聽該SLP_SUS_FET信號;以及(15)於一第十五監聽時間點T15,監聽該RSMRST#信號。如第6圖所示,第九監聽時間點T9至第十五監聽時間點T15係大致依時間順序排列。必須注意的是,以上(9)至(15)之監聽時間點無須依次序執行,亦無須全部執行。上述七個監聽時間點的設置條件僅為一舉例,可不僅限於此。電源序列監控模組110所產生之一偵測信號A2可指示出該複數個電源序列信號A1之異常狀況。舉例來說,若於第九監聽時間點T9時,該SUSWARN#信號未拉低至邏輯0,則偵測信號A2可指示一偵錯代碼「9」,以代表前述異常狀況。在一些實施例中,偵測信號A2可指示出於那些監聽時間點時該複數個電源序列信號A1係正常。在另一些實施例中,偵測信號A2可指示出於那些監聽時間點時該複數個電源序列信號A1係異常。在其他實施例中,偵測信號A2亦可包括所有該複數個電源序列信號A1之波形記錄。因此,一電腦維修人員可藉由分析電源序列監控模組110所產生之偵測信號A2,快速地找出該電腦設備之一主機板無法開機之原因。
在一些實施例中,當偵測信號A2指示出於那些監聽時間點上該複數個電源序列信號A1有異常時,其可能係因為電源序列信號A1間之時序(Timing)微小變化,或是某一電源序列信號上之邏輯位準不準確所致。此時,電腦維修人員可使用重置(Reset)信號來進行電源序列信號之重置,以查看是否在重置後即能正常開機。在一些實施例中,晶片中之重置信號有三 種:第一種為系統時鐘重置信號(RTCRST#),在主機板上清除CMOS(Complementary Metal-Oxide-Semiconductor)或是將主機板上之系統時鐘電池斷電後再重新上電可產生系統時鐘重置信號;第二種為電腦主機重置信號(RSMRST#),將電腦主機上之主電源斷電再重新上電,以產生電腦主機重置信號;第三種為軟開機重置信號(PLTRST#),例如按下電腦主機上之重置按鈕,或是可使用特定按鍵組合使電腦重新啟動,以產生軟開機重置信號,此時,電腦主機上之主電源無需斷電。利用不同重置信號進行重置之效果,即是重置超級輸入輸出晶片中對應之電源區塊(Power Plane)。
第7圖係顯示根據本發明一實施例所述之電腦偵錯方法之流程圖。首先開始,在步驟S710,當一電腦設備處於一異常狀態或一無法開機狀態時,藉由一電腦偵錯模組,監聽關於該電腦設備之複數個電源序列(Power Sequence)信號,以產生一監聽結果。在步驟S720,藉由該電腦偵錯模組,儲存該監聽結果。在步驟S730,藉由該電腦偵錯模組,根據一控制信號,判斷是否要進入一偵錯模式。若否,則流程結束。若是,在步驟S740,於該偵錯模式中,藉由該電腦偵錯模組,根據儲存之該監聽結果產生一偵測信號。最後,在步驟S750,於該偵錯模式中,藉由該電腦偵錯模組,將該偵測信號傳送至一輸出裝置。必須注意的是,第1-6圖之實施例之任何一或複數個細部特徵均可套用至第7圖所示之該電腦偵錯方法,故在此不再重複說明。
相較於傳統設計,本發明之電腦偵錯模組及方法 至少具有下列優點:(1)能快速地檢測一主機板之複數個電源序列信號(開機邏輯信號)是否正常;(2)若該主機板無法開機,能立即找出異常原因;(3)能減少對於該主機板上之一超級輸入輸出晶片之更換機率;(4)能以一簡單電路實施;以及(5)能有效地降低偵錯成本和偵錯時間。
在本說明書以及申請專利範圍中的序數,例如「第一」、「第二」、「第三」等等,彼此之間並沒有順序上的先後關係,其僅用於標示區分兩個具有相同名字之不同元件。
本發明雖以較佳實施例揭露如上,然其並非用以限定本發明的範圍,任何熟習此項技藝者,在不脫離本發明之精神和範圍內,當可做些許的更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100‧‧‧電腦偵錯模組
110‧‧‧電源序列監控模組
112‧‧‧電源序列單元
114‧‧‧監聽單元
116‧‧‧暫存器
118‧‧‧輸出控制單元
130‧‧‧輸出裝置
A1‧‧‧電源序列信號
A2‧‧‧偵測信號

Claims (22)

  1. 一種電腦偵錯模組,適用於一電腦設備,包括:一電源序列監控模組,包括:一監聽單元,監聽關於該電腦設備之複數個電源序列(Power Sequence)信號,並產生一監聽結果;一暫存器,儲存該監聽結果;以及一輸出控制單元,其中當該電源序列監控模組操作於一偵錯模式時,該輸出控制單元根據儲存之該監聽結果產生一偵測信號,並將該偵測信號傳送至一輸出裝置;其中該電腦偵錯模組更包括:一電源序列單元,接收及傳送關於該電腦設備之該複數個電源序列信號;其中該電源序列監控模組和該電源序列單元係共同整合於一超級輸入輸出(Super Input/Output,SIO)晶片或是一嵌入式控制器(Embedded Controller,EC)內;其中該複數個電源序列信號係為該超級輸入輸出晶片或是該嵌入式控制器與一晶片組之間溝通之複數個數位信號;其中該複數個數位信號係為該晶片組之製造商所規範之邏輯信號。
  2. 如申請專利範圍第1項所述之電腦偵錯模組,更包括:該晶片組(Chipset),耦接至該電腦設備之一中央處理單元,並與該電源序列單元進行溝通;以及一低腳位數(Low Pin Count,LPC)介面,耦接於該晶片組 和該超級輸入輸出晶片或該嵌入式控制器之間,其中該晶片組、該低腳位數介面、該超級輸入輸出晶片或該嵌入式控制器,以及該輸出裝置皆設置於該電腦設備之一主機板上。
  3. 如申請專利範圍第1項所述之電腦偵錯模組,其中該輸出裝置為一七段顯示器。
  4. 如申請專利範圍第3項所述之電腦偵錯模組,其中該偵測信號包括一偵錯代碼,該偵錯代碼係代表該複數個電源序列信號異常與否的狀態,而該七段顯示器係根據該偵測信號顯示出該偵錯代碼。
  5. 如申請專利範圍第1項所述之電腦偵錯模組,其中該輸出裝置為一無線傳輸裝置或一有線傳輸裝置。
  6. 如申請專利範圍第5項所述之電腦偵錯模組,其中該無線傳輸裝置為一消費性紅外線(Consumer Infrared,CIR)模組、一藍牙(Bluetooth)模組,或是一Wi-Fi模組。
  7. 如申請專利範圍第5項所述之電腦偵錯模組,其中該有線傳輸裝置為一通用非同步收發傳輸器(Universal Asynchronous Receiver-Transmitter,UART)、一系統管理匯流排(System Management Bus,SM-Bus)、一通用序列匯流排(Universal Serial Bus,USB),或是一PS/2介面。
  8. 如申請專利範圍第5項所述之電腦偵錯模組,更包括:一偵錯工具,與該輸出裝置之間建立一無線連結或一有線連結,並根據該偵測信號取得一偵錯代碼,該偵錯代碼係代表該複數個電源序列信號異常與否的狀態。
  9. 如申請專利範圍第8項所述之電腦偵錯模組,其中該偵錯代碼係由該偵錯工具分析該偵測信號而產生。
  10. 如申請專利範圍第8項所述之電腦偵錯模組,其中當該偵測信號傳送至該輸出裝置時,該偵測信號已包括該偵錯代碼。
  11. 如申請專利範圍第8項所述之電腦偵錯模組,更包括:一顯示裝置,耦接至該偵錯工具,並顯示該偵錯代碼。
  12. 如申請專利範圍第8項所述之電腦偵錯模組,其中該偵錯工具更傳送一控制信號至該電源序列監控模組,使得該電源序列監控模組進入該偵錯模式,而其中該輸出控制單元更根據該控制信號產生具有一特定資料格式之該偵測信號及選定該輸出裝置。
  13. 如申請專利範圍第12項所述之電腦偵錯模組,更包括:複數個輸出裝置,其中該輸出控制單元更根據該控制信號選定該複數個輸出裝置之一者。
  14. 如申請專利範圍第1項所述之電腦偵錯模組,其中該電源序列單元包括一進階組態與電源介面(Advanced Configuration and Power Interface,ACPI)邏輯電路。
  15. 如申請專利範圍第14項所述之電腦偵錯模組,其中該複數個電源序列信號包括一PSON#信號、一SLP_S3#信號或一S3#信號、一PSOUT#信號、一PSIN#信號,以及一3VSB信號,而其中該監聽單元係於複數個監聽時間點監聽該複數個電源序列信號之邏輯位準。
  16. 如申請專利範圍第1項所述之電腦偵錯模組,其中該電源 序列單元包括一深層睡眠(Deep Sleep Well,DSW)邏輯電路。
  17. 如申請專利範圍第16項所述之電腦偵錯模組,其中該複數個電源序列信號包括一V3A信號、一SUSWARN#信號、一SUSWARN_5VDUAL信號、一5VDUAL(VBUS)信號、一SUSACK#信號、一SLP_SUS#信號、一SLP_SUS_FET信號、一RSMRST#信號、一5VSB信號,以及一3VSB信號,而其中該監聽單元係於複數個監聽時間點監聽該複數個電源序列信號之邏輯位準。
  18. 一種電腦偵錯方法,包括下列步驟:當一電腦設備處於一異常狀態或一無法開機狀態時,藉由一電腦偵錯模組,監聽關於該電腦設備之複數個電源序列(Power Sequence)信號,以產生一監聽結果;藉由該電腦偵錯模組,儲存該監聽結果;藉由該電腦偵錯模組,根據一控制信號,判斷是否要進入一偵錯模式;於該偵錯模式中,藉由該電腦偵錯模組,根據儲存之該監聽結果產生一偵測信號;以及於該偵錯模式中,藉由該電腦偵錯模組,將該偵測信號傳送至一輸出裝置;其中該電腦偵錯模組包括一電源序列監控模組和一電源序列單元,該電源序列單元係用於接收及傳送關於該電腦設備之該複數個電源序列信號;其中該電源序列監控模組和該電源序列單元係共同整合 於一超級輸入輸出(Super Input/Output,SIO)晶片或是一嵌入式控制器(Embedded Controller,EC)內;其中該複數個電源序列信號係為該超級輸入輸出晶片或是該嵌入式控制器與一晶片組之間溝通之複數個數位信號;其中該複數個數位信號係為該晶片組之製造商所規範之邏輯信號。
  19. 如申請專利範圍第18項所述之電腦偵錯方法,其中該輸出裝置為一七段顯示器、一無線傳輸裝置,或是一有線傳輸裝置。
  20. 如申請專利範圍第18項所述之電腦偵錯方法,更包括:藉由該電腦偵錯模組之一進階組態與電源介面(Advanced Configuration and Power Interface,ACPI)邏輯電路,接收或傳送該複數個電源序列信號,其中該複數個電源序列信號包括一PSON#信號、一SLP_S3#信號或一S3#信號、一PSOUT#信號、一PSIN#信號,以及一3VSB信號。
  21. 如申請專利範圍第18項所述之電腦偵錯方法,更包括:藉由該電腦偵錯模組之一深層睡眠(Deep Sleep Well,DSW)邏輯電路,接收或傳送該複數個電源序列信號,其中該複數個電源序列信號包括一V3A信號、一SUSWARN#信號、一SUSWARN_5VDUAL信號、一5VDUAL(VBUS)信號、一SUSACK#信號、一SLP_SUS#信號、一SLP_SUS_FET信號、一RSMRST#信號、一5VSB信號,以及一3VSB信號。
  22. 如申請專利範圍第18項所述之電腦偵錯方法,更包括: 藉由該電腦偵錯模組,於複數個監聽時間點監聽該複數個電源序列信號之邏輯位準。
TW102132150A 2013-09-06 2013-09-06 電腦偵錯模組和方法 TWI526819B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW102132150A TWI526819B (zh) 2013-09-06 2013-09-06 電腦偵錯模組和方法
CN201310476236.8A CN104424086B (zh) 2013-09-06 2013-10-12 电脑检错模块和方法
US14/075,583 US9348718B2 (en) 2013-09-06 2013-11-08 Apparatus and method for computer debug

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW102132150A TWI526819B (zh) 2013-09-06 2013-09-06 電腦偵錯模組和方法

Publications (2)

Publication Number Publication Date
TW201510716A TW201510716A (zh) 2015-03-16
TWI526819B true TWI526819B (zh) 2016-03-21

Family

ID=52626753

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102132150A TWI526819B (zh) 2013-09-06 2013-09-06 電腦偵錯模組和方法

Country Status (3)

Country Link
US (1) US9348718B2 (zh)
CN (1) CN104424086B (zh)
TW (1) TWI526819B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9645910B1 (en) 2015-03-12 2017-05-09 Amazon Technologies, Inc. Cross platform mobile HTML debugging
US9652364B1 (en) * 2015-03-12 2017-05-16 Amazon Technologies, Inc. Cloud service for mobile testing and debugging
WO2017035703A1 (en) * 2015-08-28 2017-03-09 Accenture Global Services Limited Electrical power transmission and distribution equipment event sequencing system
TWI726469B (zh) * 2019-10-31 2021-05-01 宏碁股份有限公司 自動獲取狀態資訊的方法及裝置

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6138240A (en) 1998-06-19 2000-10-24 Compaq Computer Corporation Secure general purpose input/output pins for protecting computer system resources
CN100419646C (zh) 2002-04-30 2008-09-17 联想(北京)有限公司 键盘根据计算机状态启动功能的方法
CN100375054C (zh) * 2004-09-23 2008-03-12 联想(北京)有限公司 一种电脑主板故障的监测诊断装置
KR20060109522A (ko) * 2005-04-15 2006-10-23 삼성전자주식회사 컴퓨터 시스템 진단 방법 및 장치
US7804672B2 (en) 2007-07-30 2010-09-28 Dell Products L.P. System and method for power good monitor for multiple information handling system power supplies
CN101408860A (zh) * 2007-10-12 2009-04-15 华硕电脑股份有限公司 监控装置及其监控方法
CN101907914A (zh) 2009-06-02 2010-12-08 鸿富锦精密工业(深圳)有限公司 电脑电源开启信号控制电路
TW201109913A (en) * 2009-09-02 2011-03-16 Inventec Corp Main system board error-detecting system and its pluggable error-detecting board
CN102023909A (zh) 2009-09-09 2011-04-20 英业达股份有限公司 主机板侦错系统及其外接侦错板
CN102081564A (zh) 2009-11-26 2011-06-01 英业达股份有限公司 系统除错的方法及具有除错功能的系统
CN102243601B (zh) 2010-05-11 2013-08-21 精英电脑股份有限公司 用来侦测及控制电脑主机状态的除错系统及其相关方法
CN201867678U (zh) 2010-08-30 2011-06-15 微星科技股份有限公司 在休眠下可降低耗电量的计算机主机板
CN102402477B (zh) * 2010-09-16 2015-06-17 新唐科技股份有限公司 具有计算机系统环境信息监控模块的芯片与计算机系统
CN102478800A (zh) * 2010-11-30 2012-05-30 英业达股份有限公司 电力顺序信号的监控系统与其方法
CN102479141A (zh) * 2010-11-30 2012-05-30 英业达股份有限公司 监控上电自检信息的处理系统
TWI439854B (zh) 2011-11-25 2014-06-01 Inventec Corp 開機錯誤處理方法

Also Published As

Publication number Publication date
US20150074460A1 (en) 2015-03-12
TW201510716A (zh) 2015-03-16
CN104424086B (zh) 2018-10-09
CN104424086A (zh) 2015-03-18
US9348718B2 (en) 2016-05-24

Similar Documents

Publication Publication Date Title
CN102402477B (zh) 具有计算机系统环境信息监控模块的芯片与计算机系统
US8074114B2 (en) Motherboard error detection system
EP3349118B1 (en) Bus hang detection and find out
US8538720B2 (en) Cold boot test system and method for electronic devices
TWI526819B (zh) 電腦偵錯模組和方法
US20150026526A1 (en) Techniques for testing enclosure management controller using backplane initiator
TWI453596B (zh) 輸出bios偵錯碼的裝置與方法
US20150379493A9 (en) Service data record system and pos system with the same
US20120137027A1 (en) System and method for monitoring input/output port status of peripheral devices
CN102541711B (zh) 一种测试x86架构服务器主板的方法
US20150193754A1 (en) Service data record system and electronic equipment using the same
CN106250279B (zh) 除错方法及其装置
US8726088B2 (en) Method for processing booting errors
TWI492045B (zh) 檢測治具及電腦裝置的檢測方法
TW202004511A (zh) 匯流排系統以及其偵測方法
US9158646B2 (en) Abnormal information output system for a computer system
US20120144181A1 (en) Motherboard and method for displaying host system parameter
CN112634977B (zh) 具有除错存储器接口的芯片及其除错方法
CN102681928A (zh) 计算机系统的异常信息输出系统
US8775691B1 (en) Detecting firmware version for an input/output adapter
CN105975382B (zh) 一种硬件配置变动的报警方法
CN110347639B (zh) 片上系统及其操作方法
US10962593B2 (en) System on chip and operating method thereof
TW201527965A (zh) Bios調試偵測系統及方法
US20140164815A1 (en) Server analyzing system