TWI515554B - 供電限制 - Google Patents

供電限制 Download PDF

Info

Publication number
TWI515554B
TWI515554B TW103101855A TW103101855A TWI515554B TW I515554 B TWI515554 B TW I515554B TW 103101855 A TW103101855 A TW 103101855A TW 103101855 A TW103101855 A TW 103101855A TW I515554 B TWI515554 B TW I515554B
Authority
TW
Taiwan
Prior art keywords
power management
power
circuit
management unit
indication
Prior art date
Application number
TW103101855A
Other languages
English (en)
Other versions
TW201430552A (zh
Inventor
山恩J 齊爾
艾瑞可P 麥區尼基
希塞爾 喬許P 迪
Original Assignee
蘋果公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 蘋果公司 filed Critical 蘋果公司
Publication of TW201430552A publication Critical patent/TW201430552A/zh
Application granted granted Critical
Publication of TWI515554B publication Critical patent/TWI515554B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Description

供電限制
本發明大體上係關於積體電路,且更特定言之,係關於積體電路之功率管理。
隨著包括於積體電路「晶片」上之電晶體的數目不斷增加,積體電路中之功率管理的重要性不斷增加。對於包括於諸如個人數位助理(PDA)、蜂巢式電話、智慧型電話、膝上型電腦、網上電腦(net top computer)等之行動器件中的積體電路而言,功率管理可為關鍵的。此等行動器件常常依賴於電池電源,且減少積體電路中之功率消耗可增加電池壽命。另外,減少功率消耗可減少由積體電路所產生之熱,此情況可減少包括積體電路之器件(不論其是否依賴於電池電源)中的冷卻要求。
減少功率消耗之一種方法由切斷並未使用之各種電路的電源組成。在一些情況下,切斷電路之電源可包括停用經由計時閘控而提供至電路的時脈信號。在其他情況下,切斷電路之電源可包括停用經由功率閘控而提供至電路的功率信號。
本發明描述一積體電路經組態以切斷各種電路之電源(例如,導致其進入一功率管理狀態)的實施例。在各種實施例中,此等電路中之一或多者經組態以使得其可回應於接收到一通信(例如,經由一互 連網狀架構)而退出一功率管理狀態。在一實施例中,可支援一可程式化設定,該可程式化設定控制是否准許至一電路之一所嘗試之通信從而使得該電路自一功率管理狀態退出。在一些實施例中,由經組態以控制至該電路之功率的一功率管理單元來維護該可程式化設定。在此一實施例中,一網狀架構可在促進與該電路的一所嘗試之通信之前檢查該可程式化設定。
100‧‧‧系統
110‧‧‧處理器
120‧‧‧記憶體
130‧‧‧作業系統(OS)
140‧‧‧應用程式
150‧‧‧網狀架構
160‧‧‧功率管理單元
170‧‧‧功率控制單元/電路
200‧‧‧功率管理器驅動程式
202‧‧‧功率請求
210‧‧‧功率控制單元驅動程式
212‧‧‧切斷電源通知
222‧‧‧調整請求
232‧‧‧閒置指示/信號
300‧‧‧控制邏輯
310‧‧‧暫存器
312‧‧‧喚醒設定
320‧‧‧時脈閘控信號/閘控控制信號
330‧‧‧功率閘控信號/閘控控制信號
400‧‧‧功率管理介面
410‧‧‧時脈閘
412‧‧‧時脈信號
420‧‧‧功率閘
422‧‧‧功率信號
430‧‧‧功率調整請求
500‧‧‧控制器
510‧‧‧所嘗試之通信
515‧‧‧回應
600‧‧‧方法
700‧‧‧可程式化設定可用於判定所嘗試之通信是否到達功率控制單元之方法
800‧‧‧方法
圖1為說明電腦系統之一實施例的方塊圖。
圖2為說明電腦系統之作業系統的一實施例之方塊圖。
圖3為說明電腦系統內之功率管理單元的一實施例之方塊圖。
圖4為說明電腦系統內之功率控制單元的一實施例之方塊圖。
圖5為說明電腦系統內之網狀架構的一實施例之方塊圖。
圖6為說明用於進入低功率狀態之方法的一實施例之流程圖。
圖7為說明可將通信發送至位於電腦系統中之單元的方法之一實施例的流程圖。
圖8為說明用於將系統自低功率狀態喚醒之方法的一實施例之流程圖。
圖9為說明可由電腦系統之驅動程式執行的方法之一實施例的流程圖。
本說明書包括對「一實施例」之參考。片語「在一實施例中」或「在一項實施例中」之出現未必指同一實施例。可以與本發明一致之任何合適方式來組合特定特徵、結構或特性。
可將各種單元、電路或其他組件描述或主張為「經組態以」執行一或多個任務。在此等上下文中,「經組態以」用以藉由指示單元/電路/組件包括在操作期間執行彼等一或多個任務之結構(例如,電路)而暗示結構。因而,即使當單元/電路/組件並非同時可操作(例如,並 未同時在作用中)時,仍可稱所指定之單元/電路/組件經組態以執行任務。與「經組態以」之語言一起使用的單元/電路/組件包括硬體--例如,電路、儲存可執行以實施操作之程式指令的記憶體等。敍述單元/電路/組件「經組態以」執行一或多個任務明確地意欲不針對彼單元/電路/組件援引35 U.S.C.§ 112第六段。另外,「經組態以」可包括由軟體及/或韌體(例如,FPGA或執行軟體之通用處理器)操縱以便以能夠執行相關任務之方式操作的一般結構(例如,一般電路)。「經組態以」亦可包括調適製造程序(例如,半導體製造設備)以製造經調適以實施或執行一或多個任務的器件(例如,積體電路)。
如本文中所使用,術語「第一」、「第二」等用作其先於之名詞的標籤,且並不暗示任何類型之定序(例如,空間、時間、邏輯等)。舉例而言,在具有八個處理核心之處理器中,術語「第一」及「第二」處理核心可用於指八個處理核心中之任何兩者。
如本文中所使用,術語「基於」用以描述影響判定之一或多個因素。此術語並不排除可影響判定之額外因素。亦即,一判定可僅僅基於彼等因素或至少部分地基於彼等因素。考慮片語「基於B來判定A」。雖然在此狀況下,B為影響A之判定的因素,但此片語並不排除A之判定亦基於C。在其他情況下,可僅僅基於B來判定A。
現轉向圖1,展示系統100之一實施例的方塊圖。如所說明,系統100包括諸如處理器110、記憶體120、功率管理單元160及一或多個功率控制單元170之各種組件。系統100可對應於任何合適之電腦系統。因此,在一些實施例中,系統100可為行動器件(例如,行動電話、平板電腦、個人資料助理(PDA)等)、桌上型電腦系統、伺服器系統、網路器件(例如,路由器、閘道器等)、微控制器等。在一實施例中,系統100之多個組件可一起包括於系統單晶片內(亦即,將電腦之 組件整合至單一積體電路中的積體電路)。
在某些實施例中,系統100經組態以受到功率管理。因此,在各種實施例中,系統100可停用功率,及/或(諸如)在電路處於非作用中時,導致一或多個彼等電路(展示為功率控制單元170)進入功率管理狀態。如本文中所使用,片語「切斷電源」及類似者係指減少電路之功率消耗。可藉由時脈閘控(亦即,停用時脈信號之電路接收)、功率閘控(亦即,停用電路之電壓供應)等而實現此減少。如本文中所使用,術語「功率管理狀態」、「低功率狀態」及類似者係指將電路置放於減少電路之功率消耗的狀態中--在一些情況下,此行為可導致停用電路之功能性。
在一些實施例中,功率管理狀態可適用於組件110至170中之多者或系統100整體。舉例而言,在系統100為行動電話之一實施例中,當行動電話處於閒置狀態時(例如,在使用者之口袋中),系統100經組態以進入功率管理狀態。如下文所論述,在系統100處於低功率狀態時,其可時脈閘控或功率閘控功率控制單元170。出於許多原因,對系統100進行功率管理可為合乎需要的。在一些實施例中,對系統100進行功率管理可減少整體能量消耗、延長電池壽命、減少冷卻要求,並減少用於能量及冷卻之操作成本。
如所說明,經由網狀架構150耦接系統100之組件。術語「網狀架構」大體上係指共用於兩個或兩個以上結構(例如,處理器110及功率管理單元160)中的實體連接之集合。此等實體連接為可存在於系統100上之器件、組件或單元內的資訊傳送提供路徑。因此,在一些實施例中,網狀架構150可包括一或多個匯流排、控制器及/或橋接器。舉例而言,在一實施例中,網狀架構150包括北橋接器及南橋接器。如以下進一步所論述,在各種實施例中,功率控制單元170可經組態,使得在經由網狀架構150接收通信之後,其將退出功率管理狀 態。在一實施例中,網狀架構150經組態以防止嘗試與已進入功率管理狀態之功率控制單元170進行通信,來防止該單元回應於該通信而退出功率管理狀態。
如下文所論述,在各種實施例中,處理器110可執行控制功率管理單元160及功率控制單元170之操作的程式指令(例如,驅動程式)。在此實施例中,處理器110亦可執行可提供待傳達至一或多個功率控制單元170之資料的程式指令(例如,應用程式140)。處理器110可實施任何指令集架構,且可經組態以執行定義於彼指令集架構中的指令。處理器110可利用任何微架構,包括純量、超純量、管線化、超管線化、無序、有序、推測、非推測等,或其組合。處理器110可包括電路,且視情況可實施微寫碼技術。此外,處理器110可包括一或多個快取記憶體層級。在一些實施例中,處理器110可為複數個處理器。
在一實施例中,記憶體120儲存可由處理器110所執行之程式指令。記憶體120可為任何類型之記憶體,諸如,動態隨機存取記憶體(DRAM)、同步DRAM(SDRAM)、雙資料速率(DDR、DDR2、DDR3等)SDRAM(包括諸如mDDR3等之SDRAMS的行動版本,及/或諸如LPDDR2等之SDRAM的低功率版本)、RAMBUS DRAM(RDRAM)、靜態RAM(SRAM)等。一或多個記憶體器件可耦接至電路板上以形成記憶體模組,諸如,單列直插式記憶體模組(SIMM)、雙列直插式記憶體模組(DIMM)等。在一些實施例中,記憶體120可安裝有呈疊層晶片組態、疊層封裝組態或多晶片模組組態的積體電路。
如所說明,記憶體120可包括作業系統(OS)130及應用程式140。在一實施例中,OS 130管理電腦硬體資源,且提供用於諸如應用程式140之電腦程式的共用服務。OS 130亦可包括:提供對諸如功率管理單元160及功率控制單元170之電腦器件的基本層級之控制的器件驅動 程式(或,在其他實施例中,可將器件驅動程式視為在OS 130外部);可進一步有助於在應用程式140與諸如功率管理單元160及功率控制單元170之電腦硬體之間進行介接的器件驅動程式。
在各種實施例中,功率管理單元160經組態以對功率控制單元170(在一些實施例中,以及處理器110、記憶體120及/或網狀架構150)進行功率管理。因此,在一實施例中,當系統進入低功率狀態時,功率管理單元160可協調切斷系統100中之各種電路的電源。如將關於圖3所描述,在某些實施例中,功率管理單元160可包括可使用以控制諸如功率控制單元170之某些電路的功率管理的一或多個記憶體映射暫存器。在一些實施例中,功率管理單元160可藉由時脈閘控電路及/或功率閘控電路而切斷電路的電源。在一些實施例中,功率管理單元160可經組態以導致諸如功率控制單元170之電路執行一序列事件,以在切斷彼電路之電源之前(例如,在清零區塊、應用隔離單元、移除功率等之前)保存電路之狀態。
如上文所提到,在一實施例中,功率控制單元170為經組態以由功率管理單元160進行功率管理的電路。功率控制單元170可對應於經組態以受到功率管理之任何合適電路。在一些實施例中,功率控制單元170可為通用處理器(例如,CPU)、特殊應用處理器(例如,圖形處理器單元(GPU))、I/O器件(例如,顯示器件、網路介面器件、使用者輸入器件等)、記憶體器件(諸如,上文所列之類型)、儲存器件(例如,硬碟、固態磁碟機等)等。在一實施例中,功率控制單元170為負責儲存用於系統100之加密鍵,並執行加密及解密操作的安全處理器。
回應於各種條件中之任一者,可對功率控制單元170進行功率管理。在一實施例中,回應於OS 130判定系統100應進入功率管理狀態,可切斷功率控制單元170之電源。在此實施例中,OS 130可藉由 指示每一電路170之各別驅動程式應準備切斷其各別電路之電源,而實施進入功率管理狀態。隨後,驅動程式可導致處理器110將指令傳輸至其各別電路,從而通知該等電路將切斷其之電源。在一實施例中,功率管理單元160之驅動程式可接著經由網狀架構150而指示功率管理單元160,以切斷相關電路之電源。在一些實施例中,功率控制單元170亦可經組態以切斷其自身之電源(例如,藉由將請求提交至功率管理單元160),而非源自OS 130之切斷電源請求。
一旦切斷電源,功率控制單元170可經組態以回應於各種條件而恢復電源。如上文所論述,在一些實施例中,組態功率控制單元170,使得接收所嘗試之通信(例如,I/O請求)導致電路恢復電源。在一實施例中,若電路已進入功率管理狀態,則為了防止其歸因於無意之通信而退出功率管理狀態,網狀架構150經組態以防止通信到達電路。在一些實施例中,網狀架構150可基於指示是否准許喚醒(以下被稱為喚醒指示)功率控制單元170之可程式化設定,判定是否准許通信或防止通信。因此,當切斷電路170之電源以防止重新喚醒該電路時,可變更此可程式化設定直至隨後清除該程式化設定為止。如將關於圖2所描述,OS 130內之驅動程式可有助於設定及清除此指示。如將關於圖3所描述,功率管理單元160可包括經組態以儲存可程式化設定之暫存器。
在各種實施例中,藉由允許功率控制單元170保持處於功率管理狀態,支援可程式化設定以防止不當之喚醒可節省功率消耗。舉例而言,應用程式140可並未察覺功率控制單元170已進入功率管理狀態,並起始至功率控制單元170之通信(諸如,請求對資料集進行操作)。再此外,違法之應用程式140可在嘗試達成一些惡意目的時,嘗試存取切斷電源之功率控制單元170。舉例而言,在一實施例中,應用程式140可在記憶體120處於暫停狀態時嘗試喚醒單元170,並導致單元 170存取記憶體120以便導致系統100發生故障。
現轉向圖2,展示OS 130之方塊圖。如上文所論述,在各種實施例中,OS 130可管理系統100之各種操作,包括協調切斷功率控制單元170之電源。在所說明之實施例中,OS 130包括功率管理器驅動程式200及功率控制單元驅動程式210。
在一實施例中,功率管理器驅動程式200經組態以控制功率管理單元160;類似地,功率控制單元驅動程式210經組態以控制功率控制單元170中之一或多者。如上文所提到,在一實施例中,OS 130可判定切斷系統100之電源。為實施切斷系統100之電源,OS 130可指示功率控制單元驅動程式210應使功率控制單元170準備切斷電源。隨後,驅動程式210將對應之切斷電源通知212發出至功率控制單元170,以向其通知OS 130之請求。OS 130亦可指示功率管理器驅動程式200功率管理單元應準備切斷功率控制單元170之電源。接著,功率管理器驅動程式200可藉由經由網狀架構150將功率請求202發送至功率管理單元160,而繼續切斷電路170之電源。
在一些實施例中,在接收通知212之後,功率控制單元170可發出閒置指示232,以指示其準備何時切斷電源。舉例而言,在一實施例中,在進入功率管理狀態之前,功率控制單元170可需要將狀態推送至記憶體120;完成之後,單元170可提交指示232。在所說明之實施例中,經由功率控制單元驅動程式210將閒置指示232輸送至功率管理器驅動程式200。在此實施例中,功率管理器驅動程式200可接著傳輸指定可切斷功率控制單元170之電源的功率請求202。在另一實施例中,功率控制單元170可經由網狀架構150直接將信號232提供至功率管理單元160(相反於提供至驅動程式200及210)。在此實施例中,功率管理器驅動程式200可將功率請求202發出至功率管理單元160,其進行等待直至在切斷單元170之電源之前接收指示232為止。
在一實施例中,一旦接收到信號232,功率管理器驅動程式200亦可經組態以藉由發送調整請求222而設定功率管理單元160內之可程式化設定。如上文所論述,在各種實施例中,此可程式化設定(在一實施例中,其為位元)藉由限制至功率控制單元170之通信,而控制功率控制單元170是否保持處於經切斷電源狀態。在一實施例中,功率管理器驅動程式200同樣亦可提交調整請求222,以清除可程式化設定--例如,回應於判定將系統100自功率管理狀態喚醒。
現轉向圖3,展示功率管理單元160之方塊圖。如上文所論述,在各種實施例中,功率管理單元160可功率管理一或多個功率控制單元170。在所說明之實施例中,功率管理單元160含有控制邏輯300及暫存器310。
在一實施例中,控制邏輯為經組態以管理功率管理單元160之操作的電路。在所說明之實施例中,控制邏輯300經組態以接收來自功率管理器驅動程式200之功率請求202。在一些實施例中,功率請求202可為至功率管理單元160中之一或多個可定址暫存器(未圖示)的寫入操作,以切斷電路之電源。在一實施例中,在接收請求202之後,控制邏輯300可導致功率控制單元170進入功率管理狀態;如上文所論述,在一些實施例中(如由虛線所指示),控制邏輯300可等待切斷功率控制單元170之電源,直至自彼單元170接收閒置信號232為止。在所說明之實施例中,控制邏輯300可導致經由關於圖4所論述之各別閘控控制信號320及330而對功率控制單元170進行時脈閘控及/或功率閘控。
在一實施例中,暫存器310經組態以儲存可在功率控制單元170處於功率管理狀態時使用,以控制是否准許彼單元170經由網狀架構150接收通信的可程式化設定(展示為喚醒設定312)。如上文所論述,在一實施例中,在接收閒置信號232之後,功率管理器驅動程式200可 發出調整請求222(例如,至暫存器310之位址的寫入請求)。如關於圖5所論述,在各種實施例中,網狀架構150可自暫存器310讀取設定312,以便判定其是否應將所嘗試之通信轉遞至功率控制單元170。
在一些實施例中,限制對暫存器310之存取,使得OS 130能夠存取並修改暫存器310之內容而應用程式140不能。再此外,在一實施例中,僅功率管理器驅動程式200可存取暫存器310。在一些情況下,限制對暫存器310之存取可防止偶發或違法之嘗試喚醒功率控制單元170。
現轉向圖4,展示功率控制單元170之方塊圖。如上文所論述,在各種實施例中,功率控制單元170為經組態以由功率管理單元160功率管理的電路。在所說明之實施例中,功率控制單元170包括功率管理介面400,且耦接至時脈閘410及功率閘420。
在一實施例中,功率管理介面400經組態以將功率控制單元170與功率管理單元160及功率控制單元驅動程式210介接。如所說明,功率管理介面400可接收切斷電源通知212並發送閒置指示232。(如上文所論述,在一實施例中,介面400可接收指定單元170應準備切斷電源之通知212;在處於閒置狀態之後,介面400可發出指示232並準備切斷電源。在一些實施例中,功率管理介面400亦可經組態以經由功率調整請求430,向功率管理單元160單獨地請求(亦即,獨立於驅動程式200及210)恢復電源或切斷電源。舉例而言,在一實施例中,回應於電路170處於閒置狀態特定時間週期,介面400可週期性地請求切斷電路170之電源。
在所說明之實施例中,分別經由時脈閘410及功率閘420將時脈信號412及功率信號422提供至功率控制單元170。可由信號320及330控制閘410及420之操作。因此,功率管理單元160可藉由經由信號320指示閘410關閉而時脈閘控時脈信號412,且可藉由經由信號330指示 功率閘420關閉而功率閘控功率信號422。
現轉向圖5,展示網狀架構150之方塊圖。如上文所論述,在一實施例中,網狀架構150經組態以有助於單元110至170之間的通信。在所說明之實施例中,網狀架構150含有控制器500。
在一實施例中,控制器500處置網狀架構150上的訊息通信。舉例而言,在一些實施例中,控制器500可有助於直接記憶體存取(DMA)操作。如所展示,控制器500可接收自應用程式140所起始的所嘗試之通信,諸如所嘗試之通信510(在一些實施例中,可經由功率控制單元驅動程式210而自應用程式140接收通信510)。接著,網狀架構150可將通信適當地導引至其目的地(諸如,功率控制單元170),並傳輸對應回應515。
如上文所提及,在各種實施例中,回應於接收到所嘗試之通信510,控制器500經組態以讀取暫存器310中之喚醒設定312,以判定其是否應將所嘗試之通信510轉遞至功率控制單元170。因此,若喚醒設定312之值指示不准許喚醒功率控制單元170(亦即,接收通信510),則控制器500可拒絕(亦即,失敗)所嘗試之通信510。在一些實施例中,其亦可傳回指定已發生誤差之回應,以防止網狀架構150暫懸。另一方面,若喚醒設定312之值指示准許進行通信,則控制器500可將所嘗試之通信510轉遞至受控單元170,並發出指示成功傳輸之回應515。
現轉向圖6,展示說明用於將系統置放於低功率狀態之方法的一實施例之流程圖。可由支援功率管理諸如系統100之一或多個電路的任何合適系統執行方法600。在各種實施例中,可並行地執行、以不同於所展示之次序執行,或省略執行圖6中所展示之區塊中的一些。按需要,亦可執行額外的方法元素。
方法600開始於步驟610處,其中作業系統(例如,OS 130)判定進 入低功率狀態。在某些實施例中,若作業系統判定系統之部分處於閒置狀態或若整個系統處於閒置狀態,則可發生步驟610。舉例而言,在作業系統執行於手機上之一實施例中,當手機在使用者之口袋中時,其可為處於閒置狀態。在此狀況下,因為並未使用手機,所以作業系統可判定進入低功率狀態。在步驟620處,作業系統發送用於器件驅動程式(例如,功率控制單元驅動程式210)之命令,以使各別硬體(例如,功率控制單元170)準備進入切斷電源狀態。在某些實施例中,步驟620包括器件驅動程式引導各別硬體完整操作並保存狀態(亦即,執行步驟以將資料自電路傳回記憶體或硬碟機)。在步驟630處,作業系統將命令發送至功率管理器(例如,功率管理單元160)以切斷器件之電源。然後,在步驟640處,功率控制單元驅動程式指示功率管理器驅動程式切斷功率控制單元之電源(例如,驅動程式210將閒置指示232發送至驅動程式200)。如上文所提及,在各種實施例中,功率管理器驅動程式200並不切斷功率控制單元170之電源,直至其接收閒置指示(例如,閒置指示232)為止。在步驟650處,功率管理器驅動程式設定喚醒指示(例如,喚醒設定312)。如上文所提及,喚醒設定可為可程式化的,使得其可向網狀架構(例如,網狀架構150)指示不應重新喚醒功率控制單元。在步驟660處,功率管理單元繼續切斷功率控制單元之電源。在各種實施例中,功率管理單元時脈閘控電路抑或功率閘控電路,以切斷其電源。
現轉向圖7,展示說明可程式化設定可用於判定所嘗試之通信是否到達功率控制單元之方法700的一實施例的流程圖。類似於方法600,可由支援功率管理之任何合適系統執行方法700。在各種實施例中,可由已執行方法600以切斷電路之電源的任何系統使用方法700。在各種實施例中,可並行地執行、以不同於所展示之次序執行,或省略執行圖7中所展示之區塊中的一些。按需要,亦可執行額外的方法 元素。
方法700開始於步驟710處,其中經由網狀架構(例如,網狀架構150)將讀取請求或寫入請求(例如,所嘗試之通信510)發送至功率控制單元(例如,電路170)。在決策步驟720處,作出關於是否應將讀取請求或寫入請求發送至功率控制單元的判定。如上文所提及,在某些實施例中,當切斷功率控制單元之電源時,可程式化設定可經組態以向網狀架構指示,並不准許由(例如)所接收之讀取請求或寫入請求喚醒功率控制單元。在某些實施例中,步驟720包括網狀架構藉由檢查可程式化設定(例如,喚醒設定312),判定是否應將讀取請求或寫入請求傳輸至功率控制單元。若可程式化設定指示並不准許喚醒功率控制單元,則流程繼續進行至步驟740。在步驟740處,網狀架構藉由發出失敗而拒絕所嘗試之通信。如上文所提及,在一些實施例中,網狀架構可傳回指定已發生誤差之回應,以防止網狀架構暫懸。返回到決策區塊720,若網狀架構判定應將所嘗試之通信傳輸至功率控制單元(例如,喚醒設定312指示准許喚醒功率控制單元170),則流程繼續進行至步驟730。在步驟730處,網狀架構允許存取功率控制單元(例如,網狀架構150將讀取請求或寫入請求傳輸至功率控制單元170)。
現轉向圖8,展示說明用於將系統自低功率狀態喚醒之方法的一實施例的流程圖。在各種實施例中,在使用方法600使電路或系統已進入低功率狀態之後執行方法800。在各種實施例中,可並行地執行、以不同於所展示之次序執行,或省略執行圖8中所展示之區塊中的一些。按需要,亦可執行額外的方法元素。
方法800開始於步驟810處,其中作業系統(例如,OS 130)判定系統應恢復執行標準操作,並將命令發送至各別驅動程式(例如,驅動程式210)。在某些實施例中,當使用者開始與系統互動時,作業系統判定恢復執行標準操作。舉例而言,若系統位於手持型電腦中,則使 用者可藉由按壓按鈕以喚醒系統而開始與系統互動。在步驟820處,在功率管理單元中清除喚醒指示(例如,喚醒設定312)。在步驟830處,功率控制單元驅動程式(例如,驅動程式210)將命令發送至功率管理器驅動程式(例如,驅動程式200),以允許功率控制單元退出功率管理狀態。在某些實施例中,為實現此操作,功率管理器單元可經由信號(例如,信號320或330)指示打開閘,以移除信號上之功率閘或時脈閘。在步驟840處,功率控制單元退出功率管理狀態。
現轉向圖9,展示方法900之流程圖。在一實施例中,可由電腦系統之驅動程式(諸如,驅動程式200)執行方法900。如所展示,方法900開始於步驟910中,其中接收指定電路進入功率管理狀態之指示。如上文所論述,在一實施例中,此指示可為來自於作業系統(例如,OS 130)。在一些實施例中,此指示可特定於電路或相關於包括該電路之系統。在步驟920中,設定功率管理單元中與電路相關聯之值(例如,暫存器310中之喚醒設定312)。在此實施例中,此值防止在電路處於功率管理狀態時,與該電路進行匯流排式通信(例如,經由網狀架構150)。在一些實施例中,方法900可進一步包括:自電路之驅動程式(例如,驅動程式210)接收請求,以准許電路退出功率管理狀態;及回應於與電路之匯流排式通信,清除該值以准許電路退出功率管理狀態。
應注意,可由執行儲存於各種形式之電腦可讀媒體上的程式指令之電腦系統執行本文中所描述之各種操作(諸如,關於方法900所描述之彼等)。大體而言,電腦可讀媒體可包括可由電腦讀取,以將指令及/或資料提供至電腦系統的任何非暫時性/有形儲存媒體。舉例而言,電腦可讀媒體可包括諸如磁性媒體或光學媒體之媒體,例如,磁碟(固定或可卸除式)、磁帶、CD-ROM,或DVD-ROM、CD-R、CD-RW、DVD-R、DVD-RW,或Blu-Ray。此媒體可進一步包括揮發性或 非揮發性記憶體媒體,諸如RAM(例如,同步動態RAM(SDRAM)、雙資料速率(DDR、DDR2、DDR3等)SDRAM、低功率DDR(LPDDR2等)SDRAM、Rambus DRAM(RDRAM)、靜態RAM(SRAM)等)、ROM、快閃記憶體、可經由周邊介面(諸如,通用串列匯流排(USB)介面)而存取的非揮發性記憶體(例如,快閃記憶體)等。
***
雖然上文已描述具體實施例,但即使在僅關於特定特徵來描述單一實施例的情況下,此等實施例仍並不意欲限制本發明之範疇。除非另外陳述,否則本發明中所提供之特徵的實例意欲為說明性的而非為限制性的。以上之描述意欲涵蓋如將為受益於本發明之熟習此項技術者所顯而易見的此等替代例、修改及等效物。
本發明之範疇包括本文中所揭示之特徵中的任一特徵或組合(明顯地或隱含地),或其之任何一般化,而不管其是否減輕本文中所處理之問題中的任一者或所有。因此,可在向任何此特徵之組合貫徹此申請案(或向其主張優先權之申請案)期間闡明新的技術方案。詳言之,參考隨附申請專利範圍,來自附屬項之特徵可與獨立項之特徵組合,且來自各別獨立項之特徵可以任何適當之方式組合而非僅僅以隨附申請專利範圍中所列舉之特定組合的形式。
160‧‧‧功率管理單元
202‧‧‧功率請求
222‧‧‧調整請求
232‧‧‧閒置指示/信號
300‧‧‧控制邏輯
310‧‧‧暫存器
312‧‧‧喚醒設定
320‧‧‧時脈閘控信號/閘控控制信號
330‧‧‧功率閘控信號/閘控控制信號

Claims (9)

  1. 一種裝置,其包含:一電路;一功率管理單元,其經組態以基於一可程式化設定,提供關於是否准許至該電路之一所嘗試之通信從而使得該電路自一功率管理狀態退出的一指示;及一網狀架構,其經組態以:基於由該功率管理單元提供之該指示,判定是否經由該網狀架構傳輸該所嘗試之通信;及回應於該功率管理單元指示不准許該所嘗試之通信從而使得該電路自該功率管理狀態退出而拒絕該所嘗試之通信。
  2. 如請求項1之裝置,其中該功率管理單元包括經組態以儲存該可程式化設定之一暫存器,且其中該裝置經組態以回應於該裝置進入一功率管理狀態而修改該可程式化設定。
  3. 如請求項2之裝置,其中該功率管理單元經組態以回應於該裝置進入一功率管理狀態而時脈閘控該電路,且其中該暫存器經組態以可藉由該功率管理單元之一驅動程式存取,其中該驅動程式可執行以設定該可程式化設定。
  4. 如請求項1之裝置,其中該裝置經組態以:接收來自該電路之一驅動程式的准許該電路退出該功率管理狀態之一請求;及回應於與該電路之一所嘗試之通信,調整該可程式化設定以准許該電路退出該功率管理狀態。
  5. 如請求項1之裝置,其中該裝置為一電信器件,且其中該裝置經組態以回應於判定該裝置將進入一低功率模式而使得該電路進 入該功率管理階段。
  6. 一種方法,其包含:一功率管理單元管理提供至一電路之功率;該功率管理單元將一指示儲存於一可程式化暫存器中,其中該指示控制該電路是否回應於與該電路之一所嘗試之通信而自一功率管理狀態喚醒;一網狀架構基於所儲存之該指示而判定是否准許經由該網狀架構與該電路之該所嘗試之通信;及該網狀架構回應於判定不准許該所嘗試之通信而拒絕該所嘗試之通信。
  7. 如請求項6之方法,其進一步包含:該功率管理單元自該功率管理單元之一驅動程式接收一第一指示,其中該第一指示指定該電路正準備進入該功率管理狀態;及該功率管理單元自該電路接收一第二指示,其中該第二指示指定該電路準備進入該功率管理狀態。
  8. 如請求項7之方法,其進一步包含:回應於接收到該第二指示:該功率管理單元閘控用於該電路之一時脈信號;及該功率管理單元將指定不准許該電路接收一所嘗試之通信的一指示儲存於該暫存器中。
  9. 如請求項6之方法,其進一步包含:一處理器指示該電路進入該功率管理狀態;及該處理器設定該暫存器之一值,以限制與該電路之通信。
TW103101855A 2013-01-18 2014-01-17 供電限制 TWI515554B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US13/745,731 US9645630B2 (en) 2013-01-18 2013-01-18 Selectively permitting an apparatus to be awakened depending on a programmable setting

Publications (2)

Publication Number Publication Date
TW201430552A TW201430552A (zh) 2014-08-01
TWI515554B true TWI515554B (zh) 2016-01-01

Family

ID=50102189

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103101855A TWI515554B (zh) 2013-01-18 2014-01-17 供電限制

Country Status (3)

Country Link
US (1) US9645630B2 (zh)
TW (1) TWI515554B (zh)
WO (1) WO2014113466A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9924462B2 (en) * 2016-07-13 2018-03-20 Intel IP Corporation Low-power wake-up receiver negotiation procedure
US11294446B2 (en) 2017-04-20 2022-04-05 Hewlett-Packard Development Company, L.P. Non-wakeable system states
US11132047B2 (en) * 2018-12-07 2021-09-28 Ati Technologies Ulc Performance and power tuning user interface
US11436024B2 (en) * 2018-12-27 2022-09-06 Texas Instruments Incorporated Independent operation of an ethernet switch integrated on a system on a chip
CN111766935B (zh) * 2019-04-02 2022-06-21 瑞昱半导体股份有限公司 集成电路芯片及用于集成电路芯片的组态调整方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW374871B (en) 1998-08-12 1999-11-21 Windbond Electronics Corp Control circuit and waking method by a peripheral equipment when the computer enters into the standby status
US6922788B2 (en) * 2001-09-19 2005-07-26 International Business Machines Corporation Low power access to a computing unit from an external source
US7739528B2 (en) 2006-06-09 2010-06-15 Broadcom Corporation Method for managing and controlling the low power modes for an integrated circuit device
US20080307240A1 (en) * 2007-06-08 2008-12-11 Texas Instruments Incorporated Power management electronic circuits, systems, and methods and processes of manufacture
EP2058725A3 (en) 2007-06-11 2015-07-22 Mediatek Inc. Method of and apparatus for reducing power consumption within an integrated circuit
US20090085684A1 (en) 2007-10-01 2009-04-02 Silicon Laboratories Inc. Low power rtc oscillator
US8068433B2 (en) 2007-11-26 2011-11-29 Microsoft Corporation Low power operation of networked devices
US9189049B2 (en) * 2008-12-24 2015-11-17 Stmicroelectronics International N.V. Power management in a device
US8234510B2 (en) * 2009-02-26 2012-07-31 Broadcom Corporation System and method for energy savings through emulation of wake on LAN in energy efficient ethernet
US8135970B2 (en) 2009-03-06 2012-03-13 Via Technologies, Inc. Microprocessor that performs adaptive power throttling
TW201101015A (en) 2009-06-17 2011-01-01 Realtek Semiconductor Corp Apparatus and method for power-saving and wake-up
US8340010B2 (en) * 2009-12-16 2012-12-25 Broadcom Corporation Method and system for energy efficient synchronization in packet based networks
US8286011B2 (en) * 2010-02-28 2012-10-09 Freescale Semiconductor, Inc. Method of waking processor from sleep mode
US8271812B2 (en) * 2010-04-07 2012-09-18 Apple Inc. Hardware automatic performance state transitions in system on processor sleep and wake events
JP5577860B2 (ja) * 2010-06-04 2014-08-27 株式会社リコー 情報処理装置、情報処理方法及び情報処理プログラム
US8806250B2 (en) * 2011-09-09 2014-08-12 Microsoft Corporation Operating system management of network interface devices
US8862917B2 (en) * 2011-09-19 2014-10-14 Qualcomm Incorporated Dynamic sleep for multicore computing devices
US20130219157A1 (en) * 2012-02-22 2013-08-22 Jungseok Lee Mobile terminal and controlling method thereof

Also Published As

Publication number Publication date
US20140208135A1 (en) 2014-07-24
TW201430552A (zh) 2014-08-01
WO2014113466A1 (en) 2014-07-24
US9645630B2 (en) 2017-05-09

Similar Documents

Publication Publication Date Title
TWI533117B (zh) 用於電力管理之裝置、積體電路及方法
TWI515554B (zh) 供電限制
US9740645B2 (en) Reducing latency in a peripheral component interconnect express link
KR101703467B1 (ko) 액티브 프로세서에 기초한 동적 전압 및 주파수 관리
US10679690B2 (en) Method and apparatus for completing pending write requests to volatile memory prior to transitioning to self-refresh mode
JP5865931B2 (ja) プラットフォーム非依存型パワー管理
TWI596468B (zh) 對於系統單晶片中的記憶體存取之功率管理的技術
TWI483265B (zh) 硬體動態快取電源管理
TW201740270A (zh) 伺服器機架電力管理
TWI570548B (zh) 包括執行指令集架構之不同部分之多個相異處理器核心之處理器
US9916104B2 (en) Techniques for entry to a lower power state for a memory device
BR112012011096B1 (pt) Aparelho para controlar uma interface externa em um circuito integrado e método
TW201248389A (en) Reducing power consumption of uncore circuitry of a processor
US20140013140A1 (en) Information processing apparatus and computer program product
TWI553549B (zh) 包括多個不同處理器核心之處理器
WO2017107816A1 (zh) 一种虚拟化平台中的数据处理方法及装置
US20180088658A1 (en) Power Control of a Memory Device Through a Sideband Channel of a Memory Bus
JP2017520850A (ja) 高速再開を伴うシステム待機状態のエミュレーション
TWI595353B (zh) 用於控制處理器核心之電力模式的基於延遲電力模式單元以及相關方法及系統
JP4846862B2 (ja) 情報処理装置および省電力制御方法
US9747239B2 (en) Transaction filter for on-chip communications network
JP2013196112A (ja) メモリシステムとその省電力制御方法
CN106775663A (zh) 一种sys/bios系统下基于sil3132控制器的sata硬盘驱动方法