TWI501075B - 伺服器 - Google Patents
伺服器 Download PDFInfo
- Publication number
- TWI501075B TWI501075B TW103126925A TW103126925A TWI501075B TW I501075 B TWI501075 B TW I501075B TW 103126925 A TW103126925 A TW 103126925A TW 103126925 A TW103126925 A TW 103126925A TW I501075 B TWI501075 B TW I501075B
- Authority
- TW
- Taiwan
- Prior art keywords
- power
- power source
- motherboard
- board
- server
- Prior art date
Links
Description
本揭露係關於一種伺服器,特別關於一種可以熱插拔其中一個或多個模組的伺服器。
伺服器於企業或者網路服務提供者(ISP)的機房中被大量應用。有時候伺服器中的部分功能模組因為損壞或是定期保養維修的需要,而必須從伺服器中移除。而有時候伺服器中會額外加入一些功能模組。然而,如何在伺服器正常運作的時候以熱插拔方式來新增或移除功能模組,一直是一個有待克服的問題。
依據本發明一個或多個實施例所揭露的一種伺服器,其特徵在於包括電源供應模組、第一主板、第一儲存模組、第一熱插拔模組、第二熱插拔模組與第二主板。其中第一儲存模組包括至少一個硬碟背板及插設於硬碟背板的至少一硬碟。第一熱插拔模組接收電源供應模組的供電,並輸出第一電源,第一電源對第一儲存模組供電。第二熱插拔模組接收第一電源,並輸出第二電源,第二電源對第一主板供電。其中,當該第一主板工作時,第一電源與第二電源處於正常工作狀態,在伺服器內插入並開啟第二主板進入工作狀態或插入第一儲存模組時,第一熱插拔
模組過濾由於第二主板的插入或第一儲存模組的插入所引起的該第一電源的雜訊干擾,使第一電源的電壓和電流保持在正常工作狀態,第一熱插拔模組和第二熱插拔模組過濾由於第二主板或第一儲存模組的插入所引起的第二電源的雜訊干擾,使第二電源的電壓和電流保持在正常工作狀態,在伺服器內拔出第二主板或拔出第一儲存模組時,第一熱插拔模組過濾由於第二主板的拔出或第一儲存模組的拔出所引起的第一電源的雜訊干擾,使第一電源的電壓和電流保持在正常工作狀態,第一熱插拔模組和第二熱插拔模組過濾由於第二主板或第一儲存模組的拔出所引起的第二電源的雜訊干擾,使第二電源的電壓和電流保持在正常工作狀態。
於本發明另一實施例中,前述的伺服器更包括第二儲存模組、第三熱插拔模組與第四熱插拔模組。其中,第二儲存模組包括至少一硬碟背板及插設於硬碟背板的至少一硬碟。第三熱插拔模組接收電源供應模組的供電,並輸出第三電源,第三電源對第二儲存模組供電。第四熱插拔模組接收第三電源,並輸出第四電源對該第二主板供電。
於本發明另一實施例中,當第一主板工作時,第一電源、第二電源、第三電源與第四電源處於正常工作狀態,第一主板控制第一儲存模組與第二儲存模組工作,在伺服器內插入並開啟第二主板進入工作狀態,第一電源、第二電源、第三電源以及第四電源的電壓和電流保持在正常工作狀態,第一主板控制第一儲存模組工作且第二主板控制第二儲存模組工作,在伺服器內
拔出第二主板,第一電源、第二電源以及第三電源的電壓和電流保持在正常工作狀態,第一主板控制第一儲存模組與第二儲存模組工作。
於本發明另一實施例中,當第二主板工作時,第一電源、第二電源、第三電源與第四電源處於正常工作狀態,第二主板控制第一儲存模組與第二儲存模組工作,在伺服器內插入並開啟第一主板進入工作狀態,第一電源、第二電源、第三電源以及第四電源的電壓和電流保持在正常工作狀態,第一主板控制第一儲存模組工作且第二主板控制第二儲存模組工作,在伺服器內拔出第一主板,第一電源、第二電源、第三電源與第四電源的電壓和電流保持在正常工作狀態,第二主板控制第一儲存模組與第二儲存模組工作。
於本發明另一實施例中,當第一主板或第二主板工作時,在伺服器內插入或拔出第一儲存模組與第二儲存模組其中之一的硬碟背板及插設於硬碟背板的任一硬碟,第一電源與第二電源或第三電源與第四電源的電壓和電流均保持在正常工作狀態。
於本發明另一實施例中,伺服器更包括中間板(MID PLANE)、轉接板(Interposer Board)、第一銜接板(Docking Board)與第二銜接板。其中,中間板電性連接第一儲存模組、第二儲存模組以及電源供應模組。轉接板電性連接中間板。第一銜接板電性連接第一主板與轉接板。第二銜接板電性連接第二主板與轉接
板。其中,第一主板依序透過第一銜接板、轉接板與中間板電性連接,第二主板依序透過第二銜接板、轉接板與中間板電性連接。
於本發明某些實施例中,第一熱插拔模組設置於中間板,且第二熱插拔模組設置於第一銜接板,第二主板和第二銜接板同時插入和拔出於伺服器。
於本發明某些實施例中,所述的伺服器更包括:中間板(MID PLANE)、轉接板(Interposer Board)、第一銜接板與第二銜接板。中間版電性連接第一儲存模組、第二儲存模組以及電源供應模組。轉接板電性連接中間板。第一銜接板電性連接第一主板與轉接板。第二銜接板電性連接第二主板與轉接板。其中,第一主板依序透過第一銜接板、轉接板與中間板電性連接,第二主板依序透過第二銜接板、轉接板與中間板電性連接。
於本發明某些實施例中,其中第一熱插拔模組與第三熱插拔模組設置於中間板。而第二熱插拔模組設置於第一銜接板,第一主板和第一銜接板同時插入或拔出伺服器。第四熱插拔模組設置於第二銜接板,第二主板和第二銜接板同時插入或拔出伺服器。
於本發明某些實施例中,其中第一銜接板插入或拔出伺服器的轉接板的第一埠,第二銜接板插入或拔出伺服器的轉接板的第二埠。
於本發明某些實施例中,其中第一熱插拔模組、第二熱插拔模組、第三熱插拔模組以及第四熱插拔模組均包括:電
源輸入單元、電源控制單元、電壓檢測單元、致能信號處理單元、電源保護單元、電源輸出單元、開關單元與電源回饋單元。電源輸入單元接收電源供應模組提供的電源。電壓檢測單元連接電源輸入單元與電源控制單元,對電源輸入單元輸入的電壓進行檢測並將結果傳輸至電源控制單元以作判斷。致能信號處理單元接收第一主板的主板致能信號及系統待開機電源以控制電源控制單元。電源保護單元連接電源輸入單元與電源控制單元,對電源輸入單元輸入的電源進行傳輸並保護。電源輸出單元用以輸出電源。開關單元連接電源保護單元、電源控制單元與電源輸出單元,電源控制單元控制開關單元的導通與關閉,使得開關單元控制從電源保護單元傳輸至電源輸出單元的電源。電源回饋單元連接電源輸出單元與電源控制單元,檢測電源輸出單元的電源並將結果傳輸至電源控制單元以作判斷。
於本發明某些實施例中,其中電壓檢測單元檢測電源輸入單元的電源的電壓過壓(OV)或欠壓(UV)狀態。
於本發明某些實施例中,其中電源控制單元可以通過第一主板傳來主板致能信號以控制電壓檢測單元的欠壓信號UV從而影響到電源控制單元對電源的控制,系統待開機電源經過一個第一時間區間後,開始對第一主板提供電源,以此來避過部分電源雜訊信號而得到較為乾淨的電源。
於本發明某些實施例中,其中電源保護單元為過流保護單元,包括過流保護電阻,過流保護電阻的兩端電性連接電
源控制單元的差分信號端,電源控制單元通過對差分信號的檢測以對電源輸入單元的電流進行保護。
於本發明某些實施例中,其中開關單元包括一個或多個電晶體,電晶體的閘極(Gate)端電性連接電源控制單元的控制接腳,控制接腳根據電壓檢測單元、致能信號處理單元、電源保護單元以及電源回饋單元的檢測結果發出控制信號以控制開關單元的通斷。
以上之關於本揭露內容之說明及以下之實施方式之說明係用以示範與解釋本發明之精神與原理,並且提供本發明之專利申請範圍更進一步之解釋。
11‧‧‧電源供應模組
12‧‧‧第一主板
13‧‧‧第一儲存模組
14‧‧‧第一熱插拔模組
141‧‧‧電源輸入單元
142‧‧‧電源控制單元
143‧‧‧電壓檢測單元
144‧‧‧致能信號處理單元
145‧‧‧電源保護單元
146‧‧‧電源輸出單元
147‧‧‧開關單元
148‧‧‧電源回饋單元
15‧‧‧第二熱插拔模組
16‧‧‧第二主板
17‧‧‧第二儲存模組
18‧‧‧第三熱插拔模組
19‧‧‧第四熱插拔模組
20‧‧‧中間板
21‧‧‧轉接板
22‧‧‧第一銜接板
23‧‧‧第二銜接板
RP1
~RP3
‧‧‧電阻
R1431
~R1434
‧‧‧電阻
R1451
~R1456
‧‧‧電阻
R1470
~R1473
‧‧‧電阻
R1481
~R1483
‧‧‧電阻
C1431
、C1432
‧‧‧電容
C1451
、C1452
‧‧‧電容
C147
‧‧‧電容
CMD‧‧‧指令
D144
、D1471
~D1473
‧‧‧二極體
M144
、M1471
~M1473
‧‧‧電晶體
OV‧‧‧過壓信號
UV‧‧‧欠壓信號
Vout
‧‧‧輸出電壓
FLB‧‧‧反饋電壓
第1圖係依據本發明一實施例的伺服器功能方塊示意圖。
第2圖係依據本發明一實施例的熱插拔模組功能方塊示意圖。
第3圖係依據本發明一實施例的電壓檢測單元電路示意圖。
第4圖係依據本發明一實施例中的致能信號處理單元的電路示意圖。
第5圖係依據本發明一實施例的電源保護單元的電路示意圖。
第6圖係依據本發明一實施例的開關單元電路示意圖。
第7圖係依據本發明一實施例的電源回饋單元的電路示意圖。
第8圖係依據本發明一實施例中伺服器的結構示意圖。
以下在實施方式中詳細敘述本發明之詳細特徵以及優點,其內容足以使任何熟習相關技藝者了解本發明之技術內容並據以實施,且根據本說明書所揭露之內容、申請專利範圍及圖式,任何熟習相關技藝者可輕易地理解本發明相關之目的及優點。以下之實施例係進一步詳細說明本發明之觀點,但非以任何觀點限制本發明之範疇。
請參考第1圖,其係依據本發明一實施例的伺服器功能方塊示意圖。如第1圖所示,伺服器可以包括電源供應模組(power supply unit,PSU)11、第一主板12、第一儲存模組13、第一熱插拔模組14、第二熱插拔模組15、第二主板16、第二儲存模組17、第三熱插拔模組18與第四熱插拔模組19。。其中第一熱插拔模組14電性耦接至電源供應模組11,而第一儲存模組13與第二熱插拔模組15均電性耦接至第一熱插拔模組14,而第一主板12電性耦接至第二熱插拔模組15。至於第二主板16則電性耦接至電源供應模組11。第三熱插拔模組18電性耦接至電源供應模組11,而第二儲存模組17與第四熱插拔模組19均電性耦接至第二熱插拔模組14,而第二主板16電性耦接至第四熱插拔模組19。
電源供應模組11用來對伺服器中所有的裝置供應電源。而第一熱插拔模組14接收電源供應模組11的電源,並輸出第一電源。第一電源被用來對第一儲存模組13上的硬碟背板以及硬碟背板上的至少一個硬碟供電。並且第一電源對第二熱插拔模
組15供電,第二熱插拔模組15接收第一電源的供電後,輸出第二電源來對第一主板12供電。第三熱插拔模組18接收電源供應模組11的電源,並輸出第三電源。第三電源對第二儲存模組17上的硬碟背板以及硬碟背板上的至少一個硬碟供電。以及對第四熱插拔模組19供電,第四熱插拔模組19接收了第三電源供電後,輸出第四電源來對第二主板16供電。
依據本發明一實施例的伺服器具有如後述特點。當第一主板12工作時,第一電源與第二電源處於正常工作狀態。換句話說,所謂的正常工作狀態,以第一電源為例,也就是說第一電源的電壓及/或電流的瞬間變化量被限制在一個特定的範圍內(公差為+-5%)。實作上,假設第一電源預計要具有3.3伏特的電壓與500毫安培的電流,則所謂的正常工作狀態通常指的是第一電源的電壓在3.135伏特與3.465伏特之間,而第一電源的電流在475毫安培與525毫安培之間。在伺服器內插入並開啟第二主板16進入工作狀態或插入第一儲存模組13時,第一熱插拔模組14過濾由於第二主板16的插入或第一儲存模組13的插入所引起的第一電源的雜訊干擾,使第一電源的電壓及/或電流保持在正常工作狀態。
此外,在伺服器內拔出第二主板16或拔出第一儲存模組13時,第一熱插拔模組14過濾由於第二主板16的拔出或第一儲存模組13的拔出所引起的第一電源的雜訊干擾,使第一電源的電壓和電流保持在正常工作狀態。並且,在第二主板16正常工
作時,當伺服器內拔出第一主板12或拔出第二儲存模組17時,第三熱插拔模組18過驢由於第一主板12的拔出或第二儲存模組17所引起的第三電源的雜訊干擾,使第三電源的電壓和電流保持在正常工作狀態。
更明確的說,當第一主板工作時,第一電源、第二電源、第三電源與第四電源處於正常工作狀態,第一主板控制第一儲存模組與第二儲存模組工作,在伺服器內插入並開啟第二主板進入工作狀態,第一電源、第二電源、第三電源以及第四電源的電壓和電流保持在正常工作狀態,第一主板控制第一儲存模組工作且第二主板控制第二儲存模組工作,在伺服器內拔出第二主板,第一電源、第二電源以及第三電源的電壓和電流保持在正常工作狀態,第一主板控制第一儲存模組與第二儲存模組工作。
當第二主板工作時,第一電源、第二電源、第三電源與第四電源處於正常工作狀態,第二主板控制第一儲存模組與第二儲存模組工作,在伺服器內插入並開啟第一主板進入工作狀態,第一電源、第二電源、第三電源以及第四電源的電壓和電流保持在正常工作狀態,第一主板控制第一儲存模組工作且第二主板控制第二儲存模組工作,在伺服器內拔出第一主板,第一電源、第二電源、第三電源與第四電源的電壓和電流保持在正常工作狀態,第二主板控制第一儲存模組與第二儲存模組工作。
具體來說,請參照第2圖,其係依據本發明一實施例的熱插拔模組功能方塊示意圖。如第2圖所示,熱插拔模組(例
如為本發明中的第一熱插拔模組14)可以包括電源輸入單元141、電源控制單元142、電壓檢測單元143、致能信號處理單元144、電源保護單元145、電源輸出單元146、開關單元147與電源回饋單元148。其中電壓檢測單元143連接電源輸入單元141與電源控制單元142,致能信號處理單元144連接至電源控制單元142,電源保護單元145連接電源輸入單元141與電源控制單元142,開關單元147連接電源保護單元145、電源輸出單元146與電源控制單元142,電源回饋單元148連接電源輸出單元146與該電源控制單元142。
電源輸入單元141接收電源供應模組11提供的電源。更明確的說,電源輸入單元141可以視為一個耦接至電源供應模組11的電源輸入端。
電壓檢測單元143用以對電源輸入單元141輸入的電壓進行檢測並將結果傳輸至電源控制單元142以作判斷。實作上,請參照第3圖,其係依據本發明一實施例的電壓檢測單元電路示意圖。如第3圖所示,電壓檢測單元143可以包括電阻R1431
、電阻R1432
、電阻R1433
、電阻R1434
、電容C1431
與電容C1432
。其中電阻R1431
的第一端耦接至電源輸入單元141,而電阻R1431
的第二端耦接至電阻R1432
的第一端與電容C1431
的第一端。電阻R1432
的第二端與電容C1431
的第二端都耦接至接地端。電阻R1433
的第一端耦接至電源輸入單元141,而電阻R1433
的第二端耦接至電阻R1434
的第一端與電容C1432
的第一端。電阻R1434
的第二端與
電容C1432
的第二端都耦接至接地端。而電阻R1431
的第二端還耦接至致能信號處理單元144與電源控制單元142以對電源控制單元142提供一個欠壓信號UV,同樣的電阻R1433
的第二端也耦接至電源控制單元142以對電源控制單元142提供一個過壓信號OV。
實作上,當從電源輸入單元141而來的電源的電壓太高時,過壓信號OV的電壓與欠壓信號UV的電壓都會跟著提升,因此當偵測到過壓信號OV的電壓高於一個過壓門檻電壓(例如高於常規電壓5%)時,可以判斷從電源供應模組11經由電源輸入單元141進入第一熱插拔模組14的電壓過高。而當欠壓信號UV的電壓低於一個欠壓門檻電壓(例如低於常規電壓5%)時,可以判斷從電源供應模組11經由電源輸入單元141進入第一熱插拔模組14的電壓過低。此外,因為本發明中致能信號處理單元144的作用,如果當只有欠壓信號UV低於欠壓門檻電壓時,表示沒有耦接於電源輸出單元146的裝置需要電能。
致能信號處理單元144,接收第一主板12經由第二熱插拔模組15送來的指令以控制電源控制單元142。更具體來說,致能信號處理單元144用來緩衝(或稱延後)第一主板12的指令到達電源控制單元142的時間。在實作上,請參照第4圖,其係依據本發明一實施例中的致能信號處理單元的電路示意圖。如第4圖所示,致能信號處理單元144可以包括電阻R1441
、電阻R1442
、電容C1441
、電容C1442
、二極體D144
與電晶體M144
。當第
一主板12傳來一個主板致能信號時(也就是說電壓位準由高電壓改變為低電壓),電晶體M144
的閘極的電壓並不會同步地被拉低至低電壓,而是經由電阻R1441
與電容C1441
所組成的低通電路,使電晶體M144
的閘極電壓慢慢降低,當這個閘極電壓低於電晶體M144
的門檻電壓時,電晶體M144
成為斷路,從而將電晶體M144
的汲極(drain)電壓(也就是欠壓信號UV)被主板致能信號(CMD)拉至欠壓門檻電壓以上,電阻R1441
接收系統待開機電源並與電容C1441
所組成的低通電路,使電源控制單元142的供電信號VCC
上升而開啟電源控制單元142進入工作狀態。藉此,電源控制單元142可以通過第一主板12傳來主板致能信號CMD以控制電壓檢測單元的欠壓信號UV從而影響到電源控制單元142對電源的控制,系統待開機電源經過一個第一時間區間後,開始對第一主板12提供電源,以此來避過部分電源雜訊信號得到較為乾淨的電源。
電源保護單元145用以對電源輸入單元141輸入的電源進行傳輸並保護。具體來說,請參照第5圖,其係依據本發明一實施例的電源保護單元的電路示意圖。如第5圖所示,電源保護單元145可以包括電阻RP1
至RP3
、電阻R1451
至R1456
以及電容C1451
與電容C1452
。其中電組RP1
至電阻RP3
為過流保護電阻。以第5圖的電路結構,電源控制單元142可以量測第一電壓V11
與第二電壓V12
的差值為一個差分信號,並且依據這個差分信號,電源控制單元142可以判斷從電源輸入單元141經由電源保護單
元145與開關單元147的電流是否過大或過小。
電源輸出單元146用以輸出電源。更明確的說,電源輸出單元146可以視為第一熱插拔模組14的輸出端。
電源控制單元142控制開關單元147的導通與關閉,使得開關單元147控制從電源保護單元145傳輸至電源輸出單元146的電源。更明確的來說,電源控制單元142依據電壓檢測單元143產生的過壓信號OV與欠壓信號UV、電源回饋單元148產生的回饋信號、致能信號處理單元144控制的電壓信號VCC
以及前述的差分信號來產生並調整開關信號VG
。於一個實施例中,請參照第6圖,其係依據本發明一實施例的開關單元電路示意圖。如第6圖所示,開關單元147可以包括電阻R1470
至R1473
、電容C147
、二極體D1471
至D1473
以及電晶體M1471
至M1473
。舉例來說,當電源控制單元142依據電壓信號VCC
判斷有裝置送來主板致能信號請求供電時,電源控制單元142提高開關信號VG
的電壓,由於電阻R1470
與電容C147
的連接關係,電晶體M1471
至M1473
的閘極電壓不會馬上隨之提高,而是慢慢地上昇,因此不會瞬間從電源供應模組11處抽取大電流而造成電源不穩定。
電源回饋單元148連接電源輸出單元146與電源控制單元142,檢測電源輸出單元146輸出的電源並將結果傳輸至電源控制單元142以作判斷。具體來說,請參照第7圖,其係依據本發明一實施例的電源回饋單元的電路示意圖。如第7圖所示,電源回饋單元148可以包括電阻1481至電阻1483。並且提
供輸出電壓Vout
與反饋電壓FLB給電源控制單元142。藉此,電源控制單元142可以判斷電源輸出單元146所輸出的電壓及/或電流是否過高(例如高於常規電壓/電流5%)或過低(例如低於常規電壓/電流5%),並據以調整開關信號VG
。
綜上所述,在第一熱插拔模組14中,從電源供應模組11所提供的電壓與電流,以及第一熱插拔模組14本身所提供的電壓與電流都會是用來控制第一熱插拔模組14中的開關信號VG
的因素,並且在本發明所揭示的熱插拔模組中,當主板拔出後,主板致能信號處於無效狀態,此時欠壓信號UV被電晶體M144
拉至低電壓導通,而產生低於欠壓門檻電壓的欠壓信號UV,此欠壓信號UV會導致電源控制單元142控制開關單元147斷開。此外,第一熱插拔模組14中的電源控制單元142會在系統開機電源發出後的一個時間區間後才收到這個系統開機電源,並且電源控制單元142在控制開關單元147時,開關信號VG
的變化係經由低通電路傳送到開關單元147中的一個或多個電晶體,因此第一熱插拔模組14輸出的電壓及/或電流不會有劇烈的變化。換句話說,第一熱插拔模組14不會劇烈地從電源供應模組11汲取能量。
更具體地說,當第二主板16被啟動時,可能電源供應模組11所提供的電源的電壓及/或電流會有不穩定的狀況,但是這樣的狀況會被本發明所揭露的第一熱插拔模組14隔絕,因此第一熱插拔模組14所提供的第一電源的電壓及/或電流可以維持
在正常工作狀態。並且,當第一儲存模組13被耦接到第一熱插拔模組14而開始汲取部分的第一電源,或是第一儲存模組13被從第一熱插拔模組14移除時,第一電源的電壓及/或電流因為第一熱插拔模組14中的控制機制而能維持在正常工作狀態。
本發明中的第二熱插拔模組15具有與第一熱插拔模組14相同或相似的特性,因此當第一儲存模組13對第一熱插拔模組14請求供應電源時,第一熱插拔模組14不會讓第一電源的電壓及/或電流有劇烈的變動,也就是說第一電源能被第一熱插拔模組14維持在正常工作狀態。同樣的,第一電源的稍微變化因為第二熱插拔模組15的功能,所以第二熱插拔模組15汲取第一電源而提供的第二電源的電壓及/或電流也不會有劇烈的變化,而被第二熱插拔模組15維持在正常工作狀態。
依據本發明的精神,第1圖的實施例中,伺服器可以更包括第二儲存模組17、第三熱插拔模組18與第四熱插拔模組19。其中第三熱插拔模組18電性耦接至電源供應模組11,而第二儲存模組17與第四熱插拔模組19均電性耦接至第二熱插拔模組14,而第二主板16電性耦接至第四熱插拔模組19。
於本發明另一實施例中,請參照第8圖,其係依據本發明一實施例中伺服器的結構示意圖。如第8圖所示,伺服器更包括中間板(MID PLANE)20、轉接板(Interposer Board)21、第一銜接板(Docking Board)22與第二銜接板23。其中,中間板20電性連接第一儲存模組13、第二儲存模組17以及電源供應模
組11(未繪示)。轉接板21電性連接中間板20。第一銜接板22電性連接第一主板12與轉接板21。第二銜接板23電性連接第二主板16與轉接板21。其中,第一主板12依序透過第一銜接板22、轉接板21與中間板20電性連接,第二主板16依序透過第二銜接板23、轉接板21與中間板20電性連接。並且,第一熱插拔模組14可以設置於中間板20或如第8圖所示設置於轉接板21。而第二熱插拔模組15可以設置於第一銜接板22或轉接板21。第三熱插拔模組18可以設置於中間板20或如第8圖所示設置於轉接板21。而第四熱插拔模組19可以設置於第一銜接板22或轉接板21。
雖然本發明以前述之實施例揭露如上,然其並非用以限定本發明。在不脫離本發明之精神和範圍內,所為之更動與潤飾,均屬本發明之專利保護範圍。關於本發明所界定之保護範圍請參考所附之申請專利範圍。
11‧‧‧電源供應模組
12‧‧‧第一主板
13‧‧‧第一儲存模組
14‧‧‧第一熱插拔模組
15‧‧‧第二熱插拔模組
16‧‧‧第二主板
17‧‧‧第二儲存模組
18‧‧‧第三熱插拔模組
19‧‧‧第四熱插拔模組
Claims (17)
- 一種伺服器,其特徵在於,包括:一電源供應模組;一第一主板;一第一儲存模組,包括至少一硬碟背板及插設於該硬碟背板的至少一硬碟;一第一熱插拔模組,接收該電源供應模組的供電,並輸出一第一電源,該第一電源對該第一儲存模組供電;一第二熱插拔模組,接收該第一電源的供電,並輸出一第二電源,該第二電源對該第一主板供電;以及一第二主板;其中,當該第一主板工作時,該第一電源與該第二電源處於一正常工作狀態,在該伺服器內插入並開啟該第二主板進入工作狀態或插入該第一儲存模組時,該第一熱插拔模組過濾由於該第二主板的插入或該第一儲存模組的插入所引起的該第一電源的雜訊干擾,使該第一電源的電壓和電流保持在該正常工作狀態,該第一熱插拔模組和該第二熱插拔模組過濾由於該第二主板或該第一儲存模組的插入所引起的該第二電源的雜訊干擾,使該第二電源的電壓和電流保持在該正常工作狀態,在該伺服器內拔出該第二主板或拔出該第一儲存模組時,該第一熱插拔模組過濾由於該第二主板的拔出或該第一儲存模組的拔出所引起的該第一電源的雜訊干擾,使 該第一電源的電壓和電流保持在該正常工作狀態,該第一熱插拔模組和該第二熱插拔模組過濾由於該第二主板或該第一儲存模組的拔出所引起的該第二電源的雜訊干擾,使該第二電源的電壓和電流保持在該正常工作狀態。
- 如請求項1所述的伺服器,更包括:一第二儲存模組,包括至少一硬碟背板及插設於該硬碟背板的至少一硬碟;一第三熱插拔模組,接收該電源供應模組的供電,並輸出一第三電源,該第三電源對該第二儲存模組供電;以及一第四熱插拔模組,接收該第三電源的供電,並輸出一第四電源,該第四電源對該第二主板供電。
- 如請求項2所述的伺服器,其中當該第一主板工作時,該第一電源、該第二電源、該第三電源以及該第四電源處於該正常工作狀態,該第一主板控制該第一儲存模組與該第二儲存模組工作,在該伺服器內插入並開啟該第二主板進入工作狀態,該第一電源、該第二電源、該第三電源以及該第四電源的電壓和電流保持在該正常工作狀態,該第一主板控制該第一儲存模組工作且該第二主板控制該第二儲存模組工作,在該伺服器內拔出該第二主板,該第一電源、該第二電源、該第三電源以及該第四電源的電壓和電流保持在該正常工作狀態,該第一主板控制該第一儲存模組與該第二儲存模組工作。
- 如請求項2所述的伺服器,其中當該第二主板工作時,該第 一電源、該第二電源、該第三電源以及該第四電源處於該正常工作狀態,該第二主板控制該第一儲存模組與該第二儲存模組工作,在該伺服器內插入並開啟該第一主板進入工作狀態,該第一電源、該第二電源、該第三電源以及該第四電源的電壓和電流保持在該正常工作狀態,該第一主板控制該第一儲存模組工作且該第二主板控制該第二儲存模組工作,在該伺服器內拔出該第一主板,該第一電源、該第二電源、該第三電源以及該第四電源的電壓和電流保持在該正常工作狀態,該第二主板控制該第一儲存模組與該第二儲存模組工作。
- 如請求項3所述的伺服器,其中當該第一主板或該第二主板工作時,在該伺服器內插入或拔出該第一儲存模組與該第二儲存模組其中之一的該硬碟背板及插設於該硬碟背板的任一硬碟,該第一電源與該第二電源或該第三電源與該第四電源的電壓和電流均保持在該正常工作狀態。
- 如請求項1所述的伺服器,更包括:一中間板(MID PLANE),電性連接該第一儲存模組與該電源供應模組;一轉接板(Interposer Board),電性連接該中間板;一第一銜接板(Docking Board),電性連接該第一主板與該轉接板;以及一第二銜接板(Docking Board),電性連接該第二主板與該轉接板; 其中,該第一主板依序透過該第一銜接板、該轉接板與該中間板電性連接。
- 如請求項6所述的伺服器,其中該第一熱插拔模組設置於該中間板。
- 如請求項6所述的伺服器,其中該第二熱插拔模組設置於該第一銜接板,該第二主板和該第二銜接板同時插入和拔出該伺服器。
- 如請求項2所述的伺服器,更包括:一中間板(MID PLANE),電性連接該第一儲存模組、該第二儲存模組以及該電源供應模組;一轉接板(Interposer Board),電性連接該中間板;一第一銜接板(Docking Board),電性連接該第一主板與該轉接板;以及一第二銜接板(Docking Board),電性連接該第二主板與該轉接板;其中,該第一主板依序透過該第一銜接板、該轉接板與該中間板電性連接,該第二主板依序透過該第二銜接板、該轉接板與該中間板電性連接。
- 如請求項9所述的伺服器,其中該第一熱插拔模組與該第三熱插拔模組設置於該中間板。
- 如請求項9所述的伺服器,其中該第二熱插拔模組設置於該第一銜接板,該第一主板和該第一銜接板同時插入或拔出該 伺服器,該第四熱插拔模組設置於該第二銜接板,該第二主板和該第二銜接板同時插入或拔出該伺服器。
- 如請求項11所述的伺服器,其中該第一銜接板插入或拔出該伺服器的該轉接板的一第一埠,該第二銜接板插入或拔出該伺服器的該轉接板的一第二埠。
- 如請求項1或請求項2所述的伺服器,其中該第一熱插拔模組、該第二熱插拔模組、該第三熱插拔模組以及該第四熱插拔模組均包括:一電源輸入單元,接收該電源供應模組提供的電源;一電源控制單元;一電壓檢測單元,連接該電源輸入單元與該電源控制單元,對該電源輸入單元輸入的電壓進行檢測並將結果傳輸至該電源控制單元以作判斷;一致能信號處理單元,接收該第一主板的一主板致能信號及一系統待開機電源以控制該電源控制單元;一電源保護單元,連接該電源輸入單元與該電源控制單元,對該電源輸入單元輸入的電源進行傳輸並保護;一電源輸出單元,用以輸出電源;一開關單元,連接該電源保護單元、該電源控制單元與該電源輸出單元,該電源控制單元控制該開關單元的導通與關閉,使得該開關單元控制從該電源保護單元傳輸至該電源輸出單元的電源;以及 一電源回饋單元,連接該電源輸出單元與該電源控制單元,檢測該電源輸出單元的電源並將結果傳輸至該電源控制單元以作判斷。
- 如請求項13所述的伺服器,其中該電壓檢測單元檢測該電源輸入單元的電源的電壓過壓(OV)或欠壓(UV)狀態。
- 如請求項13所述的伺服器,其中該電源控制單元可以通過該第一主板傳來該主板致能信號以控制該電壓檢測單元的欠壓信號UV從而影響到該電源控制單元對電源的控制,該系統待開機電源經過一個第一時間區間後,開始對該第一主板提供電源,以此來避過部分電源雜訊信號得到較為乾淨的電源。
- 如請求項13所述的伺服器,其中該電源保護單元為一過流保護單元,包括一過流保護電阻,該過流保護電阻的兩端電性連接該電源控制單元的一差分信號,該電源控制單元通過對該差分信號的檢測以對該電源輸入單元的電流進行保護。
- 如請求項13所述的伺服器,其中該開關單元包括一電晶體,該電晶體的閘極(Gate)端電性連接該電源控制單元的一控制接腳,該控制接腳根據該電壓檢測單元、該致能信號處理單元、該電源保護單元以及該電源回饋單元的檢測結果發出控制信號以控制該開關單元的通斷。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW103126925A TWI501075B (zh) | 2014-08-06 | 2014-08-06 | 伺服器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW103126925A TWI501075B (zh) | 2014-08-06 | 2014-08-06 | 伺服器 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI501075B true TWI501075B (zh) | 2015-09-21 |
TW201606491A TW201606491A (zh) | 2016-02-16 |
Family
ID=54608155
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW103126925A TWI501075B (zh) | 2014-08-06 | 2014-08-06 | 伺服器 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI501075B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI790110B (zh) * | 2022-01-27 | 2023-01-11 | 神雲科技股份有限公司 | 高可靠功能的伺服器以及多方關鍵信號控制方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200410214A (en) * | 2002-12-12 | 2004-06-16 | Via Tech Inc | Examining method of array configuration for system of multiple disk arrays |
US20050138191A1 (en) * | 2003-12-18 | 2005-06-23 | Pak-Lung Seto | Adaptor supporting different protocols |
TWI253569B (en) * | 2003-07-02 | 2006-04-21 | Infortrend Technology Inc | Computer system, redundant storage virtualization subsystem, external storage, virtualization controller, computer-readable storage medium, and related methods thereof |
US20060256534A1 (en) * | 2001-08-10 | 2006-11-16 | Garnett Paul J | Extended computing system |
US20070226360A1 (en) * | 2006-03-09 | 2007-09-27 | Sun Microsystems, Inc. | Multi-protocol iSCSI device discovery for on demand device enumeration |
TWI397231B (zh) * | 2008-08-19 | 2013-05-21 | Anpec Electronics Corp | 嵌制電源熱插拔所造成電壓突波之電路及相關晶片 |
-
2014
- 2014-08-06 TW TW103126925A patent/TWI501075B/zh not_active IP Right Cessation
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060256534A1 (en) * | 2001-08-10 | 2006-11-16 | Garnett Paul J | Extended computing system |
TW200410214A (en) * | 2002-12-12 | 2004-06-16 | Via Tech Inc | Examining method of array configuration for system of multiple disk arrays |
TWI253569B (en) * | 2003-07-02 | 2006-04-21 | Infortrend Technology Inc | Computer system, redundant storage virtualization subsystem, external storage, virtualization controller, computer-readable storage medium, and related methods thereof |
US20050138191A1 (en) * | 2003-12-18 | 2005-06-23 | Pak-Lung Seto | Adaptor supporting different protocols |
US20070226360A1 (en) * | 2006-03-09 | 2007-09-27 | Sun Microsystems, Inc. | Multi-protocol iSCSI device discovery for on demand device enumeration |
TWI397231B (zh) * | 2008-08-19 | 2013-05-21 | Anpec Electronics Corp | 嵌制電源熱插拔所造成電壓突波之電路及相關晶片 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI790110B (zh) * | 2022-01-27 | 2023-01-11 | 神雲科技股份有限公司 | 高可靠功能的伺服器以及多方關鍵信號控制方法 |
Also Published As
Publication number | Publication date |
---|---|
TW201606491A (zh) | 2016-02-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10402274B2 (en) | Power loss protection | |
US6000042A (en) | Fault detection on a dual supply system for a universal serial bus system | |
US9152197B2 (en) | Overcurrent protection circuit and server using the same | |
WO2018129941A1 (zh) | 一种热插拔模块供电装置、方法及系统 | |
WO2022134715A1 (zh) | 整机柜服务器中子节点的异常断电保护系统、方法及设备 | |
EP2625587B1 (en) | Digital rack interface pod (drip) with intelligent power control system and method | |
US20150033058A1 (en) | Server cluster and control mechanism thereof | |
WO2018045684A1 (zh) | 一种接口设备、安全接入的方法及装置 | |
US9772675B2 (en) | Power supply system of electronic device | |
JP2024512316A (ja) | 拡張カードの独立スロット制御 | |
EP2625586A2 (en) | Remote access appliance with backup power system | |
US9336176B2 (en) | Remote access appliance with communication protocol autosensing feature | |
CN104102290A (zh) | 服务器 | |
US9331492B2 (en) | Detection control device and method thereof | |
US10516260B2 (en) | Multi-node system fault management | |
TWI501075B (zh) | 伺服器 | |
JP6196380B2 (ja) | 回路における電力管理 | |
WO2018040777A1 (zh) | 一种防止整机柜掉电的装置、机柜及方法 | |
TWI402668B (zh) | 動態分配usb埠電源的電子設備及方法 | |
CN203241994U (zh) | 热插拔控制装置 | |
TWI536171B (zh) | 通用序列匯流排集線器、通用序列匯流排集線器之控制模組以及控制通用序列匯流排集線器之方法 | |
JP5003541B2 (ja) | 電源装置及びその制御方法 | |
CN217133344U (zh) | 应用于插件式监护设备的插拔接口保护电路 | |
KR20080042271A (ko) | Usb 연결을 감지하는 usb 장치 | |
CN104077259A (zh) | 热插拔控制装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |