TWI500254B - 頻率合成器與其再生式除頻電路 - Google Patents

頻率合成器與其再生式除頻電路 Download PDF

Info

Publication number
TWI500254B
TWI500254B TW102102334A TW102102334A TWI500254B TW I500254 B TWI500254 B TW I500254B TW 102102334 A TW102102334 A TW 102102334A TW 102102334 A TW102102334 A TW 102102334A TW I500254 B TWI500254 B TW I500254B
Authority
TW
Taiwan
Prior art keywords
frequency signal
signal
main frequency
circuit
main
Prior art date
Application number
TW102102334A
Other languages
English (en)
Other versions
TW201431272A (zh
Inventor
Yanru Tseng
Tzuenhsi Huang
Original Assignee
Univ Nat Cheng Kung
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Univ Nat Cheng Kung filed Critical Univ Nat Cheng Kung
Priority to TW102102334A priority Critical patent/TWI500254B/zh
Publication of TW201431272A publication Critical patent/TW201431272A/zh
Application granted granted Critical
Publication of TWI500254B publication Critical patent/TWI500254B/zh

Links

Landscapes

  • Transmitters (AREA)

Description

頻率合成器與其再生式除頻電路
本發明是有關於一種頻率合成器與其再生式除頻電路,特別是有關於一種可同時提供多頻帶正交分頻多工超寬頻(MB-OFDM UWB)標準和802.11a/b/g/n/ac無線區域網(Wireless LAN;WLAN)共用之頻率合成器與其再生式除頻電路。
隨著科技的發展及生活水準的提高,人們對於通訊系統(特別是針對多媒體大量資訊的傳遞)的要求也越來越高,因此出現了多輸入多輸出(Multi-input Multi-output;MIMO)通訊系統來滿足人們的需求。MIMO技術係採用多個接收/發射天線陣列,將整體資料傳輸在發射端分成好幾個子串流傳輸單位,然後利用不同的天線發射和接收。如此,MIMO技術可以在不需要增加頻寬的情況下大幅地增加系統的資料收發量及傳送距離。然而,MIMO技術需要龐大的面積與大量的功率消耗。
一般而言,低功率消耗的實現,則可以利用先進製程技術中低電壓操作的優勢來解決。另外,為了實現低成本的目標,可以由減少內部零組件成分,以節省晶片消耗 面積。所以多標準/多頻帶通訊裝置的整合,可經由適當的系統規劃開始,把數個通訊規範所需的接收機數目,由較少收發機取代,再進一步研發滿足多標準/多頻帶通訊標準之共存電路,使得單一電路也可以應用於不同的標準規格之中。
因此,本案提出一種新的頻率合成器與其再生式除頻電路,其可應用於不同的標準規格之中,以實現MB-OFDM UWB標準和802.11a/b/g/n/ac WLAN標準之收發器的電路共用,減少MIMO通訊系統所需要的面積。
本發明之一方面是在提供於一種頻率合成器與其再生式除頻電路。此再生式除頻電路可產生7128百萬赫茲(MHz)的訊號,以使得採用此再生式除頻電路之射頻頻率合成器實現MB-OFDM UWB標準和802.11a/b/g/n/ac WLAN之收發器的電路共用,並縮小射頻頻率合成器所佔的面積。
根據本發明之一實施例,此再生式除頻電路包含第一除三電路、第二除三電路、除二電路以及混頻器。第一除三電路係用以接收第一主頻率訊號,並將此第一主頻率訊號除以3,以獲得除三頻率訊號。第二除三電路係電性連接至第一除三電路,以將除三頻率訊號除以3來獲得第二主頻率訊號和第三主頻率訊號,其中此第二主頻率訊號和此第三主頻率訊號之頻率值相同,但相位彼此不同。除二電路係用以接收第五主頻率訊號,並將此第五主頻率訊號除以2,以獲得第六主頻率訊號。混頻器係電性連接至第一 除三電路和除二電路。此混頻器係用以將第二主頻率訊號和輸入頻率訊號混頻,以及將第三主頻率訊號和輸入頻率訊號混頻,以分別獲得第一主頻率訊號和第五主頻率訊號,其中第一主頻率訊號和第五主頻率訊號之頻率值相同,但相位彼此不同。
根據本發明之另一實施例,此頻率合成器包含再生式除頻電路、鎖相迴路電路、第一反相器、第一多工器、第二除二電路、第二反相器、第三除二電路、第三反相器、第三除三電路、第四反相器、第二多工器、第三多工器、第二混頻器以及第三混頻器。此再生式除頻電路包含包含第一除三電路、第二除三電路、第一除二電路以及混頻器。第一除三電路係用以接收第一主頻率訊號,並將此第一主頻率訊號除以3,以獲得除三頻率訊號。第二除三電路係電性連接至第一除三電路,以將除三頻率訊號除以3來獲得第二主頻率訊號和第三主頻率訊號,其中此第二主頻率訊號和此第三主頻率訊號之頻率值相同,但相位彼此不同。第一除二電路係用以接收第五主頻率訊號,並將此第五主頻率訊號除以2,以獲得第六主頻率訊號。混頻器係電性連接至第一除三電路和除二電路。此混頻器係用以將第二主頻率訊號和輸入頻率訊號混頻,以及將第三主頻率訊號和輸入頻率訊號混頻,以分別獲得第一主頻率訊號和第五主頻率訊號,其中第一主頻率訊號和第五主頻率訊號之頻率值相同,但相位彼此不同。鎖相迴路電路係用以根據參考頻率訊號來提供第八主頻率訊號和第九主頻率訊號,其中 第八主頻率訊號和第九主頻率訊號之頻率值相同,但相位彼此不同。第一反相器係電性連接至鎖相迴路電路,以將第八主頻率訊號反相而輸出第一反相頻率訊號。第一多工器係電性連接至鎖相迴路電路和第一反相器,以根據第一使用者控制訊號來輸出輸入頻率訊號至再生式除頻電路,其中輸入頻率訊號包含第八主頻率訊號、該第九主頻率訊號以及第一反相頻率訊號其中二者。第二除二電路係電性連接至鎖相迴路電路,以分別將第八主頻率訊號和第九主頻率訊號除以2,而得到第十主頻率訊號和第十一主頻率訊號。第二反相器係電性連接至第二除二電路,以將第十一主頻率訊號反相而輸出第二反相頻率訊號。第三除二電路係電性連接至第二除二電路,以分別將第十主頻率訊號和第十一主頻率訊號除以2,而得到第十二主頻率訊號和第十三主頻率訊號。第三反相器係電性連接至第三除二電路,以將第十三主頻率訊號反相而輸出第三反相頻率訊號。第三除三電路係電性連接至第三除二電路,以將第十三主頻率訊號除以3,而獲得第十四主頻率訊號和第十五主頻率訊號,其中第十四主頻率訊號和第十五主頻率訊號之頻率值相同,但相位彼此不同。第四反相器係電性連接至第三除三電路,用以將第十五主頻率訊號反相而輸出第四反相頻率訊號。第二多工器係電性連接至第二除二電路、第三除二電路、第二反相器和第三反相器,以根據第二使用者控制訊號來輸出第一主頻率訊號組,其中第一主頻率訊號組包含第十主頻率訊號和第十一主頻率訊號,或包含第十主 頻率訊號和第二反相頻率訊號,或包含第十二除三頻率訊號和第十三主頻率訊號,或包含第十二除三頻率訊號和第三反相頻率訊號。第三多工器係電性連接至第三除三電路和第四反相器,以根據第三使用者控制訊號來輸出第二主頻率訊號組,其中第二主頻率訊號組包含第十四主頻率訊號和第十五主頻率訊號,或包含第十四主頻率訊號和第四反相頻率訊號。第二混頻器係電性連接至第二多工器和再生式除頻電路之第一混頻器,以將第一主頻率訊號組、第一主頻率訊號以及第五主頻率訊號混頻,而輸出第三主頻率訊號組。第三混頻器係電性連接至第三多工器和第二混頻器,以將第二主頻率訊號組和第三主頻率訊號組混合,而輸出第四主頻率訊號組。
由上述說明可知,本發明實施例之再生式除頻電路至少包含一個混頻器和二個除三電路,以將6,336 MHz載波訊號(上述之輸入頻率)與792 MHz訊號(上述之第二主頻率)混頻之後,取出上旁邊帶(up-sideband)的部份,即可以取出7,128 MHz訊號。因此,應用上述頻率合成器之載波系統僅僅需要利用單一個鎖相迴路電路來實現鎖定6,336 MHz,大幅節省積體電路晶片面積。
100‧‧‧頻率合成器
110‧‧‧再生式除頻電路
112‧‧‧除三電路
114‧‧‧除三電路
116‧‧‧除二電路
118‧‧‧混頻器
120‧‧‧鎖相迴路電路
130、140‧‧‧除二電路
150、160‧‧‧除三電路
INV1~INV4‧‧‧反相器
M1~M3‧‧‧多工器
SSB1、SSB2‧‧‧混頻器
ref‧‧‧參考訊號
為讓本發明之上述和其他目的、特徵、和優點能更明顯易懂,上文特舉數個較佳實施例,並配合所附圖式,作詳細說明如下:第1圖係繪示根據本發明實施例之頻率合成器的 頻率規劃圖。
第2圖係繪示根據本發明實施例之頻率合成器的功能方塊示意圖。
請同時參照第1圖和第2圖,第1圖係繪示根據本發明實施例之頻率合成器100的頻率規劃圖,第2圖係繪示根據本發明實施例之頻率合成器100的功能方塊示意圖。在本實施例中,頻率合成器100係利用6,336 MHz的載波訊號來產生多頻帶正交分頻多工超寬頻(MB-OFDM UWB)標準所需的載波訊號,即3432MHz、3960MHz、4488MHz、5016MHz、5544MHz、6072MHz、6600MHz、7128 MHz、7656MHz、8184 MHz、8712 MHz、9240 MHz、9768 MHz以及10296 MHz。
頻率合成器100包含再生式除頻電路110、鎖相迴路電路120、除二電路130、除二電路140、除三電路150、反相器INV1、反相器INV2、反相器INV3、反相器INV4、多工器M1、多工器M2、多工器M3、混頻器SSB1以及混頻器SSB2。在本實施例中,再生式除頻電路110係利用鎖相迴路電路120所提供之輸入頻率(即6,336 MHz的載波訊號)來產生MB-OFDM UWB標準所需的7,128 MHz載波訊號,以達到頻率合成器100之多標準共用以及面積減少之目的。
在本發明之實施例中,再生式除頻電路110係用以產生802.11a/b/g/n/ac WLAN所需之載波訊號,或是產生 MB-OFDM UWB標準所需之7,128 MHz的四相位訊號。意即,本發明實施例之頻率合成器100在802.11a/b/g/n/ac WLAN的模式下,利用再生式除頻電路110來輸出載波訊號,而在MB-OFDM UWB的模式下,利用再生式除頻電路110所產生的7,128 MHz四相位訊號來幫助產生MB-OFDM UWB標準所需的所有頻率。以下之說明將分為兩部份來分別介紹頻率合成器100之各部件在MB-OFDM UWB模式下和802.11a/b/g/n/ac WLAN下的操作。
MB-OFDM UWB模式
當頻率合成器100在MB-OFDM UWB模式下時,鎖相迴路電路120係提供6,336 MHz之載波訊號。在本實施例中,鎖相迴路電路120係根據參考訊號ref來分別輸出兩個主頻率訊號。例如,本實施例之鎖相迴路電路120係分別輸出6,336 MHz之I/Ib 訊號和Q/Qb 訊號,即鎖相迴路電路120係分別輸出6,336 MHz之I訊號和Q訊號,或是輸出6,336 MHz之Ib 訊號訊號和Qb 訊號。另外,本實施例之鎖相迴路電路120可包含相位偵測器、電荷幫浦、濾波器以及振盪器,以鎖定鎖相迴路電路120的輸出訊號,然而本發明實施例之鎖相迴路電路的結構並不受限於此。
反相器INV1係電性連接至鎖相迴路電路120,以將6,336 MHz之Q訊號反相,而獲得-Q訊號。多工器M1係電性連接至反相器INV1和鎖相迴路電路120,以根據使用者控制訊號來從主頻率訊號6336 MHz之I/Ib 訊號、6336 MHz之Q/Qb 訊號、以及6336 MHz之反相頻率訊號-Q/-Qb 訊號中選擇二者來作為再生式除頻電路110之輸入訊號。在本實施例中,多工器M1係輸出6336 MHz之I訊號、6336 MHz之Q訊號,或6336 MHz之Ib 訊號、6336 MHz之Qb 訊號,或6336 MHz之I訊號、6336 MHz之-Q訊號,或6336 MHz之Ib 訊號、6336 MHz之-Qb 訊號。
再生式除頻電路110係接收鎖相迴路電路120所傳送之輸入訊號,以產生7,128 MHz之四相位訊號。再生式除頻電路110包含除三電路112、除三電路114、除二電路116以及混頻器118。除三電路112、除三電路114以及混頻器118係構成迴圈,以使混頻器118輸出7,128 MHz之I訊號、7,128 MHz之Q訊號,或輸出7,128 MHz之Ib 訊號、7,128 MHz之Qb 訊號。除三電路112係電性連接至混頻器118,以將混頻器118所輸出之主頻率(即7,128 MHz之I訊號或7,128 MHz之Ib 訊號)除以3,以輸出除三頻率。除三電路114係電性連接至除三電路112,以將除三電路112所輸出之除三頻率再除以3,以得到792MHz之I訊號、792MHz之Q訊號,或得到792MHz之Ib 訊號、792MHz之792MHz之Qb 訊號。混頻器118係接收除三電路114所輸出之主頻率(即792MHz之I、Q訊號,或792MHz之Ib 、Qb 訊號),並利用多工器所傳送之輸入頻率來進行混頻操作,以得到本實施例頻率規劃所需之7,128 MHz的四相位訊號。
在本實施例中,除三電路112為差動輸入差動輸出(Differential In Differential Out;DIDO)電路,除三電路114 為差動輸入四相位輸出(Differential In Quadrature Out;DIQO)電路,混頻器118為正交單旁波(Quadrature Single Sideband;QSSB)混頻器,但本發明之實施例並不限於此。
在得到7,128 MHz的四相位訊號後,接著針對其他部件之操作進行說明。
除二電路130係電性連接至鎖相迴路電路120,以接收鎖相迴路電路120所提供之6336 MHz的四相位訊號,並將此四相位訊號除以2,以得到主頻率訊號3168MHz之四相位訊號,其中除二電路130具有二輸出端點,其分別輸出3168MHz之I訊號、3168MHz之Q訊號,或3168MHz之Ib 訊號、3168MHz之Qb 訊號。在本實施例中,除二電路130為四相位輸入四相位輸出(Quadrature In Quadrature Out;QIQO)電路,但本發明之實施例並不受限於此。
除二電路140係電性連接至除二電路130,以接收除二電路130所輸出之3168MHz的四相位訊號,並將此四相位訊號除以2,以得到主頻率訊號1584MHz之四相位訊號,其中除二電路140具有二輸出端點,其分別輸出1584MHz之I訊號、1584MHz之Q訊號,或1584MHz之Ib 訊號、1584MHz之Qb 訊號。在本實施例中,除二電路140為四相位輸入差動輸出(Quadrature In Differential Out;QIDO)電路,但本發明之實施例並不受限於此。
除三電路150係電性連接至除二電路140,以接收除二電路140所輸出之1584MHz的四相位訊號,並將此四相位訊號除以3,以得到主頻率訊號528MHz之四相位訊 號,其中除三電路150具有二輸出端點,其分別輸出528MHz之I訊號、528MHz之Q訊號,或528MHz之Ib 訊號、528MHz之Qb 訊號。在本實施例中,除三電路150為DIQO電路,但本發明之實施例並不受限於此。
反相器INV2係電性連接至除二電路130,以將3168MHz之Q訊號反相,而獲得-Q訊號。反相器INV3係電性連接至除二電路140,以將1584MHz之Q訊號反相,而獲得-Q訊號。反相器INV4係電性連接至除三電路150,以將528MHz之Q訊號反相,而獲得-Q訊號。
多工器M2係電性連接至除二電路130、除二電路140、反相器INV2以及反相器INV3,以根據使用者控制訊號來從主頻率訊號3168 MHz之I/Ib 訊號、3168MHz之Q/Qb 訊號、3168MHz之反相頻率訊號-Q/-Qb 訊號、主頻率訊號1584MHz之I/Ib 訊號、1584MHz之Q/Qb 訊號、以及1584MHz之反相頻率訊號-Q/-Qb 訊號中選擇二者來作為多工器M2所輸出之主頻率訊號組。
在本實施例中,多工器M2所輸出之主頻率訊號為3168MHz之I訊號、3168 MHz之Q訊號,或3168MHz之Ib 訊號、3168 MHz之Qb 訊號,或3168MHz之I訊號、3168 MHz之-Q訊號,或3168MHz之Ib 訊號、3168 MHz之-Qb 訊號,或1584MHz之I訊號、1584MHz之Q訊號,或1584MHz之Ib 訊號、1584MHz之Qb 訊號,或1584MHz之I訊號、1584MHz之-Q訊號,或1584MHz之Ib 訊號、1584MHz之-Qb 訊號。
多工器M3係電性連接至除三電路150以及反相器INV4,以根據使用者控制訊號來從主頻率訊號528MHz之I/Ib 訊號、528MHz之Q/Qb 訊號、528MHz之反相頻率訊號-Q/-Qb 訊號中選擇二者來作為混頻器為多工器M3所輸出之主頻率訊號組。在本實施例中,多工器M3所輸出之主頻率訊號組為528MHz之I訊號、528MHz之Q訊號,或528Hz之Ib 訊號、528MHz之Qb 訊號,或528MHz之I訊號、528 MHz之-Q訊號,或528MHz之Ib 訊號、528MHz之-Qb 訊號。
混頻器SSB1係電性連接至多工器M2以及再生式除頻電路110,以根據多工器M2之輸出訊號和再生式除頻電路110所提供之7128MHz四相位訊號來進行混頻操作,而輸出主頻率訊號組。在本實施例中,混頻器SSB1所輸出主頻率訊號組為7128MHz之I訊號、7128MHz之Q訊號,或7128MHz之Ib 訊號、7128 MHz之Qb 訊號,或3960MHz之I訊號、3960 MHz之Q訊號,或3960MHz之Ib 訊號、3960MHz之Qb 訊號,或10296MHz之I訊號、10296MHz之Q訊號,或10296MHz之Ib 訊號、10296MHz之Qb 訊號,或8712MHz之I訊號、8712MHz之Q訊號,或8712MHz之Ib 訊號、8712MHz之Qb 訊號,或5544MHz之I訊號、5544MHz之Q訊號,或5544MHz之Ib 訊號、5544MHz之Qb 訊號。另外,本實施例之混頻器SSB1為QSSB混頻器但本發明之實施例並不受限於此。
混頻器SSB2係電性連接至多工器M3以及混頻器 SSB1,以根據多工器M3之輸出訊號和混頻器SSB1所提供之主頻率訊號組來進行混頻操作,而輸出MB-OFDM UWB所需之主頻率訊號組。在本實施例中,混頻器SSB2所輸出主頻率訊號組為7128MHz之I訊號、7128MHz之Q訊號,或7128MHz之Ib 訊號、7128 MHz之Qb 訊號,或3960MHz之I訊號、3960 MHz之Q訊號,或3960MHz之Ib 訊號、3960MHz之Qb 訊號,或10296MHz之I訊號、10296MHz之Q訊號,或10296MHz之Ib 訊號、10296MHz之Qb 訊號,或8712MHz之I訊號、8712MHz之Q訊號,或8712MHz之Ib 訊號、8712MHz之Qb 訊號,或5544MHz之I訊號、5544MHz之Q訊號,或5544MHz之Ib 訊號、5544MHz之Qb 訊號,或6600MHz之I訊號、6600MHz之Q訊號,或6600MHz之Ib 訊號、6600MHz之Qb 訊號,或7656MHz之I訊號、7656MHz之Q訊號,或7656MHz之Ib 訊號、7656MHz之Qb 訊號,或3432MHz之I訊號、3432MHz之Q訊號,或3432MHz之Ib 訊號、3432MHz之Qb 訊號,或4488MHz之I訊號、4488MHz之Q訊號,或4488MHz之Ib 訊號、4488MHz之Qb 訊號,或9768MHz之I訊號、9768MHz之Q訊號,或9768MHz之Ib 訊號、9768MHz之Qb 訊號,或8184MHz之I訊號、8184MHz之Q訊號,或8184MHz之Ib 訊號、8184MHz之Qb 訊號,或9240MHz之I訊號、9240MHz之Q訊號,或9240MHz之Ib 訊號、9240MHz之Qb 訊號,或5016MHz之I訊號、5016MHz之Q訊號,或5016MHz之Ib 訊號、5016MHz之Qb 訊號,或6072MHz之 I訊號、6072MHz之Q訊號,或6072MHz之Ib 訊號、6072MHz之Qb 訊號。另外,本實施例之混頻器SSB2為QSSB混頻器但本發明之實施例並不受限於此。
由上述說明可知,本發明實施例之頻率合成器100係利用再生式除頻電路110來提供7,128 MHz四相位訊號來幫助產生MB-OFDM UWB標準所需的所有頻率,而此再生式除頻電路110係將6,336 MHz載波訊號與792 MHz訊號混頻之後,取出上旁帶(up-sideband)的部份,如此即可獲得7128 MHz的訊號。因此,頻率合成器100僅僅需要利用單一個鎖相迴路電路來實現鎖定6,336 MHz,而大量節省晶片面積。
另外,值得一提的是,本發明實施例之頻率合成器100更包含虛擬(dummy)除三電路160。虛擬除三電路160係電性連接於除二電路140和鎖相迴路電路120之間,以接收除二電路140所輸出之1584MHz的四相位訊號,並將此四相位訊號除以3,以得到主頻率訊號528MHz之四相位訊號。此四相位訊號會被輸入至鎖相迴路電路120,以使鎖相迴路電路120根據此四相位訊號來進行頻率鎖定之工作。在本實施例中,虛擬除三電路160為DIQO電路,但本發明之實施例並不受限於此。
802.11a/b/g/n/ac WLAN模式
當頻率合成器100在802.11a/b/g/n/ac WLAN模式下時,鎖相迴路電路120係輸出5.3GHz至6.5GHz(根據所採用的標準來決定)之四相位訊號至多工器M1。在本實施 例中,鎖相迴路電路120係根據參考訊號ref來分別輸出兩個副頻率訊號。例如,本實施例之鎖相迴路電路120係分別輸出5.3GHz之I/Ib 訊號和Q/Qb 訊號,即鎖相迴路電路120係分別輸出5.3GHz之I訊號和Q訊號,或是輸5.3GHz之Ib 訊號訊號和Qb 訊號。
反相器INV1係電性連接至鎖相迴路電路120,以將5.3GHz之Q訊號反相,而獲得-Q訊號。多工器M1係電性連接至反相器INV1和鎖相迴路電路120,以根據使用者控制訊號來從副頻率訊號5.3GHz之I/Ib 訊號、5.3GHz之Q/Qb 訊號、以及5.3GHz之反相頻率訊號-Q/-Qb 訊號中選擇二者來作為再生式除頻電路110之輸入訊號。在本實施例中,多工器M1係輸出5.3GHz之I訊號、5.3GHz之Q訊號,或5.3GHz之Ib 訊號、5.3GHz之Qb 訊號,或5.3GHz之I訊號、5.3GHz之-Q訊號,或5.3GHz之Ib 訊號、5.3GHz之-Qb 訊號。
再生式除頻電路110係接收鎖相迴路電路120所傳送之輸入訊號,以產生2.4GHz和4.8GHz之四相位訊號。再生式除頻電路110之除三電路112、除三電路114以及混頻器118係構成電路迴圈,以使混頻器118輸出4.8GHz之I訊號、4.8GHz之Q訊號,或輸出4.8GHz之Ib 訊號、4.8GHz之Qb 訊號。除二電路116係電性連接至混頻器118,以接收4.8GHz之四相位訊號,並將其除以2,以獲得2.4GHz之四相位訊號。在本實施例中,除二電路116為DIQO電路,但本發明之實施例並不受限於此。
綜合以上所述,本發明實施例之頻率合成器100可提供802.11a/b/g/n/ac WLAN標準和MB-OFDM UWB標準所需的所有頻率。應用頻率合成器100之載波系統可切換頻率合成器100的操作模式,以使其輸出相應的頻率,進而實現MB-OFDM UWB標準和802.11a/b/g/n/ac WLAN標準之收發器的電路共用,減少MIMO通訊系統所需要的面積。
另外,值得一提的是,雖然上述之反相器INV1~INV4皆接收主頻率之Q訊號來進行反相操作,但本發明之實施例並不受限於此。在本發明之其他實施例中,部份或全部的反相器INV1~INV4也可接收主頻率之I訊號來進行反相操作。
雖然本發明已以數個實施例揭露如上,然其並非用以限定本發明,在本發明所屬技術領域中任何具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100‧‧‧頻率合成器
110‧‧‧再生式除頻電路
112‧‧‧除三電路
114‧‧‧除三電路
116‧‧‧除二電路
118‧‧‧混頻器
120‧‧‧鎖相迴路電路
130、140‧‧‧除二電路
150、160‧‧‧除三電路
INV1~INV4‧‧‧反相器
M1~M3‧‧‧多工器
SSB1、SSB2‧‧‧混頻器
ref‧‧‧參考訊號

Claims (10)

  1. 一種再生式除頻電路,包含:一第一除三電路,用以接收一第一主頻率訊號,並將該第一主頻率訊號除以3,以獲得一除三頻率訊號;一第二除三電路,電性連接至該第一除三電路,用以將該除三頻率訊號除以3,以獲得一第二主頻率訊號和一第三主頻率訊號,其中該第二主頻率訊號和第三主頻率訊號之頻率值相同,但相位彼此不同;一除二電路,用以接收一第五主頻率訊號,並將該第五主頻率訊號除以2,以獲得一第六主頻率訊號;以及一混頻器,電性連接至該第一除三電路和該除二電路,其中該混頻器係將該第二主頻率訊號和一輸入頻率訊號混頻,以及將該第三主頻率訊號和該輸入頻率訊號混頻,以分別獲得該第一主頻率訊號和該第五主頻率訊號,其中該第一主頻率訊號和該第五主頻率訊號之頻率值相同,但相位彼此不同。
  2. 如申請專利範圍1項所述之再生式除頻電路,其中該第二除三電路為差動輸入正交輸出(Differential Input Quadrature Output;DIQO)電路。
  3. 如申請專利範圍2項所述之再生式除頻電路,其中該除二電路為差動輸入正交輸出(Differential Input Quadrature Output;DIQO)電路。
  4. 如申請專利範圍3項所述之再生式除頻電路,其中該混頻器為正交單旁波(Quadrature Single Sideband;QSSB)混頻器。
  5. 如申請專利範圍1項所述之再生式除頻電路,其中該第一主頻率訊號和該第三主頻率訊號均為7128百萬赫茲(MHz),而該輸入頻率訊號為6336 MHz。
  6. 一種頻率合成器,包含:一再生式除頻電路,包含:一第一除三電路,用以接收一第一主頻率訊號,並將該第一主頻率訊號除以3,以獲得一除三頻率訊號;一第二除三電路,電性連接至該第一除三電路,用以將該除三頻率訊號除以3,以獲得一第二主頻率訊號和一第三主頻率訊號,其中該第二主頻率訊號和第三主頻率訊號之頻率值相同,但相位彼此不同;一第一除二電路,用以接收一第五主頻率訊號,並將該第五主頻率訊號除以2,以獲得一第六主頻率訊號;以及一第一混頻器,電性連接至該第一除三電路和該第一除二電路,其中該第一混頻器係將該第二主頻率訊號和一輸入頻率訊號混頻,以及將該第三主頻率訊號和該輸入頻率訊號混頻,以分別獲得該第一主頻率訊號和該第五主頻率訊號,其中該第一主頻率訊號和該第五主頻 率訊號之頻率值相同,但相位彼此不同;一鎖相迴路電路,用以根據一參考頻率訊號來提供一第八主頻率訊號和一第九主頻率訊號,其中該第八主頻率訊號和第九主頻率訊號之頻率值相同,但相位彼此不同;一第一反相器,電性連接至該鎖相迴路電路,用以將該第八主頻率訊號反相而輸出一第一反相頻率訊號;一第一多工器,電性連接至該鎖相迴路電路和該第一反相器,以根據一第一使用者控制訊號來輸出該輸入頻率訊號至該再生式除頻電路,其中該輸入頻率訊號包含該第八主頻率訊號、該第九主頻率訊號和該第一反相頻率訊號其中二者;一第二除二電路,電性連接至該鎖相迴路電路,以分別將該第八主頻率訊號和該第九主頻率訊號除以2,而得到一第十主頻率訊號和一第十一主頻率訊號;一第二反相器,電性連接至該第二除二電路,用以將該第十一主頻率訊號反相而輸出一第二反相頻率訊號;一第三除二電路,電性連接至該第二除二電路,以分別將該第十主頻率訊號和該第十一主頻率訊號除以2,而得到一第十二主頻率訊號和一第十三主頻率訊號;一第三反相器,電性連接至該第三除二電路,用以將該第十三主頻率訊號反相而輸出一第三反相頻率訊號;一第三除三電路,電性連接至該第三除二電路,以將第十三主頻率訊號除以3,而獲得一第十四主頻率訊號和一第十五主頻率訊號,其中該第十四主頻率訊號和該第十五主頻率訊號之頻率值相同,但相位彼此不同; 一第四反相器,電性連接至該第三除三電路,用以將該第十五主頻率訊號反相而輸出一第四反相頻率訊號;一第二多工器,電性連接至該第二除二電路、該第三除二電路、該第二反相器和該第三反相器,以根據一第二使用者控制訊號來輸出一第一主頻率訊號組,其中該第一主頻率訊號組包含該第十主頻率訊號和該第十一主頻率訊號,或包含該第十主頻率訊號和該第二反相頻率訊號,或包含該第十二除三頻率訊號和該第十三主頻率訊號,或包含該第十二除三頻率訊號和該第三反相頻率訊號;一第三多工器,電性連接至該第三除三電路和該第四反相器,以根據一第三使用者控制訊號來輸出一第二主頻率訊號組,其中該第二主頻率訊號組包含該第十四主頻率訊號和該第十五主頻率訊號,或包含該第十四主頻率訊號和該第四反相頻率訊號;一第二混頻器,電性連接至該第二多工器和該再生式除頻電路之該第一混頻器,以將該第一主頻率訊號組、該第一主頻率訊號以及該第五主頻率訊號混頻,而輸出一第三主頻率訊號組;以及一第三混頻器,電性連接至該第三多工器和該第二混頻器,以將該第二主頻率訊號組和該第三主頻率訊號組混合,而輸出一第四主頻率訊號組。
  7. 如申請專利範圍6項所述之頻率合成器,其中該第二除三電路和該第三除三電路均為差動輸入正交輸出電路。
  8. 如申請專利範圍6項所述之頻率合成器,其中該第一除二電路、該第二除二電路以及該第三除二電路均為差動輸入正交輸出電路。
  9. 如申請專利範圍6項所述之頻率合成器,其中該第一混頻器、該第二混頻器以及該第三混頻器均為正交單旁波混頻器。
  10. 如申請專利範圍6項所述之頻率合成器,其中該第一主頻率和該第三主頻率為7128 MHz,該輸入頻率為6336 MHz,該第八主頻率和該第九主頻率均為6336 MHz。
TW102102334A 2013-01-22 2013-01-22 頻率合成器與其再生式除頻電路 TWI500254B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW102102334A TWI500254B (zh) 2013-01-22 2013-01-22 頻率合成器與其再生式除頻電路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW102102334A TWI500254B (zh) 2013-01-22 2013-01-22 頻率合成器與其再生式除頻電路

Publications (2)

Publication Number Publication Date
TW201431272A TW201431272A (zh) 2014-08-01
TWI500254B true TWI500254B (zh) 2015-09-11

Family

ID=51797092

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102102334A TWI500254B (zh) 2013-01-22 2013-01-22 頻率合成器與其再生式除頻電路

Country Status (1)

Country Link
TW (1) TWI500254B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6807225B1 (en) * 2000-05-31 2004-10-19 Conexant Systems, Inc. Circuit and method for self trimming frequency acquisition
US7683725B2 (en) * 2007-08-14 2010-03-23 International Business Machines Corporation System for generating a multiple phase clock

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6807225B1 (en) * 2000-05-31 2004-10-19 Conexant Systems, Inc. Circuit and method for self trimming frequency acquisition
US7683725B2 (en) * 2007-08-14 2010-03-23 International Business Machines Corporation System for generating a multiple phase clock

Non-Patent Citations (8)

* Cited by examiner, † Cited by third party
Title
Chen-Wei Huang; Shih-Hsin Chang; Pei-Kang Tsai; Tzuen-Hsi Huang, "Low-voltage miller divide-by-three circuit integrated with a 1.5-GHz QVCO," Microwave Conference, 2008. APMC 2008. Asia-Pacific , vol., no., pp.1,4, 16-20 Dec. 2008 *
Chien-chih Lin; Chorng-Kuang Wang, "A regenerative semi-dynamic frequency divider for mode-1 MB-OFDM UWB hopping carrier generation," Solid-State Circuits Conference, 2005. Digest of Technical Papers. ISSCC. 2005 IEEE International , vol., no., pp.206,207 Vol. 1, 10-10 Feb. 2005 *
Hati, A.; Nelson, C.W.; Barnes, C.; Lirette, D.; DeSalvo, J.A.; Fortier, T.; Quinlan, F.; Ludlow, A.; Rosenband, T.; Diddams, S.A.; Howe, D.A., "Ultra-low-noise regenerative frequency divider for high-spectral-purity RF signal generation," Frequency Control Symposium (FCS), 2012 IEEE International , vol., no., pp.1,4, 21-24 May 2012 *
Jri Lee, "A 3-to-8-GHz fast-hopping frequency synthesizer in 0.18-μm CMOS technology," Solid-State Circuits, IEEE Journal of , vol.41, no.3, pp.566,573, March 2006 *
Kudszus, S.; Haydl, W.H.; Neumann, M.; Schlechtweg, M., "94/47-GHz regenerative frequency divider MMIC with low conversion loss," Solid-State Circuits, IEEE Journal of , vol.35, no.9, pp.1312,1317, Sept. 2000 *
Kuo, Y.-F.; Weng, R.-M., "Regenerative frequency divider for 14 sub-band UWB applications," Electronics Letters , vol.44, no.2, pp.111,112, January 17 2008 *
Momeni, O.; Sengupta, K.; Hashemi, H., "Regenerative Frequency Divider with Synchronous Fractional Outputs," Radio Frequency Integrated Circuits (RFIC) Symposium, 2007 IEEE , vol., no., pp.717,720, 3-5 June 2007 *
Yue-Fang Kuo; Ro-Min Weng, "Fractional dual-modulus prescaler with regenerative divider," Consumer Electronics, 2009. ISCE '09. IEEE 13th International Symposium on , vol., no., pp.495,497, 25-28 May 2009 *

Also Published As

Publication number Publication date
TW201431272A (zh) 2014-08-01

Similar Documents

Publication Publication Date Title
TWI528725B (zh) 寬頻頻率合成器及其頻率合成方法
JP6591611B2 (ja) 無線周波数受信機および受信方法
JP4850786B2 (ja) 送受信機
US20080003954A1 (en) Signal Generator, and Transmitter, Receiver and Transceiver Using Same
JP2001523908A (ja) 移動電話における簡略化基準周波数配信
JP2008283659A (ja) 周波数ホッピングシステムに用いられる周波数合成器
US20050090208A1 (en) General radio frequency synthesizer (GRFS)
KR100987727B1 (ko) 다중 밴드 주파수 발생기
CN107196653B (zh) 一种宽带低相噪频率合成装置
CN101505151B (zh) 全频带频率产生器
TWI500254B (zh) 頻率合成器與其再生式除頻電路
CA2771958C (en) Unified frequency synthesizer for direct conversion receiver or transmitter
TWI707551B (zh) 無線區域網路收發器及其方法
CN104617951B (zh) 一种应用于变频收发机中的频率综合器
CN101322310B (zh) 用于生成具有等于基频小数部分的频率的本振信号的电子装置
Regev et al. A robust reconfigurable front-end for non-contiguous multi-channel carrier aggregation receivers
US9455716B2 (en) Reconfigurable fractional divider
CN102710279B (zh) 60GHz接收机
CN107465425B (zh) 具有注入锁定倍增器的用于时钟生成的参考信号路径
CN101207598B (zh) 频率合成器及频率合成方法
CN103546408B (zh) 调制信号源
Liu et al. Ultra-broadband, high resolution frequency synthesizer for LTE Radio Channel Emulator
CN108494398A (zh) 一种x波段超低相位噪声频率源的设计方法及雷达频率源
CN208013422U (zh) 一种x波段超低相位噪声雷达频率源
TW202335446A (zh) 中頻收發器、射頻模組及包括其的電子設備

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees