TWI494914B - Liquid crystal display device and driving method - Google Patents

Liquid crystal display device and driving method Download PDF

Info

Publication number
TWI494914B
TWI494914B TW102149271A TW102149271A TWI494914B TW I494914 B TWI494914 B TW I494914B TW 102149271 A TW102149271 A TW 102149271A TW 102149271 A TW102149271 A TW 102149271A TW I494914 B TWI494914 B TW I494914B
Authority
TW
Taiwan
Prior art keywords
pixel
dual
circuit
scan
voltage
Prior art date
Application number
TW102149271A
Other languages
English (en)
Other versions
TW201525976A (zh
Inventor
Chih Kang Cheng
Original Assignee
Ili Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ili Technology Corp filed Critical Ili Technology Corp
Priority to TW102149271A priority Critical patent/TWI494914B/zh
Publication of TW201525976A publication Critical patent/TW201525976A/zh
Application granted granted Critical
Publication of TWI494914B publication Critical patent/TWI494914B/zh

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

液晶顯示裝置及驅動方法
本發明是有關於一種顯示裝置及驅動方法,特別是指一種液晶顯示裝置及驅動方法。
參閱圖1,是一種習知的液晶顯示裝置,包含八條平行設置的掃描線11、四條與該等掃描線11垂直設置的資料線12、一掃描驅動電路13、一資料驅動電路14、一共同端信號產生電路15,及四個對偶畫素電路16。
該掃描驅動電路13用來產生八個掃描電壓S1 ~S8 ,並將每一掃描電壓S1 ~S8 輸出至該等掃描線11中的一對應者。
該資料驅動電路14用來產生四個資料電壓D1 ~D4 ,並將每一資料電壓D1 ~D4 輸出至該等資料線12中的一對應者。
該共同端信號產生電路15用來產生一直流共同電壓DC_vcom及一交流共同電壓AC_vcom二者其中之一。
該等對偶畫素電路16中的每一者包括四個第一及第二畫素單元161、162,每一第一及第二畫素單元161、162具有一薄膜電晶體163及一儲存電容164。該薄膜電 晶體163具有一接收對應的資料電壓的源極、一汲極,及一接收對應的掃描電壓並決定該源極與該汲極是否導通的閘極。該儲存電容164電連接對應的該薄膜電晶體163之汲極與該共同端信號產生電路15之間,以接收來自該共同端信號產生電路15之該直流共同電壓DC_vcom或該交流共同電壓AC_vcom。
參閱圖1與圖2,顯示該液晶顯示裝置在一畫面週期內,當該共同端信號產生電路15產生該直流共同電壓DC_vcom,且該等掃描電壓S1 ~S8 中的每一者依序使該等薄膜電晶體163中的對應者導通時,每一資料電壓D1 ~D4 需改變其準位,以避免該等對偶畫素電路16產生極化現象,當該等薄膜電晶體163中的一者所接收到的資料電壓的準位大於該直流共同電壓DC_vcom的準位時,對應該等薄膜電晶體163中的一者的該儲存電容164根據對應的該資料電壓進行充電,當該等薄膜電晶體163中的一者所接收到的資料電壓的準位小於該直流共同電壓DC_vcom的準位時,對應該等薄膜電晶體163中的一者的該儲存電容164進行放電,且進行充電的該儲存電容164以符號正號表示,進行放電的該儲存電容164以符號負號表示。
參閱圖2與圖3,參數T表示該畫面週期,參數VDDA表示一偏壓電壓。在操作時,當該等掃描電壓S1 ~S8 中的每一者依序使該等薄膜電晶體163中的對應者導通時,該等資料電壓D1 、D2 的準位於該等掃描電壓S2 、S4 、S6 、S8 中的每一者使該等薄膜電晶體163中的對應者導 通時改變,且此時每一資料電壓D1 、D2 的準位變化量等於該偏壓電壓VDDA。該等資料電壓D3 、D4 的準位變化(圖未示)分別與該等資料電壓D1 、D2 相似。
參閱圖4,顯示該液晶顯示裝置在該畫面週期T內,當該共同端信號產生電路15產生該交流共同電壓AC_vcom,且該等掃描電壓S1 ~S8 中的每一者依序使該等薄膜電晶體163中的對應者導通時,該交流共同電壓AC_vcom需改變其準位,以避免該等對偶畫素電路16產生極化現象,當該交流共同電壓AC_vcom的準位小於該等薄膜電晶體163中的一者所接收到的資料電壓的準位時,對應該等薄膜電晶體163中的一者的該儲存電容164根據對應的該資料電壓進行充電,當該交流共同電壓AC_vcom的準位大於該等薄膜電晶體163中的一者所接收到的資料電壓的準位時,對應該等薄膜電晶體163中的一者的該儲存電容164進行放電。
參閱圖4與圖5,在操作時,當該等掃描電壓S1 ~S8 中的每一者依序使該等薄膜電晶體163中的對應者導通時,該交流共同電壓AC_vcom及該等資料電壓D1 、D2 的準位於該等掃描電壓S2 、S4 、S6 、S8 中的每一者使該等薄膜電晶體163中的對應者導通時改變,且此時該交流共同電壓AC_vcom的準位變化量等於該偏壓電壓VDDA的一半。該等資料電壓D3 、D4 的準位變化(圖未示)分別與該等資料電壓D1 、D2 相似。
習知液晶顯示裝置具有以下缺點:
1.當操作於該共同端信號產生電路15用於產生該直流共同電壓DC_vcom時,於該畫面週期T內,每一資料電壓D1 ~D4 準位變化的次數較多(次數為四),且每一資料電壓D1 ~D4 的準位變化量較大(等於該偏壓電壓VDDA),導致該液晶顯示裝置的功率損耗較高。
2.當操作於該共同端信號產生電路15用於產生該交流共同電壓AC_vcom時,於該畫面週期T內,由於該交流共同電壓AC_vcom及每一資料電壓D1 ~D4 準位變化的次數較多(皆四次),導致該液晶顯示裝置的功率損耗較大。
因此,本發明之第一目的,即在提供一種可降低功率損耗的液晶顯示裝置。
於是本發明液晶顯示裝置,包含M條平行設置的掃描線、N條與該等掃描線垂直設置的資料線、一掃描驅動電路、一資料驅動電路、一共同端信號產生電路及K個對偶畫素電路。
該掃描驅動電路電連接到該等掃描線,並產生M個掃描電壓,並將每一掃描電壓輸出至該等掃描線中的一對應者,M為偶數。
該資料驅動電路電連接到該等資料線,並產生N個資料電壓,並將每一資料電壓輸出至該等資料線中的一對應者,N為正整數。
該共同端信號產生電路用來產生一直流共同電 壓。
該等對偶畫素電路中的每一對偶畫素電路包括N個第一及第二畫素單元,每一第一及第二畫素單元電連接該共同端信號產生電路以接收該直流共同電壓,於第i個對偶畫素電路中,每一第一畫素單元電連接第(2i-1)條掃描線以接收來自該第(2i-1)條掃描線的掃描電壓,每一第二畫素單元電連接第2i條掃描線以接收來自該第2i條掃描線的掃描電壓,且第j個第一及第二畫素單元電連接第j條資料線以接收來自該第j條資料線的資料電壓,其中,K=M/2,K≧3,1≦i≦K,1≦j≦N,且i、j為整數。
當K為偶數時,該掃描驅動電路先依序致能第p個對偶畫素電路中的每一第一畫素單元及第(p+1)個對偶畫素電路中的每一第二畫素單元,p為奇數,(p+1)≦K,接著再依序致能該第p個對偶畫素電路中的每一第二畫素單元及該第(p+1)個對偶畫素電路中的每一第一畫素單元。
當K為奇數時,該掃描驅動電路先依序致能第一個對偶畫素電路中的每一第一畫素單元、第q個對偶畫素電路中的每一第二畫素單元、第(q+1)個對偶畫素電路中的每一第一畫素單元,q為偶數,(q+1)≦K,接著再依序致能該第一個對偶畫素電路中的每一第二畫素單元、該第q個對偶畫素電路中的每一第一畫素單元、該第(q+1)個對偶畫素電路中的每一第二畫素單元。
當K為偶數及奇數二者其中之一,且該掃描驅動電路致能第二個對偶畫素電路中的每一第二畫素單元時 ,此時每一資料電壓的準位改變,以致每一資料電壓具有一第一準位變化量。
當K為偶數及奇數二者其中之一,且該掃描驅動電路致能該第一個對偶畫素電路中的每一第二畫素單元時,此時每一資料電壓的準位改變,以致每一資料電壓具有一第二準位變化量。
當K為偶數且該掃描驅動電路致能該第K個對偶畫素電路中的每一第一畫素單元時,此時每一資料電壓的準位改變,以致每一資料電壓具有一第三準位變化量。
當K為奇數且該掃描驅動電路致能該第K個對偶畫素電路中的每一第二畫素單元時,此時每一資料電壓的準位改變,以致每一資料電壓具有一第三準位變化量。
本發明之第二目的,即在提供另一種可降低功率損耗的液晶顯示裝置。
該液晶顯示裝置包含M條平行設置的掃描線、N條與該等掃描線垂直設置的資料線、一掃描驅動電路、一資料驅動電路、一共同端信號產生電路及K個對偶畫素電路。
該掃描驅動電路電連接到該等掃描線,並產生M個掃描電壓,並將每一掃描電壓輸出至該等掃描線中的一對應者,M為偶數。
該資料驅動電路電連接到該等資料線,並產生N個資料電壓,並將每一資料電壓輸出至該等資料線中的一對應者,N為正整數。
該共同端信號產生電路用來產生一交流共同電壓。
該等對偶畫素電路中的每一對偶畫素電路包括N個第一及第二畫素單元,每一第一及第二畫素單元電連接該共同端信號產生電路以接收該交流共同電壓,於第i個對偶畫素電路中,每一第一畫素單元電連接第(2i-1)條掃描線以接收來自該第(2i-1)條掃描線的掃描電壓,每一第二畫素單元電連接第2i條掃描線以接收來自該第2i條掃描線的掃描電壓,且第j個第一及第二畫素單元電連接第j條資料線以接收來自該第j條資料線的資料電壓,其中,K=M/2,K≧3,1≦i≦K,1≦j≦N,且i、j為整數。
當K為偶數時,該掃描驅動電路先依序致能第p個對偶畫素電路中的每一第一畫素單元及第(p+1)個對偶畫素電路中的每一第二畫素單元,p為奇數,(p+1)≦K,接著再依序致能該第p個對偶畫素電路中的每一第二畫素單元及該第(p+1)個對偶畫素電路中的每一第一畫素單元。
當K為奇數時,該掃描驅動電路先依序致能第一個對偶畫素電路中的每一第一畫素單元、第q個對偶畫素電路中的每一第二畫素單元、第(q+1)個對偶畫素電路中的每一第一畫素單元,q為偶數,(q+1)≦K,接著再依序致能該第一個對偶畫素電路中的每一第二畫素單元、該第q個對偶畫素電路中的每一第一畫素單元、該第(q+1)個對偶畫素電路中的每一第二畫素單元。
當K為偶數及奇數二者其中之一,且該掃描驅 動電路致能該第一個對偶畫素電路中的每一第二畫素單元時,此時該交流共同電壓的準位改變,以致該交流共同電壓具有一準位變化量。
本發明之第三目的,即在提供一種可降低功率損耗的液晶顯示裝置之驅動方法。
該液晶顯示裝置之驅動方法適用於一包含M條平行設置的掃描線、N條與該等掃描線垂直設置的資料線,及K個分別包括N個第一及第二畫素單元之對偶畫素電路的液晶顯示裝置,每一第一畫素單元電連接第(2i-1)條掃描線,每一第二畫素單元電連接第2i條掃描線,且第j個第一及第二畫素單元電連接第j條資料線,1≦i≦K,1≦j≦N,且i、j為整數,M為偶數,N為正整數,K=M/2,K≧3,該液晶顯示裝置之驅動方法包含以下步驟:(A)產生一直流共同電壓至每一第一及第二畫素單元;(B)於一畫面週期內,產生複數個掃描電壓依序致能第p個對偶畫素電路中的每一第一畫素單元及第(p+1)個對偶畫素電路中的每一第二畫素單元,p為奇數,(p+1)≦K,K為偶數,並產生複數個資料電壓並分別輸出至相對應的該等第一及第二畫素單元,且於第二個對偶畫素電路中的每一第二畫素單元被致能時,改變每一資料電壓的準位,以致每一資料電壓具有一第一準位變化量;(C)產生複數個掃描電壓依序致能該第p個對偶畫素電路中的每一第二畫素單元及該第(p+1)個對偶畫素電 路中的每一第一畫素單元,p為奇數,(p+1)≦K,K為偶數,且於第一個對偶畫素電路中的每一第二畫素單元被致能時,改變每一資料電壓的準位,以致每一資料電壓具有一第二準位變化量,且於第K個對偶畫素電路中的每一第一畫素單元被致能時,改變每一資料電壓的準位,以致每一資料電壓具有一第三準位變化量;(D)於一畫面週期內,產生複數個掃描電壓依序致能該第一個對偶畫素電路中的每一第一畫素單元、第q個對偶畫素電路中的每一第二畫素單元、第(q+1)個對偶畫素電路中的每一第一畫素單元,q為偶數,(q+1)≦K,K為奇數,且於該第二個對偶畫素電路中的每一第二畫素單元被致能時,改變每一資料電壓的準位,以致每一資料電壓具有該第一準位變化量;及(E)產生複數個掃描電壓依序致能該第一個對偶畫素電路中的每一第二畫素單元、該第q個對偶畫素電路中的每一第一畫素單元、該第(q+1)個對偶畫素電路中的每一第二畫素單元,q為偶數,(q+1)≦K,K為奇數,且於該第一個對偶畫素電路中的每一第二畫素單元被致能時,改變每一資料電壓的準位,以致每一資料電壓具有該第二準位變化量,且於該第K個對偶畫素電路中的每一第二畫素單元被致能時,改變每一資料電壓的準位,以致每一資料電壓具有該第三準位變化量。
本發明之第四目的,即在提供另一種可降低功率損耗的液晶顯示裝置之驅動方法。
該液晶顯示裝置之驅動方法適用於一包含M條平行設置的掃描線、N條與該等掃描線垂直設置的資料線,及K個分別包括N個第一及第二畫素單元之對偶畫素電路的液晶顯示裝置,每一第一畫素單元電連接第(2i-1)條掃描線,每一第二畫素單元電連接第2i條掃描線,且第j個第一及第二畫素單元電連接第j條資料線,1≦i≦K,1≦j≦N,且i、j為整數,M為偶數,N為正整數,K=M/2,K≧3,該液晶顯示裝置之驅動方法包含以下步驟:(A)產生一交流共同電壓至每一第一及第二畫素單元;(B)於一畫面週期內,產生複數個掃描電壓依序致能第p個對偶畫素電路中的每一第一畫素單元及第(p+1)個對偶畫素電路中的每一第二畫素單元,p為奇數,(p+1)≦K,K為偶數;(C)產生複數個掃描電壓依序致能該第p個對偶畫素電路中的每一第二畫素單元及該第(p+1)個對偶畫素電路中的每一第一畫素單元,p為奇數,(p+1)≦K,K為偶數,且於第一個對偶畫素電路中的每一第二畫素單元被致能時,改變該交流共同電壓的準位,以致該交流共同電壓具有一準位變化量;(D)於一畫面週期內,產生複數個掃描電壓依序致能該第一個對偶畫素電路中的每一第一畫素單元、第q個對偶畫素電路中的每一第二畫素單元、第(q+1)個對偶畫素電路中的每一第一畫素單元,q為偶數,(q+1)≦K,K為 奇數;及(E)產生複數個掃描電壓依序致能該第一個對偶畫素電路中的每一第二畫素單元、該第q個對偶畫素電路中的每一第一畫素單元、該第(q+1)個對偶畫素電路中的每一第二畫素單元,q為偶數,(q+1)≦K,K為奇數,且於該第一個對偶畫素電路中的每一第二畫素單元被致能時,改變該交流共同電壓的準位,以致該交流共同電壓具有該準位變化量。
2‧‧‧掃描線
711‧‧‧薄膜電晶體
3‧‧‧資料線
712‧‧‧儲存電容
4‧‧‧掃描驅動電路
VDDA‧‧‧偏壓電壓
s1 ~s8 ‧‧‧掃描電壓
V1‧‧‧第一準位變化量
5‧‧‧資料驅動電路
V2‧‧‧第二準位變化量
d1 ~d4 ‧‧‧資料電壓
V3‧‧‧第三準位變化量
6‧‧‧共同端信號產生電路
8‧‧‧共同端信號產生電路
dc_vcom‧‧‧直流共同電壓
ac_vcom‧‧‧交流共同電壓
7‧‧‧對偶畫素電路
V4‧‧‧準位變化量
71‧‧‧第一畫素單元
T1、T2‧‧‧畫面週期
72‧‧‧第二畫素單元
本發明之其他的特徵及功效,將於參照圖式的實施方式中清楚地呈現,其中:圖1是一種習知液晶顯示裝置的電路圖;圖2是該液晶顯示裝置之每一儲存電容進行充放電的電路示意圖;圖3是該液晶顯示裝置的時序圖;圖4是該液晶顯示裝置之每一儲存電容進行充放電的另一電路示意圖;圖5是對應該另一電路示意圖之該液晶顯示裝置的時序圖;圖6是本發明液晶顯示裝置之第一較佳實施例的電路圖;圖7是該第一較佳實施例之每一儲存電容進行充放電的電路示意圖;圖8是該第一較佳實施例的時序圖; 圖9是本發明液晶顯示裝置之第二較佳實施例與每一儲存電容進行充放電的電路示意圖;圖10是該第二較佳實施例的時序圖;圖11是本發明液晶顯示裝置之第三較佳實施例的電路圖;圖12是該第三較佳實施例之每一儲存電容進行充放電的電路示意圖;圖13是該第三較佳實施例的時序圖;圖14是本發明液晶顯示裝置之第四較佳實施例與每一儲存電容進行充放電的電路示意圖;及圖15是該第四較佳實施例的時序圖。
在本發明被詳細描述之前,應當注意在以下的說明內容中,類似的元件是以相同的編號來表示。
<第一較佳實施例>
參閱圖6,本發明液晶顯示裝置之第一較佳實施例包含M條平行設置的掃描線2、N條與該等掃描線2垂直設置的資料線3、一掃描驅動電路4、一資料驅動電路5、一共同端信號產生電路6,及K個對偶畫素電路7,M為偶數,N為正整數,K=M/2,K≧3。在此實施例中,M=8,N=4,K=4,但不限於此。
該掃描驅動電路4電連接到該等掃描線2,並產生八(即,M=8)個掃描電壓s1 ~s8 ,並將每一掃描電壓s1 ~s8 輸出至該等掃描線2中的一對應者。
該資料驅動電路5電連接到該等資料線3,並產生四(即,N=4)個資料電壓d1 ~d4 ,並將每一資料電壓d1 ~d4 輸出至該等資料線3中的一對應者。
該共同端信號產生電路6用來產生一直流共同電壓dc_vcom。
該等對偶畫素電路7中的每一者包括四個第一及第二畫素單元71、72,每一第一及第二畫素單元71、72具有一薄膜電晶體711及一儲存電容712。該薄膜電晶體711具有一源極、一汲極,及一決定該源極與該汲極是否導通的閘極。
於該等對偶畫素電路7中的第i個對偶畫素電路7中,每一第一畫素單元71之薄膜電晶體711的閘極電連接第(2i-1)條掃描線2以接收來自該第(2i-1)條掃描線2的掃描電壓s(2i-1) ,每一第二畫素單元72之薄膜電晶體711的閘極電連接第2i條掃描線2以接收來自該第2i條掃描線2的掃描電壓s(2i) ,且第j個第一及第二畫素單元71、72之薄膜電晶體711的源極電連接第j條資料線3以接收來自該第j條資料線3的資料電壓d(j) ,其中,1≦i≦K,1≦j≦N,在此實施例中,K=4,N=4,且i、j為整數。每一第一及第二畫素單元71、72之該儲存電容712電連接對應的該薄膜電晶體711之汲極與該共同端信號產生電路6之間,以接收來自該共同端信號產生電路6之該直流共同電壓dc_vcom。
參閱圖7,顯示該液晶顯示裝置在一畫面週期內 ,每一資料電壓d1 ~d4 需改變其準位,以避免該等對偶畫素電路7產生極化現象,且當該等薄膜電晶體711中的一者所接收到的資料電壓的準位大於該直流共同電壓dc_vcom的準位時,對應該等薄膜電晶體711中的一者的該儲存電容712根據對應的該資料電壓進行充電,當該等薄膜電晶體711中的一者所接收到的資料電壓的準位小於該直流共同電壓dc_vcom的準位時,對應該等薄膜電晶體711中的一者的該儲存電容712進行放電,且進行充電的該儲存電容712以符號正號表示,進行放電的該儲存電容712以符號負號表示。
以下說明在此第一較佳實施例中該掃描驅動電路4如何執行一驅動方法以致能該等對偶畫素電路7。
參閱圖7與圖8,參數T1表示該畫面週期,參數VDDA表示一偏壓電壓,且該直流共同電壓dc_vcom的準位等於該偏壓電壓VDDA的一半,每一資料電壓d1 、d2 的最高準位等於該偏壓電壓VDDA,但不限於此。
當操作於該畫面週期T1內時,該掃描驅動電路4先依序致能第p個對偶畫素電路7中的每一第一畫素單元71及第(p+1)個對偶畫素電路7中的每一第二畫素單元72,p為奇數,(p+1)≦K,在此實施例中,K=4,接著再依序致能該第p個對偶畫素電路7中的每一第二畫素單元72及該第(p+1)個對偶畫素電路7中的每一第一畫素單元71。
詳細來說,該掃描驅動電路4所輸出的該等掃描電壓s1 、s4 、s5 、s8 中的每一者先依序使該等薄膜電晶體 711中的對應者導通,以依序致能第一個對偶畫素電路7中的每一第一畫素單元71、第二個對偶畫素電路7中的每一第二畫素單元72、第三個對偶畫素電路7中的每一第一畫素單元71及第四個對偶畫素電路7中的每一第二畫素單元72,接著該等掃描電壓s2 、s3 、s6 、s7 中的每一者再依序使該等薄膜電晶體711中的對應者導通,以依序致能該第一個對偶畫素電路7中的每一第二畫素單元72、該第二個對偶畫素電路7中的每一第一畫素單元71、該第三個對偶畫素電路7中的每一第二畫素單元72及該第四個對偶畫素電路7中的每一第一畫素單元71。
此時,每一資料電壓d1 、d2 的準位於該掃描電壓s4 致能該第二個對偶畫素電路7中的每一第二畫素單元72時、於該掃描電壓s2 致能該第一個對偶畫素電路7中的每一第二畫素單元72時,及於該掃描電壓s7 致能該第四個對偶畫素電路7中的每一第一畫素單元71時改變,以致每一資料電壓d1 、d2 具有一第一至第三準位變化量V1~V3。該等資料電壓d3 、d4 的準位變化(圖未示)分別與該等資料電壓d1 、d2 相似,故不重述。
應注意的是,在此實施例中,於該畫面週期T1內,每一資料電壓d1 ~d4 的準位變化三次,且每一資料電壓d1 ~d4 的該第一及第三準位變化量V1、V3小於該偏壓電壓VDDA的一半,該第二準位變化量V2大於該偏壓電壓VDDA的一半且小於該偏壓電壓VDDA。
<第二較佳實施例>
參閱圖9,本發明液晶顯示裝置之第二較佳實施例與該第一較佳實施例相似,二者不同之處在於:此實施例省略於圖7之該第一較佳實施例中的第七及第八條掃描線2,及該第四個對偶畫素電路7,亦即此實施例僅包含六(M=6)條掃描線2,及三(K=3)個對偶畫素電路7,但不限於此。
參閱圖9與圖10,本實施例所執行的該驅動方法為:當操作於一畫面週期T2內時,該掃描驅動電路4先依序致能該第一個對偶畫素電路7中的每一第一畫素單元71、第q個對偶畫素電路7中的每一第二畫素單元72、第(q+1)個對偶畫素電路7中的每一第一畫素單元71,q為偶數,(q+1)≦K,在此實施例中,K=3,接著再依序致能該第一個對偶畫素電路7中的每一第二畫素單元72、該第q個對偶畫素電路7中的每一第一畫素單元71、該第(q+1)個對偶畫素電路中7的每一第二畫素單元72。
應注意的是,在此實施例中,於該畫面週期T2內,每一資料電壓d1 、d2 的準位於該掃描電壓s4 致能該第二個對偶畫素電路7中的每一第二畫素單元72時、於該掃描電壓s2 致能該第一個對偶畫素電路7中的每一第二畫素單元72時,及於該掃描電壓s6 致能該第三個對偶畫素電路7中的每一第二畫素單元72時改變,以致每一資料電壓d1 、d2 具有該第一至第三準位變化量V1~V3。該等資料電壓d3 、d4 的準位變化(圖未示)分別與該等資料電壓d1 、d2 相似,且該第一至第三準位變化量V1~V3的範圍與該第一較佳 實施例相似,故不重述。
<第三較佳實施例>
參閱圖11,本發明液晶顯示裝置之第三較佳實施例與該第一較佳實施例相似,二者不同之處在於:此實施例以一共同端信號產生電路8取代該第一較佳實施例中的該共同端信號產生電路6(見圖6)。該共同端信號產生電路8用來產生一交流共同電壓ac_vcom,且該共同端信號產生電路8的連接方式與該共同端信號產生電路6相似,故不重述。
參閱圖12,顯示此實施例中的該液晶顯示裝置在該畫面週期T1內,該交流共同電壓ac_vcom需改變其準位,以避免該等對偶畫素電路7產生極化現象,且當該交流共同電壓ac_vcom的準位小於該等薄膜電晶體711中的一者所接收到的資料電壓的準位時,對應該等薄膜電晶體711中的一者的該儲存電容712根據對應的該資料電壓進行充電(圖12中以正號表示),當該交流共同電壓ac_vcom的準位大於該等薄膜電晶體711中的一者所接收到的資料電壓的準位時,對應該等薄膜電晶體711中的一者的該儲存電容712進行放電(圖12中以負號表示)。
參閱圖12與圖13,本實施例所執行的該驅動方法為:該交流共同電壓ac_vcom的最高準位等於該偏壓電壓VDDA的一半,每一資料電壓d1 、d2 的最高準位略小於該偏壓電壓VDDA的一半,每一資料電壓d1 、d2 的最低準位略大於零,但不限於此。
當操作於該畫面週期T1內時,此實施例中的該掃描驅動電路4致能該等對偶畫素電路7的操作程序與該第一較佳實施例相似,故不重述。
此時,該資料電壓d1 的準位於該掃描電壓s4 致能該第二個對偶畫素電路7中的每一第二畫素單元72時由最高準位轉為最低準位、於該掃描電壓s2 致能該第一個對偶畫素電路7中的每一第二畫素單元72時由最低準位轉為最高準位、於該掃描電壓s3 致能該第二個對偶畫素電路7中的每一第一畫素單元71時由最高準位轉為最低準位,而該資料電壓d2 的準位變化則互補於該資料電壓d1 。該等資料電壓d3 、d4 的準位變化(圖未示)分別與該等資料電壓d1 、d2 相似,故不重述。
應注意的是,在此實施例中,於該畫面週期T1內,每一資料電壓d1 ~d4 的準位變化三次,且當該掃描驅動電路4致能該第一個對偶畫素電路7中的每一第二畫素單元72時(即,該掃描電壓s2 使該等薄膜電晶體711中的對應者導通時),此時該交流共同電壓ac_vcom的準位改變,以致該交流共同電壓ac_vcom具有一準位變化量V4,且該準位變化量V4等於該偏壓電壓VDDA的一半。
<第四較佳實施例>
參閱圖14,本發明液晶顯示裝置之第四較佳實施例與該第三較佳實施例相似,二者不同之處在於:此實施例省略於圖12之該第三較佳實施例中的第七及第八條掃描線2,及該第四個對偶畫素電路7,亦即此實施例僅包含 六(M=6)條掃描線2,及三(K=3)個對偶畫素電路7,但不限於此。
參閱圖14與圖15,本實施例所執行的該驅動方法為:當操作於該畫面週期T2內時,該掃描驅動電路4致能該等對偶畫素電路7的操作程序與該第二較佳實施例相似,且每一資料電壓d1~d4及該交流共同電壓ac_vcom的準位變化情形與該第三較佳實施例相似,故不重述。
綜上所述,上述實施例具有以下優點:
1.當該共同端信號產生電路6用於產生該直流共同電壓dc_vcom時,於該畫面週期T1內,每一資料電壓d1 ~d4 準位變化的次數較少(準位變化三次),且每一資料電壓d1 ~d4 的準位變化量較小(該第一至第三準位變化量V1~V3皆小於該偏壓電壓VDDA),相較於習知每一資料電壓D1 ~D4 具有四次準位變化,且每一準位變化量等於該偏壓電壓VDDA,具有較低功率損耗。
2.當該共同端信號產生電路8用於產生該交流共同電壓ac_vcom時,於該畫面週期T1內,由於該交流共同電壓ac_vcom及每一資料電壓d1 ~d4 準位變化的次數較少(分別是一次、三次),相較於習知的該交流共同電壓AC_vcom及每一資料電壓D1 ~D4 皆是四次準位變化,具有較低功率損耗。
惟以上所述者,僅為本發明之較佳實施例而已,當不能以此限定本發明實施之範圍,即大凡依本發明申請專利範圍及專利說明書內容所作之簡單的等效變化與修 飾,皆仍屬本發明專利涵蓋之範圍內。
2‧‧‧掃描線
3‧‧‧資料線
4‧‧‧掃描驅動電路
s1 ~s8 ‧‧‧掃描電壓
5‧‧‧資料驅動電路
d1 ~d4 ‧‧‧資料電壓
6‧‧‧共同端信號產生電路
dc_vcom‧‧‧直流共同電壓
7‧‧‧對偶畫素電路
71‧‧‧第一畫素單元
72‧‧‧第二畫素單元
711‧‧‧薄膜電晶體
712‧‧‧儲存電容

Claims (10)

  1. 一種液晶顯示裝置,包含:M條平行設置的掃描線,M為偶數;N條與該等掃描線垂直設置的資料線,N為正整數;一掃描驅動電路,電連接到該等掃描線,並產生M個掃描電壓,並將每一掃描電壓輸出至該等掃描線中的一對應者;一資料驅動電路,電連接到該等資料線,並產生N個資料電壓,並將每一資料電壓輸出至該等資料線中的一對應者;一共同端信號產生電路,用來產生一直流共同電壓;及K個對偶畫素電路,每一對偶畫素電路包括N個第一及第二畫素單元,每一第一及第二畫素單元電連接該共同端信號產生電路以接收該直流共同電壓,於第i個對偶畫素電路中,每一第一畫素單元電連接第(2i-1)條掃描線以接收來自該第(2i-1)條掃描線的掃描電壓,每一第二畫素單元電連接第2i條掃描線以接收來自該第2i條掃描線的掃描電壓,且第j個第一及第二畫素單元電連接第j條資料線以接收來自該第j條資料線的資料電壓,其中,K=M/2,K≧3,1≦i≦K,1≦j≦N,且i、j為整數;當K為偶數時,於一畫面週期內,該掃描驅動電路 先依序致能第p個對偶畫素電路中的每一第一畫素單元及第(p+1)個對偶畫素電路中的每一第二畫素單元,p為奇數,(p+1)≦K,接著再依序致能該第p個對偶畫素電路中的每一第二畫素單元及該第(p+1)個對偶畫素電路中的每一第一畫素單元;當K為奇數時,於一畫面週期內,該掃描驅動電路先依序致能第一個對偶畫素電路中的每一第一畫素單元、第q個對偶畫素電路中的每一第二畫素單元、第(q+1)個對偶畫素電路中的每一第一畫素單元,q為偶數,(q+1)≦K,接著再依序致能該第一個對偶畫素電路中的每一第二畫素單元、該第q個對偶畫素電路中的每一第一畫素單元、該第(q+1)個對偶畫素電路中的每一第二畫素單元;當K為偶數及奇數二者其中之一,且該掃描驅動電路致能第二個對偶畫素電路中的每一第二畫素單元時,此時每一資料電壓的準位改變,以致每一資料電壓具有一第一準位變化量;當K為偶數及奇數二者其中之一,且該掃描驅動電路致能該第一個對偶畫素電路中的每一第二畫素單元時,此時每一資料電壓的準位改變,以致每一資料電壓具有一第二準位變化量;當K為偶數且該掃描驅動電路致能該第K個對偶畫素電路中的每一第一畫素單元時,此時每一資料電壓的準位改變,以致每一資料電壓具有一第三準位變化量; 當K為奇數且該掃描驅動電路致能該第K個對偶畫素電路中的每一第二畫素單元時,此時每一資料電壓的準位改變,以致每一資料電壓具有該第三準位變化量。
  2. 如請求項1所述的液晶顯示裝置,其中,該第一及第三準位變化量小於一偏壓電壓的一半,該第二準位變化量小於該偏壓電壓。
  3. 如請求項1所述的液晶顯示裝置,其中,當K=4時,該掃描驅動電路先依序致能該第一個對偶畫素電路中的每一第一畫素單元、該第二個對偶畫素電路中的每一第二畫素單元、第三個對偶畫素電路中的每一第一畫素單元及第四個對偶畫素電路中的每一第二畫素單元,接著再依序致能該第一個對偶畫素電路中的每一第二畫素單元、該第二個對偶畫素電路中的每一第一畫素單元、該第三個對偶畫素電路中的每一第二畫素單元及該第四個對偶畫素電路中的每一第一畫素單元,以致每一資料電壓於該第二個對偶畫素電路中的每一第二畫素單元被致能時具有該第一準位變化量,於該第一個對偶畫素電路中的每一第二畫素單元被致能時具有該第二準位變化量,於該第四個對偶畫素電路中的每一第一畫素單元被致能時具有該第三準位變化量。
  4. 一種液晶顯示裝置,包含:M條平行設置的掃描線,M為偶數;N條與該等掃描線垂直設置的資料線,N為正整數; 一掃描驅動電路,電連接到該等掃描線,並產生M個掃描電壓,並將每一掃描電壓輸出至該等掃描線中的一對應者;一資料驅動電路,電連接到該等資料線,並產生N個資料電壓,並將每一資料電壓輸出至該等資料線中的一對應者;一共同端信號產生電路,用來產生一交流共同電壓;及K個對偶畫素電路,每一對偶畫素電路包括N個第一及第二畫素單元,每一第一及第二畫素單元電連接該共同端信號產生電路以接收該交流共同電壓,於第i個對偶畫素電路中,每一第一畫素單元電連接第(2i-1)條掃描線以接收來自該第(2i-1)條掃描線的掃描電壓,每一第二畫素單元電連接第2i條掃描線以接收來自該第2i條掃描線的掃描電壓,且第j個第一及第二畫素單元電連接第j條資料線以接收來自該第j條資料線的資料電壓,其中,K=M/2,K≧3,1≦i≦K,1≦j≦N,且i、j為整數;當K為偶數時,於一畫面週期內,該掃描驅動電路先依序致能第p個對偶畫素電路中的每一第一畫素單元及第(p+1)個對偶畫素電路中的每一第二畫素單元,p為奇數,(p+1)≦K,接著再依序致能該第p個對偶畫素電路中的每一第二畫素單元及該第(p+1)個對偶畫素電路中的每一第一畫素單元; 當K為奇數時,於一畫面週期內,該掃描驅動電路先依序致能第一個對偶畫素電路中的每一第一畫素單元、第q個對偶畫素電路中的每一第二畫素單元、第(q+1)個對偶畫素電路中的每一第一畫素單元,q為偶數,(q+1)≦K,接著再依序致能該第一個對偶畫素電路中的每一第二畫素單元、該第q個對偶畫素電路中的每一第一畫素單元、該第(q+1)個對偶畫素電路中的每一第二畫素單元;當K為偶數及奇數二者其中之一,且該掃描驅動電路致能該第一個對偶畫素電路中的每一第二畫素單元時,此時該交流共同電壓的準位改變,以致該交流共同電壓具有一準位變化量。
  5. 如請求項4所述的液晶顯示裝置,其中,該準位變化量等於一偏壓電壓的一半。
  6. 如請求項4所述的液晶顯示裝置,其中,當K=4時,該掃描驅動電路先依序致能該第一個對偶畫素電路中的每一第一畫素單元、第二個對偶畫素電路中的每一第二畫素單元、第三個對偶畫素電路中的每一第一畫素單元及第四個對偶畫素電路中的每一第二畫素單元,接著再依序致能該第一個對偶畫素電路中的每一第二畫素單元、該第二個對偶畫素電路中的每一第一畫素單元、該第三個對偶畫素電路中的每一第二畫素單元及該第四個對偶畫素電路中的每一第一畫素單元,以致該交流共同電壓於該第一個對偶畫素電路中的每一第二畫素單 元被致能時具有該準位變化量。
  7. 一種液晶顯示裝置之驅動方法,適用於一包含M條平行設置的掃描線、N條與該等掃描線垂直設置的資料線,及K個分別包括N個第一及第二畫素單元之對偶畫素電路的液晶顯示裝置,每一第一畫素單元電連接第(2i-1)條掃描線,每一第二畫素單元電連接第2i條掃描線,且第j個第一及第二畫素單元電連接第j條資料線,1≦i≦K,1≦j≦N,且i、j為整數,M為偶數,N為正整數,K=M/2,K≧3,該液晶顯示裝置之驅動方法包含以下步驟:(A)產生一直流共同電壓至每一第一及第二畫素單元;(B)於一畫面週期內,產生複數個掃描電壓依序致能第p個對偶畫素電路中的每一第一畫素單元及第(p+1)個對偶畫素電路中的每一第二畫素單元,p為奇數,(p+1)≦K,K為偶數,並產生複數個資料電壓並分別輸出至相對應的該等第一及第二畫素單元,且於第二個對偶畫素電路中的每一第二畫素單元被致能時,改變每一資料電壓的準位,以致每一資料電壓具有一第一準位變化量;(C)產生複數個掃描電壓依序致能該第p個對偶畫素電路中的每一第二畫素單元及該第(p+1)個對偶畫素電路中的每一第一畫素單元,p為奇數,(p+1)≦K,K為偶數,且於第一個對偶畫素電路中的每一第二畫素單 元被致能時,改變每一資料電壓的準位,以致每一資料電壓具有一第二準位變化量,且於第K個對偶畫素電路中的每一第一畫素單元被致能時,改變每一資料電壓的準位,以致每一資料電壓具有一第三準位變化量;(D)於一畫面週期內,產生複數個掃描電壓依序致能該第一個對偶畫素電路中的每一第一畫素單元、第q個對偶畫素電路中的每一第二畫素單元、第(q+1)個對偶畫素電路中的每一第一畫素單元,q為偶數,(q+1)≦K,K為奇數,且於該第二個對偶畫素電路中的每一第二畫素單元被致能時,改變每一資料電壓的準位,以致每一資料電壓具有該第一準位變化量;及(E)產生複數個掃描電壓依序致能該第一個對偶畫素電路中的每一第二畫素單元、該第q個對偶畫素電路中的每一第一畫素單元、該第(q+1)個對偶畫素電路中的每一第二畫素單元,q為偶數,(q+1)≦K,K為奇數,且於該第一個對偶畫素電路中的每一第二畫素單元被致能時,改變每一資料電壓的準位,以致每一資料電壓具有該第二準位變化量,且於該第K個對偶畫素電路中的每一第二畫素單元被致能時,改變每一資料電壓的準位,以致每一資料電壓具有該第三準位變化量。
  8. 如請求項7所述的液晶顯示裝置之驅動方法,其中,該第一及第三準位變化量小於一偏壓電壓的一半,該第二準位變化量小於該偏壓電壓。
  9. 一種液晶顯示裝置之驅動方法,適用於一包含M條平行 設置的掃描線、N條與該等掃描線垂直設置的資料線,及K個分別包括N個第一及第二畫素單元之對偶畫素電路的液晶顯示裝置,每一第一畫素單元電連接第(2i-1)條掃描線,每一第二畫素單元電連接第2i條掃描線,且第j個第一及第二畫素單元電連接第j條資料線,1≦i≦K,1≦j≦N,且i、j為整數,M為偶數,N為正整數,K=M/2,K≧3,該液晶顯示裝置之驅動方法包含以下步驟:(A)產生一交流共同電壓至每一第一及第二畫素單元;(B)於一畫面週期內,產生複數個掃描電壓依序致能第p個對偶畫素電路中的每一第一畫素單元及第(p+1)個對偶畫素電路中的每一第二畫素單元,p為奇數,(p+1)≦K,K為偶數;(C)產生複數個掃描電壓依序致能該第p個對偶畫素電路中的每一第二畫素單元及該第(p+1)個對偶畫素電路中的每一第一畫素單元,p為奇數,(p+1)≦K,K為偶數,且於第一個對偶畫素電路中的每一第二畫素單元被致能時,改變該交流共同電壓的準位,以致該交流共同電壓具有一準位變化量;(D)於一畫面週期內,產生複數個掃描電壓依序致能該第一個對偶畫素電路中的每一第一畫素單元、第q個對偶畫素電路中的每一第二畫素單元、第(q+1)個對偶畫素電路中的每一第一畫素單元,q為偶數,(q+1)≦K ,K為奇數;及(E)產生複數個掃描電壓依序致能該第一個對偶畫素電路中的每一第二畫素單元、該第q個對偶畫素電路中的每一第一畫素單元、該第(q+1)個對偶畫素電路中的每一第二畫素單元,q為偶數,(q+1)≦K,K為奇數,且於該第一個對偶畫素電路中的每一第二畫素單元被致能時,改變該交流共同電壓的準位,以致該交流共同電壓具有該準位變化量。
  10. 如請求項9所述的液晶顯示裝置之驅動方法,其中,該準位變化量等於一偏壓電壓的一半。
TW102149271A 2013-12-31 2013-12-31 Liquid crystal display device and driving method TWI494914B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW102149271A TWI494914B (zh) 2013-12-31 2013-12-31 Liquid crystal display device and driving method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW102149271A TWI494914B (zh) 2013-12-31 2013-12-31 Liquid crystal display device and driving method

Publications (2)

Publication Number Publication Date
TW201525976A TW201525976A (zh) 2015-07-01
TWI494914B true TWI494914B (zh) 2015-08-01

Family

ID=54197743

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102149271A TWI494914B (zh) 2013-12-31 2013-12-31 Liquid crystal display device and driving method

Country Status (1)

Country Link
TW (1) TWI494914B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW522370B (en) * 2000-09-05 2003-03-01 Sharp Kk Multi-format active matrix displays
US20050243025A1 (en) * 2002-07-06 2005-11-03 Koninklijke Philips Electronics N.V. Matrix display including inverse transform decoding and method of driving such a matrix display

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW522370B (en) * 2000-09-05 2003-03-01 Sharp Kk Multi-format active matrix displays
US20050243025A1 (en) * 2002-07-06 2005-11-03 Koninklijke Philips Electronics N.V. Matrix display including inverse transform decoding and method of driving such a matrix display

Also Published As

Publication number Publication date
TW201525976A (zh) 2015-07-01

Similar Documents

Publication Publication Date Title
TWI416494B (zh) 液晶顯示器的驅動設備與方法
TWI508048B (zh) 液晶顯示裝置、驅動液晶顯示裝置之方法及電子設備
KR101799981B1 (ko) 표시 장치 및 그것의 구동 방법
US9829760B2 (en) Array substrate, liquid crystal display panel and method for driving the same
CN105047161B (zh) 像素单元驱动装置、方法和显示装置
US10062350B2 (en) Voltage conversion circuit, display panel, and method for driving the display panel
TW200837695A (en) Liquid crystal display and pulse adjustment circuit thereof
CN101118357A (zh) 显示装置
TW200811788A (en) Liquid crystal display devices capable of reducing power consumption by charge sharing
US20210174755A1 (en) Source driving device, polarity reversal control method thereof, and liquid crystal display device
CN103135272A (zh) 立体图像显示器
US10134350B2 (en) Shift register unit, method for driving same, gate driving circuit and display apparatus
US9607564B2 (en) Clock generator circuit of liquid crystal display device and operation method thereof
TWI539432B (zh) 畫素電路及其控制方法與具該電路的顯示裝置
US9559696B2 (en) Gate driver and related circuit buffer
US20140252964A1 (en) Display device and common voltage generator thereof
TWI459349B (zh) 顯示器與畫素驅動方法
JP2010281981A (ja) 液晶表示装置
TWI470610B (zh) 影像顯示系統與畫素值調整方法
TWI494914B (zh) Liquid crystal display device and driving method
US20070285383A1 (en) Electro-optical device, method for driving electro-optical device, and electronic apparatus
CN101661714B (zh) 液晶显示装置及其驱动方法
WO2018214478A1 (en) Latch circuit based on thin-film transistor, pixel circuit and driving method, display apparatus
CN104882101B (zh) 液晶显示装置及驱动方法
TWI417848B (zh) 液晶顯示裝置及其驅動方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees