TWI492201B - 光電裝置 - Google Patents

光電裝置 Download PDF

Info

Publication number
TWI492201B
TWI492201B TW097139485A TW97139485A TWI492201B TW I492201 B TWI492201 B TW I492201B TW 097139485 A TW097139485 A TW 097139485A TW 97139485 A TW97139485 A TW 97139485A TW I492201 B TWI492201 B TW I492201B
Authority
TW
Taiwan
Prior art keywords
line
signal
circuit
signal line
pixel region
Prior art date
Application number
TW097139485A
Other languages
English (en)
Other versions
TW200926092A (en
Inventor
Katsuya Anzai
Hideki Kawada
Hiroshi Matsuda
Yukitada Iwasaki
Original Assignee
Japan Display Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2008164115A external-priority patent/JP4518199B2/ja
Priority claimed from JP2008164114A external-priority patent/JP5191286B2/ja
Application filed by Japan Display Inc filed Critical Japan Display Inc
Publication of TW200926092A publication Critical patent/TW200926092A/zh
Application granted granted Critical
Publication of TWI492201B publication Critical patent/TWI492201B/zh

Links

Description

光電裝置
本發明係有關液晶裝置、或有機電激發光(electroluminescence,以下稱有機EL)裝置、無機電激發光裝置、電槳顯示器裝置、電泳(electrophoretic)顯示器裝置、以及採用了電子放出元件的裝置等所謂光電裝置者。
就光電裝置之具代表性者而言,可列舉液晶裝置或有機EL裝置等,該光電裝置係於元件基板上設有排列有複數個像素(pixel)的像素區域,該像素係與向互相交叉的方向延伸的複數條掃描線與複數條資料線之交差對應。於像素區域之外側的複數條掃描線的延伸方向,係配置有朝前述掃描線輸出訊號的掃描線驅動電路。另外,於複數條資料線的延伸方向係配置有將訊號朝複數條資料線輸出的資料線驅動電路。另外,於像素區域之外側的前述掃描線或資料線延伸的方向,配置有從元件基板外部供給訊號的撓性基板等所連接的連接端子。另外,於配置有前述驅動電路和連接端子的區域、與前述掃描線或資料線之間係設有佈線有將兩者連接的連接配線的區域。
於如上所述構成之光電裝置中,元件基板及像素區域皆具有四角形的平面形狀,因此於掃描線驅動電路中,對於複數條掃描線成1對1對應的單位電路係只要沿著像素區域之邊配置即可。
另一方面,就光電裝置而言,已提案有於六角形之元件基板上具有圓形像素區域者(參照專利文獻1)。
(專利文獻1)日本特開2006-276361號公報(第12圖)
於專利文獻1記載的光電裝置中,掃描線驅動電路係配置於資料線之延伸方向,而未配置於掃描線之延伸方向,於專利文獻1所記載的光電裝置中若於資料線的延伸方向直線地配置掃描線驅動電路,則有在元件基板中將像素區域之外側區域寬度寬廣地形成的需要,而有相對於像素區域之大小使光電裝置大型化的問題存在。
有鑑於以上問題,本發明之課題為提供一種光電裝置,其於像素區域中當位置於訊號線之延伸方向的外周部分為由曲線部分或彎曲部分構成的異形部分時,沿著該異形部分可配置相對於該訊號線的驅動電路。
另外,如第15圖(a)所示,當於四角形以外之異形形狀的元件基板10上構成圓形的像素區域10b時,由於資料線驅動電路101之長度尺寸比像素區域10之寬度尺寸短相當多,故將資料線6a原封不動地直線延伸是不可能的。從而,如第15圖(b)所示,於資料線6a之佈線區域(配線區域)中,有需要一邊將資料線6a儘可能地平行延伸一邊將需要的部分彎曲,而將其佈線至資料線驅動電路101為止。
然而,若如第15圖(b)所示地佈線資料線6a,則資料線6a之佈線部分於在像素區域10b之中央延伸的資料線6a其間距較廣,相對地,於像素區域10b之兩側延伸的資料線6a之佈線部分係間距極端狹窄,而會產生間距差異極大的區域。因此,如第16圖(a)所示,位置於像素區域10a中央的資料線6a中,在鄰接的資料線6a之佈線部分間寄生的電容成分較小,故電壓之上昇較快,相對於此,位置於像素區域10b之兩端的資料線6a中,於鄰接的資料線6a之佈線部分間寄生的電容成分較大,故電壓之上昇較慢。結果,在以像素區域10b顯示影像之際,於像素區域10b之中央與像素區域10b之兩側間的灰階和亮度會產生明顯的差異,而存有影像品質低落的問題。
又,於第15圖(a)、(b)所示的構成係為了說明本發明而由本案發明者所提出的參考例,並非習知例。
為了解決上述課題,本發明之光電裝置係於元件基板(元件基板10)上具有:第1訊號線(掃描線3a或資料線6a)與第2訊號線(資料線6a或掃描線3a),向彼此交錯的方向延伸;像素區域(像素區域10a、10b),對應前述第1訊號線與第2訊號線之交錯而配置有像素電極(像素電極9a);訊號輸出電路(掃描線驅動電路104a、104b、或資料線驅動電路101),配置於前述像素區域之外側而輸出驅動訊號至第1訊號線;以及連接線路(輸出線44或輸出線46),連接前述訊號輸出電路與前述第1訊號線;其中,該光電裝置(光電裝置100)之特徵為:前述像素區域之外周邊緣係於與前述訊號輸出電路相對向的部分具有曲線部分或彎曲部分;且前述訊號輸出電路係由複數個電路區塊(電路區塊4a、4b、4c、4d、4x、4y)所構成,前述電路區塊係以相鄰接的電路區塊彼此互相於前述第1訊號線之延伸方向及/或前述第2訊號線之延伸方向一邊偏移一邊沿著與前述訊號輸出電路相對向的部分之曲線部分或彎曲部分而排列。
本發明中,即使於位於像素區域之第1訊號線之延伸方向的外周緣部分為曲線部分或由曲線部分所構成的異形的情形中,也可將由複數個電路區塊所構成的訊號輸出電路沿著前述異形之外周緣進行配置,因此即使將訊號輸出電路配置於像素區域之周邊,像素區域之外側區域,亦即,元件基板之邊框區域不會寬度過廣,而可實現適於小型化的光電裝置。
另外,為了解決上述課題,本發明中前述複數個電路區塊復以1個至複數個單位電路區塊(單位電路區域4、4’、4’’)所構成;前述單位電路區塊係具備輸出驅動訊號至前述第1訊號線的複數條單位電路(單位電路40);前述單位電路係隔介連接線路而與第1訊號線連接;從前述複數條單位電路的各條連接至前述第1訊號線的連接線路之線路間距係比連接至前述連接線路的第1訊號線間之線路間距狹隘。
藉此,本發明之訊號輸出電路於作為單位電路區塊而於平面構成為由1種的單位電路區塊所構成時,可使訊號輸出電路之構成簡單化,故易於設計。又,於本發明中「單位電路區塊之平面構成」係指電路區塊之平面大小或平面形狀。
另外,前述電路區塊之從前述複數條單位電路之各者延伸而連接至前述第1訊號線的連接配線之配線間距較佳係相比連接於該連接配線的前述第1訊號線間之配線間距較為狹窄。藉由如上所述地構成,即使在將電路區塊於第1訊號線之延伸方向及(或)第2訊號線之延伸方向偏移的情形時,也易於在電路區塊間佈線配線。
另外,於本發明中,較好為更於前述複數個單位電路區塊之至少一部分,於相鄰接的單位電路區塊彼此在前述第1訊號線之延伸方向的偏移量及/或於前述第2訊號線之延伸方向的偏移量係於相鄰接的單位電路間相異。若如上所述地構成,則可將電路區塊沿著像素區域之曲線部分更忠實地進行排列,故可將由曲線部分或彎曲部分所構成的異形部分之外側區域之寬度尺寸更加壓縮。
另外,於本發明中,於前述複數個單位電路區塊之至少一部分,於相鄰接的單位電路區塊彼此互相在前述第1訊號線之延伸方向及前述第2訊號線之延伸方向之兩方一邊偏移且一邊沿著前述像素區域之外周緣而排列時,由於可將電路區塊沿著由像素區域之曲線部分或彎曲部分所構成的異形部分而更忠實的排列,故可將曲線部分之外側區域的寬度尺寸更加壓縮。
另外,於本發明中元件基板係更具有大致沿著像素區域之外周緣的外周緣。如上所述,即使於元件基板之形狀具有大致沿著像素區域之外周緣的外周緣時,由於可將訊號輸出電路配置於元件基板上,故不會使元件基板之邊框區域過寬,而可實現適於小型化的光電裝置。
另外,於本發明中,訊號輸出電路係配置在第1訊號線之延伸方向的兩側。又,信號輸出電路係配置於第1訊號線之延伸方向的單側。如此將訊號輸出電路配置於兩側時,或配置於單側時,亦可實現對應的光電裝置。
另外,於本發明中,第1訊號線為掃描線,前述訊號輸出電路為掃描線驅動電路。另外,第1訊號線為資料線,前述訊號輸出電路為資料線驅動電路。如上所述,可實現對應於掃描線驅動電路或資料線驅動電路的光電裝置。
另外,於本發明中,光電裝置係於元件基板(元件基板10)上具有:第1訊號線(掃描線3a或資料線6a)與第2訊號線(資料線6a或掃描線3a),向彼此交錯的方向延伸;像素區域(像素區域10a、10b),對應前述第1訊號線與第2訊號線之交錯而配置有像素電極(像素電極9a);訊號輸出電路(掃描線驅動電路104、資料線驅動電路101、或撓性基板等之連接端子),配置於前述像素區域之外側而輸出驅動訊號至第2訊號線;以及連接線路(輸出線46或輸出線44),連接前述訊號輸出電路與前述第2訊號線;其中,該光電裝置(光電裝置100)之特徵為:前述像素區域之外周邊緣係於與前述訊號輸出電路相對向的部分具有曲線部分或彎曲部分;在與前述第2訊號線正交之方向配置有前述訊號輸出電路的區域之長度尺寸係比與前述第2訊號線之延伸方向正交的方向的前述像素區域之寬度尺寸更短;若於佈線前述連接線路的區域,設置以橫切該區域的方式所設定的複數個虛擬基準線(虛擬基準線L(虛擬基準線L1、L2、L3、L4))、於前述虛擬基準線上以預定的間隔設定的複數個虛擬基準點、以及將鄰接的虛擬基準線(虛擬基準點P)之前述虛擬基準點彼此連結的虛擬連接線路,則前述連接線路係通過前述虛擬連接線路(虛擬連接配線(虛擬連接配線Q1、Q2、Q3))上,或沿著前述虛擬連接線路佈線。
本發明中,係將曲線部分或彎曲部分朝向配置有訊號輸出電路之區域的相對向側之像素區域的外周緣,且配置有訊號輸出電路之區域的長度尺寸(例如,與資料線6a(第2訊號線)之延伸方向正交的方向的資料線驅動電路101(配置有(訊號輸出電路)之區域的尺寸)係比像素區域之寬度尺寸(例如,在與資料線6a(第2訊號線)之延伸方向正交的方向之像素區域10b之尺寸)更短,故佈線有連接配線(例如,輸出線46)的區域係存在有狹窄寬度且彎曲或曲屈的部分。
因此本發明中,連接配線係各自於以將前述連接配線所佈線的的區域橫切的方式設定的複數個虛擬基準線所挾持的各區域中,通過將以該複數個虛擬基準線上之預定間隔設定的複數個虛擬基準點彼此連結的虛擬連接線上,或沿著虛擬連結配線而佈線且配線,因此於被虛擬基準線所挾持的區域中,於鄰接的連接配線彼此之間隔不會產生大差異。從而,在位於像素區域之中央的第2訊號線所連接的連接配線、與位於像素區域之兩端的第2訊號線所連接的連接配線之間,其鄰接的連接配線彼此之間隔不會產生大差異,因此於寄生在鄰接的連接配線的佈線部分間之電容成分不會產生大差異,故電壓之上昇速度也不會產生大差異。因此,在像素區域顯示影像時,於像素區域之中央與像素區域之兩側之間不會產生灰階和亮度的差異,故影像品質高。
另外,於本發明中,預定之間隔為等間隔,複數個虛擬基準線係於佈線了連接線路的區域之延伸方向設定了分離的4個位置以上。如上所述,將虛擬基準點以等間隔進行設定,藉此即不會於相鄰接的連接配線彼此間之間隔產生大差異。另外,若設定4個以上的虛擬基準線,則於大部分的情形中皆可適正地佈線連接配線。
另外,本發明中,前述複數條虛擬基準線係彼此平行設定。若如此地構成,則可容易地設計連接配線的佈線部分。
另外,本發明中,前述複數條虛擬基準線相對於前述第2訊號線在前述像素區域內的延伸方向皆朝正交的方向延伸。若如此地構成,則可容易地設計連接配線的佈線部分。
另外,本發明中,前述元件基板係於前述像素區域之外側形成有配置了第2訊號輸出電路的區域,該第2訊號輸出電路係將訊號輸出至前述第1訊號線;前述佈線了連接線路的區域係至少有一部分位置於前述像素區域與配置了第2訊號輸出線路的區域之間。亦即配線了連接線路的區域之至少一部分位於像素區域與配置了第2訊號輸出電路的區域之間時,雖有因其位於其間,而使配線了連接線路的區域之寬度變窄的限制,但即使有該限制,依據本發明也可適切地佈線連接線路。
另外,本發明中,第2訊號線係資料線,前述訊號輸出電路為資料線驅動電路。或者,第2訊號線為掃描線,前述訊號輸出電路為掃描線驅動電路。如上所述,可實現對應於資料線驅動電路或掃描線驅動電路的光電裝置。
另外,本發明中,前述像素區域之平面形狀為圓形、或曲線和直線組合而成的形狀。又,本發明之所謂「圓形」係也包含真圓形、橢圓形、於長方形之短邊兩端加上半圓形的田徑場跑道形狀(長圓形、角落圓形長方形)、於外周緣含有圓形之形狀的任一者。另外,本發明之所謂「圓形」亦包含於圓周上具有些許凹凸和階梯部者。
另外,本發明係元件基板之平面形狀復為將圓形、三角形、五角形以上之多角形、或將曲線和直線組合而成之形狀。如上所述地構成,即可沿著像素區域之外周形狀形成元件基板之外周形狀,故可更加壓縮由曲線部分或彎曲部分構成的異形部分之外側區域的寬度尺寸。
當應用了本發明之光電裝置為液晶裝置時,前述元件基板係於相對於該元件基板而對向配置的對向基板之間保持有液晶層。
當應用了本發明之光電裝置為有機EL裝置時,前述元件基板係於前述複數個像素之各者具有有機EL元件。
應用本發明的光電裝置係可用於時鐘或行動電話等電子機器中之直視型的顯示部等。
以下,說明本發明之實施形態。於以下的說明所參照的圖式中,為了使各層和各構件為可於圖示上識別程度之大小,而令各層和各構件之比例尺係相異。又,薄膜電晶體可視施加之電壓而使源極和汲極交換,於以下說明中為了方便說明,係以連接了像素電極之一側作為汲極而說明。另外,彩色濾光器和配向膜等之圖式係省略。
[第1實施形態] (全體構成)
第1圖為示有本發明第1實施形態之光電裝置(液晶裝置)之電性構成的方塊圖。如第1圖所示,本形態之光電裝置100為液晶裝置,於元件基板10上,係於朝彼此交叉的X方向及Y方向延伸的複數條掃描線3a(第1訊號線)及複數條資料線6a(第2訊號線)之交叉所對應的位置形成有複數個像素100a。另外,於元件基板10上,係由排列有複數個像素100a的區域構成像素區域10b,該像素區域10b係可作為於光電裝置100中顯示影像用的影像顯示區域10a而進行利用。但沿著像素區域10b之外周形成有對於顯示沒有直接幫助的虛設(dummy)像素的情形,此時,係由像素區域10b之中除去了虛設像素以外之區域構成影像顯示區域10a。
於元件基板10中,在像素區域10b之外側區域係於掃描線3a延伸出的兩側分別形成有掃描線驅動電路104a(訊號輸出電路)、104b(訊號輸出電路),於資料線6a延伸出的一側係形成有資料線驅動電路101(訊號輸出電路)。該掃描線驅動電路104a、104b及資料線驅動電路101係除了藉由SOG(System on glass,玻璃面板整合)技術而於元件基板10上形成的利用薄膜電晶體所形成的構成之外,亦有作為驅動用IC而安裝於元件基板10的情形。於任一情形中,掃描線驅動電路104a、104b皆作為對於掃描線3a之端部配置有訊號輸出電路的區域而發揮功能。因此,所有的掃描線3a皆經由連接配線44而被佈線至掃描線驅動電路104a、104b。
於第1圖所記載的光電裝置100,其掃描線驅動電路104a、104b係連接於掃描線3a的左右兩側,亦即採用所謂兩側輸入的構成。因此,兩側的掃描線驅動電路104a、104b係分別以相同電路構成,且同步進行驅動,藉此從兩側的掃描線驅動電路104a、104b同時驅動掃描線3a之各線。藉由將來自掃描線驅動電路104a、104b的驅動訊號從兩側同時輸入掃描線3a之各線,藉此即可防止由掃描線3a之電阻成分所致的驅動訊號之遲緩和延遲導致的動作不良,而可提升光電裝置100的可靠性。又,掃描線驅動電路104a、104b並不一定需要於掃描線3a之左右兩側連接,亦可將掃描線3a每隔1線或複數線即左右交替地連接於單側之掃描線驅動電路104a或104b,或於掃描方向之上下將掃描線3a分隔,而為個別將單側之掃描線驅動電路104a或104b連接的構成。另外,若僅將掃描線驅動電路104a或104b配置於像素區域10b之一側,而作為與所有掃描線3a連接的構成亦可。
另外,資料線驅動電路101係作為對於資料線6a之端部配置有訊號輸出電路的區域而發生功能。因此,所有的資料線6a係經由連接配線46而佈線至資料線驅動電路101。於本形態中,掃描線驅動電路104a、104b、以及資料線驅動電路101之中,掃描線驅動電路104係利用形成於元件基板10上的薄膜電晶體而形成,資料線驅動電路101係藉由安裝於元件基板10的驅動用IC而構成。
複數個像素100a之各者係形成有像素電極9a、以及對像素電極9a進行控制用的像素切換用薄膜電晶體30a(像素電晶體)。從資料線驅動電路101延伸出的資料線6a係電性連接於薄膜電晶體30a之源極,資料線驅動電路101係將影像訊號依線順供給至資料線6a。連接於掃描線驅動電路104a、104b的掃描線3a,係電性連接至薄膜電晶體30a之閘極,掃描線驅動電路104a、104b係將掃描訊號依線順供給至掃描線3a。像素電極9a係電性連接至薄膜電晶體30a之汲極,光電裝置100係藉由使薄膜電晶體30a成為其導通狀態達一定期間,而將從資料線6a所供給的影像訊號以預定之時序寫入各像素100a之液晶電容50a。寫入液晶電容50a的預定位階之影像訊號,係於形成於元件基板10的像素電極9a與後述的對向基板之共通電極之間保持一定期間。於像素電極9a和共通電極之間係形成有保持電容60,像素電極9a之電壓係例如被保持達比施加源極電壓更長達3位數長的時間。藉此,可改善電荷之保持特性,而實現可進行高對比顯示的光電裝置100。於本形態中,於構成保持電容60之際,雖與掃描線3a平行地形成有電容線3b,但也有於與前段掃描線3a之間形成保持電容60的情形。又,邊緣電場切換(FFS(Fringe Field Switching))模式的液晶裝置的情形中,共通電極係與像素電極9a相同地形成於元件基板10上。
(光電裝置100之具體構成)
第2圖(a)及(b),以及第3圖(a)及(b)係各自為本發明第1實施形態之光電裝置100的平面圖以及元件基板10之平面圖。第4圖(a)及(b)係各自為本發明第1實施形態之光電裝置100之元件基板10中的相鄰接2個像素分的平面圖,以及1個像素分的剖面圖。又,第4圖(b)為於第4圖(a)之A-A’線的剖面圖,第4圖(a)中,像素電極9a係表示長虛線,資料線6a及與其同時形成的薄膜係視為一點鏈線,掃描線3a係以實現表示,半導體層則以短虛線表現。
於本形態中,光電裝置100具體而言係構成為如第2圖(a)及(b)、第3圖(a)及(b)、以及第4圖(a)及(b)所示。首先,於元件基板10上係藉由密封材107而貼合對向基板20與元件基板10,在以密封材107包圍的區域內係保持有液晶50。液晶50係例如由一種或將數種向列(Nemetic )液晶混合者等而成。又,於元件基板10與對向基板20之間係配置有用以進行電性連接用的導通材(未圖示)。
如第4圖(a)及(b)所示,於元件基板10上,係於每個像素100a矩陣狀地形成複數個透明的像素電極9a,沿著像素電極9a之縱衡的交界區域而延伸有資料線6a及掃描線3a。另外,於元件基板10中,係與掃描線3a並列的形成有電容線3b。
於第4圖(b)所示的元件基板10之基體係由石英基板或耐熱性玻璃基板等支持基板10d所構成,對向基板20之基體係由石英基板或耐熱性玻璃基板等支持基板20d所構成。元件基板10係於支持基板10d之表面形成有由氧化矽膜等所形成的基底絕緣層12,並且於其表面側於對應像素電極9a之區域形成有薄膜電晶體30a。薄膜電晶體30a係相對於連接盤(land)狀的半導體層1a設有形成有通道區域1g、低濃度源極區域1b、高濃度源極區域1d、低濃度汲極區域1c、以及高濃度汲極區域1e的LDD(Lightly Doped Drain,輕度摻雜汲極)。於半導體層1a之表面側係形成有由氧化矽膜或氮化矽膜所構成的閘極絕緣層2,於閘極絕緣層2之表面形成有閘極電極(掃描線3a)。半導體層1a係相對於元件基板10形成非晶矽膜後,藉由雷射退火(laser anneal)或燈退火(lamp anneal)等而多結晶化的多晶矽膜。又,也有半導體層1a係藉由單晶矽層而形成的情形,也有閘極絕緣層2為藉由對於半導體層1a之表面的熱氧化而形成的情形。
於薄膜電晶體30a之上層側係形成有由氧化矽膜或氮化矽膜所構成的層間絕緣層71;由氧化矽膜或氮化矽膜所構成的層間絕緣層72;以及由厚度1.5至2.0μm的厚感光性樹脂構成的層間絕緣膜73(平坦化膜)。於層間絕緣層71之表面(層間絕緣層71、72之層間)係形成有資料線6a及汲極電極6b,資料線6a係經由形成於層間絕緣層71的接觸孔71a而電性連接至高濃度源極區域1d。另外,汲極電極6b係經由形成於層間絕緣層71的接觸孔71b而電性連接至高濃度汲極區域1e。於層間絕緣層73之表面則形成有由ITO膜所形成的像素電極9a。像素電極9a係經由形成於層間絕緣層72、73的接觸孔73a而電性連接至汲極電極6b。於像素電極9a之表面側則形成有由聚亞醯胺(polyimide)膜構成的配向膜16。另外,對於從高濃度汲極區域1e延伸出的延設部分1f(下電極),隔介與閘極絕緣層2同時形成的絕緣層(電介質膜),而使與掃描線3a同層的電容線3b作為上電極而相對向,藉此而構成保持電容60。
於本形態中,掃描線3a及電容線3b為被同時形成的導電膜,其可由鉬膜、鋁膜、鈦膜、鎢膜、鉭膜、鉻膜等金屬單體膜或該等之積層膜構成。另外,資料線6a及汲極電極6b為同時形成的導電膜,其係由鉬膜、鋁膜、鈦膜、鎢膜、鉭膜、鉻膜等金屬單體膜或該等之積層膜構成。
對向基板20中,在與形成於元件基板10由像素電極9a之間重疊的區域形成有遮光膜23,並且於遮光膜23之上層側形成有由ITO膜構成的共通電極21,且於其表面形成有配向膜22。在此,在將光電裝置100構成為彩色顯示用時,於對向基板20係於複數個像素100a之各者形成有彩色濾光器(未圖示)。
如上所述而構成的元件基板10與對向基板20,其像素電極9a與共通電極21係以相面對的方式配置,且於該等基板間,係於藉由前述密封材107(參照第2圖(a))而包圍的空間內封入有作為光電物質的液晶50。液晶50係於未施加有來自像素電極9a之電場的狀態下藉由配向膜16、22而採取預定的配向狀態。
又,於本形態中,光電裝置雖構成為透過型的液晶裝置,但亦可構成為反射型的液晶裝置或半透過反射型的液晶裝置。
(掃描線驅動電路104a、104b之構成)
第5圖(a)及(b)係示意性地表示於本發明第1實施形態之光電裝置100的元件基板10中,於像素區域10b之外側區域配置有電路方塊時之樣子的平面圖,以及電路方塊1個分的說明圖。第6圖係於本發明第1實施形態之光電裝置100的元件基板10中,將配置於像素區域10b之外側區域的電路方塊和掃描線之連接部分予以放大而示意性地顯示的平面圖。又,第5圖(a)係將像素區域10b之掃描線3a、電容線3b、和資料線6a之圖示省略。另外,於第6圖,形成於像素區域10b內的配線之中僅圖示有連接於所圖示的掃描線驅動電路的掃描線之一部分,在省略連接電容線3b、資料線6a、以及於電路方塊間的配線之圖示的同時,也將相對於像素區域10b配置於相反側的掃描線驅動電路所連接的掃描線3a之圖示予以省略。另外,於像素區域10b之外周緣雖沿著像素100a而產生階梯部,但由於實際之像素100係比第2圖(a)及第6圖所示之形態數量更多且更小,故於第2圖(a)、第5圖、及第6圖係將像素區域10b表示為完全的圓。
如第2圖(a)及(b)與第3圖(a)及(b)所示,本形態之光電裝置100,其元件基板10之平面形狀係具有將半圓與直線組合而成的異形形狀,對應於該形狀,對向基板20之平面形狀也具有將半圓和直線組合而成的異形形狀。另外,像素區域10b之平面形狀為略為縱長的長圓形狀或橢圓形狀(第2圖(a)及第2圖(b)),或為真圓形狀(第3圖(a)及第3圖(b))。因此,像素區域10b係於與掃描線驅動電路104a、104b相對向的部分具有由曲線部分構成的異形外周緣部分。
元件基板10係具有從對向基板20之直線狀的一方端部朝像素區域10b之資料線6a延伸方向突出的突出區域19。該突出區域19係以沿著其邊部分的方式配置資料線驅動電路101,且於形成在突出區域19之端部的接墊102連接撓性基板108。另外,於元件基板10中,係於像素區域10b之外側區域10x中,於位置於掃描線3a之延伸方向之側係配置有掃描線驅動電路104a、104b,掃描線驅動電路104a、104b係以沿著元件基板10之外周緣的方式形成。
於如上所述而構成的光電裝置100中,掃描線3a係經由連接配線44而連接至掃描線驅動電路104a、104b。為了實現該構造,本形態係根據像素區域10b與掃描線驅動電路104a、104b相對向的部分係成為曲線之異形形狀而採用以下構成。
首先,如第5圖(a)及第6圖所示,掃描線驅動電路104a、104b係具有複數個電路區塊4a、4b、4c、4d,該複數個電路區塊4a、4b、4c、4d係相鄰接的電路區塊彼此互相於掃描線3a的延伸方向(X方向)及(或)資料線6a之延伸方向(Y方向)一邊偏移一邊沿著像素區域10b之外周緣排列。
在此,電路區塊4a、4b、4c、4d係藉由將如第5圖(b)所示的單位電路區塊4以1個至複數個單位組合構成。單位電路區塊4係具有複數個對於掃描線3a之端部以1對1的方式輸出掃描訊號的單位電路40。複數個單位電路40係各自例如具有:位移暫存器(shift register)41,具有2個時脈反相器(clocked inverter)及1個反相器;以及緩衝器(buffer)42,由2個反相器構成;從複數個單位電路40之各者延伸出的輸出線44係連接至掃描線3a的端部。在如上所述的電路區塊4內,複數個單位電路40係彼此之電路構成和配線構造等構成大致相同,複數個輸出線44之各間距等也相同。又,也有於緩衝器42採用NOR(「非或」)閘或AND(「和」)閘的情形。
於本形態之第5圖(a)及第6圖所示的複數個電路區塊4a、4b、4c、4d中,各自具備的單位電路區塊4之單位電路40之構成和數量、輸出線44之數量和間距等為相同,單位電路區塊4係任一者的平面構成(平面大小和平面形狀)皆相同。因此,掃描線驅動電路101係由一種之單位電路區塊4所構成。
電路區塊4a、4b、4c、4c、4c、4c、4d、4d、…的單位電路區塊4係以1個至複數個單位組合而構成。單位電路區塊4的數量係沿著像素區域10b之外周緣以易於配置的方式適當選擇。第5圖(a)及第6圖所示之例中,電路區塊4a係將4個單位電路區塊4組合而構成,電路區塊4b係由2個單位電路區塊4;電路區塊4c、以及4d係各由1個單位電路電路區塊4所構成。
如此,電路區塊4a、4b、4c、4d係將鄰接的電路區塊彼此於資料線6a之延伸方向(Y方向)及掃描線3a之延伸方向(X方向)之兩方/或一方偏移而一邊彎曲一邊進行配置。
在此,電路區塊4c、4c、4c、4c係將於鄰接電路區塊彼此間的資料線6a之延伸方向(Y方向)的偏移量與在掃描線3a之延伸方向(X方向)的偏移量於鄰接電路區塊間均等排列。
相對於此,電路區塊4d、4d、…於鄰接的電路區塊彼此間的資料線6a之延伸方向(Y方向)的偏移量,係於鄰接的電路區塊間相異,並且於掃描線3a之延伸方向(X方向)的偏移量在鄰接的電路區塊間也相異。更且,電路區塊4d於掃描線3a之延伸方向(X方向)的偏移量比電路區塊4d之X方向的長度變得更大時,將電路區塊4d於X方向排列亦可。
如上所述,複數個電路區塊4a、4b、4c、4d於像素區域10b之外周緣以忠實地延著與掃描線驅動電路104a、104b相對向的部分之曲線形狀而曲線狀排列,結果即使掃描線驅動電路104a、104b沿著像素區域10b構成為曲線。
如上所述地排列電路區塊4a、4b、4c、4d時,電路區塊彼此即於掃描線3a之延伸方向(X方向)偏移,亦即,電路區塊彼此係於斜方向偏移。因此,電路區塊4a、4b、4c、4d係有將電路區塊彼此以配線連接的需要,且有確保該配線之佈線區域4z的需要。
因此,本形態係如第6圖所示地於所有的電路區塊4中,從電路區塊4a、4b、4c、4d引出的輸出線44之間距P4係比起該出力線44所連接的掃描線3a之間距P3為狹窄,藉由於輸出線44與掃描線3a之間設置於資料線6a之延伸方向延伸的中繼部分45,將間距相異的輸出線44與掃描線3a連接。因此,掃描線3a之延伸方向(X方向)的電路區塊即使偏移也可輕易地確保充分的配線佈線區域4z。
(本形態之主要效果)
如以上說明,使用了本形態之光電裝置100的元件基板10係於像素區域10b之外側區域10x,於位於複數條掃描線3a之延伸方向的區域具有掃描線驅動電路104a、104b,像素區域10b之外周緣係於與掃描線驅動電路104a、104b相對向的部分具有由曲線部分構成的異形外周部分。因此,在掃描線驅動電路104a、104b雖無法將用以輸出訊號的單位電路40以一對一的方式直線地進行配置於掃描線3a,但於本形態中,係將具有複數個單位電路40的複數個電路區塊4a、4b、4c、4d一邊朝掃描線3a之延伸方向(X方向)及(或)資料線6a之延伸方向(Y方向)偏移一邊沿著像素區域10b之外周緣排列。因此,即使於位於掃描線3a之延伸方向的外周部分成為曲線部分時,也可沿著該曲線部分配置掃描線驅動電路104a、104b。因此,元件基板10不需要將像素區域10b之外側區域10x構成為寬度較廣。
尤其於本形態中,複數個電路區塊4a、4b、4c、4d係將鄰接的電路區塊彼此於掃描線3a之延伸方向(X方向)以及資料線6a之延伸方向(Y方向)之雙方偏移。而且,複數個電路區塊4a、4b、4c、4d於鄰接的電路區塊彼此之掃描線3a的延伸方向(X方向)之偏移量、以及於資料線6a之延伸方向(Y方向)的偏移量係相異。因此,可將電路區塊4a、4b、4c、4d沿著像素區域10b之曲線部分更忠實地進行排列,且可將像素區域10b之外側區域10x之寬度尺寸更加壓縮。
另外,並非沿著像素區域10b之外周形狀將每個單位電路40之位置偏移,而是使具有複數個單位電路40的單位電路區塊4係為由1個至複數個所構成的電路區塊4a、4b、4c、4d之位置沿著像素區域10b之外周形狀偏移,故可簡化掃描線驅動電路104a、104b之佈局,而使設計變得容易。且,於本形態中,由於係對電路區塊4a、4b、4c、4d使用一個至組合有複數個的單位電路區塊4,而該單位電路區塊的單位電路40之平面性佈局為相同的一種,故可簡化掃描線驅動電路104a、104b之構成,使設計變得容易。
另外,單位電路區塊4之輸出線44之間距P4係相比於連接至該輸出線44的掃描線3a之間距P3為狹窄,故即使在將由單位電路區塊4構成的電路區塊4a、4b、4c、4d於掃描線3a之延伸方向偏移的情形中,也可於電路區塊4a、4b、4c、4d間充分確保配線之佈線區域4z。
(第1實施形態之變形例)
於前述第1實施形態,複數個單位電路區塊4中,其各自具有的單位電路40之構成、數量、輸出線44之數量和間距等係相同,單位電路區塊4之任一者的平面構成(平面大小和平面形狀)亦皆相同,然而依據像素區域10b之形狀,亦可採用單位電路40之構成、數量、輸出線44之數量、和間距等平面構成(平面大小、平面形狀)不同的複數種之單位電路區塊4。
(第2實施形態)
第7圖為於本發明第2實施形態之光電裝置100之元件基板10中,將於像素區域10b之外側區域配置有電路區塊4x、4y的樣子示意性地表示的平面圖。又,於第7圖中係省略像素區域10b之掃描線3a、電容線3b、和資料線6a之圖示。另外,本形態之基本的構成係與第1實施形態相同,係於共通的部分附加相同符號而予以圖示,且省略其說明。
於第1實施形態中,作為構成電路區塊4a、4b、4c、4d的單位電路區塊4,其平面構成(平面大小和平面形狀)係採用相同之1種單位電路區塊,但如第7圖所示,使用平面構成(平面大小和平面形狀)相異的2種類或更多種單位電路區塊4’、4’’等亦可。亦即,於本形態中,單位電路區塊4’和單位電路區塊4’’其參照第5圖(b)及第6圖而說明的輸出線44之數量雖相等,但輸出線44之間距係相異。又,單位電路區塊4’之輸出線44的間距、以及單位電路區塊4’’之輸出線44的間距係可採用與該等輸出線44連接的掃描線3a之間距僅有一方相等的構成或雙方皆相異的構成之任一者。而且,電路區塊4x係將前述單位電路區塊4’以1個至複數個組合而構成,電路區塊4y係將前述單位電路區塊4’’以1個至複數個組合而構成。
在此,元件基板10係以大致沿著像素區域10b之外周部分形狀的方式,於和掃描線驅動電路104a、104b相對向的外周部分具有直線部分10s、10t,該等直線部分10s、10t係透過角部10u而斜向連接。對應於該構成,於構成掃描線驅動電路的複數個電路區塊4中,電路區塊4x、4y係於沿著元件基板10之2個直線部分10s、10t之各者的2個位置直線地排列。亦即,電路區塊4x係全部使鄰接的電路區塊彼此於資料線6a之延伸方向(Y方向)配置於偏移的位置,但於掃描線3a之延伸方向(X方向)並未錯開,而以沿著直線部分10t的方式直線地配置於資料線6a之延伸方向(Y方向)。另外,電路區塊4x於鄰接的電路區塊彼此間的資料線6a之延伸方向(Y方向)的偏移量係於鄰接的電路區間為相同。
另一方面,電路區塊4y係使鄰接的電路區塊彼此於資料線6a之延伸方向(Y方向)及掃描線3a之延伸方向(X方向)之雙方偏移。但是,與第1實施形態之電路區塊4c、4d不同的,電路區塊4x於鄰接的電路區塊彼此之掃描線3a的延伸方向(X方向)的偏移量係於鄰接的電路區塊間為相同,於鄰接的電路區塊彼此間的於資料線6a之延伸方向(Y方向)的偏移量也於鄰接的電路區塊間為相同。從而,電路區塊4y係以沿著直線部分10s的方式斜向地直線狀排列。
如上所述,本形態中複數個電路區塊4x、4y係於像素區域10b中大致沿著與掃描線驅動電路104a、104b相對向的部分之曲線形狀而沿著元件基板10之外周緣而排列,結果,掃描線驅動電路104a、104b係沿著像素區域10b而構成。從而,元件基板10可使像素區域10b之外側區域10x變得較窄。
(第1實施形態及第2實施形態之其他實施形態)
於前述實施形態中,相對於資料線6a的訊號輸出電路之資料線驅動電路101係由安裝於元件基板10之驅動用IC所構成,但亦可將本發明應用於資料線驅動電路101為利用於元件基板10上藉由SOG(玻璃面板整合)技術而形成的薄膜電晶體而構成的光電裝置。另外,亦可不於元件基板10上構成資料線驅動電路101,而將本發明應用於經由連接於元件基板10的撓性基板等而從外部進行對於資料線6a的訊號輸出的光電裝置。此時,配置有與撓性基板等間之連接端子的區域(連接區域),係作為配置有對於資料線6a之訊號輸出電路的區域而發生功能。亦可將本發明應用於具有如上所述構成的光電裝置。
另外,於上述實施形態中,雖以於挾持像素區域10b的兩側構成有掃描線驅動電路104a、104b為例進行說明,但亦可將本發明應用於僅於像素區域10b之一方側構成有掃描線驅動電路104a或104b的光電裝置。
更且,於上述實施形態中,雖將本發明應用於構成掃描線驅動電路104a、104b之情形,但也可將本發明應用於構成資料線驅動電路101。亦即,於前述實施形態中,雖將掃描線3a設為第1訊號線,將資料線6a設為第2訊號線而進行說明,但亦可將本發明應用於將掃描線3a設為第2訊號線、將資料線6a設為第1訊號線的光電裝置。
另外,於前述第1實施形態,雖使用多晶矽膜作為薄膜電晶體30a之半導體層1a,但亦可將本發明應用於使用單晶矽層或非晶矽膜作為薄膜電晶體30a之半導體層1a的光電裝置100。
(第3實施形態) (資料線6a之佈線構造)
第8圖為於本發明第3實施形態之光電裝置100中在元件基板10上將資料線6a(第2訊號線)佈線至資料線驅動電路101(訊號輸出電路、和配置有訊號輸出電路的區域)為止的樣子放大且示意性地顯示的平面圖。第9圖為於本發明第3實施形態之光電裝置100中將資料線6a佈線至資料線驅動電路101而設定的虛擬基準線及虛擬基準點之說明圖。又,第8圖及第9圖中係省略了在像素區域10b的掃描線3a(第1訊號線)之佈線的圖示。另外,像素區域10b之外周緣線雖沿著像素100a而產生階梯部,但由於實際之像素100a遠比於第8圖及第9圖所示之形態中的數量更多且更小,故於第8圖及第9圖中係將像素區域10b顯示為完全的圓。
如第2圖(a)及(b)與第3圖(a)及(b)所示,本形態之光電裝置100中,元件基板10之平面形狀係具有將半圓和直線組合而成的異形形狀,且對應於該形狀,對向基板20之平面形狀也具有將半圓和直線組合的異形形狀。另外,像素區域10b之平面形狀係成為略為縱長的長圓形狀或橢圓形狀(第2圖(a)及(b))、或真圓形狀(第3圖(a)及(b))。因此,像素區域10b係於與資料線驅動電路101相對向之部分具有由曲線部分所構成的異形之外周緣部分。
元件基板10係具有從對向基板20之直線狀一方的端部朝像素區域10b之資料線6的延伸方向突出的突出區域19。於該突出區域19係以沿著其邊部分的方式配置有資料線驅動電路101,且於形成在端部的接墊102連接有撓性基板108。另外,於元件基板10中,在像素區域10b之外側區域係於位於掃描線3a之延伸方向的側配置有掃描線驅動電路104a、104b,掃描線驅動電路104a、104b係以沿著元件基板10之外周緣延伸的方式形成。
於如上所述而構成的光電裝置100中,掃描線3a係有經由掃描線驅動電路104a、104b、和輸出線44而連接的需要,且資料線6a係有經由資料線驅動電路101和資料線6a之輸出線46(連接配線)而連接的需要。在此,資料線6a之中,對於在像素區域10b之X方向的兩端部分延伸的資料線6a之輸出線46,於輸出線46之佈線區域15(配線有連接配線的區域)之中,有於被元件基板10之外周緣和像素區域10b之外周緣挾持而變窄變縱深的區域進行佈線的需要。而且,由於掃描線驅動電路104a、104b係沿著元件基板10之外周緣而形成,故對於在像素區域10b之X方向的兩端部分延伸的資料線6a之輸出線46,於佈線區域15之中,被像素區域10b與元件基板10之外周緣挾持的區域中,有在被像素區域10b和掃描線驅動電路104a、104b挾持的寬度狹窄區域進行佈置的需要。
在此,像素區域10b之平面形狀為圓形,佈線區域15的寬度雖隨著從像素區域10b之兩端接近資料線驅動電路101而逐漸變寬,但相對地從像素區域10b引出的資料線6a所連接的輸出線46之數量也增大。更且,於佈線區域15中,若鄰接的輸出線46彼此之間隔間有較大的差,則如參照第16圖(a)所說明的,當於配線間寄生的電容成分產生較大的差且施加訊號時,電位之上昇速度即產生大差異。
因此,於本形態中,如第2圖(b)、第3圖(b)、以及第8圖所示,於資料線6a之輸出線46的佈線區域15中,遠離資料線6a之輸出線46之延伸方向的位置,且以橫切佈線區域15的方式設定複數條虛擬基準線L,且於前述複數條虛擬基準線L上之各者,設置以等間隔設定的複數個虛擬基準點P。之後,資料線6a之輸出線46係於以前述虛擬基準線L挾持的各區域中,以通過連結前述複數個虛擬基準點P之直線(虛擬連接配線Q(Q1、Q2、Q3))上的方式佈線,且一邊於虛擬基準線L上之虛擬基準點P彎曲,一邊佈線至資料線驅動電路101為止。藉此,於被虛擬基準線L挾持的任一區域中,資料線6a之輸出線46皆能以大致等間隔佈線。
又,各資料線6a之輸出線46係亦可以沿著連結前述複數個虛擬基準點P之虛擬連接配線Q的方式佈線。此時,即使於被虛擬基準線L挾持的任一區域中,亦可將資料線6a之輸出線46以大致相等的間隔佈線。另外,前述虛擬連接配線Q亦可設為沿著像素區域之外周緣而曲線地連結的線。此時,亦可採用通過該虛擬連接配線Q上的方式或沿著其佈線的方式。此時於被該虛擬基準線L挾持的任一區域中,皆可將資料線6a之輸出線46以大致相等的間隔佈線。
另外,前述虛擬基準點P係不限於等間隔,亦可設定為越朝元件基板10之外側越變寬或越變窄的間隔。藉由使間隔逐漸相異,可均衡良好地於狹窄、屈曲或彎曲的區域配置輸出線46,且可抑制於輸出線46間寄生的電容成分產生大差異。
該構成係藉由說明第8圖而詳述。首先,對於資料線6a之輸出線46之佈線區域15,係於遠離佈線區域15之延伸方向的位置,以橫切佈線區域15的方式設定複數條虛擬基準線L,例如設定4條虛擬基準線L1、L2、L3、L4。於本形態中,4條虛擬基準線L(虛擬基準線L1、L2、L3、L4)係彼此平行,其任一者皆對於在像素區域10b的資料線6a之延伸方向正交。
其次,在上述4條虛擬基準線L之任一者皆相對於通過的資料線6a之輸出線46之數量而設定對應的複數個虛擬基準點P。此時,於4條虛擬基準線L之各者中,係等間隔地設定虛擬基準點P。更具體而言,係將虛擬基準線L中位於佈線區域15內的部分藉由通過的資料線6a之輸出線46而等間隔分割而設定虛擬基準點P。
例如,於第9圖所示的例子中,4條虛擬基準線L之中離資料線驅動電路101最遠的虛擬基準線L1中,通過該線的資料線6之輸出線46有3條,因此設定3個等間隔的虛擬基準點P。於下一條虛擬基準線L2,由於通過該線的資料線6之輸出線46有8條,故設定8個等間隔的虛擬基準點P。於下一條虛擬基準線L3,由於通過該線的資料線6之輸出線46有15條,故設定15個等間隔的虛擬基準點P。之後,於最接近資料線驅動電路101的虛擬基準線L4,由於通過該線的資料線6之輸出線46有31條,故設定31個等間隔的虛擬基準點P。
之後,如第8圖所示,各資料線6a之輸出線46係從像素區域10b引出後,沿著對應的虛擬基準點P而被佈線至資料線驅動電路101。結果,於被虛擬基準線L挾持的各區域中,資料線6a之輸出線46係於被虛擬基準線L挾持的區域直線性地佈線,並且一邊於虛擬基準線彎曲,一邊佈線至資料線驅動電路101。若如上所述地進行構成,則即使於被虛擬基準線L挾持的任一區域中,所有的資料線6a之輸出線46皆以大致相等的間隔佈線。
(本形態主要效果)
如以上所說明的,於本形態之光電裝置100中,即使因像素區域10b不是四角形等而使資料線6a之輸出線46的佈線區域15之形狀和寬度受到大幅限制,也可使鄰接的資料線6a之輸出線46彼此之間隔不會產生大差異。從而,於像素區域10b之中央延伸的資料線6a、與從像素區域10b之外周緣連接資料線驅動電路101間的資料線6a之輸出線46間,於鄰接的輸出線46彼此之間隔不會產生大差異。從而,由於在鄰接的資料線6a之輸出線46之佈線部分寄生的電容成分不會產生大差異,故如第16圖(b)所示,電壓之上昇速度也不會產生大差異。因此,在以像素區域10b顯示影像時,於像素區域10b之中央、與像素區域10b之資料線6a的延伸方向所正交的方向(X方向)之兩側之間不會產生灰階和亮度的差異,因此影像品質高。
尤其本形態中,像素區域10之平面形狀為圓形,且對於資料線6a之輸出線46有需要在被像素區域10b和掃描線驅動電路104a或104b挾持的寬度較窄深的區域進行佈線,但即使在該種情形中,只要利用虛擬基準線L及虛擬基準點P即可將所有的資料線6a之輸出線46以大致等間隔進行佈線。
另外,本形態中,資料線6a之輸出線46雖於被虛擬基準線L挾持的各區域內直線延伸,但由於虛擬基準線L之數量為4條,故任一條資料線6a之輸出線46皆適當地分佈,且可於鄰接的資料線6a之輸出線46間確保適當的間隔。在此,虛擬基準線L之條數只要因應資料線6a之輸出線46的條數和像素區域10b之曲率而設定最佳的條數即可,若為4條以上,則可適當地對應各種條件,若為8條則幾乎可對應所有條件。
(第4實施形態)
第10圖為將本發明第4實施形態之光電裝置100中的資料線6a之輸出線46佈線至資料線驅動電路101用而設定虛擬基準線及虛擬基準點之說明圖。又,本形態之基本構成係與第3實施形態相同,故於共通的部分附加同一符號而予以圖示,且省略其等說明。
於第3實施形態,係將複數條虛擬基準線L設定為彼此平行,且於對於像素區域10b之資料線6a的延伸方向成正交的方向設定有虛擬基準線L,如第7圖所示,亦可採用虛擬基準線L彼此不平行的構成。此時,亦可採用所有的虛擬基準線L彼此不平行的構成、或於複數條虛擬基準線L之中,一部分的虛擬基準線L為平行而其他的虛擬基準線L彼此為不平行的構成。另外,亦可採用所有的虛擬基準線L彼此為平行,但於像素區域10b之對於資料線6a的延伸方向正交的方向設定虛擬基準線L的構成。
(第3實施形態及第4實施形態的其他實施形態)
於前述第3及4實施形態中,在配置有相對於資料線6a之訊號輸出電路的區域中,作為資料線驅動電路101係配置有安裝於元件基板10的驅動用IC,但不限於此,於元件基板10上利用以SOG技術所形成的薄膜電晶體構成為資料線驅動電路101亦可。此時,可減少零件數量而可削減成本,而可成為產業利用價值更為提昇的光電裝置。另外,於元件基板10上不構成資料線驅動電路104a、104b,而將對於資料線6a的訊號輸出經由連接於元件基板10的撓性基板而從外部進行時,撓性基板之連接區域(例如接墊102)係功能為配置有對於資料線6a之訊號輸出電路的區域。亦可於如上所述構成的光電裝置中應用本發明。
另外,於前述第3及4實施形態中,雖使用多晶矽膜作為薄膜電晶體30a之半導體層1a,但亦可將本發明應用於使用單晶矽層或非晶矽膜作為薄膜電晶體30a之半導體層1a的光電裝置100。更且,於上述實施形態中,雖將資料線6a設為第2訊號線,掃描線3a設為第1訊號線而進行說明,但亦可將本發明應用於將掃描線3a設為第2訊號線、將資料線6a設為第1訊號線的光電裝置。
另外,於前述第3及4實施形態中,各資料線6a之輸出線46係從像素區域10b引出後,沿著對應的虛擬基準點P而被佈線至資料線驅動電路101。此時,於被虛擬基準線L挾持的各區域中,資料線6a之輸出線46係於被虛擬基準線L挾持的區域直線性地佈線,並且一邊於虛擬基準線L彎曲,一邊佈線至資料線驅動電路101,但不限於此,亦可於被虛擬基準線L挾持的區域沿著像素區域之外周緣曲線性地佈線,且藉由虛擬基準線L使緩慢地彎曲,而於被虛擬基準線L挾持的任一區域中亦可為使所有的資料線6a之輸出線46以大致相等的間隔佈線之構成。
(第5實施形態)
以下,說明將本發明應用於有機EL裝置之例。又,於以下之說明中,為了容易理解其與第1、2、3、4實施形態間之對應,儘可能於相對應的部分附加同一符號而進行說明。
第11圖係表示本第5實施形態的光電裝置(有機EL裝、置)之電性構成之方塊圖。第12圖(a)及(b)係各為關於本發明第5實施形態之光電裝置100的相鄰接2個像素分的平面圖、及一個像素分的剖面圖。再者,第12圖(b)係第12圖(a)的B-B’線剖面圖,在第12圖(a)像素電極9a係以長虛線示之,資料線6a及與其同時形成的薄膜係以一點鏈線示之,掃描線3a係以實線示之,半導體層係以短虛線示之。
(全體構成)
於第11圖所示的光電裝置100係有機EL裝置,於元件基板10上係具有:複數條掃描線3a(第1訊號線);延伸於與掃描線3a交叉的方向的複數條資料線6a(第2訊號線);以及與掃描線3a並列延伸的複數條電源線3e。另外,於元件基板10中係於像素區域10b矩陣狀地排列有複數個像素100a。於資料線6a係連接有資料線驅動電路101(訊號輸出電路),於掃描線3a係連接有掃描線驅動電路104a、104b(訊號輸出電路)。像素區域10b之各者係構成有:經由掃描線3a而將掃描訊號供給至閘極電極的切換用薄膜電晶體30b;經由該切換用薄膜電晶體30b而將從資料線6a供給的像素訊號予以保持的保持電容70;將由保持電容70保持的像素訊號供給至閘極電極的驅動用薄膜電晶體30c;經由該薄膜電晶體30c而電性連接至電源線3e時從電源線3e流入驅動電流的像素電極9a(陽極層);以及於該像素電極9a與陰極層之間挾持有有機功能層的有機EL元件80。
依據該構成,若使掃描線3a被驅動而使切換用之薄膜電晶體30b導通,此時之資料線6a之電位係被保持於保持電容70,因應保持於保持電容70的電荷,驅動用之薄膜電晶體30c之導通/關斷狀態被決定。且經由驅動用薄膜電晶體30c之通道,從電源線3e朝像素電極9a流動電流,更經由有機功能層朝對極層流動電流。結果,有機EL元件80係因應於此流動的電流量而發光。
又,於第11圖所示的構成中,電源線3e雖與掃描線3a並列,但亦可採用電源線3e並列於資料線6a的構成。另外,於第11圖所示之構成中,雖利用電源線3e而構成保持電容70,但亦可於電源線3e之外另形成電容線,且藉由該電容線構成保持電容70。
如第12圖(a)及(b)所示,於元件基板10上係於每個像素100a矩陣狀地形成複數個透明像素電極9a(以長虛線圍起的區域),沿著像素電極9a之縱橫交界區域而形成有資料線6a(以一點鏈線所示的區域),以及掃描線3a(以實線所示的區域)。另外,於元件基板10中,與掃描線3a並列地形成有電源線3e。
於第12圖(b)所示的元件基板10之基體係由石英基板或耐熱性玻璃基板等支持基板10d所構成。於元件基板10係在支持基板10d之表面形成由氧化矽膜等構成的基底絕緣層12的同時,於其表面側之對應於像素電極9a的區域形成有薄膜電晶體30c。薄膜電晶體30c係相對於島狀之半導體層1a形成有通道區域1g、源極區域1h、以及汲極區域1i。於半導體層1a之表面側形成有閘極絕緣層2,於閘極絕緣層2之表面形成有閘極電極3f。該閘極電極3f係電性連接於薄膜電晶體30b之汲極。又,薄膜電晶體30b之基本構成係與薄膜電晶體30c相同,故省略其說明。
於薄膜電晶體30c之上層側,係形成有由氧化矽膜或氮化矽膜所構成的層間絕緣層71、由氧化矽膜或氮化矽膜所構成的層間絕緣層72、以及由厚度1.5至2.0μm厚的感光性樹脂所構成的層間絕緣膜73(平坦化膜)。於層間絕緣膜71之表面(層間絕緣膜71、72之層間)形成有源極電極6g及汲極電極6h,源極電極6g係經由形成於層間絕緣層71的接觸孔71g而電性連接至源極區域1h。另外,汲極電極6h係經由形成於層間絕緣層71的接觸孔電性連接至汲極區域1i。於層間絕緣層73之表面形成有由ITO膜所構成的像素電極9a。像素電極9a係經由形成於層間絕緣層72、73的接觸孔73g而電性連接至汲極電極6h。
另外,於像素電極9a之上層,係形成有具有用以規定發光區域用的開口部之矽氧化膜等所構成的隔壁層5a、以及由感光性樹脂等所構成的厚隔壁層5b。在以隔壁層5a及隔壁層5b圍起的區域內,於像素電極9a之上層係形成有由3,4聚伸乙基二氧基噻吩/聚苯乙烯磺酸(PEDOT/PSS)等所構成的電洞植入層81、及由發光層82所構成的有機功能層,於發光層82之上層係形成有陰極層85。如上所述,藉由像素電極9a、電洞植入層81、發光層82、及陰極層85,而構成有機EL元件80。發光層82係例如由於聚茀(polyfluorene)衍生物、聚伸苯基衍生物、聚乙烯基咔唑、聚噻吩衍生物、或該等高分子材料中摻雜了苝(perylene)系色素、香豆素系色素、玫瑰紅(Rhodamine)系色素(例如紅螢烯、苝、9,10-二苯基蒽(9,10-diphenylanthracene)、四苯基丁二烯、尼羅紅、香豆素6、喹吖啶酮(quinacridone)等)的材料所構成。另外,作為發光層82而言,因雙鍵之π電子於聚合物鏈上非極在化的π共軛系高分子材料亦為導電性高分子故發光性能優良,而適合使用。尤其,更適合使用於其分子內具有茀骨格的化合物,亦即聚茀系化合物。另外,除了如上所述的材料以外,共軛系高分子有機化合物的前驅物與含有使發光特性變化用的至少1種螢光色素的組成物也可使用。於本形態中,有機功能層係藉由噴墨(inkjet)法等塗佈法而形成。又,就塗佈法而言,亦有採用柔版印刷(Flexo Print)法、旋塗法、狹縫塗覆法、模頭塗覆法(die coating)等的情形。另外,就有機功能層而言,也有藉由蒸鍍法等而形成的情形。另外,也有於發光層82與陰極層85之層間形成有由LiF等所構成的電子植入層的情形。
於上部出射型有機EL裝置之情形中,由支持基板10d看去從形成有有機EL元件80之側取出光,因此可將陰極層85形成為薄鋁膜、或附加鎂或鋰等薄膜而調整工作函數的ITO膜等透光性電極,且除了玻璃等透明基板以外,亦可使用不透明基板作為支持基板10d。就不透明基板而言,可列舉例如於氧化鋁(alumina)等陶瓷,不銹鋼等金屬板施以表面氧化等絕緣處理者,和樹脂基板等。相對於此,於底部出射型EL有機裝置之情形中,由於係從支持基板10d側取出光,故可使用玻璃等透明基板作為支持基板10d。
即使於如上所述構成的光電裝置100中,與第1實施形態及第2實施形態相同地,當像素區域10b與掃描線驅動電路104a、104b相對向的部分成為曲線部分時,參照第5圖至第7圖而說明的構成,而構成掃描線驅動電路104a、104b即可。
(其他實施形態)
第13圖及第14圖係各自表示應用了本發明的另一光電裝置之像素區域10b及元件基板10之平面形狀的說明圖。
於前述實施形態中,係具有元件基板10之平面形狀圍為將圓弧和直線組合的異形形狀,且為像素區域10b之平面形狀為圓形的構成,但除了該形狀之外,也可將本發明應用於像素區域10b於和掃描線驅動電路104a、104b相對向之部分具有由曲線部分和彎曲部分所構成的異形外周部分的情形。亦即,像素區域10b為圓形、三角形、五角形以上之多角形狀、或將曲線與直線予以組合而成的異形形狀,且於與掃描線驅動電路104a、104b相對向部分為具有由曲線部分或彎曲部分所構成的異形外周部分時亦可應用本發明。另外,當元件基板10為圓形、三角形、五角形以上之多角形狀、或將曲線和直線結合而成的異形形狀時也可應用本發明。
例如,如第13圖(a)所示,於元件基板10及像素區域10b之平面形狀係任一者皆於同一方向延伸的長圓形狀之光電裝置100,如第13圖(b)所示,元件基板10之平面形狀為八角形,像素區域10b之平面形狀為真圓形狀之光電裝置100,如第13圖(c)所示,元件基板10之平面形狀為橫長的八角形,像素區域10b之平面形狀為橫長的長圓形狀之光電裝置100等亦可適用本發明。
另外,如第14圖(a)所示,元件基板10為將半圓與直線組合的異形形狀,像素區域10b為八角形的光電裝置100,如第14圖(b)所示,元件基板10係橫長之長圓形狀,像素區域10b為橫長的八角形之光電裝置100,如第14圖(c)所示,於元件基板10及像素區域10b之任一者皆為八角形的光電裝置100等適用本發明亦可。
另外,元件基板10及像素區域10b之任一者若皆為將彎曲部分朝向與掃描線驅動電路104a、104b相對向的部分之構成,則當元件基板10及(或)像素區域10b為四角形時亦可適用本發明。
(其他實施形態)
於前述實施形態中,雖配置了安裝於元件基板10的驅動用IC作為配置於相對於資料線6a的訊號輸出區域之資料線驅動電路101,但不限於此,亦可於利用形成在元件基板10上的薄膜電晶體構成資料線驅動電路101的光電裝置應用本發明。另外,不於元件基板10上構成資料線驅動電路101,而經由連接於元件基板10的撓性基板等而從外部進行對於資料線6a之訊號輸出的光電裝置也可適用本發明。在此情形時,配置有與撓性基板等的連接端子(訊號輸出電路)區域(連接區域)係具有作為對資料線6a配置訊號輸出電路的區域之功能。
另外,於前述實施形態中,雖以於挾持像素區域10b的兩側構成有掃描線驅動電路104a、104b的情形為例進行說明,但亦可將本發明應用於僅於像素區域10b之一方側構成了掃描線驅動電路104a、104b的光電裝置。
更且,於前述實施形態中,雖於構成掃描線驅動電路104a、104b時應用本發明,但也可將本發明應用於構成資料線驅動電路101時。亦即,於前述實施形態中,雖以掃描線3a作為第1訊號線,以資料線6a作為第2訊號線而進行說明,但亦可於將掃描線3a作為第2訊號線,將資料線6a作為第1訊號的光電裝置適用本發明。
另外,於前述第1實施形態中,雖使用多晶矽膜作為薄膜電晶體30a之半導體層1a,但亦可於使用單結晶矽層和非晶矽膜作為薄膜電晶體30a之半導體層1a的光電裝置100中適用本發明。
1a...半導體層
1g...通道區域
1h...源極區域
1i...汲極區域
3a...掃描線(第1訊號線)
3b...電容線
4...單位電路區塊
4a、4b、4c、4d、4x、4y...電路區塊
4z...佈線區域
6a...資料線(第2訊號線)
6b...汲極電極
9a...像素電極
10...元件基板
10a...影像顯示區域
10b...像素區域
10x...像素區域的外側區域
12...基底絕緣層
16...配向膜
19...突出區域
20...對向基板
20d...支持基板
21...共通電極
22...配向膜
23...遮光膜
30a、30b、30c...薄膜電晶體(像素電晶體)
40...單位電路
41...位移暫存器
42...緩衝器
44...輸出線
45...中繼部分
46...輸出線(連接配線)
50...液晶
50a...液晶電容
60...保持電容
71、72、73...層間絕緣層(膜)
71a、71b、73a‧‧‧接觸孔
80‧‧‧有機EL元件
100‧‧‧光電裝置
100a‧‧‧像素
101‧‧‧資料線驅動電路
102‧‧‧接墊
104a、104b‧‧‧掃描線驅動電路
107‧‧‧密封材
108‧‧‧撓性基板
L‧‧‧虛擬基準線
P‧‧‧虛擬基準點
Q‧‧‧虛擬連接配線
第1圖係表示本發明第1實施形態之光電裝置(液晶裝置)之電性構成的方塊圖。
第2圖(a)及(b)係各為關於本發明第1實施形態之光電裝置的平面圖、以及元件基板之平面圖。
第3圖(a)及(b)係各為關於本發明第1實施形態之另一光電裝置之平面圖、以及元件基板之平面圖。
第4圖(a)及(b)係各為關於本發明第1實施形態之光電裝置所使用的元件基板中相鄰接的2個像素分之平面圖,以及1個像素分之剖面圖。
第5圖(a)及(b)為關於本發明第1實施形態之光電裝置的元件基板中於像素區域之外側區域配置的電路區塊之樣子示意性表示之平面圖、以及1個電路區塊分之說明圖。
第6圖係於本發明第1實施形態的光電裝置之元件基板中,將配置於像素區域之外側區域的電路區塊與掃描線間的連接部分放大而示意性地顯示的平面圖。
第7圖係於本發明第2實施形態之光電裝置的元件基板中,於像素區域之外側區域配置電路區塊的樣子示意性地表示的平面圖。
第8圖為在關於本發明第3實施形態的光電裝置中於元件基板上將資料線佈線至資料線驅動電路的樣子放大而示意性地顯示的平面圖。
第9圖為在關於本發明第3實施形態的光電裝置中要將資料線佈線至資料線驅動電路而設定的虛擬基準線及虛擬基準點之說明圖。
第10圖為關於本發明第4實施形態的光電裝置中要將資料線佈置至資料線驅動電路為止而設定的虛擬基準線及虛擬基準點之說明圖。
第11圖係表示關於本發明第5實施形態之光電裝置(有機EL裝置)之電性構成的方塊圖。
第12圖(a)及(b)係各為關於本發明第5實施形態之光電裝置的相鄰接2個像素分的平面圖、以及1個像素分的剖面圖。
第13圖(a)至(c)為示有適用了本發明之另一光電裝置的像素區域及元件基板之平面形狀的說明圖。
第14圖(a)至(c)為示有適用了本發明之再一光電裝置的像素區域及元件基板之平面形狀的說明圖。
第15圖(a)及(b)為示有關於參考例之光電裝置所用的像素區域及元件基板之平面形狀的說明圖。
第16圖(a)及(b)為各自示有於鄰接的資料線之間隔具有大差異時之電壓上昇速度的說明圖、以及於鄰接的資料線之間隔不具有大差異時之電壓上昇速度的說明圖。
3a...掃描線(第1訊號線)
4...單位電路區塊
4a、4b、4c、4d...電路區塊
4z...佈線區域
10...元件基板
10b...像素區域
10x...像素區域的外側區域
40...單位電路
41...位移暫存器
42...緩衝器
44...輸出線
45...中繼部分
104a...掃描線驅動電路

Claims (17)

  1. 一種光電裝置,於元件基板上具有:第1訊號線與第2訊號線,向彼此交錯的方向延伸;像素區域,對應前述第1訊號線與前述第2訊號線之交錯而配置有像素電極;訊號輸出電路,配置於前述像素區域之外側而輸出驅動訊號至前述第1訊號線;以及連接線路,連接前述訊號輸出電路與前述第1訊號線;該光電裝置之特徵為:沿著像素區域配置構成掃描線驅動電路之複數個電路區塊,在與配置有構成前述掃描線驅動電路之區塊之邊緣相異的邊緣,沿著前述像素區域配置資料線驅動電路,前述像素區域之外周邊緣係於與前述訊號輸出電路相對向的部分具有曲線部分或彎曲部分;且前述訊號輸出電路係由複數個電路區塊所構成,相鄰接的前述電路區塊彼此互相於前述第1訊號線之延伸方向及前述第2訊號線之延伸方向,或者,前述第1訊號線之延伸方向或前述第2訊號線之延伸方向一邊偏移一邊沿著與前述訊號輸出電路相對向的部分之曲線部分或彎曲部分而排列,前述電路區塊,係由平面構成相同或相異的1個至複數個單位電路區塊所構成,前述單位電路係經由前述連接線路而與前述第1訊號線連接,由輸出前述驅動訊號至前述第1訊號線的單位電路所構成,前述連接線路之線路間距係比連接至前述連接線路的 前述第1訊號線間之線路間距狹窄。
  2. 如申請專利範圍第1項之光電裝置,其中,前述複數個單位電路區塊之至少一部分,於相鄰接的單位電路區塊彼此在前述第1訊號線之延伸方向的偏移量及前述第2訊號線之延伸方向的偏移量,或者,前述第1訊號線之延伸方向的偏移量或前述第2訊號線之延伸方向的偏移量係於相鄰接的前述單位電路間相異。
  3. 如申請專利範圍第1項之光電裝置,其中,前述元件基板係具有大致沿著前述像素區域之外周邊緣的外周邊緣。
  4. 如申請專利範圍第1項之光電裝置,其中,前述訊號輸出電路係配置於前述第1訊號線之延伸方向的兩側。
  5. 如申請專利範圍第1項之光電裝置,其中,前述訊號輸出電路係配置於前述第1訊號線之延伸方向的單側。
  6. 如申請專利範圍第1項之光電裝置,其中,前述第1訊號線係掃描線,前述訊號輸出電路係掃描線驅動電路。
  7. 如申請專利範圍第1項之光電裝置,其中,前述第1訊號線為資料線,前述訊號輸出電路為資料線驅動電路。
  8. 如申請專利範圍第1項之光電裝置,其中,沿著像素區域左右對稱地配置構成掃描線驅動電路之複數個電路區塊。
  9. 一種光電裝置,於元件基板上具有:第1訊號線與第2訊號線,向彼此交錯的方向延伸;像素區域,對應前述第1訊號線與第2訊號線之交錯而配置有像素電極;訊號 輸出電路,配置於前述像素區域之外側而輸出驅動訊號至第2訊號線;以及連接線路,連接前述訊號輸出電路與前述第2訊號線;該光電裝置之特徵為:連接資料線驅動電路與第2訊號線之連接線路係從該資料線驅動電路起至與預定之第2訊號線路連接之間,通過至少一個彎曲點,從該資料線驅動電路延伸而通過虛擬基準點之連接線路的數目係在通過一個虛擬基準點後至下一個虛擬基準點之間以預定之比例減少,前述像素區域之外周邊緣係於與前述訊號輸出電路相對向的部分具有曲線部分或彎曲部分;在與前述第2訊號線正交之方向配置有前述訊號輸出電路的區域之長度尺寸係比與前述第2訊號線之延伸方向正交的方向的前述像素區域之寬度尺寸更短;若於佈線前述連接線路的區域,設置以橫切該區域的方式所設定的複數個虛擬基準線、於前述虛擬基準線上以預定的間隔設定的複數個虛擬基準點、以及將鄰接的虛擬基準線之前述虛擬基準點彼此連結的虛擬連接線路時,則前述連接線路係通過前述虛擬連接線路上,或沿著前述虛擬連接線路佈線,前述預定之間隔為等間隔,前述複數個虛擬基準線係於佈線了前述連接線路的區域設定了4個位置以上。
  10. 如申請專利範圍第9項之光電裝置,其中,前述複數個虛擬基準線係彼此平行設定。
  11. 如申請專利範圍第9項之光電裝置,其中, 前述元件基板係於前述像素區域之外側形成有配置了第2訊號輸出電路的區域,該第2訊號輸出電路係將驅動訊號輸出至前述第1訊號線;前述佈線了連接線路的區域係至少有一部分位置於前述像素區域與配置了前述第2訊號輸出電路的區域之間。
  12. 如申請專利範圍第9項之光電裝置,其中,前述第2訊號線為資料線,而前述訊號輸出電路為資料線驅動電路。
  13. 如申請專利範圍第9項之光電裝置,其中,前述第2訊號線為掃描線,前述訊號輸出電路為掃描線驅動電路。
  14. 如申請專利範圍第1項或第9項之光電裝置,其中,前述像素區域之平面形狀為圓形、或曲線和直線組合而成的形狀。
  15. 如申請專利範圍第14項之光電裝置,其中,前述元件基板之平面形狀為圓形、三角形、五角形以上的多邊形、或曲線和直線組合而成的形狀。
  16. 如申請專利範圍第14項之光電裝置,其中,前述元件基板係與對於該元件基板相對向配置的對向基板之間保持有液晶層。
  17. 如申請專利範圍第14項之光電裝置,其中,前述元件基板係於前述像素區域具有有機電激發光元件。
TW097139485A 2007-10-23 2008-10-15 光電裝置 TWI492201B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2007274733 2007-10-23
JP2007291596 2007-11-09
JP2008164115A JP4518199B2 (ja) 2007-10-23 2008-06-24 電気光学装置
JP2008164114A JP5191286B2 (ja) 2007-11-09 2008-06-24 電気光学装置

Publications (2)

Publication Number Publication Date
TW200926092A TW200926092A (en) 2009-06-16
TWI492201B true TWI492201B (zh) 2015-07-11

Family

ID=44729610

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097139485A TWI492201B (zh) 2007-10-23 2008-10-15 光電裝置

Country Status (1)

Country Link
TW (1) TWI492201B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015198183A1 (en) 2014-06-23 2015-12-30 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
CN109285493B (zh) * 2017-07-20 2023-06-20 天马微电子股份有限公司 显示装置及其设计方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002169488A (ja) * 2000-09-22 2002-06-14 Seiko Epson Corp 電気光学装置及び電子機器
JP2003108021A (ja) * 2001-09-28 2003-04-11 Hitachi Ltd 表示装置
JP2003177684A (ja) * 2001-09-21 2003-06-27 Seiko Epson Corp 電気光学パネル、電気光学装置及び電子機器
EP1361505A2 (en) * 2002-05-08 2003-11-12 Hitachi Displays, Ltd. Liquid crystal display device with two screens and driving method of the same
JP2004177433A (ja) * 2002-11-22 2004-06-24 Sharp Corp シフトレジスタブロック、それを備えたデータ信号線駆動回路及び表示装置
US20040239863A1 (en) * 2003-05-28 2004-12-02 Chunghawa Picture Tubes, Ltd. Conducting wire structure for a liquid crystal display
US20050225690A1 (en) * 2002-05-31 2005-10-13 Koninklijke Philips Electronic N.C. Non rectangular display device
JP2006276361A (ja) * 2005-03-29 2006-10-12 Sanyo Epson Imaging Devices Corp 液晶表示パネル

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002169488A (ja) * 2000-09-22 2002-06-14 Seiko Epson Corp 電気光学装置及び電子機器
JP2003177684A (ja) * 2001-09-21 2003-06-27 Seiko Epson Corp 電気光学パネル、電気光学装置及び電子機器
JP2003108021A (ja) * 2001-09-28 2003-04-11 Hitachi Ltd 表示装置
EP1361505A2 (en) * 2002-05-08 2003-11-12 Hitachi Displays, Ltd. Liquid crystal display device with two screens and driving method of the same
US20050225690A1 (en) * 2002-05-31 2005-10-13 Koninklijke Philips Electronic N.C. Non rectangular display device
JP2004177433A (ja) * 2002-11-22 2004-06-24 Sharp Corp シフトレジスタブロック、それを備えたデータ信号線駆動回路及び表示装置
US20040239863A1 (en) * 2003-05-28 2004-12-02 Chunghawa Picture Tubes, Ltd. Conducting wire structure for a liquid crystal display
JP2006276361A (ja) * 2005-03-29 2006-10-12 Sanyo Epson Imaging Devices Corp 液晶表示パネル

Also Published As

Publication number Publication date
TW200926092A (en) 2009-06-16

Similar Documents

Publication Publication Date Title
US11404017B2 (en) Electro-optical device
JP5191286B2 (ja) 電気光学装置
JP4518199B2 (ja) 電気光学装置
TWI574094B (zh) 顯示面板
KR102411775B1 (ko) 엘이디 구동 유닛들이 형성된 tft 기판을 갖는 엘이디 디스플레이 장치
US9691793B2 (en) Array substrate and display panel
US8941630B2 (en) Device substrate
KR102167715B1 (ko) 표시 장치
CN104977740A (zh) 显示基板及其制备方法、显示装置
JP2012133302A (ja) 表示装置及び有機発光表示装置
US9286820B2 (en) Thin film transistor array panel and display device including the same
CN114497151A (zh) 一种显示面板
JPWO2011061961A1 (ja) 配線基板及び表示装置
JP2010117699A (ja) 液晶表示装置
CN101174380A (zh) 显示装置及其制造方法
CN1617034A (zh) 液晶显示器
CN104637983A (zh) 有机发光二极管显示装置及其制造方法
CN104752471A (zh) 有机发光二极管显示装置
KR20060117146A (ko) 액정 패널 및 그 제조 방법
US9698208B1 (en) Array substrate, display panel and display apparatus having the same, and fabricating method thereof
TWI492201B (zh) 光電裝置
US11715400B2 (en) Display panel and display device
KR20110003723A (ko) 표시장치용 어레이 기판
KR20110105893A (ko) 더블 레이트 드라이브 타입 액정표시장치용 어레이 기판
JP2005234514A (ja) ディスプレイ装置