TWI475534B - Semiconductor integrated circuit device and display device - Google Patents

Semiconductor integrated circuit device and display device Download PDF

Info

Publication number
TWI475534B
TWI475534B TW097141756A TW97141756A TWI475534B TW I475534 B TWI475534 B TW I475534B TW 097141756 A TW097141756 A TW 097141756A TW 97141756 A TW97141756 A TW 97141756A TW I475534 B TWI475534 B TW I475534B
Authority
TW
Taiwan
Prior art keywords
register
circuit
display
setting information
signal
Prior art date
Application number
TW097141756A
Other languages
English (en)
Other versions
TW200943253A (en
Inventor
Yasuyuki Yokota
Yasuhiro Ogata
Original Assignee
Renesas Sp Drivers Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Sp Drivers Inc filed Critical Renesas Sp Drivers Inc
Publication of TW200943253A publication Critical patent/TW200943253A/zh
Application granted granted Critical
Publication of TWI475534B publication Critical patent/TWI475534B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • G09G5/04Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using circuits for interfacing with colour displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/08Arrangements within a display terminal for setting, manually or automatically, display parameters of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

半導體積體電路裝置及顯示裝置
本發明係關於半導體積體電路裝置及顯示裝置,例如係關於適用於液晶顯示驅動用半導體積體電路裝置以及液晶顯示裝置之電磁妨礙耐受量(EMS)不足對策之有效的技術。
作為減低不要的輻射雜訊(EMI;Electro Magnetic Interference)之液晶裝置例如有日本特開2000-028998號公報。在該公報,對液晶面板施加的驅動訊號的波形,係藉由透過資料線送訊的波形資訊訊號而設定/變更的。此波形資訊訊號,係藉由限於變更驅動訊號的場合之一定期間被轉送的方式,以減低不要的輻射雜訊。這樣的EMI,排除對其他電子機器的影響。
另一方面,在電氣製品規定著有即使受到來自如前述之電子機器所洩漏的電磁雜訊,電子機器也可無問題地動作之電磁妨礙耐受量(EMS;Electro Magnetic Susceptibility)之國際規格(CISPR),在日本亦有依據CISPR規格而規定之VCCI規格。
(專利文獻1]日本專利特開2000-028998號公報
作為確保前述電磁妨礙耐受量的手法,一般採用如下(1)~(6)之對策。(1)針對從電源或接地等共通配線進來的雜訊,插入調節器抑制外部雜訊的影響,同時在基板的入口附近或適當的處所安裝頻率特性佳的分流電容器(bypass condenser)。(2)針對搭上輸出入的雜訊,使用鐵酸鹽珠(ferrite beads)等雜訊對策零件,或者是插入雜訊過濾器或是可調電阻(varistor)。(3)對長的訊號線使用遮蔽線,或是以對絞電纜(twist pair cable)進行差動訊號的傳輸。(4)在直接配線誘發的雜訊,降低訊號的阻抗。(5)豎起遮蔽板,或將基板放入遮蔽殼體內。(6)進行零件的配置或者配線的重新佈線之對策。藉由這些對策,可以達成前述規格。
然而,例如液晶驅動器LSI製品,在件製造商或者模組製造商等之進貨檢查,有要求大幅超越前述規格的電磁妨礙耐受量的傾向。為了達成相關的電磁妨礙耐受量,可以預期必須要花費長時間來組合前述(1)~(6)之手法或者開發新的電磁妨礙耐受量對策。本案發明人,著眼於前述組件製造商或模組製造商所要求的電磁妨礙耐受量,只要求沒有電磁雜訊以及不要進行硬體重設或系統控制側之初期化處理而只要顯示動作回復正常即可,而想到本發明。
本發明之目的在於提供以簡單的構成改善電磁妨礙耐受量之半導體積體電路裝置及顯示裝置。本發明之前述以及其他之目的與新穎的特徵,應可藉由本說明書之記載以及附圖而清楚說明。
本案所揭示之實施例之一如下所述。半導體積體電路裝置,具有訊號處理電路、暫存器、界面電路、及計時產生電路。前述訊號處理電路,藉由被設定於前述暫存器的設定資訊而設定訊號處理機能。前述計時產生電路,產生週期的計時訊號而供給至前述界面電路。前述界面電路,依照前述計時訊號把以一定週期由外部端子輸入的設定資訊寫入前述暫存器。
本案所揭示之另一實施例如下所述。顯示裝置,具有微處理器、第1非易失性記憶體、顯示訊號輸出電路、顯示計時輸出電路、以及顯示面板。前述顯示訊號輸出電路,具有訊號處理電路、暫存器、界面電路、及計時產生電路。前述訊號處理電路,形成對應於被設定在前述暫存器的設定資訊以及從前述微處理器輸入的顯示資料之顯示輸出訊號。前述計時產生電路,產生週期的計時訊號而供給至前述界面電路。前述界面電路,對應於前述計時訊號把由前述第1非易失性記憶體輸入的設定資訊寫入前述暫存器。
於暫存器,總是以一定週期更新設定資訊,即使由於電磁妨礙而失去設定資訊,在電磁雜訊消失後自動可以使訊號處理動作回歸正常。
於圖1顯示相關於此發明之LCD(液晶)驅動器LSI之一實施例之方塊圖。於該圖,也一起顯示相關於LCD驅動器LSI之其他裝置。LCD驅動器LSI,例如係藉由習知的CMOS半導體製造方法被形成於1片半導體基板之半導體積體電路,適於可攜電話裝置,可對種種的液晶顯示面板供給顯示訊號。液晶顯示面板,其對應於畫素數被連接TFT電晶體的閩極電極的掃描線電極數,或是通過前述TFT電晶體對畫素電極供給顯示訊號的訊號線電極數有各種各樣的數目。於顯示訊號,也被要求對應於被輸入的顯示資料之接頭調整、分壓比調整等色階設定。進而,也要求對對應於液晶顯示面板性能的顯示訊號進行伽瑪補正等各種補正。
於LCD驅動器LSI,固定進行前述之各種資訊設定的話,會變成對應於特定的顯示面板的專用LSI而損及其量產性,變得極為高價。在此,於LSC驅動器LSI設置暫存器群(控制暫存器群),藉由在相關的暫存器群記憶前述各種設定資訊可以進行對應於種種顯示面板之顯示動作。
界面電路IF1接受來自資料處理裝置或者如微處理器MPU之類的主系統的訊號,進行供前述顯示動作之用的設定資訊的輸入,與顯示資料的輸入。於此實施例之LCD驅動器LSI,由前述微處理器MPU之類的主系統打開電源時若把供進行前述顯示動作之用的設定資訊逐一輸入的話,由打開電源到顯示動作為止的時間會變長,使用上會感到不便,所以可以連接其他非易失性記憶體。非易失性記憶體,係可電氣寫入以及改寫的非易失性記憶體,例如由快閃記憶體之類的EEPROM所構成。於前述非易失性記憶體,收容著應該被收容於暫存器群的各種設定資訊。
雖未有特別的限制,但在被搭載前述LCD驅動器LSI的可攜電話裝置等之初期設定時,從前述微處理器MPU之類的主系統對暫存器群輸入設定資訊。此時,相同的設定資訊也被寫入前述非易失性記憶體。也可以是把使用專用的寫入裝置寫入前述設定資訊的非易失性記憶體,連接至LCD驅動器LSI。CONT係對應於非易失性記憶體之界面電路INF2的控制電路。
在結束前述初期設定之後的打開電源時,於前述暫存器群並不從前述微處理器MPU之類的主系統,而是由前述非易失性記憶體直接藉由控制電路CONT以及界面電路IF2之動作而寫入前述設定訊號。因此,於前述微處理器MPU,不再需要在打開電源之後的對前述暫存器群的顯示動作之用的設定資訊的輸入動作,可以執行其他的訊號處理,可以縮短從打開電源直到可攜電話裝置成為可使用狀態為止的時間。
在此實施例,雖未特別限制,但也搭載著小記憶容量之非易失性記憶體(NV記憶體)。此NV記憶體,記憶著前述暫存器群的設定資訊中的一部份設定資訊。例如,在出貨LCD驅動器LSI時,可能固定設定者被記憶下來。藉由內藏這樣的NV記憶體,可以減少應從前述微處理器MPU寫入暫存器群的資訊量,而且也可以防止錯誤的設定。又,前述非易失性記憶體的內容,不限於前述暫存器群的設定資訊中的一部份設定資訊,當然也適用於包含所有暫存器設定資訊的場合。
顯示資料記憶體,記憶著通過微處理器MPU輸入的顯示資料DATA。顯示輸出電路LCDV,對應於被記憶在前述顯示資料記憶體的顯示資料,與被記憶於暫存器群的設定資訊而形成被傳送至液晶顯示面板的訊號線之顯示輸出訊號。
在此實施例,朝向電磁妨礙耐受量的改善附加了以下的機能。本發明,並不是要解消電磁妨礙導致的顯示動作異常,而是目標在電磁雜訊消失時可以自動回歸正常的顯示動作。為了實現這樣的機能,藉由從微處理器MPU所發行的特定的控制命令(控制指令)透過界面電路IF1,在暫存器群內的控制暫存器(第1控制暫存器)設定設定值,使得控制電路CONT,回應前述控制暫存器(第1控制暫存器)之設定值,例如以約1秒鐘間隔的一定週期,輸出對界面電路IF2之觸發訊號TG1以及對NV記憶體之觸發訊號TG2。雖未特別限制,但藉由被組入微處理器MPU的軟體發行指令,由被設在界面電路IF1的指令解碼器檢測到此指令,而在暫存器群內之控制暫存器(第1控制暫存器)設定設定值。
控制電路CONT,與前述打開電源時同樣當收受到控制指令時,產生觸發訊號TG1起動界面電路IF2,由界面電路IF2往非易失性記憶體讀出而送出時脈訊號BCK,接收對應於彼之讀出資料BDATA對暫存器群進行寫入動作。NV記憶體也與前述同樣對應於前述觸發訊號TG2,與前述打開電源時同樣將記憶資訊寫入暫存器群。
前述控制指令,例如為自動更新指示命令(ATRFSH),為前述LCD驅動器LSI的控制指令(命令)群內之1個控制指令。於自動更新指示命令(ATRFSH),被分配特定之指令位址。前述自動更新指示命令(ATRFSH),由前述微處理器MPU往前述LCD驅動器LSI供給時,在前述LCD驅動器LSI內之暫存器群內之對應的第1控制暫存器,亦即,在被分配前述特定的指令位址的前述第1控制暫存器之控制位元(例如,1bit),被設定特定之設定值,例如為“0”或者“1”。前述第1控制暫存器之前述控制位元,藉由前述自動更新指示命令而設定為例如“0”的場合,自動更新機能成為停止狀態。另一方面,前述第1控制暫存器之前述控制位元,藉由前述自動更新指示命令而設定為例如“1”的場合,自動更新機能成為動作狀態。
前述第1控制暫存器之前述控制位元,藉由前述自動更新指示命令而設定為例如”1”而自動更新機能成為動作狀態的話,前述控制暫存器群內之前述第1控制暫存器以外之複數之第2控制暫存器的設定值,藉由被寫入非易失性記憶體或NV記憶體之設定資料之前述讀出資料BDATA或前述記憶資訊,而例如以約1秒間隔的一定週期被定期地更新(refresh)。
又,第2控制暫存器,把圖框頻率、驅動線數、驅動電壓等各種參數,或是把在圖4說明的振幅調整、傾斜調整、微調整、接頭調整、及分壓比調整、畫面構成的資訊,收容為設定資訊。
在此實施例,係不管前述電磁妨礙之有無都逐一更新前述暫存器群之設定資訊。藉此,無論何時有何種電磁妨礙,都可以在相關的電磁妨礙消失後最大也只在1秒以內就可以回復正常的顯示動作。藉由控制電路CONT,進行對前述暫存器群之一切寫入控制動作亦可。總之,對NV記憶體之寫入動作也可以由控制電路CONT進行。前述一定週期之計時訊號,除了使用以被包含於前述微處理器MPU的時鐘機能(軟體)所產生的1秒脈衝以外,時鐘電路存在於外部時可以利用該電路。藉此,能夠以簡單的構成確實改善電磁妨礙耐受量。
於圖2顯示相關於此發明之另一LCD驅動器LSI之實施例之概略方塊圖。於該圖,省略圖1所示之供顯示動作之用的顯示資料記憶體或顯示輸出電路LCDV,及被連接至外部的微處理器MPU及與其對應之界面電路IF1。亦即,在此實施例,例示相關於電磁妨礙的部分作為代表。
在此實施例,於LCD驅動器LSI內藏有更新控制電路RFC。更新控制電路RFC,係進行暫存器群之設定資訊的更新動作者。總之,係內藏著計算LCD驅動器LSI的內部動作,例如計算掃描線驅動計時之類的時脈脈衝CLK之計時電路,或者不存在適當的時脈脈衝CLK時內藏震盪電路,而如前所述產生約1秒週期的觸發訊號TG者。觸發訊號TG被供給至界面控制電路IFC。此界面控制電路IFC對應於前述圖1之控制電路CONT。此界面控制電路IFC產生與前述同樣之觸發訊號TG1、TG2,而暫存器群之設定資訊的週期性寫入動作與前述同樣係對應於外部之非易失性記憶體與內藏之NV記憶體所記憶的設定資訊而進行的。
如此實施例這樣週期性再寫入暫存器群的設定資訊的場合,使前述週期為對應於動態型記憶胞之資訊保持期間的短時間,以動態型RAM(DRAM)構成暫存器群亦為可能。在此場合,藉由以配合暫存器群的簡化與動態型RAM之更新週期的極短週期之再寫入動作,無論何時有任何電磁妨礙,都可以在相關的電磁妨礙消失後幾乎立刻回復正常的顯示動作。
於圖3顯示相關於此發明之又一LCD驅動器LSI之實施例之概略方塊圖。於該圖,省略圖1所示之供顯示動作之用的顯示資料記憶體或顯示輸出電路LCDV,及被連接至外部的微處理器MPU、非易失性記憶體。
在此實施例,係著眼於電磁妨礙導致顯示異常動作之主要原因係暫存器群因為電磁妨礙而被重設。暫存器群,係如REGl…REGn由複數個所構成,具有供來自微處理器MPU的控制之用而從重設端子XRES供給的重設訊號被傳送來的重設端子RES。由於電磁雜訊搭上此重設端子XRES,使得在暫存器群之各暫存器REGl…REGn之重設端子被傳送重設訊號而失去設定資訊時,變成前述異常顯示動作。
在此實施例,設有使來自重設端子XRES的訊號變成無效的閘極電路G。此閘極電路G,係由藉由與微處理器MPU之系統界面(也包含IF1)而被設定/重設之觸發器電路FF所形成的控制訊號來控制。例如,在如前所述之系統初期設定或初期設定後之打開電源時,例如藉由開機重設訊號POR而使前述觸發器電路FF成為重設狀態。此後,由微處理器MPU發行使重設機能停止的指令。系統界面電路(IF1),以解讀前述指令,設定觸發器(flip-flop)電路FF而關閉閘極電路G的方式進行控制。藉此,在此之後即使電磁雜訊搭上重設端子XRES,而產生使暫存器群被重設的重設訊號時,也藉由閘極電路G停止對暫存器群之傳達,而使暫存器群之前述設定資訊被維持,可以改善電磁妨礙耐受量。
圖4係搭載了相關於此發明之LCD驅動器LSI之液晶顯示裝置之一實施例之全體方塊圖。本實施例之液晶顯示裝置300,係由液晶顯示面板301、搭載著對液晶顯示面板301之訊號線輸出對應於顯示資料的色階電壓之色階電壓產生部的訊號線驅動電路之LCD驅動器LSI302、供對液晶面板301之掃描線施加掃描訊號之用的掃描線驅動電路303、以及對訊號線驅動電路302與掃描線驅動電路303供給動作用電源之電源電路304等所構成。於由電源電路304對LCD驅動器LSI302供給的電源電壓,也包含色階用基準電壓。於此液晶顯示裝置300,被接續著進行供在液晶顯示面板301顯示影像之用的各種處理之MPU(微處理器單元)305此外,被連接著收容前述暫存器群的設定資訊之前述非易失性記憶體EEPROM。
LCD驅動器LSI302,係包含在與此MPU305之間進行顯示資料以及控制用資料的傳輸之用的系統界面306、供收容由系統界面306輸出的顯示資料之用的顯示資料記憶體307、接頭調整暫存器101、分壓比調整暫存器102、振幅調整暫存器103、傾斜調整暫存器104、微調整暫存器105以及畫面構成暫存器等各種暫存器所構成的控制暫存器308、色階電壓產生電路100、以及解碼電路106等之構成。
系統界面306,接受MPU305輸出的顯示資料以及指令(命令),進行往控制暫存器308輸出的動作。動作之詳細內容,例如係依據68系16位元之匯流排界面,係由以顯示晶片選擇的CS(Chip Select)訊號,選擇是指示控制暫存器308的位址或是指定資料之RS(Register Select)訊號,指示處理動作的起動之E(Enable)訊號,選擇資料的寫入或者讀出之WR(Write Read)訊號,以及控制暫存器308之位址或是資料之設定值或顯示資料之DATA訊號以及重設訊號XRES所構成。
前述指令,係供決定LCD驅動器LSI302、掃描線驅動電路303、電源電路304之內部動作之資訊,包含圖框頻率、驅動線樹、驅動電壓等各種參數。此外,也包含振幅調整、傾斜調整、微調整、接頭調整、分壓比調整、畫面構成等資訊。接著,控制暫存器308,收容指令之資料,將其輸出往各驅動電路之區塊。
控制暫存器308之各暫存器的設定值,變得與外部獨立而可以容易變更,實現可以更擴展各種修正或調整範圍的功能,進而於多種多樣的液晶顯示面板,實現正確的色再現性。在本實施例,為了簡化說明,省略關於液晶的驅動等所必要的極性反轉驅動的概念,但對於共同反轉(common inversion)、各列反轉(line inversion)、點反轉(dot inversion)等各種方式也可以容易適用。又,顯示資料的位元數在此為6,但當然不以6為限。
在此實施例,具備前述圖2及圖3所示之電磁妨礙對策電路。總之,如圖3所示重設訊號XRES透過閘極電路G被輸入。此閘極電路G藉由觸發器(flipflop)電路FF來控制。如圖2所示界面電路IF2,藉由來自前述更新控制電路RFC之觸發訊號而起動,把非易失性記憶體EEPROM之設定資訊對前述暫存器群以一定週期再寫入。在該圖,省略圖2之NV記憶體,但可以被包含於系統界面電路(IF1)。又,在此實施例,當然可以適用前述圖1所示之實施例。
在此實施例,於LCD驅動器LSI備有2種電磁波妨礙對策電路,藉由如前述之指令使前述圖3所示之機能選擇性地有效。此外,圖2所示的電磁波妨礙對策電路之動作亦可以是藉由指令使其有效/無效。例如,在不進行顯示動作時亦可停止對應於前述圖2之更新控制電路的動作而使其作為消耗電力。
以上根據實施例具體說明根據本案發明人所進行的發明,但本發明並不以上述實施例為限,在不逸脫其要旨的範圍內當然可進行種種的變更。半導體積體電路裝置以及顯示裝置,除了如前所述適於液晶顯示面板的LCD驅動器LSI以及顯示裝置以外,亦可以是適於其他顯示形式的顯示面板之有機EL面板的驅動器LSI以及顯示裝置。此外,半導體積體電路裝置,除了前述顯示用驅動器以外,亦可以是如藉由暫存器群而設定/變更訊號處理動作的內容之各種處理器等之訊號處理電路。
[產業上利用可能性]
此發明,可以廣泛利用於藉由暫存器的設定資訊而設定/變更訊號處理內容之各種半導體積體電路裝置以及藉由暫存器的設定資訊而形成顯示輸出訊號之半導體積體電路裝置。
IF1,IF2...界面電路
CONT...控制電路
LCDV...顯示輸出電路
MPU...微處理器
G...閘極電路
FF...觸發器(flipflop)電路
REGl~REGn...暫存器
RFC...更新(refresh)控制電路
IFC...界面控制電路
100...色階電壓產生電路
101...接頭調整暫存器
102...分壓比調整暫存器
103...振幅調整暫存器
104...傾斜調整暫存器
105...微調整暫存器
106...解碼電路
300...液晶顯示裝置
301...液晶面板
302...LCD驅動器LSI(訊號線驅動電路)
303...掃描線驅動電路
304...電源電路
305...MPU
306...系統界面
307...顯示資料記憶體
308...控制暫存器
圖1係相關於此發明之LCD(液晶)驅動器LSI之一實施例之方塊圖。
圖2係相關於此發明之LCD驅動器LSI之另一實施例之概略方塊圖。
圖3係相關於此發明之LCD驅動器LSI之又一實施例之概略方塊圖。
圖4係搭載了相關於此發明之LCD驅動器LSI之液晶顯示裝置之一實施例之全體方塊圖。

Claims (16)

  1. 一種半導體積體電路裝置,其特徵為具有:訊號處理電路、暫存器、對應於第1外部端子之第1界面電路、及對應於第2外部端子之第2界面電路;前述訊號處理電路,藉由被設定於前述暫存器的設定資訊而被設定訊號處理機能,前述第1界面電路,進行把來自主系統通過前述第1外部端子傳送的設定資訊寫入前述暫存器之動作以及週期性的計時訊號的供給,前述第2界面電路,把對應於前述週期性的計時訊號由第1非易失性記憶體通過前述第2外部端子傳送的設定資訊寫入前述暫存器之動作;進而具有內藏的第2非易失性記憶體,前述第2非易失性記憶體,記憶前述設定資訊的一部份,前述設定資訊的一部份,在進行對前述暫存器之寫入動作時與其他設定資訊一起被寫入前述暫存器;進而具有選擇性停止由外部端子重設前述暫存器之機能。
  2. 一種半導體積體電路裝置,其特徵為具有:訊號處理電路、暫存器、對應於第1外部端子之第1界面電路、對應於第2外部端子之第2界面電路、及計時產生電路;前述訊號處理電路,藉由被設定於前述暫存器的設定資訊而被設定訊號處理機能,前述計時產生電路,產生週期性的計時訊號,前述第1界面電路,進行把來自主系統通過前述第1外部端子傳送的設定資訊寫入前述暫存器之動作,前述第2界面電路,進行把對應於前述週期性的計 時訊號而由第1非易失性記憶體通過前述第2外部端子傳送的設定資訊寫入前述暫存器之動作。
  3. 如申請專利範圍第2項之半導體積體電路裝置,其中進而具有內藏的第2非易失性記憶體,前述第2非易失性記憶體,記憶前述設定資訊的一部份,前述設定資訊的一部份,在進行對前述暫存器之寫入動作時與其他設定資訊一起被寫入前述暫存器。
  4. 如申請專利範圍第3項之半導體積體電路裝置,其中進而具有選擇性停止由外部端子重設前述暫存器之機能。
  5. 一種半導體積體電路裝置,其特徵為具有:訊號處理電路、暫存器、對應於第1外部端子之第1界面電路、及對應於第2外部端子之第2界面電路;前述訊號處理電路,藉由被設定於前述暫存器的設定資訊而被設定訊號處理機能,前述第1界面電路,進行把來自主系統通過前述第1外部端子傳送的設定資訊寫入前述暫存器之動作以及週期性的計時訊號的供給,前述第2界面電路,把對應於前述週期性的計時訊號由第1非易失性記憶體通過前述第2外部端子傳送的設定資訊寫入前述暫存器之動作;進而具有內藏的第2非易失性記憶體,前述第2非易失性記憶體,記憶前述設定資訊的一部份,前述設定資訊的一部份,在進行對前述暫存器之寫入動作時與其他設定資訊一起被寫入前述暫存器;前述訊號處理電路,包含:顯示資料記憶體、及將被 記憶於前述顯示資料記憶體之顯示資料作為色階顯示訊號而輸出的顯示輸出電路;前述暫存器,包含被記憶著使用於前述色階顯示資料的形成的設定訊號之調整暫存器,及被記憶著對應於被輸出前述色階顯示訊號的顯示面板的設定資訊之畫面構成暫存器。
  6. 一種半導體積體電路裝置,其特徵為具有訊號處理電路、暫存器、及界面電路;前述訊號處理電路,藉由被設定於前述暫存器的設定資訊設定訊號處理機能,前述界面電路,具有選擇性停止由外部端子重設前述暫存器之機能之控制手段。
  7. 如申請專利範圍第6項之半導體積體電路裝置,其中前述界面電路,具有對應於第1外部端子之第1界面電路,及對應於第2外部端子之第2界面電路;前述第1界面電路,在初期設定狀態時進行把由主系統通過前述第1外部端子傳送的設定資訊寫入前述暫存器的動作,前述第2界面電路,在前述初期設定以外之打開電源時進行把由第1非易失性記憶體通過前述第2外部端子傳送的設定資訊寫入前述暫存器的動作。
  8. 如申請專利範圍第7項之半導體積體電路裝置,其中前述訊號處理電路,包含:顯示資料記憶體、及將被記憶於前述顯示資料記憶體之顯示資料作為色階顯示訊號而輸出的顯示輸出電路;前述暫存器,包含被記憶著使用於前述色階顯示資料的形成的設定訊號之調整暫存器,及被記憶著對應於被輸出前述色階顯示訊號的顯示面板的設 定資訊之畫面構成暫存器。
  9. 一種顯示裝置,其特徵為具有:微處理器、第1非易失性記憶體、顯示訊號輸出電路、顯示計時輸出電路、及顯示面板;前述顯示訊號輸出電路,具有訊號處理電路、暫存器、界面電路、及計時產生電路;前述訊號處理電路,形成被設定於前述暫存器的設定資訊,及對應於由前述微處理器輸入的顯示資料之顯示輸出訊號;前述計時產生電路,產生週期性的計時訊號而供給至前述界面電路;前述界面電路,對應於前述計時訊號把由前述第1非易失性記憶體輸入的設定資訊寫入前述暫存器。
  10. 如申請專利範圍第9項之顯示裝置,其中前述界面電路,具有對應於第1外部端子之第1界面電路,及對應於第2外部端子之第2界面電路;前述第1界面電路,進行把由前述微處理器通過前述第1外部端子傳送的設定資訊寫入前述暫存器的動作,前述第2界面電路,進行把由前述第1非易失性記憶體通過前述第2外部端子傳送的設定資訊寫入前述暫存器的動作。
  11. 如申請專利範圍第10項之顯示裝置,其中前述訊號處理電路,包含:顯示資料記憶體、及將被記憶於前述顯示資料記憶體之顯示資料作為色階顯示訊號而輸出的顯示輸出電路;前述暫存器,包含被記憶著使用於前述色階顯示資料的形成的設定訊號之調整暫存器,及被記憶著對應於被輸出前述色階顯示訊號的顯示面板的設定資訊之畫面構成暫存器。
  12. 如申請專利範圍第11項之顯示裝置,其中前述第1界面電路,進而具有藉由來自前述微處理器的指示選擇性停止由外部端子重設前述暫存器的機能之控制手段。
  13. 一種顯示裝置,係具有:資料處理裝置、第1非易失性記憶體、被結合於前述顯示資料處理裝置與前述第1非易失性記憶體之訊號輸出電路、及被結合於前述顯示訊號輸出電路之顯示面板之顯示裝置;其特徵為:前述顯示訊號輸出電路,具有訊號處理電路、包含第1及第2暫存器之暫存器群、界面電路、及計時產生電路;前述訊號處理電路,回應於由前述資料處理裝置所供給的指令,而可以在前述第1暫存器設定設定資訊,可以形成對應於由前述資料處理裝置輸入的顯示資料之顯示輸出訊號;前述計時產生電路,回應於在前述第1暫存器被設定設定資訊,而把週期性的計時訊號供給至前述界面電路,前述界面電路,對應於前述計時訊號,藉由從前述第1非易失性記憶體輸入的設定資訊定期更新前述第2暫存器之設定值。
  14. 如申請專利範圍第13項之顯示裝置,其中前述界面電路,具有對應於第1外部端子之第1界面電路,及對應於第2外部端子之第2界面電路;前述第1界面電路,進行把由前述資料處理裝置通過前述第1外部端子傳送的前述指令寫入前述第1暫存器的動作,前述第2界面電路,進行把由前述第1非易失性記憶體通過前述第2外部端子傳送的設定資訊寫入前述暫存器的動作。
  15. 如申請專利範圍第14項之顯示裝置,其中前述訊號處理電路,包含:顯示資料記憶體、及將被記憶於前述顯示資料記憶體之顯示資料作為色階顯示訊號而輸出的顯示輸出電路;前述第2暫存器,包含被記憶著使用於前述色階顯示資料的形成的設定訊號之調整暫存器,及被記憶著對應於被輸出前述色階顯示訊號的顯示面板的設定資訊之畫面構成暫存器。
  16. 如申請專利範圍第15項之顯示裝置,其中前述第1界面電路,進而具有藉由來自前述資料處理的指示選擇性停止由外部端子重設前述暫存器的機能之控制手段。
TW097141756A 2007-12-18 2008-10-30 Semiconductor integrated circuit device and display device TWI475534B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007325727A JP2009145814A (ja) 2007-12-18 2007-12-18 半導体集積回路装置及び表示装置

Publications (2)

Publication Number Publication Date
TW200943253A TW200943253A (en) 2009-10-16
TWI475534B true TWI475534B (zh) 2015-03-01

Family

ID=40752585

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097141756A TWI475534B (zh) 2007-12-18 2008-10-30 Semiconductor integrated circuit device and display device

Country Status (5)

Country Link
US (1) US20090153534A1 (zh)
JP (1) JP2009145814A (zh)
KR (1) KR20090066205A (zh)
CN (1) CN101465093A (zh)
TW (1) TWI475534B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9099026B2 (en) 2012-09-27 2015-08-04 Lapis Semiconductor Co., Ltd. Source driver IC chip
JP6051132B2 (ja) * 2013-09-24 2016-12-27 京セラドキュメントソリューションズ株式会社 表示制御装置及び電子機器
CN114089154A (zh) * 2021-10-28 2022-02-25 西门子电力自动化有限公司 用于继电保护装置的测试方法与测试装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060202929A1 (en) * 2005-03-14 2006-09-14 Texas Instruments Incorporated Method and apparatus for setting gamma correction voltages for LCD source drivers
US20070070005A1 (en) * 2005-09-26 2007-03-29 Renesas Technology Corp. Display control/drive device and display system
TW200717413A (en) * 2003-01-31 2007-05-01 Renesas Tech Corp Display drive control device and electronic device equipped with display device
TW200735034A (en) * 2006-03-03 2007-09-16 Renesas Tech Corp Display control semiconductor integrated circuit

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3636148B2 (ja) * 2002-03-07 2005-04-06 セイコーエプソン株式会社 表示ドライバ、電気光学装置、及び表示ドライバのパラメータ設定方法
JP3724578B2 (ja) * 2003-07-18 2005-12-07 セイコーエプソン株式会社 半導体装置及びその制御方法
JP4501377B2 (ja) * 2003-08-21 2010-07-14 カシオ計算機株式会社 表示装置
JP2005208413A (ja) * 2004-01-23 2005-08-04 Ricoh Co Ltd 画像処理装置及び画像表示装置
JP4501480B2 (ja) * 2004-03-19 2010-07-14 セイコーエプソン株式会社 電気光学装置、電気光学装置の制御装置、電気光学装置の制御方法および電子機器
JP5057417B2 (ja) * 2005-05-30 2012-10-24 ルネサスエレクトロニクス株式会社 液晶表示駆動用半導体集積回路
JP4692747B2 (ja) * 2005-10-27 2011-06-01 日本電気株式会社 情報処理装置、情報処理装置における画面表示方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200717413A (en) * 2003-01-31 2007-05-01 Renesas Tech Corp Display drive control device and electronic device equipped with display device
US20060202929A1 (en) * 2005-03-14 2006-09-14 Texas Instruments Incorporated Method and apparatus for setting gamma correction voltages for LCD source drivers
US20070070005A1 (en) * 2005-09-26 2007-03-29 Renesas Technology Corp. Display control/drive device and display system
TW200735034A (en) * 2006-03-03 2007-09-16 Renesas Tech Corp Display control semiconductor integrated circuit

Also Published As

Publication number Publication date
US20090153534A1 (en) 2009-06-18
KR20090066205A (ko) 2009-06-23
JP2009145814A (ja) 2009-07-02
CN101465093A (zh) 2009-06-24
TW200943253A (en) 2009-10-16

Similar Documents

Publication Publication Date Title
TWI391937B (zh) 伽瑪電壓設定之積體電路
US9305483B2 (en) Display device including a timing controller with a self-recovery block and method for driving the same
US10262742B2 (en) Memory protection circuit and liquid crystal display including same
KR101330421B1 (ko) 게이트 인 패널 구조의 액정표시장치
US9619067B2 (en) Semiconductor device
KR20080001804A (ko) 액정표시장치 및 그의 구동방법
WO2019041396A1 (zh) 显示面板中软件数据的保护方法及其系统
US10522104B2 (en) Liquid crystal panel driving circuit and liquid crystal display device
CN101206845A (zh) 显示装置
US20180039107A1 (en) Display device
CN111800658B (zh) 一种芯片参数写入方法、电视机及存储介质
CN110890076A (zh) 显示面板驱动系统
TWI475534B (zh) Semiconductor integrated circuit device and display device
US8013824B2 (en) Sequence control unit, driving method thereof, and liquid crystal display device having the same
KR20130036909A (ko) 표시 장치의 구동 방법
US20230147349A1 (en) Display device with frame frequency synchronization
JP2007122766A (ja) 液晶ドライバ
CN107045848B (zh) 信号控制方法与应用此方法的显示面板
KR102235715B1 (ko) 액정표시장치
JP4343163B2 (ja) 信号インタフェース
US11855616B2 (en) Integrated circuit, control method, and system
JP2009116051A (ja) 表示装置
KR102316559B1 (ko) 표시 모듈 및 표시 장치
KR20150077183A (ko) 메모리 제어회로 및 이를 포함하는 액정표시장치
US20090066683A1 (en) Power generating module, and liquid crystal display and electronic apparatus having the same

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees