TWI444831B - 降低對記憶體的至少一部分之資料傳輸速率之方法、裝置、系統及電腦可讀媒體 - Google Patents
降低對記憶體的至少一部分之資料傳輸速率之方法、裝置、系統及電腦可讀媒體 Download PDFInfo
- Publication number
- TWI444831B TWI444831B TW099123867A TW99123867A TWI444831B TW I444831 B TWI444831 B TW I444831B TW 099123867 A TW099123867 A TW 099123867A TW 99123867 A TW99123867 A TW 99123867A TW I444831 B TWI444831 B TW I444831B
- Authority
- TW
- Taiwan
- Prior art keywords
- reducing
- memory
- rate
- interface
- drive
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/22—Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0614—Improving the reliability of storage systems
- G06F3/0616—Improving the reliability of storage systems in relation to life time, e.g. increasing Mean Time Between Failures [MTBF]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Information Transfer Systems (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Bus Control (AREA)
Description
本發明係關於記憶體系統,且更特定言之係關於藉由調節資料傳輸而延長此等系統中之記憶體的壽命。
電腦資料儲存器通常指保留用於計算之數位資料的電腦組件、裝置及記錄媒體。電腦資料儲存器一般包含記憶體。記憶體可指被稱為隨機存取記憶體(RAM)之一半導體儲存器形式,且有時可指快速但是暫時的儲存器之其他形式。
類似地,諸如硬碟驅動器(HDD)之儲存器系統包含記憶體。另外,一固態驅動器(SSD)係使用固態記憶體來儲存永久資料的一資料儲存裝置。在一些系統中,一SSD可仿真一硬碟驅動器介面。
記憶體可隨時間耗損。使用記憶體之一磁碟驅動器通常具有記憶體不應損壞之一保證期。若該記憶體正以其將在該保證期之前損壞之此一速率耗損,則可期望使該驅動器放慢以使得該記憶體不會在該保證期中失效。因此,需要解決與先前技術相關之此等及/或其他問題。
本發明提供一種用於降低對記憶體的至少一部分之一資料傳輸速率的系統、方法及電腦程式產品。在操作中判定與一驅動器相關之記憶體的至少一部分之一降級速率。此外,基於該判定之降級速率降低對該記憶體的至少一部分之一資料傳輸速率。
圖1展示根據一實施例之用於降低對記憶體的至少一部分之一資料傳輸速率的一方法100。如所示,其判定與一驅動器相關之記憶體的至少一部分的一降級速率。參見操作102。
在本說明之內文中,一降級速率表示記憶體在一時間量中已降級或正在降級之一量值。應注意,可基於各種因素判定該降級速率。此外,可在各種時候判定該降級速率。
例如,在一實施例中,可在一系統通電時判定該降級速率。在另一實施例中,可回應於一命令判定該降級速率。在又一實施例中,可週期性地判定該降級速率。
該驅動器可包含能夠儲存資料之任意驅動器。例如,在一實施例中,該驅動器可包含一串列ATA(SATA)驅動器。在各種其他實施例中,該驅動器可包含但不限於一串列附接的SCSI(SAS)驅動器、一光纖通道(FC)驅動器或一通用串列匯流排(USB)驅動器及/或任意其他的儲存裝置或驅動器。
如圖1中進一步展示,基於該判定的降級速率而降低對該記憶體之該至少一部分之一資料傳輸速率。參見操作104。在一實施例中,該資料傳輸速率可包含該記憶體與該驅動器之其他部分之間的資料傳輸速率。在另一實施例中,該資料傳輸速率可包含一主機裝置與該驅動器之間的資料傳輸速率。
在一實施例中,降低該資料傳輸速率可包含減少關於該記憶體所執行之一些動作。在此情況下,該等動作可包含寫入到該記憶體。另外,該等動作可包含自該記憶體讀取。
在一實施例中,與該驅動器相關之一介面可降低對該記憶體的該資料傳輸之速率。該介面可包含能夠使該驅動器之組件與該記憶體介接或使一主機裝置與該驅動器介接之任意介面。例如,在各種實施例中,該介面可包含一SATA介面、一SAS介面、一周邊元件互連(PCI)高速介面、一USB介面等。
可以各種方式降低對該記憶體之該資料傳輸速率。例如,在一實施例中,降低對該記憶體之該資料傳輸速率可包含在資料中插入一或多個間隙。在本說明之內文中,一間隙表示任意中斷、打斷或延遲,其中該主機裝置係能夠發送命令至該驅動器。
在各種實施例中,該間隙可包含一時間延遲或額外的資訊等。例如,在一實施例中,插入該間隙可包含插入一時間延遲。在另一實施例中,插入該間隙可包含插入額外資訊。
該額外資訊可包含任意類型的資訊。例如,在一實施例中,該額外資訊可包含指示該間隙之一長度的資訊。在另一實施例中,該額外資訊可包含供應商特定資訊。在又一實施例中,該額外資訊可包含與該間隙相關之資訊。
作為一選項,降低對該記憶體之該資料傳輸速率可包含減少經分配以促進資料傳輸之一些授信。例如,可實施一基於授信的系統用於發出命令或傳輸資料。在此情況下,可減少開始該資料傳輸所分配之授信數目。如此一來,可減少對該記憶體之存取。
在另一實施例中,降低對該記憶體之該資料傳輸速率可包含拒絕一主機裝置與該驅動器之間的一或多個連接請求。例如,一系統可嘗試建立該驅動器與該記憶體之間的一連接。此連接可一次或多次受阻擋以減少對該記憶體之存取。在一實施例中,到該記憶體之介面可阻擋該連接。
作為另一實例,一系統可嘗試建立一主機裝置與該驅動器之間的一連接。此連接可一次或多次受阻擋以減少對該記憶體之存取。在一實施例中,到該驅動器之介面可阻擋該連接。
在又一實施例中,降低對該記憶體之該資料傳輸速率可包含在該資料中插入一或多個對準基元。例如,可將一或多個對準基元插入該資料,使得必須讀取該等對準基元且開始一延遲。
不管用於降低該資料傳輸速率之技術為何,在一實施例中,可基於一模式降低該資料傳輸速率。在此情況下,該模式可為該判定的降級速率之一結果。此外,在各種實施例中,該資料傳輸速率所降低之量值可為可組態或固定。
現在將提出關於各種可選架構及特徵之更多的說明性資訊,可根據使用者之期望使以上的框架與該各種可選架構及特徵一起實施或不一起實施。應強烈注意的是,下列資訊係出於說明性目的而提出,且不應認為其以任意方式進行限制。可視情況將下列特徵之任意特徵併入,排除或不排除所描述之其他特徵。
圖2展示根據一實施例之用於降低對記憶體的至少一部分的一資料傳輸速率之一系統200。作為一選項,該系統200可經實施以執行圖1之該方法100。然而,該系統200當然可在任意期望的環境中實施。亦應注意的是,以上提及之定義可在本說明期間應用。
如所示,該系統200可包含一控制器202。在一實施例中,該控制器202可用於判定與一驅動器206相關之記憶體204的至少一部分的一降級速率。當然,在各種其他實施例中,任意數目的裝置可用於判定該降級速率。另外,軟體可用於判定該降級速率。
此外,該系統200包含用於基於該判定的降級速率而降低對該記憶體204之該至少一部分的一資料傳輸速率的一介面208。如此一來,可調節與該記憶體204相關之記憶體讀取及寫入。此可助於延長該記憶體204的壽命。
例如,記憶體可隨時間耗損。使用記憶體之一磁碟驅動器可具有記憶體不應損壞之一保證期。若該記憶體正以將在該保證期之前損壞的此一速率耗損,則可期望使該驅動器放慢,使得該記憶體不會在該保證期中失效。因此,該驅動器介面208可用於使傳輸放慢以減少該記憶體204之寫入及/或讀取的次數。
此調節可以各種方式完成。例如,在一實施例中,該系統200可包含一SATA驅動器。在此情況下,可在該驅動器發送一直接記憶體存取(DMA)啟動、一PIO設定、一資料訊框或其他類型的資訊或訊框之前插入延遲或間隙。
另外,在一實施例中,該等延遲可對於不同的訊框類型而不同。該等延遲亦可基於命令正被發送或接收而變化。在此情況下,該延遲之長度可變化。
在另一實施例中,該系統200可包含一SAS驅動器。在此情況下,可減少一連接中之授信數目。另外,可減少連接次數。
在又一實施例中,可存在可減小之若干連接之間的一最小週期。仍然可在發出傳輸之間插入延遲。此外,在該情況下,該系統200包含一SAS驅動器,可限制該驅動器與該主機之間的SAS連接時間以減少寫入次數。
在另一實施例中,可初期關閉該驅動器與該主機裝置之間的該SAS連接,而不發送及/或接收可用之全部資訊。在又一實施例中,可使連接速率匹配。例如,可使一6G連接與一3G連接速率匹配,使得有效的頻寬變為一半。
作為另一選項,可延遲傳輸就緒之訊框,其將延遲正被發送之寫入資料。在另一實施例中,該調節可藉由降低該驅動器與該主機裝置之間的一協商鏈結的速度(例如,自6 Gbps至3 Gbps等)而完成。
如圖2中進一步展示,一主機裝置210可透過該介面208與該驅動器206通信。該主機裝置210可包含能夠發送命令至該驅動器206之任意裝置。例如,在各種實施例中,該主機裝置210可包含一桌上型電腦、一膝上型電腦及/或任意其他類型的邏輯件。該主機裝置210仍然可呈各種其他裝置的形式,包含但不限於一個人數位助理(PDA)裝置、一行動電話裝置等。
圖3展示根據另一實施例之用於降低對記憶體的至少一部分的一資料傳輸速率之一方法300。作為一選項,該方法300可在圖1至圖2之功能及架構的背景下實施。然而,該方法300當然可在任意期望的環境中執行。再者,該等以上提及之定義可在本說明期間應用。
如所示,判定與一驅動器相關之記憶體的一降級速率。參見操作302。然後判定該判定的降級速率是否大於一預期的降級速率。參見操作304。
在一實施例中,該預期的降級速率可為由該記憶體之一供應商或製造商判定的一預期速率。在此情況下,該預期速率可與該記憶體之一保證期相關。例如,若該記憶體正以將在該保證期之前損壞的此一速率耗損,則可期望使該驅動器放慢,使得該記憶體不會在該保證期中失效。
因此,若判定該判定的降級速率大於該預期的降級速率,則減緩與該記憶體相關之資料傳輸,使得減少對該記憶體所執行之讀取及/或寫入操作的次數。參見操作306。如此一來,可調節一驅動器與一主機裝置之間的資料傳輸的次數,使得可延長與該驅動器相關之該記憶體的一壽命。
圖4繪示一例示性系統400,其中可實施各種前述實施例之各種架構及/或功能。如所示,提供包含連接至一通信匯流排402之至少一主機處理器401的一系統400。該系統400亦包含一主記憶體404。控制邏輯(軟體)及資料係儲存於可呈隨機存取記憶體(RAM)之形式的該主記憶體404中。
該系統400亦包含一圖形處理器406及一顯示器408(亦即,一電腦監視器)。在一實施例中,該圖形處理器406可包含複數個陰影模組、一光柵化模組等。以上模組之各模組甚至可位於一單一半導體平台上以形成一圖形處理單元(GPU)。
在本說明中,一單一半導體平台可表示一單獨的整體半導體基材之積體電路或晶片。應注意的是,術語單一半導體平台亦可表示具有增加的連接性之多晶片模組,其模擬晶片上操作,且經由利用一習知的中央處理單元(CPU)及匯流排實施方案而做出實質改良。當然,各種模組亦可根據使用者之期望單獨位於各種半導體平台組合中。
該系統400亦可包含一輔助儲存器410。該輔助儲存器410包含(例如)一硬碟驅動器及/或一可卸除儲存驅動器(表示一軟碟驅動器、一磁帶驅動器、一光碟驅動器等)。該可卸除儲存驅動器以一熟知的方式自一可卸除儲存單元讀取及/或寫入至該可卸除儲存單元。
電腦程式或電腦控制邏輯演算法可儲存於該主記憶體404及/或該輔助儲存器410中。此等電腦程式在執行時使該系統400執行各種功能。記憶體404、儲存器410及/或任意其他的儲存器係電腦可讀媒體之可能的實例。
在一實施例中,各種前述圖式之架構及/或功能可在該主機處理器401、圖形處理器406、一積體電路(未展示)(其能夠具有該主機處理器401及該圖形處理器406兩者之能力的至少一部分)、一晶片組(亦即,經設計以作為用於執行相關功能等之一單元工作及銷售的積體電路的一群組),及/或在該方面的任意其他的積體電路之背景下實施。
該各種前述圖式之架構及/或功能仍然可在一通用電腦系統、一電路板系統、專門用於娛樂目的之一遊戲控制台系統、一特殊應用系統及/或任意其他期望的系統之背景下實施。例如,該系統400可呈一桌上型電腦、膝上型電腦及/或任意其他類型的邏輯件之形式。該系統400仍然可呈各種其他裝置的形式,包含但不限於一個人數位助理(PDA)裝置、一行動電話裝置、一電視機等。
此外,雖然未展示,但是該系統400可耦合至一網路[例如一電信網路、區域網路(LAN)、無線網路、廣域網路(WAN)(諸如網際網路)、點對點網路、纜線網路等]以用於通信目的。
雖然上文已經描述各種實施例,但是應瞭解僅已以實例方式提出其等,且無限制。因此,一較佳實施例之寬度及範疇不應受上述例示性實施例之任意實施例限制,而是應僅根據下列申請專利範圍及其等之等效物予以定義。
200...系統
202...控制器
204...記憶體
206...驅動器
208...介面
210...主機裝置
400...系統
401...主機處理器
402...通信匯流排
404...主記憶體
406...圖形處理器
408...顯示器
410...輔助儲存器
圖1展示根據一實施例之用於將資料傳輸之一速率降低對記憶體的至少一部分的一方法;
圖2展示根據一實施例之用於將資料傳輸之一速率降低對記憶體的至少一部分的一系統;
圖3展示根據另一實施例之用於將資料傳輸之一速率降低對記憶體的至少一部分的一方法;及
圖4繪示一例示性系統,其中可實施各種前述實施例之各種架構及/或功能。
Claims (64)
- 一種降低資料傳輸速率之方法,其包括:判定與一驅動器相關之記憶體之至少一部分的一降級速率;及基於該判定之降級速率降低對該記憶體之該至少一部分的一資料傳輸速率。
- 如請求項1之方法,其中降低該資料傳輸速率包含減少關於該記憶體之該至少一部分所執行的一些動作。
- 如請求項2之方法,其中該等動作包含寫入至該記憶體之該至少一部分。
- 如請求項2之方法,其中該等動作包含自該記憶體之該至少一部分讀取。
- 如請求項1之方法,其中與該驅動器相關之一介面降低對該記憶體之該至少一部分的該資料傳輸速率。
- 如請求項5之方法,其中該介面包含一串列ATA(SATA)介面。
- 如請求項5之方法,其中該介面包含一串列附接SCSI(SAS)介面。
- 如請求項5之方法,其中該介面包含一周邊元件互連(PCI)高速介面。
- 如請求項5之方法,其中該介面包含一USB介面。
- 如請求項1之方法,其中降低對該記憶體之該至少一部分的該資料傳輸速率包含在資料中插入一或多個間隙。
- 如請求項10之方法,其中該一或多個間隙包含一時間延 遲。
- 如請求項1之方法,其中降低對該記憶體之該至少一部分的該資料傳輸速率包含減少經分配以促進資料傳輸之一些授信。
- 如請求項1之方法,其中降低對該記憶體之該至少一部分的該資料傳輸速率包含拒絕一主機裝置與該驅動器之間的一或多個連接請求。
- 如請求項1之方法,其中降低對該記憶體之該至少一部分的該資料傳輸速率包含在該資料中插入一或多個對準基元。
- 如請求項1之方法,其中降低對該記憶體之該至少一部分的該資料傳輸速率包含限制該驅動器與一主機裝置之間的一連接時間。
- 如請求項1之方法,其中降低對該記憶體之該至少一部分的該資料傳輸速率包含關閉該驅動器與一主機裝置之間的一連接,而不發送或接收全部可用的資訊。
- 如請求項1之方法,其中降低對該記憶體之該至少一部分的該資料傳輸速率包含使一或多個連接速率匹配。
- 如請求項1之方法,其中降低對該記憶體之該至少一部分的該資料傳輸速率包含延遲傳輸就緒訊框。
- 如請求項1之方法,其中降低對該記憶體之該至少一部分的該資料傳輸速率包含降低一協商鏈結之一速度。
- 如請求項1之方法,其中降低對該記憶體之該至少一部分的該資料傳輸速率係基於一模式而執行。
- 如請求項20之方法,其中該模式係該判定之降級速率的一結果。
- 如請求項1之方法,其中該資料傳輸速率所降低之一量值係可組態的。
- 如請求項1之方法,其中該資料傳輸速率所降低之一量值係固定。
- 一種具體實施在一電腦可讀媒體上之電腦程式產品,其包括:電腦程式碼,其用於判定與一驅動器相關之記憶體之至少一部分的一降級速率;及電腦程式碼,其用於基於該判定之降級速率而降低對該記憶體之該至少一部分的一資料傳輸速率。
- 一種降低資料傳輸速率之裝置,其包括:一控制器,其用於判定與一驅動器相關之記憶體之至少一部分的一降級速率;及一介面,其用於基於該判定之降級速率而降低對該記憶體之該至少一部分的一資料傳輸速率。
- 一種降低資料傳輸速率之系統,其包括:一驅動器,其包括:一介面;及一記憶體;及其中該驅動器經啟用以使用允許該驅動器在一保證期之前耗損該記憶體之一儲存協定而與一主機裝置通信;及 該介面經啟用以至少部分基於該記憶體之至少一部分的一判定的降級速率而降低對該記憶體之該至少一部分的一資料傳輸速率,以防止在該保證期之前耗損該記憶體。
- 如請求項26之系統,其進一步包括經啟用以判定該降級速率的一控制器。
- 如請求項26之系統,其中該驅動器包括一固態驅動器(SDD)。
- 如請求項28之系統,其中該介面包括一串列ATA(SATA)介面。
- 如請求項29之系統,其中該降低包括降低該等資料傳輸之一傳輸速率。
- 如請求項26之系統,其中該介面包括下列介面之一或多者:一串列ATA(SATA)介面,一串列附接SCSI(SAS)介面,一周邊元件互連(PCI)高速介面,及一USB介面。
- 如請求項26之系統,其中該降低包括下列動作之一或多者:減少對該記憶體之該至少一部分的一些寫入,降低該等資料傳輸之速率,在該等資料傳輸之資料中插入一或多個間隙,在該等資料傳輸之資料中插入一或多個時間延遲, 減少經分配以促進該等資料傳輸之一些授信,拒絕該驅動器與該主機裝置之間的一或多個連接請求,限制該驅動器與該主機裝置之間的一連接時間,關閉該驅動器與該主機裝置之間的一連接而不發送全部可用的資訊,關閉該驅動器與該主機裝置之間的一連接而不接收全部可用的資訊,使一或多個連接速率匹配,延遲傳輸就緒訊框,及降低一協商鏈結之一速度。
- 如請求項26之系統,其中該降低之一量值係可組態的。
- 如請求項26之系統,其中該降低之一量值係固定。
- 一種降低資料傳輸速率之方法,其包括:使用允許一驅動器在一保證期之前耗損該驅動器之記憶體之一儲存協定而在該驅動器與一主機裝置之間通信;判定該記憶體之至少一部分的一降級速率;及至少部分基於該判定而降低對該記憶體之至少該部分的一資料傳輸速率,以防止在該保證期之前耗損該記憶體。
- 如請求項35之方法,其進一步包括經啟用以判定該降級速率的一控制器。
- 如請求項35之方法,其中該驅動器包括一固態驅動器 (SDD)。
- 如請求項37之方法,其中該降低係至少部分經由一介面,且該介面包括一串列ATA(SATA)介面。
- 如請求項38之方法,其中該降低包括降低該等資料傳輸之一傳輸速率。
- 如請求項35之方法,其中該降低係至少部分經由一介面,且該介面包括下列介面之一或多者:一串列ATA(SATA)介面,一串列附接SCSI(SAS)介面,一周邊元件互連(PCI)高速介面,及一USB介面。
- 如請求項35之方法,其中該降低包括下列動作之一或多者:減少對該記憶體之該至少一部分的一些寫入,降低該等資料傳輸之速率,在該等資料傳輸之資料中插入一或多個間隙,在該等資料傳輸之資料中插入一或多個時間延遲,減少經分配以促進該等資料傳輸之一些授信,拒絕該驅動器與該主機裝置之間的一或多個連接請求,限制該驅動器與該主機裝置之間的一連接時間,關閉該驅動器與該主機裝置之間的一連接而不發送全部可用的資訊,關閉該驅動器與該主機裝置之間的一連接而不接收全 部可用的資訊,使一或多個連接速率匹配,延遲傳輸就緒訊框,及降低一協商鏈結之一速度。
- 如請求項35之方法,其中該降低之一量值係可組態的。
- 如請求項35之方法,其中該降低之一量值係固定。
- 一種降低資料傳輸速率之系統,其包括:用於通信之構件,其用於使用允許一驅動器在一保證期之前耗損該驅動器之記憶體的一儲存協定而在該驅動器與一主機裝置之間通信;用於判定之構件,其用於判定該記憶體之至少一部分的一降級速率;及用於降低之構件,其用於至少部分基於用於判定之該構件而降低對該記憶體之至少該部分的一資料傳輸速率,以防止在該保證期之前耗損該記憶體。
- 如請求項44之系統,其中用於判定之該構件包括經啟用以判定該降級速率的一控制器。
- 如請求項44之系統,其中該驅動器包括一固態驅動器(SDD)。
- 如請求項46之系統,其中用於降低之該構件包括一串列ATA(SATA)介面。
- 如請求項47之系統,其中用於降低之該構件包括用於降低該等資料傳輸之一傳輸速率的一構件。
- 如請求項44之系統,其中用於降低之該構件包括一介 面,且該介面包括下列介面之一或多者:一串列ATA(SATA)介面,一串列附接SCSI(SAS)介面,一周邊元件互連(PCI)高速介面,及一USB介面。
- 如請求項44之系統,其中用於降低之該構件包括下列構件之一或多者:用於減少對該記憶體之該至少一部分的一些寫入之構件,用於降低該等資料傳輸之速率之構件,用於在該等資料傳輸之資料中插入一或多個間隙之構件,用於在該等資料傳輸之資料中插入一或多個時間延遲之構件,用於減少經分配以促進資料傳輸之一些授信之構件,用於拒絕該驅動器與該主機裝置之間的一或多個連接請求之構件,用於限制該驅動器與該主機裝置之間的一連接時間之構件,用於關閉該驅動器與該主機裝置之間的一連接而不發送全部可用的資訊之構件,用於關閉該驅動器與該主機裝置之間的一連接而不接收全部可用的資訊之構件,用於使一或多個連接速率匹配之構件, 用於延遲傳輸就緒訊框之構件,及用於降低一協商鏈結之一速度之構件。
- 如請求項44之系統,其中該降低之一量值係可組態的。
- 如請求項44之系統,其中該降低之一量值係固定。
- 一種與一主機裝置一起使用之儲存子系統,其包括:一驅動器記憶體;及一驅動器介面,其經啟用以在該主機裝置與該驅動器記憶體之間進行資料傳輸,與該主機裝置之通信係使用與該驅動器記憶體之至少一部分的一降級速率無關而允許該等資料傳輸之一速率的一儲存協定,且其中回應於判定該降級速率,該驅動器介面係經啟用以降低對至少該部分之該等資料傳輸的該速率。
- 如請求項53之儲存子系統,其進一步包括經啟用以執行該判定該降級速率之一控制子系統。
- 如請求項53之儲存子系統,其進一步包括一固態驅動器(SDD),該固態驅動器(SDD)包括該驅動器記憶體及該驅動器介面。
- 如請求項55之儲存子系統,其中該驅動器介面包括一串列ATA(SATA)介面。
- 如請求項56之儲存子系統,其中該降低包括降低該等資料傳輸之一傳輸速率。
- 如請求項53之儲存子系統,其中該驅動器介面包括下列介面之一或多者:一串列ATA(SATA)介面, 一串列附接SCSI(SAS)介面,一周邊元件互連(PCI)高速介面,及一USB介面。
- 如請求項53之儲存子系統,其中該降低包括下列動作之一或多者:減少對該記憶體之該至少一部分的一些寫入,降低該等資料傳輸之速率,在該等資料傳輸之資料中插入一或多個間隙,在該等資料傳輸之資料中插入一或多個時間延遲,減少經分配以促進資料傳輸之一些授信,拒絕該驅動器與該主機裝置之間的一或多個連接請求,限制該驅動器與該主機裝置之間的一連接時間,關閉該驅動器與該主機裝置之間的一連接而不發送全部可用的資訊,關閉該驅動器與該主機裝置之間的一連接而不接收全部可用的資訊,使一或多個連接速率匹配,延遲傳輸就緒訊框,及降低一協商鏈結之一速度。
- 如請求項53之儲存子系統,其中該降低之一量值係可組態的。
- 如請求項53之儲存子系統,其中該降低之一量值係固定。
- 一種有形的電腦可讀媒體,其具有儲存於其上之一組指令,該組指令在由一電腦執行時引起該電腦執行若干功能,該等功能包括:使用允許一驅動器在一保證期之前耗損該驅動器之記憶體的一儲存協定而在該驅動器與一主機裝置之間通信;判定該記憶體之至少一部分的一降級速率;及至少部分基於該判定而降低對該記憶體之至少該部分的一資料傳輸速率,以防止在該保證期之前耗損該記憶體。
- 如請求項62之有形的電腦可讀媒體,其中該驅動器包括一固態驅動器(SDD)。
- 如請求項62之有形的電腦可讀媒體,其中該驅動器包括一介面,且該介面包括下列介面之一或多者:一串列ATA(SATA)介面,一串列附接SCSI(SAS)介面,一周邊元件互連(PCI)高速介面,及一USB介面。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/506,068 US8516166B2 (en) | 2009-07-20 | 2009-07-20 | System, method, and computer program product for reducing a rate of data transfer to at least a portion of memory |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201120642A TW201120642A (en) | 2011-06-16 |
TWI444831B true TWI444831B (zh) | 2014-07-11 |
Family
ID=43466030
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW103114897A TWI566101B (zh) | 2009-07-20 | 2010-07-20 | 降低對記憶體的至少一部分之資料傳輸速率之方法、裝置、系統、電腦可讀媒體及電腦程式產品及儲存子系統 |
TW099123867A TWI444831B (zh) | 2009-07-20 | 2010-07-20 | 降低對記憶體的至少一部分之資料傳輸速率之方法、裝置、系統及電腦可讀媒體 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW103114897A TWI566101B (zh) | 2009-07-20 | 2010-07-20 | 降低對記憶體的至少一部分之資料傳輸速率之方法、裝置、系統、電腦可讀媒體及電腦程式產品及儲存子系統 |
Country Status (3)
Country | Link |
---|---|
US (2) | US8516166B2 (zh) |
TW (2) | TWI566101B (zh) |
WO (1) | WO2011011295A2 (zh) |
Families Citing this family (33)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7747813B2 (en) | 2006-11-24 | 2010-06-29 | Sandforce, Inc. | Multi-memory device system and method for managing a lifetime thereof |
US7809900B2 (en) | 2006-11-24 | 2010-10-05 | Sandforce, Inc. | System, method, and computer program product for delaying an operation that reduces a lifetime of memory |
US7904619B2 (en) | 2006-11-24 | 2011-03-08 | Sandforce, Inc. | System, method, and computer program product for reducing memory write operations using difference information |
US7903486B2 (en) | 2007-11-19 | 2011-03-08 | Sandforce, Inc. | System, method, and computer program product for increasing a lifetime of a plurality of blocks of memory |
US20110004718A1 (en) | 2009-07-02 | 2011-01-06 | Ross John Stenfort | System, method, and computer program product for ordering a plurality of write commands associated with a storage device |
US8140712B2 (en) * | 2009-07-17 | 2012-03-20 | Sandforce, Inc. | System, method, and computer program product for inserting a gap in information sent from a drive to a host device |
US8516166B2 (en) | 2009-07-20 | 2013-08-20 | Lsi Corporation | System, method, and computer program product for reducing a rate of data transfer to at least a portion of memory |
US8954689B2 (en) * | 2011-06-30 | 2015-02-10 | Seagate Technology Llc | Limiting activity rates that impact life of a data storage media |
US9098399B2 (en) | 2011-08-31 | 2015-08-04 | SMART Storage Systems, Inc. | Electronic system with storage management mechanism and method of operation thereof |
US9021319B2 (en) | 2011-09-02 | 2015-04-28 | SMART Storage Systems, Inc. | Non-volatile memory management system with load leveling and method of operation thereof |
US9063844B2 (en) | 2011-09-02 | 2015-06-23 | SMART Storage Systems, Inc. | Non-volatile memory management system with time measure mechanism and method of operation thereof |
US9239781B2 (en) | 2012-02-07 | 2016-01-19 | SMART Storage Systems, Inc. | Storage control system with erase block mechanism and method of operation thereof |
US9671962B2 (en) | 2012-11-30 | 2017-06-06 | Sandisk Technologies Llc | Storage control system with data management mechanism of parity and method of operation thereof |
US9123445B2 (en) | 2013-01-22 | 2015-09-01 | SMART Storage Systems, Inc. | Storage control system with data management mechanism and method of operation thereof |
US9329928B2 (en) | 2013-02-20 | 2016-05-03 | Sandisk Enterprise IP LLC. | Bandwidth optimization in a non-volatile memory system |
US9214965B2 (en) | 2013-02-20 | 2015-12-15 | Sandisk Enterprise Ip Llc | Method and system for improving data integrity in non-volatile storage |
US9183137B2 (en) * | 2013-02-27 | 2015-11-10 | SMART Storage Systems, Inc. | Storage control system with data management mechanism and method of operation thereof |
US9170941B2 (en) | 2013-04-05 | 2015-10-27 | Sandisk Enterprises IP LLC | Data hardening in a storage system |
US10049037B2 (en) | 2013-04-05 | 2018-08-14 | Sandisk Enterprise Ip Llc | Data management in a storage system |
US10546648B2 (en) | 2013-04-12 | 2020-01-28 | Sandisk Technologies Llc | Storage control system with data management mechanism and method of operation thereof |
US9367353B1 (en) | 2013-06-25 | 2016-06-14 | Sandisk Technologies Inc. | Storage control system with power throttling mechanism and method of operation thereof |
US9244519B1 (en) | 2013-06-25 | 2016-01-26 | Smart Storage Systems. Inc. | Storage system with data transfer rate adjustment for power throttling |
US9146850B2 (en) | 2013-08-01 | 2015-09-29 | SMART Storage Systems, Inc. | Data storage system with dynamic read threshold mechanism and method of operation thereof |
US9448946B2 (en) | 2013-08-07 | 2016-09-20 | Sandisk Technologies Llc | Data storage system with stale data mechanism and method of operation thereof |
US9361222B2 (en) | 2013-08-07 | 2016-06-07 | SMART Storage Systems, Inc. | Electronic system with storage drive life estimation mechanism and method of operation thereof |
US9431113B2 (en) | 2013-08-07 | 2016-08-30 | Sandisk Technologies Llc | Data storage system with dynamic erase block grouping mechanism and method of operation thereof |
US9313274B2 (en) | 2013-09-05 | 2016-04-12 | Google Inc. | Isolating clients of distributed storage systems |
US9152555B2 (en) | 2013-11-15 | 2015-10-06 | Sandisk Enterprise IP LLC. | Data management with modular erase in a data storage system |
US9348520B2 (en) | 2014-03-24 | 2016-05-24 | Western Digital Technologies, Inc. | Lifetime extension of non-volatile semiconductor memory for data storage device |
US9690696B1 (en) | 2014-05-14 | 2017-06-27 | Western Digital Technologies, Inc. | Lifetime extension of memory for data storage system |
WO2016036369A1 (en) * | 2014-09-04 | 2016-03-10 | Regal Beloit America, Inc. | Energy recovery apparatus for a refrigeration system |
US11294588B1 (en) * | 2015-08-24 | 2022-04-05 | Pure Storage, Inc. | Placing data within a storage device |
CN105260141A (zh) * | 2015-10-27 | 2016-01-20 | 浪潮电子信息产业股份有限公司 | 一种使硬盘接口速率降级的方法 |
Family Cites Families (129)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03250499A (ja) * | 1990-02-27 | 1991-11-08 | Nec Corp | データ記憶回路 |
GB2251324B (en) * | 1990-12-31 | 1995-05-10 | Intel Corp | File structure for a non-volatile semiconductor memory |
US5768182A (en) * | 1991-05-21 | 1998-06-16 | The Regents Of The University Of California | Ferroelectric nonvolatile dynamic random access memory device |
US6230233B1 (en) * | 1991-09-13 | 2001-05-08 | Sandisk Corporation | Wear leveling techniques for flash EEPROM systems |
JP2610737B2 (ja) * | 1991-12-20 | 1997-05-14 | シャープ株式会社 | 記録再生装置 |
US5337275A (en) * | 1992-10-30 | 1994-08-09 | Intel Corporation | Method for releasing space in flash EEPROM memory array to allow the storage of compressed data |
JP3641280B2 (ja) * | 1992-10-30 | 2005-04-20 | インテル・コーポレーション | フラッシュeepromアレイのクリーン・アップすべきブロックを決定する方法 |
US5485595A (en) * | 1993-03-26 | 1996-01-16 | Cirrus Logic, Inc. | Flash memory mass storage architecture incorporating wear leveling technique without using cam cells |
JPH08124393A (ja) * | 1994-10-20 | 1996-05-17 | Fujitsu Ltd | データ消去回数に制限のあるメモリの制御方法及びこの方法を用いた装置 |
US5568423A (en) * | 1995-04-14 | 1996-10-22 | Unisys Corporation | Flash memory wear leveling system providing immediate direct access to microprocessor |
US5805809A (en) * | 1995-04-26 | 1998-09-08 | Shiva Corporation | Installable performance accelerator for maintaining a local cache storing data residing on a server computer |
US5621687A (en) * | 1995-05-31 | 1997-04-15 | Intel Corporation | Programmable erasure and programming time for a flash memory |
US6728851B1 (en) | 1995-07-31 | 2004-04-27 | Lexar Media, Inc. | Increasing the memory performance of flash memory devices by writing sectors simultaneously to multiple flash memory devices |
US5835935A (en) * | 1995-09-13 | 1998-11-10 | Lexar Media, Inc. | Method of and architecture for controlling system data with automatic wear leveling in a semiconductor non-volatile mass storage memory |
US5956473A (en) * | 1996-11-25 | 1999-09-21 | Macronix International Co., Ltd. | Method and system for managing a flash memory mass storage system |
US5963970A (en) * | 1996-12-20 | 1999-10-05 | Intel Corporation | Method and apparatus for tracking erase cycles utilizing active and inactive wear bar blocks having first and second count fields |
US6085248A (en) * | 1997-02-11 | 2000-07-04 | Xaqtu Corporation | Media access control transmitter and parallel network management system |
US6000006A (en) * | 1997-08-25 | 1999-12-07 | Bit Microsystems, Inc. | Unified re-map and cache-index table with dual write-counters for wear-leveling of non-volatile flash RAM mass storage |
JP3898305B2 (ja) * | 1997-10-31 | 2007-03-28 | 富士通株式会社 | 半導体記憶装置、半導体記憶装置の制御装置及び制御方法 |
US6305014B1 (en) * | 1998-06-18 | 2001-10-16 | International Business Machines Corporation | Lifetime-sensitive instruction scheduling mechanism and method |
KR100533140B1 (ko) * | 1998-09-04 | 2005-12-02 | 하이퍼스톤 아게 | 제한된 소거빈도의 메모리의 액세스제어방법 |
FR2787601A1 (fr) * | 1998-12-22 | 2000-06-23 | Gemplus Card Int | Systeme de memorisation comprenant des moyens de gestion d'une memoire avec anti-usure et procede de gestion anti-usure d'une memoire |
US6145069A (en) * | 1999-01-29 | 2000-11-07 | Interactive Silicon, Inc. | Parallel decompression and compression system and method for improving storage density and access speed for non-volatile memory and embedded memory devices |
US6314026B1 (en) * | 1999-02-08 | 2001-11-06 | Kabushiki Kaisha Toshiba | Nonvolatile semiconductor device using local self boost technique |
US7628622B2 (en) * | 1999-08-04 | 2009-12-08 | Super Talent Electronics, Inc. | Multi-level cell (MLC) slide flash memory |
US6405295B1 (en) * | 1999-09-07 | 2002-06-11 | Oki Electric Industry, Co., Ltd. | Data storage apparatus for efficient utilization of limited cycle memory material |
US7130807B1 (en) * | 1999-11-22 | 2006-10-31 | Accenture Llp | Technology sharing during demand and supply planning in a network-based supply chain environment |
US6928494B1 (en) * | 2000-03-29 | 2005-08-09 | Intel Corporation | Method and apparatus for timing-dependant transfers using FIFOs |
JP2001306543A (ja) * | 2000-04-19 | 2001-11-02 | Nec Corp | マイクロコンピュータ及びフラッシュメモリのデータ書換え方法 |
US6484228B2 (en) * | 2000-04-19 | 2002-11-19 | Motorola, Inc. | Method and apparatus for data compression and decompression for a data processor system |
US6256232B1 (en) * | 2000-07-07 | 2001-07-03 | Institute For Information Industry | Data access method capable of reducing the number of erasing to flash memory and data patch and access device using the same |
CN1466760A (zh) * | 2000-09-28 | 2004-01-07 | �����ι�˾ | 磁盘驱动器的关键事件记录 |
US6732221B2 (en) * | 2001-06-01 | 2004-05-04 | M-Systems Flash Disk Pioneers Ltd | Wear leveling of static areas in flash memory |
US20030041214A1 (en) * | 2001-07-27 | 2003-02-27 | Fujitsu Limited | Cache control methods and apparatus for hard disk drives |
TW520514B (en) * | 2001-08-02 | 2003-02-11 | Macronix Int Co Ltd | Circuit and method of qualification test for non-volatile memory |
US6948026B2 (en) * | 2001-08-24 | 2005-09-20 | Micron Technology, Inc. | Erase block management |
US20030058681A1 (en) * | 2001-09-27 | 2003-03-27 | Intel Corporation | Mechanism for efficient wearout counters in destructive readout memory |
US7000063B2 (en) * | 2001-10-05 | 2006-02-14 | Matrix Semiconductor, Inc. | Write-many memory device and method for limiting a number of writes to the write-many memory device |
US20030120841A1 (en) * | 2001-12-21 | 2003-06-26 | Chang Matthew C.T. | System and method of data logging |
US6735673B2 (en) * | 2002-01-10 | 2004-05-11 | Hewlett-Packard Development Company, L.P. | Apparatus and methods for cache line compression |
US6640283B2 (en) * | 2002-01-16 | 2003-10-28 | Hewlett-Packard Development Company, L.P. | Apparatus for cache compression engine for data compression of on-chip caches to increase effective cache size |
US6606273B1 (en) * | 2002-04-11 | 2003-08-12 | Advanced Micro Devices, Inc. | Methods and systems for flash memory tunnel oxide reliability testing |
US6775751B2 (en) * | 2002-08-06 | 2004-08-10 | International Business Machines Corporation | System and method for using a compressed main memory based on degree of compressibility |
NZ520786A (en) * | 2002-08-14 | 2005-06-24 | Daniel James Oaeconnell | Method of booting a computer system using a memory image of the post boot content of the system RAM memory |
KR100484485B1 (ko) * | 2002-10-01 | 2005-04-20 | 한국전자통신연구원 | 비휘발성 메모리에의 데이터 저장 방법 및 장치 |
US6910106B2 (en) * | 2002-10-04 | 2005-06-21 | Microsoft Corporation | Methods and mechanisms for proactive memory management |
US20040135903A1 (en) * | 2002-10-11 | 2004-07-15 | Brooks Lane C. | In-stream lossless compression of digital image sensor data |
CA2408979A1 (en) * | 2002-10-18 | 2004-04-18 | Richard Egon Schauble | Tamper-evident use-indicating odometer and engine-timer |
US7035967B2 (en) * | 2002-10-28 | 2006-04-25 | Sandisk Corporation | Maintaining an average erase count in a non-volatile storage system |
US6831865B2 (en) | 2002-10-28 | 2004-12-14 | Sandisk Corporation | Maintaining erase counts in non-volatile storage systems |
US7096313B1 (en) * | 2002-10-28 | 2006-08-22 | Sandisk Corporation | Tracking the least frequently erased blocks in non-volatile memory systems |
US6973531B1 (en) * | 2002-10-28 | 2005-12-06 | Sandisk Corporation | Tracking the most frequently erased blocks in non-volatile memory systems |
ATE372578T1 (de) * | 2002-10-28 | 2007-09-15 | Sandisk Corp | Automatischer abnutzungsausgleich in einem nicht- flüchtigen speichersystem |
US7103732B1 (en) * | 2002-10-28 | 2006-09-05 | Sandisk Corporation | Method and apparatus for managing an erase count block |
US6985992B1 (en) * | 2002-10-28 | 2006-01-10 | Sandisk Corporation | Wear-leveling in non-volatile storage systems |
TW555100U (en) * | 2002-11-27 | 2003-09-21 | Power Quotient Int Co Ltd | High speed of data transfer of solid state disk on module |
US6925523B2 (en) * | 2003-03-03 | 2005-08-02 | Agilent Technologies, Inc. | Managing monotonically increasing counter values to minimize impact on non-volatile storage |
US7320100B2 (en) * | 2003-05-20 | 2008-01-15 | Cray Inc. | Apparatus and method for memory with bit swapping on the fly and testing |
US7143238B2 (en) * | 2003-09-30 | 2006-11-28 | Intel Corporation | Mechanism to compress data in a cache |
US20070067366A1 (en) * | 2003-10-08 | 2007-03-22 | Landis John A | Scalable partition memory mapping system |
US7032087B1 (en) * | 2003-10-28 | 2006-04-18 | Sandisk Corporation | Erase count differential table within a non-volatile memory system |
US7480760B2 (en) * | 2003-12-17 | 2009-01-20 | Wegener Communications, Inc. | Rotational use of memory to minimize write cycles |
JP4357304B2 (ja) * | 2004-01-09 | 2009-11-04 | 株式会社バッファロー | 外部記憶装置 |
JP2005215729A (ja) * | 2004-01-27 | 2005-08-11 | Hitachi Global Storage Technologies Netherlands Bv | データ伝送制御方法及び記憶装置 |
WO2005094281A2 (en) * | 2004-03-25 | 2005-10-13 | Riverstone Networks, Inc. | Device-level address translation within a programmable non-volatile memory device |
US7595796B2 (en) | 2004-04-23 | 2009-09-29 | Hewlett-Packard Development Company, L.P. | Optimizing lifetime of a display |
US7664796B2 (en) * | 2004-10-13 | 2010-02-16 | Microsoft Corporation | Electronic labeling for offline management of storage devices |
WO2006052897A2 (en) * | 2004-11-08 | 2006-05-18 | Innopath Software, Inc. | Reorganizing images in static file system differencing and updating |
US7433994B2 (en) * | 2004-12-07 | 2008-10-07 | Ocz Technology Group, Inc. | On-device data compression to increase speed and capacity of flash memory-based mass storage devices |
US7224604B2 (en) * | 2005-03-14 | 2007-05-29 | Sandisk Il Ltd. | Method of achieving wear leveling in flash memory using relative grades |
US20060209684A1 (en) * | 2005-03-18 | 2006-09-21 | Via Technologies, Inc. | Data rate controller, and method of control thereof |
JP4679943B2 (ja) * | 2005-03-23 | 2011-05-11 | ヒタチグローバルストレージテクノロジーズネザーランドビーブイ | データ記憶装置及びその不揮発性メモリ内データ書き換え処理方法 |
US7206230B2 (en) * | 2005-04-01 | 2007-04-17 | Sandisk Corporation | Use of data latches in cache operations of non-volatile memories |
US7620747B1 (en) | 2005-10-12 | 2009-11-17 | Nvidia Corporation | Software based native command queuing |
US7457178B2 (en) * | 2006-01-12 | 2008-11-25 | Sandisk Corporation | Trimming of analog voltages in flash memory devices |
US20070180186A1 (en) * | 2006-01-27 | 2007-08-02 | Cornwell Michael J | Non-volatile memory management |
US8848789B2 (en) * | 2006-03-27 | 2014-09-30 | Qualcomm Incorporated | Method and system for coding and decoding information associated with video compression |
US7694026B2 (en) * | 2006-03-31 | 2010-04-06 | Intel Corporation | Methods and arrangements to handle non-queued commands for data storage devices |
US7653778B2 (en) | 2006-05-08 | 2010-01-26 | Siliconsystems, Inc. | Systems and methods for measuring the useful life of solid-state storage devices |
WO2007134133A2 (en) * | 2006-05-15 | 2007-11-22 | Sandisk Corporation | Non-volatile memory system with end of life calculation |
US8412682B2 (en) * | 2006-06-29 | 2013-04-02 | Netapp, Inc. | System and method for retrieving and using block fingerprints for data deduplication |
US7555575B2 (en) | 2006-07-27 | 2009-06-30 | Hitachi, Ltd. | Method and apparatus for migrating data between storage volumes of different data pattern |
US7561482B2 (en) * | 2006-09-07 | 2009-07-14 | Sandisk Corporation | Defective block isolation in a non-volatile memory system |
US7904619B2 (en) * | 2006-11-24 | 2011-03-08 | Sandforce, Inc. | System, method, and computer program product for reducing memory write operations using difference information |
US7809900B2 (en) | 2006-11-24 | 2010-10-05 | Sandforce, Inc. | System, method, and computer program product for delaying an operation that reduces a lifetime of memory |
US7747813B2 (en) * | 2006-11-24 | 2010-06-29 | Sandforce, Inc. | Multi-memory device system and method for managing a lifetime thereof |
US20080126685A1 (en) * | 2006-11-24 | 2008-05-29 | Radoslav Danilak | System, method, and computer program product for reducing memory write operations using an instruction set |
CN101578587B (zh) | 2006-11-24 | 2015-02-25 | Lsi公司 | 延迟缩减存储器寿命的操作 |
US7904764B2 (en) * | 2006-11-24 | 2011-03-08 | Sandforce, Inc. | Memory lifetime gauging system, method and computer program product |
US8090980B2 (en) * | 2006-12-08 | 2012-01-03 | Sandforce, Inc. | System, method, and computer program product for providing data redundancy in a plurality of storage devices |
US7904672B2 (en) * | 2006-12-08 | 2011-03-08 | Sandforce, Inc. | System and method for providing data redundancy after reducing memory writes |
WO2008073219A1 (en) | 2006-12-08 | 2008-06-19 | Sandforce, Inc. | Data redundancy in a plurality of storage devices |
JP2008250961A (ja) * | 2007-03-30 | 2008-10-16 | Nec Corp | 記憶媒体の制御装置、データ記憶装置、データ記憶システム、方法、及び制御プログラム |
KR20080090021A (ko) | 2007-04-03 | 2008-10-08 | 삼성테크윈 주식회사 | 데이터 전송 속도가 다른 인터페이스들을 갖는 데이터 저장모듈 및 이의 데이터 전송방법 |
JP4400650B2 (ja) * | 2007-05-23 | 2010-01-20 | セイコーエプソン株式会社 | データ転送制御装置及び電子機器 |
US20080294813A1 (en) * | 2007-05-24 | 2008-11-27 | Sergey Anatolievich Gorobets | Managing Housekeeping Operations in Flash Memory |
US7631128B1 (en) | 2007-06-28 | 2009-12-08 | Emc Corporation | Protocol controller for a data storage system |
TW200917123A (en) * | 2007-10-03 | 2009-04-16 | Guo-Lang Zhang | USB flash disk for computer boot up and method of loading programs in the USB flash disk |
TWI373772B (en) * | 2007-10-04 | 2012-10-01 | Phison Electronics Corp | Wear leveling method and controller using the same |
US20090125645A1 (en) * | 2007-11-12 | 2009-05-14 | Gemalto Inc | System and method for supporting multiple tokens having a smart card to control parameters of a flash memory device |
US7849275B2 (en) | 2007-11-19 | 2010-12-07 | Sandforce, Inc. | System, method and a computer program product for writing data to different storage devices based on write frequency |
US7903486B2 (en) | 2007-11-19 | 2011-03-08 | Sandforce, Inc. | System, method, and computer program product for increasing a lifetime of a plurality of blocks of memory |
US7870105B2 (en) * | 2007-11-20 | 2011-01-11 | Hitachi, Ltd. | Methods and apparatus for deduplication in storage system |
US9183133B2 (en) | 2007-11-28 | 2015-11-10 | Seagate Technology Llc | System, method, and computer program product for increasing spare space in memory to extend a lifetime of the memory |
WO2009072100A2 (en) * | 2007-12-05 | 2009-06-11 | Densbits Technologies Ltd. | Systems and methods for temporarily retiring memory portions |
US7827320B1 (en) * | 2008-03-28 | 2010-11-02 | Western Digital Technologies, Inc. | Serial ATA device implementing intra-command processing by detecting XRDY primitive while in the XRDY state |
US7970978B2 (en) * | 2008-05-27 | 2011-06-28 | Initio Corporation | SSD with SATA and USB interfaces |
US20100017566A1 (en) | 2008-07-15 | 2010-01-21 | Radoslav Danilak | System, method, and computer program product for interfacing computing device hardware of a computing device and an operating system utilizing a virtualization layer |
US20100017588A1 (en) | 2008-07-15 | 2010-01-21 | Radoslav Danilak | System, method, and computer program product for providing an extended capability to a system |
US20100017807A1 (en) | 2008-07-15 | 2010-01-21 | Radoslav Danilak | System, method, and computer program product for transparent communication between a storage device and an application |
US20100017650A1 (en) * | 2008-07-19 | 2010-01-21 | Nanostar Corporation, U.S.A | Non-volatile memory data storage system with reliability management |
US8140739B2 (en) * | 2008-08-08 | 2012-03-20 | Imation Corp. | Flash memory based storage devices utilizing magnetoresistive random access memory (MRAM) to store files having logical block addresses stored in a write frequency file buffer table |
US20100064093A1 (en) | 2008-09-09 | 2010-03-11 | Radoslav Danilak | System, method, and computer program product for converting data in a binary representation to a non-power of two representation |
US8131921B2 (en) | 2008-09-17 | 2012-03-06 | Intel Corporation | Command suspension in response, at least in part, to detected acceleration and/or orientation change |
JP4399021B1 (ja) | 2008-10-29 | 2010-01-13 | 株式会社東芝 | ディスクアレイ制御装置および記憶装置 |
US8219781B2 (en) | 2008-11-06 | 2012-07-10 | Silicon Motion Inc. | Method for managing a memory apparatus, and associated memory apparatus thereof |
US20100146236A1 (en) | 2008-12-08 | 2010-06-10 | Radoslav Danilak | System, method, and computer program product for rendering at least a portion of data useless in immediate response to a delete command |
US20100161932A1 (en) * | 2008-12-18 | 2010-06-24 | Ori Moshe Stern | Methods for writing data from a source location to a destination location in a memory device |
US8230159B2 (en) | 2009-03-27 | 2012-07-24 | Lsi Corporation | System, method, and computer program product for sending logical block address de-allocation status information |
US8090905B2 (en) | 2009-03-27 | 2012-01-03 | Sandforce, Inc. | System, method, and computer program product for converting logical block address de-allocation information in a first format to a second format |
US20100250830A1 (en) | 2009-03-27 | 2010-09-30 | Ross John Stenfort | System, method, and computer program product for hardening data stored on a solid state disk |
US9123409B2 (en) * | 2009-06-11 | 2015-09-01 | Micron Technology, Inc. | Memory device for a hierarchical memory architecture |
US8291131B2 (en) * | 2009-07-06 | 2012-10-16 | Micron Technology, Inc. | Data transfer management |
US8140712B2 (en) | 2009-07-17 | 2012-03-20 | Sandforce, Inc. | System, method, and computer program product for inserting a gap in information sent from a drive to a host device |
US8516166B2 (en) | 2009-07-20 | 2013-08-20 | Lsi Corporation | System, method, and computer program product for reducing a rate of data transfer to at least a portion of memory |
US20110022765A1 (en) | 2009-07-23 | 2011-01-27 | Ross John Stenfort | System, method, and computer program product for maintaining a direct connection between an initiator and a drive |
US20110041039A1 (en) | 2009-08-11 | 2011-02-17 | Eliyahou Harari | Controller and Method for Interfacing Between a Host Controller in a Host and a Flash Memory Device |
US20110041005A1 (en) | 2009-08-11 | 2011-02-17 | Selinger Robert D | Controller and Method for Providing Read Status and Spare Block Management Information in a Flash Memory System |
US8108737B2 (en) | 2009-10-05 | 2012-01-31 | Sandforce, Inc. | System, method, and computer program product for sending failure information from a serial ATA (SATA) solid state drive (SSD) to a host device |
-
2009
- 2009-07-20 US US12/506,068 patent/US8516166B2/en not_active Expired - Fee Related
-
2010
- 2010-07-18 WO PCT/US2010/042376 patent/WO2011011295A2/en active Application Filing
- 2010-07-20 TW TW103114897A patent/TWI566101B/zh not_active IP Right Cessation
- 2010-07-20 TW TW099123867A patent/TWI444831B/zh not_active IP Right Cessation
-
2013
- 2013-08-14 US US13/966,457 patent/US9305620B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
WO2011011295A2 (en) | 2011-01-27 |
US20130332689A1 (en) | 2013-12-12 |
TW201120642A (en) | 2011-06-16 |
US8516166B2 (en) | 2013-08-20 |
US9305620B2 (en) | 2016-04-05 |
US20110016239A1 (en) | 2011-01-20 |
WO2011011295A3 (en) | 2011-05-05 |
TW201430569A (zh) | 2014-08-01 |
TWI566101B (zh) | 2017-01-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI444831B (zh) | 降低對記憶體的至少一部分之資料傳輸速率之方法、裝置、系統及電腦可讀媒體 | |
KR101035225B1 (ko) | 개량 데이터 전송을 위한 제어기 장치 및 방법 | |
US8799532B2 (en) | High speed USB hub with full speed to high speed transaction translator | |
TWI470436B (zh) | 用於排序關聯於儲存裝置之複數個寫入命令之系統、方法、及電腦程式產品 | |
US10592285B2 (en) | System and method for information handling system input/output resource management | |
US20080294801A1 (en) | Data transfer control device and electronic instrument | |
US9330033B2 (en) | System, method, and computer program product for inserting a gap in information sent from a drive to a host device | |
WO2015167490A1 (en) | Storage system bandwidth adjustment | |
US10853255B2 (en) | Apparatus and method of optimizing memory transactions to persistent memory using an architectural data mover | |
US20070150683A1 (en) | Dynamic memory buffer allocation method and system | |
US10768853B2 (en) | Information handling system with memory flush during shut down | |
US20080215789A1 (en) | Data transfer control device and electronic instrument | |
US9690736B2 (en) | Managing state transitions of a data connector using a finite state machine | |
KR102482527B1 (ko) | 시리얼 인터페이스를 사용하는 저장 장치의 작동 방법과 이를 포함하는 데이터 처리 시스템의 작동 방법 | |
JP2009048444A (ja) | Usbデバイスの制御方法、コントローラ及び電子機器 | |
US9026693B2 (en) | Method for filtering cached input/output data based on data generation/consumption | |
TWI579697B (zh) | 用於保持在啟動器與磁碟機之間之直接連接的系統、方法及電腦程式產品 | |
TW202046112A (zh) | 記憶體控制器、記憶體控制方法、以及電腦系統 | |
US11755518B2 (en) | Control of Thunderbolt/DisplayPort multiplexor for discrete USB-C graphics processor | |
US11513575B1 (en) | Dynamic USB-C mode configuration | |
US9390042B2 (en) | System and method for sending arbitrary packet types across a data connector | |
KR20170127691A (ko) | 스토리지 장치 및 이의 동작방법 | |
JP2011023089A (ja) | 記録再生装置 | |
KR20080060916A (ko) | Drm 처리 가능 usb 콘트롤러 및 그에 사용되는drm 처리 장치 | |
JP2010191863A (ja) | Atapiデバイス |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |