TWI441083B - 計時器管理之裝置與方法 - Google Patents

計時器管理之裝置與方法 Download PDF

Info

Publication number
TWI441083B
TWI441083B TW100129252A TW100129252A TWI441083B TW I441083 B TWI441083 B TW I441083B TW 100129252 A TW100129252 A TW 100129252A TW 100129252 A TW100129252 A TW 100129252A TW I441083 B TWI441083 B TW I441083B
Authority
TW
Taiwan
Prior art keywords
timer
operating system
type operating
hardware type
sleep mode
Prior art date
Application number
TW100129252A
Other languages
English (en)
Other versions
TW201209718A (en
Inventor
Ming Chi Chen
Ching Chao Yang
Chun Kun Chan
Original Assignee
Mediatek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mediatek Inc filed Critical Mediatek Inc
Publication of TW201209718A publication Critical patent/TW201209718A/zh
Application granted granted Critical
Publication of TWI441083B publication Critical patent/TWI441083B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/48Program initiating; Program switching, e.g. by interrupt
    • G06F9/4806Task transfer initiation or dispatching
    • G06F9/4812Task transfer initiation or dispatching by interrupt, e.g. masked
    • G06F9/4825Interrupt from clock, e.g. time of day
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/14Time supervision arrangements, e.g. real time clock
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/329Power saving characterised by the action undertaken by task scheduling
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Power Sources (AREA)
  • Electric Clocks (AREA)
  • Mobile Radio Communication Systems (AREA)

Description

計時器管理之裝置與方法
本發明係有關於即時作業系統(Real Time Operating System,以下簡稱為「RTOS」)計時排程器架構,尤指係有關於一種針對系統計時排程器服務之計時器管理之裝置以及相關的方法。
依據相關技術,所謂的RTOS可視為用於即時應用的一類作業系統,其中即時應用一般被認為是可確保「結果之正確性」以及「符合期限之額外限制條件」等兩者的一種應用。在傳統的電子裝置中,尤其是在內含的處理器具備RTOS計時排程器服務的電子裝置當中,某些傳統的排程計時器(例如:排程計時器事件、或排程器事件)可用來進行應用或任務(task)之定時控制(timing control)。然而,這些傳統的排程計時器在典型狀況下是以軟體模組來實現。於是,某些問題就可能發生。例如:該些傳統的排程計時器在某些狀況下可能會因為它們軟體型(software-based)的特性而變得不可信賴。又例如:該些傳統的排程計時器之間的干擾可能導致它們當中的某一者錯過期限;因此,一個使用這錯過期限的排程計時器之應用程式或任務似乎不可能會準時地進行運作。如此,需要一種新穎的方法來妥善地控制各種針對RTOS計時排程器服務之相關運作。
因此本發明之目的之一在於提供一種用來針對系統計時排程器服務計時器管理之裝置以及相關的方法,以解決上述問題。
本發明之另一目的在於提供一種用來針對系統計時排程器服務計時器管理之裝置以及相關的方法,以借助於某種架構來優化針對該系統計時排程器服務的運作之低功率效能(例如低電力損耗的狀況下之效能),其中該架構可藉由考慮調變解調器計時器(modem timer)的活動來提供一種「對齊調變器計時器」醒來時間點的功用。
本發明之較佳實施例中提供一種用來針對系統計時排程器服務計時器管理之裝置,該裝置包含有:一處理器,用來提供給即時作業系統來控制該裝置之運作;一普通計時器,用來將對時信號(time tick)提供給該套即時作業系統,以供定時控制之用;以及一硬體型(hardware-based)作業系統計時器,用來將至少一個排程計時器(scheduler timer)提供予該處理器,以供該系統計時排程器服務之用。
本發明之較佳實施例中提供一種用來針對系統計時排程器服務計時器管理之相關方法,其中該方法係應用一裝置,而該裝置包含一處理器,且該處理器係用來控制該裝置之運作。該方法包含有:利用一普通計時器將對時信號提供予該處理器,以供定時控制之用;以及利用一硬體型作業系統計時器將至少一個排程計時器提供 予該處理器,以供該系統計時排程器服務之用。
本發明的好處之一是,本發明之裝置與方法可兼顧運行時間(run-time)功率耗損與睡眠模式(sleep mode)功率耗損。例如:該硬體型作業系統計時器可支持一事件型(event-based)作業系統計時排程器,以節省該運行時間功率耗損。又例如:該硬體型作業系統計時器可依照調變器/解調變器(調變解調器)的活動來對齊該即時作業系統的計時排程器離開睡眠模式的時間點,以將該睡眠模式的功率耗損最小化。
在閱讀下述段落對本發明的示範性實施例進行的詳細描述後,習知技藝者可輕易了解本發明的前述目的以及其他目的,其中示範性實施例在多個圖中進行了圖解。
在本專利說明書及後續的申請專利範圍當中使用了某些詞彙來指稱特定的元件。所屬領域中具有通常知識者應可理解,硬體製造商可能會用不同的名詞來稱呼同一個元件。本說明書及後續的申請專利範圍並不以名稱的差異來作為區分元件的方式,而是以元件在功能上的差異來作為區分的準則。在通篇說明書及後續的請求項當中所提及的「包含」係為一開放式的用語,故應解釋成「包含但不限定於」。另外,「耦接」一詞在此係包含任何直接及間接的電氣連接手段。因此,若文中描述一第一裝置耦接於一第二裝置,則代表 該第一裝置可直接電氣連接於該第二裝置,或透過其他裝置或連接手段間接地電氣連接至該第二裝置。
請參考第1A圖至第1D圖,第1A圖至第1D圖為根據本發明的部分實施例針對系統計時排程器服務之設計方案,其中這些設計方案繪示於此,以便於理解其它諸如第2A圖至第2B圖以及第3圖所示之各個實施例。該系統計時排程器服務可針對即時作業系統來實施。
請參考第1A圖,該系統計時排程器服務可提供一些排程計時器(例如:排程計時器事件、排程器事件),諸如於第1A圖下方所繪示之排程計時器Timer(1)、Timer(2)、Timer(3)與Timer(4),而這些排程計時器可用來控制在本發明考慮的裝置中的處理器所執行的一些任務/應用(例如:至少一任務以及/或者至少一應用)之定時。例如:該裝置之某些運作可涉及取自普通計時器(諸如一般在二代(Second Generation,2G)行動電話中所採用的普通計時器)之對時信號,尤其是取自所謂的二代計時器(於對各個實施例進行圖解的第1B至1D圖、第2A圖、第3A圖中均係標示為「二代計時器」)之對時信號,其中該普通計時器之對時框(tick frame)的持續時間(尤其是二代計時器之對時框的週期)在典型狀況下是4.615毫秒(millisecond,ms)。依據本實施例,該等排程計時器之某些諸如第1A圖所示的運作可基於另一實體計時器(如第二實體計時器)來進行。例如:該些排程計時器可基於第二實體計時器之對時信號 來運作,而該第二實體計時器是專門供這些排程計時器所使用的。這只是為了說明的目的而已,並非對本發明之限制。依據本實施例之某些變化例,該些排程計時器可依照事件型設計方案來實施,且可基於該第二實體計時器來運作。於本實施例中,假設針對目前時間之對時信號值(time tick value)是Tick(A),並假設針對排程計時器Timer(1)、Timer(2)、Timer(3)與Timer(4)的截止時間(expiration time)之期望對時信號值分別為Tick(B)、Tick(C)、Tick(D)與Tick(E)。如第1A圖所示,該等期望對時信號值Tick(B)、Tick(C)、Tick(D)與Tick(E)可表示如下:Tick(B)=Tick(A)+3;Tick(C)=Tick(B)+2;Tick(D)=Tick(C)+4;以及Tick(E)=Tick(D)+5。
請注意,在以上揭露之排程計時器之外,本實施例之變化例尚可進一步提供一個或多個排程計時器,以供進行一個或多個其它任務/應用(例如:至少一其它任務以及/或者至少一其它應用)的截止時間控制。例如:一任務/應用可利用一排程計時器Timer(5)來控制該任務/應用的截止時間,使此截止時間介於分別利用排程計時器Timer(1)與Timer(2)之工作/應用的截止時間之間,其中針對排程計時器Timer(5)的截止時間之期望對時信號值為Tick(F)。在此狀況下,相關之期望對時信號值可重新表示如下: Tick(B)=Tick(A)+3;Tick(F)=Tick(B)+1;Tick(C)=Tick(F)+1;Tick(D)=Tick(C)+4;以及Tick(E)=Tick(D)+5。
依據本發明之某些實施例,為了針對系統計時排程器服務來設計諸如硬體型作業系統計時器(於圖解各實施例的第1B圖至第1D圖、第2A圖、第3圖中係標示為「作業系統計時器」)的第二實體計時器,應當首先確定該硬體型作業系統計時器之對時框的持續時間(尤其是該硬體型作業系統計時器之對時信號的週期)。例如:第1C圖所示實施例中的硬體型作業系統計時器之對時框的持續時間係異於第1B圖所示實施例中硬體型作業系統計時器之對時框的持續時間。
請參考第1B圖,該硬體型作業系統計時器之對時框的持續時間等同於普通計時器之對時框的持續時間。尤其是,該硬體型作業系統計時器之對時信號的週期等同於普通計時器之對時信號的週期。第1B圖所示實施例的好處之一是,當實施諸如硬體型作業系統計時器的第二實體計時器時,上層(例如:作業系統)不需要修改。然而,在某些關鍵性的狀況下,可能導致整個系統額外的功率耗損,而此額外的功率耗損持續的時間可達一個對時框的持續時間(諸如 4.615毫秒)。
更明確而言,當諸如二代計時器(於第1B圖中係標示為「二代計時器」)的普通計時器於二代計時器的一個對時框結束,離開正常模式(例如:第1B圖左側所示之「正常狀態」)並且進入睡眠模式(於第1B圖中係標示為「睡眠」)時,硬體型作業系統計時器(於第1B圖中係標示為「作業系統計時器」)決定於該硬體型作業系統計時器之相對應的對時框結束時睡眠,其中所考慮的裝置之整個晶片於該硬體型作業系統計時器之下一個對時框結束時(亦即,於第1B圖中係標示為「整個晶片睡眠」之陰影部分之開頭)進入睡眠狀態。正因為進入睡眠狀態時具有這一框的延遲,本實施例便引入了功率損耗。另外,當諸如二代計時器的普通計時器於二代計時器的另一個對時框結束,離開睡眠模式並且重新進入正常模式(例如:第1B圖右側所示之「正常狀態」)時,硬體型作業系統計時器醒來,其中由二代計時器所觸發之該硬體型作業系統計時器的醒來(於第1B圖中係標示為「作業系統計時器被二代計時器叫醒」)時間略晚於第1B圖中係標示為「整個晶片睡眠」的陰影部分之末端。
請參考第1C圖,其繪示的是第1B圖所示實施例之一變化例。該硬體型作業系統計時器的一個對時框的持續時間可遠短於普通計時器的一個對時框的持續時間。尤其是,該硬體型作業系統計時器之對時信號的週期可遠短於普通計時器之對時信號的週期。第1C圖所示實施例的好處之一是,在如上述之某些關鍵性的狀況下,睡 眠模式的功率耗損可以減少。然而,當實施如硬體型作業系統計時器的第二實體計時器時,上層(例如:作業系統)必須依照該硬體型作業系統計時器的一個對時框的持續時間(尤其是該硬體型作業系統計時器之對時信號的週期)來修改。另外,針對如正常模式的非睡眠模式(例如:第1C圖右側所標示之「正常狀態」),本實施例可能會由於對作業系統對時信號(例如:硬體型作業系統計時器之對時信號)之某些冗餘中斷,而產生高於第1B圖所示實施例之整體系統的運行功率耗損。
更明確而言,當諸如二代計時器(於第1C圖中係標示為「二代計時器」)的普通計時器於二代計時器的一個對時框結束,離開正常模式(例如:第1C圖左側所示之「正常狀態」)並且進入睡眠模式(於第1C圖中係標示為「睡眠」)時,硬體型作業系統計時器(於第1C圖中係標示為「作業系統計時器」)決定於該硬體型作業系統計時器之相對應的對時框結束時睡眠,其中所考慮的裝置之整個晶片於該硬體型作業系統計時器之下一個對時框結束時(亦即,於第1C圖中係標示為「整個晶片睡眠」之陰影部分之開頭)進入睡眠狀態。正因為進入睡眠狀態時具有這一框的延遲,本實施例便引入了功率損耗。但與第1B圖所示的實施例相比,由於硬體型作業系統計時器之對時框的持續時間在本實施例中更短,因此本實施例的功率損耗要比1B圖所示實施例的功率損耗更小。另外,當諸如二代計時器的普通計時器於二代計時器的另一個對時框結束,離開睡眠模式並且重新進入正常模式(例如:第1C圖右側所示之「正常狀 態」)時,硬體型作業系統計時器醒來,其中由二代計時器所觸發之該硬體型作業系統計時器的醒來(於第1C圖中係標示為「作業系統計時器被二代計時器叫醒」)時間略晚於第1C圖中係標示為「整個晶片睡眠」之陰影部分之末端。
請參考第1D圖,其繪示的是第1C圖所示實施例之一變化例。該硬體型作業系統計時器(於第1D圖中係標示為「作業系統計時器」)在第一排程計時器Timer(X)之截止時間的控制下,會從睡眠模式(於第1D圖中係標示為「睡眠」)中醒來,其中該硬體型作業系統計時器的醒來(於第1D圖中係標示為「作業系統計時器醒來」)之時間是排程計時器Timer(X)的截止時間,亦即第1D圖中係標示為「整個晶片睡眠」之陰影部分之末端。這只是為了說明的目的而已,並非對本發明之限制。依據本實施例之某些變化例,在利用排程計時器Timer(X)之任務/應用可以延遲的狀況下,排程計時器Timer(X)的截止時間可位於諸如二代計時器的普通計時器離開睡眠模式並且重新進入正常模式(例如:第1D圖右側所示之「正常狀態」)的時間點、或在這個時間點之後。例如:排程計時器Timer(X)的截止時間可對齊至呼叫接收(paging reception)之一特定時間。這是所謂的「計時器對齊機制」,其可供進一步改善低功率效能(例如低電力損耗的狀況下之效能)。
請參考第2A圖,第2A圖為依據本發明一實施例之計時器管理之裝置的示意圖,其中該計時器管理是用來針對系統計時排程器服 務(諸如上述針對RTOS實施之系統計時排程器服務)。裝置100可為一電子裝置之至少一部分(例如一部分或全部),而該電子裝置的例子可包含多功能行動電話、多功能個人數位助理(Personal Digital Assistant,以下簡稱為「PDA」)以及具備行動電話功能與PDA功能之可攜式電子設備。在此,上述之多功能行動電話可舉為本實施例當中裝置100的例子。這只是為了說明的目的而已,並非對本發明之限制。依據本實施例之某些變化例,裝置100可實施成上述之多功能PDA或上述之可攜式電子設備。依據本實施例之某些其它變化例,裝置100可實施成其它種類的電子裝置。
如第2A圖所示,裝置100包含處理器110、普通計時器120(於第2A圖中係標示為「二代計時器」)、振盪器130(於第2A圖中係標示為「振盪器」)以及如前述之硬體型作業系統計時器140(於第2A圖中係標示為「作業系統計時器」)。其中上述之二代計時器於本實施例中被舉為普通計時器120的例子。依據本實施例,處理器110係用來控制裝置100之運作,而普通計時器120與硬體型作業系統計時器140依據振盪器130所產生之時脈訊號來運作。另外,普通計時器120係用來將對時信號提供予處理器110,以供定時控制之用。此外,硬體型作業系統計時器140係用來將至少一個排程計時器提供予處理器110,以供系統計時排程器服務之用。實際上,處理器110與普通計時器120可耦接至裝置100之某些其它元件(諸如類比前端與調變器/解調變器)。然而,這樣的連接並未顯示於第2A圖,以避免讓此圖看起來太複雜。
基於第2A圖所示之架構,將第1A圖至第1D圖所示之各個實施例(及其變化例)其中之至少一部分所各自揭露的某些實施細節整合進同一個計時排程器機制是可行的,其中如此整合所得之計時排程器機制可以具備這些實施例/變化例之所有的優點,卻又不帶入這些實施例/變化例之任何缺點(若存在)。請參考第2B圖,相關細節進一步說明如下:第2B圖為依據本發明一實施例之計時器管理之方法910的流程圖,其中該計時器管理是用來針對系統計時排程器服務(諸如上述針對RTOS實施之系統計時排程器服務)。該方法可應用於第2A圖所示之裝置100,尤其是應用於普通計時器120與硬體型作業系統計時器140。該方法說明如下:於步驟912中,裝置100利用一諸如普通計時器120(於第2A圖中係標示為「二代計時器」)的普通計時器將對時信號提供予處理器110,以供定時控制之用,其中本實施例之普通計時器120可為第1B圖至第1D圖所示各個實施例中所描述過的任一二代計時器。這只是為了說明的目的而已,並非對本發明之限制。依據本實施例之某些變化例,普通計時器120可為其它種類的普通計時器,而非於任何傳統的二代行動電話中之計時器。
於步驟914中,裝置100利用一諸如硬體型作業系統計時器140 (於第2A圖中係標示為「作業系統計時器」)的硬體型作業系統計時器將至少一個排程計時器提供予處理器110,以供系統計時排程器服務之用。例如:硬體型作業系統計時器140可包含兩個計數器:140-1與140-2(未顯示於第2A圖至第2B圖),而兩個計數器140-1與140-2係分別用來對對齊框數(Alignment Frame Number,AFN)與未對齊框數(Un-alignment Frame Number,UFN)進行計數。在此,未對齊框數UFN亦可稱為非對齊框數(Non-alignment Frame Number,NFN)。實際上,對齊框數AFN可用來控制在睡眠模式中可延遲之目標事件的截止時間,且未對齊框數UFN可用來控制在任何模式中均不可延遲之目標事件的截止時間。尤其是,兩個計數器140-1與140-2可為倒數計數器,其中未對齊框數UFN為非負數,且針對對齊框數AFN是否可暫時地達到一負值並沒有任何限制。
依據本實施例之一特例,借助於硬體型作業系統計時器140,系統計時排程器服務可提供一事件型作業系統計時排程器。尤其是,借助於硬體型作業系統計時器140,該系統計時排程器服務可提供事件型作業系統計時排程器以節省運轉時間功率耗損。另外,借助於硬體型作業系統計時器140,該系統計時排程器服務可依照調變解調器(在此係「調變器/解調變器」之簡稱)活動來提供計時器對齊;而該等調變解調器活動是否不活躍,取決於普通計時器120是否處於睡眠模式中。尤其是,借助於硬體型作業系統計時器140,該系統計時排程器服務依照調變解調器活動來提供計時器對齊,以將睡眠模式功率耗損(亦即,睡眠模式下之功率耗損)最小化。
第3圖為第2B圖所示之方法910於一實施例中的實施細節。請注意,硬體型作業系統計時器140(於第2A圖中係標示為「作業系統計時器」)之對時框的持續時間可等同於普通計時器120(於第2A圖中係標示為「二代計時器」)之對時框的持續時間。尤其是,硬體型作業系統計時器140之該對時信號的週期可等同於普通計時器120之對時信號的週期。
假設一任務/應用可利用一排程計時器Timer(W)來控制此任務/應用的截止時間,使此截止時間位於普通計時器120(於第3圖中係標示為「二代計時器」)離開該正常模式(例如:第3圖左側所示之「正常狀態」)之前的最後一個對時框。例如:當排程計時器Timer(W)指示在時間點t已達截止時間時,在處理器110之控制下,硬體型作業系統計時器140強制地將兩個計數器140-1與140-2各自的計數器值(亦即,對齊框數AFN與未對齊框數UFN)分別設定為3與5;由於對齊框數AFN與未對齊框數UFN可分別以函數AFN(t)與UFN(t)表示(其中t可用來作為函數之時間索引),故在此狀況下,AFN(t)=3且UFN(t)=5。另外,當普通計時器120進入睡眠模式(於第3圖中係標示為「睡眠」)時,硬體型作業系統計時器140相應地進入睡眠模式(於第3圖中係標示為「作業系統計時器進入睡眠模式」),使得裝置100之整個系統睡著。尤其是,當普通計時器120在這個對時框結束時進入睡眠模式,硬體型作業系統計時器140於同一時間(亦即,在第3圖中係標示為「整個系統睡眠」 之陰影部分之開頭之時)進入睡眠模式。
隨著時間流逝,兩計數器140-1與140-2分別相應地減少其各自的計數器值(如對齊框數AFN與未對齊框數UFN)。例如:在時間點(t+1),AFN(t+1)=2且UFN(t+1)=4。相仿地,在時間點(t+2),AFN(t+2)=1且UFN(t+2)=3。另外,在時間點(t+3),AFN(t+3)=0且UFN(t+3)=2。請注意,一排程計時器Timer(Y)係用於可延遲之任務/應用。因此,依據方法910可決定排程計時器Timer(Y)依照對齊框數AFN來運作,這是因為針對對齊框數AFN是否可暫時地達到一負值並沒有任何限制。由於本實施例中延遲了排程計時器Timer(Y)之截止時間,排程計時器Timer(Y)就關聯至時間點(t+4),而時間點(t+4)是諸如二代計時器的普通計時器120觸發硬體型作業系統計時器醒來(於第3圖中係標示為「被二代計時器叫醒」)之後的一個時間點。尤其是,時間點(t+4)是在普通計時器120剛離開睡眠模式且重新進入正常模式(例如:第3圖右側所示之「正常狀態」)之後兩計數器140-1與140-2各自的計數器值減少之第一個時間點。
在時間點(t+4),兩個計數器140-1與140-2分別減少其各自的計數器值AFN與UFN。於第3圖中,AFN(t+4)=-1且UFN(t+4)=1,其中AFN(t+4)在時間點(t+4)可暫時為數值-1。由於排程計時器Timer(Y)指示已達截止時間,在處理器110之控制下,硬體型作業系統計時器140強制地將計數器140-1的計數器值AFN設定為一特定值,以供下一個被可延遲之任務/應用所利用之排程計時器(未 顯示於第3圖)使用。在此特定值為9的狀況下,對齊框數AFN在時間點(t+4)被重設為9。
在時間點(t+5),兩計數器140-1與140-2分別減少其各自的計數器值AFN與UFN。於第3圖中,AFN(t+5)=8且UFN(t+5)=0,其中UFN(t+5)在時間點(t+5)可暫時為數值0。由於排程計時器Timer(Z)指示已達截止時間,在處理器110之控制下,硬體型作業系統計時器140強制地將計數器140-2的計數器值UFN設定為一特定值,以供下一個被不可延遲之任務/應用所利用之排程計時器(未顯示於第3圖)使用。在此特定值為5的狀況下,未對齊框數UFN在時間點(t+5)被重設為5。
之後,在時間點(t+6),兩計數器140-1與140-2分別減少其各自的計數器值AFN與UFN。於是,AFN(t+6)=7且UFN(t+6)=4。
依據本實施例,裝置100及其相關方法910可兼顧運轉時間功率耗損與睡眠模式功率耗損。例如:硬體型作業系統計時器140可支持事件型作業系統計時排程器,以節省運轉時間功率耗損(例如:在正常模式中,時間點(t+4)、(t+5)、(t+6)、...等之任兩者之間的區間附近的運轉時間功率耗損)。又例如:硬體型作業系統計時器140可依照調變解調器活動來支持計時器對齊的功用,以藉由減少睡眠模式之中斷機率將睡眠模式功率耗損(例如時間點(t+3)與(t+4)之間的對時框附近的睡眠模式功率耗損)最小化。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100‧‧‧計時器管理之裝置
110‧‧‧處理器
120‧‧‧普通計時器
130‧‧‧振盪器
140‧‧‧硬體型作業系統計時器
910‧‧‧計時器管理之方法
912,914‧‧‧步驟
AFN‧‧‧對齊框數
t‧‧‧時間索引
Tick(A),Tick(B), Tick(C),Tick(D),Tick(E)‧‧‧對時信號值
Timer(1),Timer(2),Timer(3),Timer(4),Timer(W),Timer(X),Timer(Y),Timer(Z)‧‧‧排程計時器
UFN‧‧‧未對齊框數
第1A圖至第1D圖為依據本發明某些實施例當中針對系統計時排程器服務之某些設計方案。
第2A圖為依據本發明一實施例之一種用來針對系統計時排程器服務進行計時器管理之裝置的示意圖。
第2B圖為依據本發明一實施例之一種用來針對系統計時排程器服務進行計時器管理之方法的流程圖。
第3圖為第2B圖所示之方法於一實施例中的實施細節。
910‧‧‧計時器管理之方法
912,914‧‧‧步驟

Claims (20)

  1. 一種計時器管理之裝置,用於一系統計時排程器服務進行計時器管理,該計時器管理之裝置包含有:一處理器,用來控制該計時器管理之裝置之運作;一普通計時器,用來將對時信號提供予該處理器,以用於定時控制;以及一硬體型作業系統計時器,用來將至少一排程計時器提供予該處理器,以供該系統計時排程器服務之用,該硬體型作業系統計時器包含兩計數器,而該兩計數器係分別用來對一對齊框數與一未對齊框數進行計數。
  2. 如申請專利範圍第1項所述之計時器管理之裝置,其中借助於該硬體型作業系統計時器,該系統計時排程器服務提供一事件型作業系統計時排程器。
  3. 如申請專利範圍第2項所述之計時器管理之裝置,其中借助於該硬體型作業系統計時器,該系統計時排程器服務提供該事件型作業系統計時排程器,以節省運轉時間功率耗損。
  4. 如申請專利範圍第1項所述之計時器管理之裝置,其中借助於該硬體型作業系統計時器,該系統計時排程器服務依照調變解調器活動來提供計時器對齊;以及該些調變解調器活動是否不活躍,取決於該普通計時器是否處於一睡眠模式中。
  5. 如申請專利範圍第4項所述之計時器管理之裝置,其中借助於該硬體型作業系統計時器,該系統計時排程器服務依照該些調變解調器活動來提供該計時器對齊,以將睡眠模式功率耗損最小化。
  6. 如申請專利範圍第1項所述之計時器管理之裝置,其中該對齊框數係用來控制在一睡眠模式中可延遲之一目標事件的一截止時間,且該未對齊框數係用來控制在任何模式中均不可延遲之一目標事件的一截止時間。
  7. 如申請專利範圍第6項所述之計時器管理之裝置,其中該兩計數器為倒數計數器;以及該未對齊框數為非負數,且針對該對齊框數是否可暫時地達到一負值並沒有任何限制。
  8. 如申請專利範圍第1項所述之計時器管理之裝置,其中該硬體型作業系統計時器之一對時框的一持續時間等同於該普通計時器之一對時框的一持續時間。
  9. 如申請專利範圍第8項所述之計時器管理之裝置,其中當該普通計時器進入一睡眠模式時,該硬體型作業系統計時器相應地進入該睡眠模式,使該計時器管理之裝置之一整個晶片睡著。
  10. 如申請專利範圍第9項所述之計時器管理之裝置,其中當該普通計時器進入該睡眠模式,該硬體型作業系統計時器於同一時間進入該睡眠模式。
  11. 一種計時器管理之方法,用於一系統計時排程器服務進行計時器管理,該計時器管理之方法係應用於一裝置,該裝置包含一處理器用來控制該裝置之運作,該計時器管理之方法包含有:利用一普通計時器將對時信號提供予該處理器,以供定時控制之用;以及利用一硬體型作業系統計時器將至少一排程計時器提供予該處理器,以供該系統計時排程器服務之用,該硬體型作業系統計時器包含兩計數器,而該兩計數器係分別用來對一對齊框數與一未對齊框數進行計數。
  12. 如申請專利範圍第11項所述之計時器管理之方法,其中借助於該硬體型作業系統計時器,該系統計時排程器服務提供一事件型作業系統計時排程器。
  13. 如申請專利範圍第12項所述之計時器管理之方法,其中借助於該硬體型作業系統計時器,該系統計時排程器服務提供該事件型作業系統計時排程器,以節省運轉時間功率耗損。
  14. 如申請專利範圍第11項所述之計時器管理之方法,其中借助 於該硬體型作業系統計時器,該系統計時排程器服務依照調變解調器活動來提供計時器對齊;以及該些調變解調器活動是否不活躍,取決於該普通計時器是否處於一睡眠模式中。
  15. 如申請專利範圍第14項所述之計時器管理之方法,其中借助於該硬體型作業系統計時器,該系統計時排程器服務依照該等調變解調器活動來提供計時器對齊,以將睡眠模式功率耗損最小化。
  16. 如申請專利範圍第11項所述之計時器管理之方法,其中利用該硬體型作業系統計時器將該至少一排程計時器提供予該處理器以供該系統計時排程器服務之用之步驟另包含:利用該對齊框數控制在一睡眠模式中可延遲之一目標事件的一截止時間;以及利用該未對齊框數控制在任何模式中均不可延遲之一目標事件的一截止時間。
  17. 如申請專利範圍第16項所述之計時器管理之方法,其中該兩計數器為倒數計數器;以及該未對齊框數為非負數,且針對該對齊框數是否可暫時地達到一負值並沒有任何限制。
  18. 如申請專利範圍第11項所述之計時器管理之方法,其中該硬體型作業系統計時器之一對時框的一持續時間等同於該普通 計時器之一對時框的一持續時間。
  19. 如申請專利範圍第18項所述之計時器管理之方法,其另包含有:當該普通計時器進入一睡眠模式時,控制該硬體型作業系統計時器相應地進入該睡眠模式,使該裝置之一整個晶片睡著。
  20. 如申請專利範圍第19項所述之計時器管理之方法,其中控制該硬體型作業系統計時器相應地進入該睡眠模式之步驟另包含:當該普通計時器進入該睡眠模式時,控制該硬體型作業系統計時器於同一時間進入該睡眠模式。
TW100129252A 2010-08-30 2011-08-16 計時器管理之裝置與方法 TWI441083B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/870,851 US8713348B2 (en) 2010-08-30 2010-08-30 Apparatus for performing timer management regarding a system timer scheduler service, and associated method

Publications (2)

Publication Number Publication Date
TW201209718A TW201209718A (en) 2012-03-01
TWI441083B true TWI441083B (zh) 2014-06-11

Family

ID=45698728

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100129252A TWI441083B (zh) 2010-08-30 2011-08-16 計時器管理之裝置與方法

Country Status (3)

Country Link
US (1) US8713348B2 (zh)
CN (1) CN102385531B (zh)
TW (1) TWI441083B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9582010B2 (en) * 2013-03-14 2017-02-28 Rackspace Us, Inc. System and method of rack management
TWI493458B (zh) * 2013-04-22 2015-07-21 Acer Inc 電腦裝置及其重開機方法
CN104142832A (zh) * 2013-05-07 2014-11-12 宏碁股份有限公司 电脑装置及其重开机方法
US9717055B2 (en) 2014-02-20 2017-07-25 Mediatek Inc. Method for performing alarm grouping control of an electronic device with aid of at least one grouping control strategy, and associated apparatus
CN104865882B (zh) * 2014-02-20 2018-05-04 联发科技股份有限公司 对电子装置进行定时警示分组控制的方法和设备
EP3119943B1 (en) * 2014-03-20 2017-11-22 Husqvarna AB Dripping alert function
KR20170007958A (ko) * 2015-07-13 2017-01-23 에스케이하이닉스 주식회사 메모리 시스템
US20170169504A1 (en) * 2015-12-11 2017-06-15 Microsoft Technology Licensing, Llc Descending counter value matching with information sharing
US11366488B1 (en) 2021-05-20 2022-06-21 Nxp Usa, Inc. Timer for use in an asymmetric mutli-core system
CN115826731B (zh) * 2022-10-19 2023-07-11 科东(广州)软件科技有限公司 休眠控制方法及装置、存储介质和计算设备

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5586307A (en) * 1993-06-30 1996-12-17 Intel Corporation Method and apparatus supplying synchronous clock signals to circuit components
US5706407A (en) * 1993-12-28 1998-01-06 Kabushiki Kaisha Toshiba System for reallocation of memory banks in memory sized order
US6219827B1 (en) * 1998-03-12 2001-04-17 Hewlett-Packard Company Trace ranking in a dynamic translation system
US6195699B1 (en) * 1998-11-03 2001-02-27 Acorn Networks, Inc. Real-time scheduler method and apparatus
US6857063B2 (en) 2001-02-09 2005-02-15 Freescale Semiconductor, Inc. Data processor and method of operation
US6965763B2 (en) 2002-02-11 2005-11-15 Motorola, Inc. Event coordination in an electronic device to reduce current drain
US7032211B1 (en) * 2002-07-16 2006-04-18 Unisys Corporation Method for managing user scripts utilizing a component object model object (COM)
TWI235564B (en) 2002-09-23 2005-07-01 Global Sun Technology Inc Method of embedded power saving system
TWI228885B (en) 2003-01-23 2005-03-01 Mediatek Inc Method for controlling a mobile communication device to enter a power-saving mode and to recover timing after the mobile communication device leaves the power-saving mode
US7478186B1 (en) * 2004-06-03 2009-01-13 Integrated Device Technology, Inc. Interrupt coalescer for DMA channel
US7386749B2 (en) 2005-03-04 2008-06-10 Intel Corporation Controlling sequence of clock distribution to clock distribution domains
KR100731983B1 (ko) * 2005-12-29 2007-06-25 전자부품연구원 저전력 무선 디바이스 프로세서용 하드와이어드 스케줄러및 스케줄링 방법
US7734905B2 (en) * 2006-04-17 2010-06-08 Dell Products L.P. System and method for preventing an operating-system scheduler crash
KR100801649B1 (ko) 2006-10-12 2008-02-05 삼성전자주식회사 휴대 단말의 대기모드 절전 방법
US7788434B2 (en) 2006-12-15 2010-08-31 Microchip Technology Incorporated Interrupt controller handling interrupts with and without coalescing

Also Published As

Publication number Publication date
US20120054513A1 (en) 2012-03-01
CN102385531B (zh) 2014-07-16
TW201209718A (en) 2012-03-01
CN102385531A (zh) 2012-03-21
US8713348B2 (en) 2014-04-29

Similar Documents

Publication Publication Date Title
TWI441083B (zh) 計時器管理之裝置與方法
JP5410109B2 (ja) 電力制御システム及び電力制御方法
CN105373207B (zh) 一种无线通信终端的待机方法
KR101551321B1 (ko) 휴대용 컴퓨팅 디바이스에서 요청들을 스케쥴링하기 위한 방법 및 시스템
JP2762670B2 (ja) データ処理装置
US8108704B2 (en) Method for automatically switching power states
US8504753B2 (en) Suspendable interrupts for processor idle management
US8286169B2 (en) Dynamic scheduling an interval for polling devices based on a current operational power mode in an extensible firmware interface architecture
TW201421230A (zh) 可攜式電子設備及其操作方法、以及非暫時性記錄媒體
US10564708B2 (en) Opportunistic waking of an application processor
CN102117114B (zh) 一种嵌入式设备省电方法
CN102289279A (zh) 一种基于rtc时钟中断的设备管理方法及装置
TW201445303A (zh) 嵌入式控制器及其省電控制方法
CN107231386B (zh) 应用状态转换方法、装置及移动终端
US20100017634A1 (en) Dual-mode communication apparatus and power management method thereof
JP5930504B2 (ja) 保証された過渡期限とともに中央処理装置の電力を制御するためのシステムおよび方法
JP2008262370A (ja) 情報処理装置及び情報処理装置の監視制御方法
TWI407765B (zh) 行動裝置、省電方法及電腦可執行媒體
WO2007144648A1 (en) Power management in a computing device
US20230130826A1 (en) Real-time operating system with a cpu cycle time base
US7822999B2 (en) Computer system and method for controlling a processor thereof
CN114153305A (zh) 一种基于轻量实时操作系统的智能电表及低功耗管理方法
JP2000047880A (ja) オペレーティングシステム、その時間管理方法、情報処理装置および記憶媒体
JP2003337634A (ja) コンピュータ装置及びプロセッサ制御方法及びプロセッサ制御方法をコンピュータに実行させるためのプログラム及びプロセッサ制御方法をコンピュータに実行させるためのプログラムを記録したコンピュータ読み取り可能な記録媒体
JP2003162412A (ja) Cpuの省電力回路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees