TWI423414B - 積體電路微模組 - Google Patents

積體電路微模組 Download PDF

Info

Publication number
TWI423414B
TWI423414B TW098144884A TW98144884A TWI423414B TW I423414 B TWI423414 B TW I423414B TW 098144884 A TW098144884 A TW 098144884A TW 98144884 A TW98144884 A TW 98144884A TW I423414 B TWI423414 B TW I423414B
Authority
TW
Taiwan
Prior art keywords
integrated circuit
layer
heat pipe
package
epoxy
Prior art date
Application number
TW098144884A
Other languages
English (en)
Other versions
TW201034154A (en
Inventor
Peter Smeys
Johnson
Peter Deane
Reda R Razouk
Original Assignee
Nat Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US12/390,349 external-priority patent/US7843056B2/en
Priority claimed from US12/479,709 external-priority patent/US7898068B2/en
Priority claimed from US12/643,924 external-priority patent/US7902661B2/en
Application filed by Nat Semiconductor Corp filed Critical Nat Semiconductor Corp
Publication of TW201034154A publication Critical patent/TW201034154A/zh
Application granted granted Critical
Publication of TWI423414B publication Critical patent/TWI423414B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/24137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73267Layer and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92242Sequential connecting processes the first connecting process involving a layer connector
    • H01L2224/92244Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a build-up interconnect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

積體電路微模組
本發明大體上關於積體電路(Integrated Circuit,IC)的封裝。更明確地說,本發明是關於積體電路微模組。
有數種習知的方法用以封裝積體電路(IC)晶粒。某些封裝技術會創造電子模組用以將多個電子裝置(舉例來說,積體電路;被動式器件,例如:電感器、電容器、電阻器或是鐵磁材料;...等)併入單一封裝之中。併入一個以上積體電路晶粒的封裝通常會被稱為多晶片模組。某些多晶片模組包含一基板或內插板(interposer)以支撐各種器件;而其它多晶片模組則是利用導線框架、模具或是其它結構來支撐各種其它封裝器件。
已經有人找出數種多晶片模組封裝技術,舉例來說,用以利用多個層疊膜或多重堆疊晶片載板將多個互連層整合成該封裝。雖然用於封裝電子模組的既有排列與方法並無不妥,不過,仍得繼續努力發展出改良的封裝技術,用以提供省錢的方式,以便滿足各式各樣不同封裝應用的需求。
本發明說明用於改良積體電路微模組之散熱的各種設備及方法。本發明的其中一項觀點是關於一種具有一或多條導熱管的積體電路封裝。於此項觀點中,該積體電路封裝包含多層已固化、平坦化的介電質。一電氣裝置埋置該等介電層中的至少其中一者裡面。至少一導電互連層埋置在該等介電層中的一或多者裡面。一由導熱材料製成的導熱管埋置在至少一相關聯的介電層裡面。該導熱管熱耦接該電氣裝置及該積體電路封裝的一或多個外部表面。
在本發明的各種實施例中,該導熱管能夠彎折、分叉及/或延伸在實質不同的方向中。可能會有多條導熱管。特殊的實施例包含一導熱管,其會排列成用以傳送熱量而不會傳送電氣資料訊號。該導熱管能夠將該電氣裝置熱耦接至一或多個散熱片。
本發明的另一實施例是關於一種用於形成具有一或多條導熱管之積體電路封裝的方法。由一環氧樹脂所製成的多層會依序被沉積在一基板的上方。至少某些該等環氧樹脂層會被光微影圖樣化。一電氣裝置擺放在一或多個相關聯的環氧樹脂層的上方。一導電互連層及一導熱管形成在一或多個相關聯的環氧樹脂層的上方。該互連層與該導熱管實質上能夠同時被形成。
於其中一項觀點中,本發明大體上關於積體電路(IC)封裝且更明確地說,本發明是關於IC微模組技術。此項觀點包含由一介電質(其較佳的是可光成像且很容易平坦化)所製成的多層所構成的微模組。該微模組可能含有各式各樣的器件,其包含一或多個積體電路、互連層、散熱片、導體通道、被動式裝置、MEMS裝置、感測器、導熱管、...等。該等各種器件可以各式各樣不同的方式被排列且堆疊在該微模組裡面。可以利用各種習知的晶圓層級處理技術來沉積與處理該微模組的該等層與器件,例如:旋塗技術、噴塗技術、微影術及/或電鍍技術。本發明的另一項觀點是關於將多個主動式及/或被動式器件整合成單一、低成本、高效能封裝的晶圓層級製造技術與結構。
圖1所示的是根據本發明一實施例的封裝。於圖中所示的實施例中,一多層式封裝100包含:一基板102、一散熱片104、複數個堆疊介電質層106、積體電路114a至114c、被動式器件(圖中並未顯示)、互連層122a至122b、通道125以及外部接觸觸墊120。散熱片104會被形成在基板102的上方,而該等介電質層106則會被堆疊在該散熱片的頂端。必要時,多個互連層會被插設在相鄰的介電質層106之間。該等積體電路會被埋置在一堆疊的介電質層106裡面,而且可能會藉由該等互連層122a至122b與通道125之中合宜的線路被電氣連接至其它器件,舉例來說,其它IC、被動式器件、外部接觸觸墊120、...等。於圖中所示的實施例中,該等積體電路中的其中一者(114a)會有效地被安置在該散熱片104之上,以便提供良好的散熱效果。
該等介電質層106可以由任何合宜的介電材料製成。於各種較佳的實施例中,該等介電質層106是由很容易平坦化及/或可光成像的材料所製成。於一特殊的較佳實施例中,該等層是由可光成像、平坦化的SU-8所製成,不過,亦可以使用其它合宜的材料。於某些設計中,用於層106的介電質在剛被塗敷時的黏稠性很高,接著便會在光微影 製程期間被部分或完全固化。可以利用各式各樣合宜的技術來塗敷該等層106,其包含旋塗技術與噴塗技術。該等各個介電質層的厚度可以依照特殊應用的需求而廣泛地改變,而且不同的層不需要具有相同的厚度(不過,它們亦可能具有相同的厚度)。
封裝100裡面的積體電路114a至114c可以各式各樣的方式來排列並且可以被擺放在該封裝裡面的幾乎任何位置處。舉例來說,不同的積體電路114a至114c可以被設置在基板102之中、不同的可光成像層之中及/或相同的層裡面。於各種實施例中,該等積體電路114a至114c可以被堆疊、並排設置、彼此緊密相鄰擺放及/或分隔以封裝100之整體大小為基準的一實質距離。被設置在不同層之中的積體電路可以直接或部分被設置在彼此的上方,或者,它們可能會分開俾使它們彼此不會疊置。積體電路114a至114c亦可能具有各式各樣不同的形狀因數、架構以及配置。舉例來說,它們可能會有相對裸晶粒的形式(舉例來說,未封裝晶粒、覆晶、...等),部分及/或完全封裝晶粒的形式(舉例來說,BGA、LGA、QFN、...等)。
封裝100裡面的電性互連線同樣可以各式各樣不同的方式來排列。圖1中所示的實施例包含兩個互連(線路)層122a與122b。在不同的施行方式中可能會有更多或較少的互連層。每一個互連層通常會有至少一條(但是,通常會有許多條)線路123,它們會被用來在該封裝的不同器件之間幫助傳送電訊號。該等互連層122a至122b通常會被形 成在該等已平坦化層106中的一相關聯層的頂端。接著,該線路層會被埋置或被另一介電質層覆蓋。因此,該等互連層通常會延伸在平行於該等介電質層且被埋置在該等介電質層裡面的平面中。
因為該等互連層(以及該封裝的其它可能器件)會被形成在一介電質層的頂端,所以,會希望該等介電質層106具有非常平坦且堅硬的表面而可於其上形成其它器件(舉例來說,線路、被動式器件、...等)或是可以安置離散器件(舉例來說,IC)。SU-8特別適用於此應用,因為當利用習知的旋轉技術與旋塗技術來塗敷時其可輕易地自動平坦化,而且在被固化之後其會非常的堅硬。更確切地說,經旋轉的SU-8可以在利用習知的濺鍍技術/電鍍技術於其上形成高品質的互連層之前被用來形成一堅硬的平坦表面而不需要任何額外的平坦化作用(舉例來說,化學機械研磨)。可依此方式被塗敷而形成一非常平坦表面的介電材料在本文中稱為平坦化介電質。
導電通道125會被提供用以電氣連接駐存在該封裝的不同層處的器件(舉例來說,IC/線路/接點/被動式器件...等)。該等通道125會被排列成延伸穿過一相關聯的介電質層106。舉例來說,該等通道125可被用來將來自兩個不同互連層的線路耦接在一起,將一晶粒或另一器件耦接至一互連層,將一接點耦接至一線路、晶粒或是其它器件...等。如下文的更詳細說明,多個金屬化通道可以同時形成,因此藉由填充先前已形成在一相關聯介電質層106之中的 通道開口便可沉積一相關聯的互連層122a至122b。
封裝100可能包含圖1中所示者以外的許多其它類型裝置。在圖中所示的實施例中,僅顯示數個積體電路和互連層。不過,封裝100可能還含有幾乎任何數量的主動式及/或被動式裝置。此等主動式及/或被動式裝置的範例包含電阻器、電容器、磁核心、MEMS裝置、感測器、電池(舉例來說,囊封鋰電池或其它電池)、積體薄膜電池結構、電感器、...等。該些裝置可以被設置及/或被堆疊在封裝100裡面的各個位置中。該等器件可能具有事先製造之離散器件的形式或者可以於現場被形成。用於創造封裝100之以微影術為基礎的製程的其中一項優點是可以在分層形成該封裝期間於現場形成該些與其它器件。也就是,當被事先製造之後,離散器件幾乎可被擺放在封裝100裡面的任何位置,器件還可以利用任何合宜的技術(例如:習知的濺鍍及/或電鍍)被直接製造在任何的可光成像層106之上。由於此製程特性的關係,可以達成較優的匹配效果、精確性以及控制作用,而且可以在各種晶粒及/或基板尺寸(其包含中型與大型晶粒及/或基板)上達成低應力封裝的效果。
基板102可能是由任何合宜的材料所製成,其包含:矽、玻璃、鋼、石英、G10-FR4、任何其它FR4家族環氧樹脂、...等。端視特殊應用的需求而定,該基板可能為導電性、電絕緣性及/或透光性。於某些實施例中,該基板僅是於製造期間作為一載板並且因而會在該封裝完成之前被移除。於其它實施例中,該基板會保留為該封裝的一體成型部 件。倘若需要的話,該基板102還可藉由背面研磨技術或其它合宜的技術於組裝之後進行薄化。又,於其它實施例中,可能會完全省略該基板。
於某些實施例中,該基板102可能會整合一或多個感測器(圖中並未顯示)。此方式可達成整合感測器器件的目的,而不必進行封裝且不會有通常和要曝露於環境中的感測器的必要條件相關聯的可靠度問題。感測器可被安置在基板102的任一側而且可經由被蝕刻的視窗或微管道而被埋置或曝露於環境中。合宜感測器的範例包含,但是並不受限於:生物感測器、氣體感測器、化學藥劑感測器、電磁感測器、加速感測器、震動感測器、溫度感測器、濕度感測器、...等。
其中一種方式是將一感測元件整合至基板102的背面。該感測元件可被建立在該基板102之中一已經從該基板102的背面被蝕除的深腔穴的內部。舉例來說,該感測元件可能是一由多個電鍍Cu指狀物所製成的電容器。該電容器可經由微通道來與該基板102正面的接觸觸墊相連。封裝100可被形成在該些接觸觸墊的上方,俾使該電容器會與封裝100裡面的電裝置及互連層中的至少一部分電氣耦接。在晶圓背面所產生的腔穴內部的感測元件可能會填充著氣敏材料並且可能會自動曝露於環境中,而基板102正面的主動式電路系統則可以利用習知的囊封技術(例如:下面配合圖5E所討論者)來保護。
封裝100還包含一用於消散內部產生之熱量的系統, 其可能包含導熱管與散熱片,例如:散熱片104。此系統在封裝100的效能上可能會扮演很重要的角色,因為具有高電力密度和多個埋置裝置的封裝可能會需要有良好的散熱效果方能正常運作。該等導熱管與散熱片通常會與互連層122a至122b實質同時並且利用相同的技術來形成。此等導熱管能夠穿過及/或迂迴通過一或多個互連層及/或可光成像層。任何單一、連續的導熱管、線路及/或通道皆能夠在幾乎任何位置點處岔開伸入多個其它線路及/或通道之中並且能夠延伸在該封裝裡面一個以上的方向中,例如:橫向及/或垂直。該等導熱管實際上能夠讓封裝100裡面的任何裝置熱耦接位於該封裝100外部的一或多個散熱觸墊及/或散熱片。
散熱片104可能具有各種不同的架構。在圖中所示的實施例中,散熱片104會構成一涵蓋範圍實質上匹配於封裝100之可光成像層的涵蓋範圍的層。或者,封裝100可能包含一或多個散熱片,它們的維度至少部分匹配於上方或下方主動式裝置(例如:積體電路)的維度。在圖中所示的實施例中,散熱片可能具有形成在該基板上方的層或薄板104的形式並且會形成介電質層106的基底。倘若需要的話,積體電路114a至114c可以直接被安置在該散熱片層之上,如積體電路114(a)所示。或者,可以使用導熱通道(圖中並未顯示)來改良一埋置積體電路與該散熱片之間的熱路徑,如積體電路114(b)所示。於某些實施例中,該(等)散熱片或散熱片層會裸露在該封裝的頂端表面或底部表面。於其它實施例中,一基板或其它層可能會覆蓋該(等)散熱片或散熱片層,俾使該等散熱片充當熱分散板。該(等)散熱片104可能是由各式各樣合宜的導體材料(例如:銅)所製成而且可以和互連層相同的方式來構成。
封裝100的各種實施例可能還會併入各式各樣的其它特點。舉例來說,封裝100可能會併入高電壓(High Voltage,HV)隔離以及埋置的感應式賈凡尼功能(galvanic capability)。其特點可能是具有無線介面,舉例來說,無線系統IO的RF天線、EM電力收集(EM power scavenging)、EMI敏感性應用的RF屏蔽、...等。於各種實施例中,封裝100可能包含電力管理子系統,舉例來說,超級充電器(supercharger)、積體式光伏特開關、...等。封裝100可以被形成在一晶圓之上並且被囊封,舉例來說,如圖5E中所示。感測表面與材料可被整合至封裝100以及如上面且配合圖5A至5H、6A至6C及7A至7C所討論的晶圓的其它處理步驟之中。
接著,將參考圖2來說明根據本發明一實施例,用於形成積體電路封裝100的晶圓層級方法200。方法200的步驟圖解在圖3A至3L之中。方法200的步驟可以重複執行及/或以和圖中所示不同的順序來實施。應該注意的是,方法200中所示的製程可以用來同時構成圖3A至3L中所示者以外的許多其它結構。
一開始,在圖2的步驟202中,會利用任何各式各樣合宜的技術在基板102的上方形成圖3A的一非必要導體層104。舉例來說,於濺鍍一晶種層之後進行習知的電鍍便非常適用。當然,亦可以利用其它合宜的導體層形成技術。導體層104是充當散熱片並且可以由各種材料製成,例如:銅或是其它適當的金屬或金屬層堆疊。基板102可能是一晶圓並且可以由各式各樣合宜的材料製成,例如:矽、G10-FR4、鋼、玻璃、塑膠、...等。
在圖3B中,會在該散熱片104的上方沉積一層平坦化、可光成像的環氧樹脂106(圖2的步驟204)。這可以利用各式各樣的技術來完成,例如:旋塗、噴塗或片式層疊(sheet lamination)。在圖中所示的實施例中,環氧樹脂層106a是SU-8,不過,亦可以使用其它適當的介電材料。SU-8非常適用於利用習知旋轉塗佈技術的應用。
SU-8有各種優越的特性。其是一高黏稠性、可光成像、具有化學惰性的聚合物,舉例來說,其能夠在光微影製程期間曝露於UV輻射時被固化。SU-8會提供大於某些其它已知光阻的機械強度,可抵抗過度研磨作用,而且在高達至少300℃的溫度處具有機械性穩定與熱穩定。相對於特定其它可光成像的材料(例如:BCB),其可利用旋塗法很容易且均勻地平坦化,這使其可輕易地作為一可於其上製造互連線或是被動式器件的基底,並且可於其上安置積體電路或是其它被動式器件。其可輕易地被用來創造厚度範圍為1微米至250微米的介電質層,而且可以製造出更薄或更厚的層。於特殊的實施例中,多個具有大寬高比(舉例來說,約5:1或更大)的開口可以被形成在SU-8之中,其有助於形成具有大寬高比的器件,例如:導體性通道或其它結構。舉例來說,可以輕易地達成7:1的寬高比。相較於許多其它材料,利用SU-8層能夠達成更優的控制作用、精確性以及匹配效果,其能夠造成更高的密度與改良的效能。亦可以使用具有上面特徵中一或多者的其它合宜介電材料來取代SU-8。
在圖2的步驟206中,會利用習知的光微影技術來圖樣化環氧樹脂層106a。於其中一實施例中,會使用一光罩來選擇性地曝光該環氧樹脂層106a中的多個部分。曝光之後會進行烘烤作業。該些作業能夠讓該環氧樹脂層106a中已曝光的部分產生交聯。於該光微影製程期間,環氧樹脂層106a中已曝光的部分可能會被固化、部分被固化(舉例來說,B階)、或者會相對於未被曝光的部分被改質或硬化,以幫助稍後移除該環氧樹脂中未被曝光的部分。
在圖2與圖3C的步驟208中,該環氧樹脂層106a中未被曝光的部分會被移除以便在該環氧樹脂層106a中形成一或多個開口306。此移除製程可以各式各樣的方式來實施。舉例來說,可以在一顯影劑溶液中顯影該環氧樹脂層106a,從而導致該層106a中未被曝光的部分溶解。於進行顯影作業之後,可能會實施硬烘烤。
在圖2與圖3D的步驟210中,一積體電路114a會被擺放在開口306之中並且被安置在散熱片104之上。該積體電路114a可以各式各樣的方式來配置。舉例來說,該積體電路114a可能是一裸晶粒或覆晶晶粒,或者,其可能具有BGA、LGA及/或其它合宜的外送接針配置。於圖中所示的實施例中,積體電路114a的厚度會大於其在一開始被埋置於其中的環氧樹脂層106a的厚度;不過,於其它實施例中,該晶粒亦可能和其在一開始被埋置於其中的環氧樹脂層具有實質上相同或較薄的厚度。積體電路114a的主動面可以面向上或面向下。於特殊的實施例中,該積體電路114a可以利用黏著劑被貼附且被熱耦接至散熱片104。
在積體電路114a已經被設置在開口306之中且被貼附至散熱片之後,一第二環氧樹脂層106b便會被塗敷在該積體電路114a與該環氧樹脂層106a的上方(圖2的步驟204),如圖3E中所示。和第一環氧樹脂層106a相同,可以利用任何合宜的方法(例如:旋塗法)來沉積該第二環氧樹脂層106b。於圖中所示的實施例中,環氧樹脂層106b是位於積體電路114a和環氧樹脂層106a的正上方、與積體電路114a和環氧樹脂層106a緊密相鄰及/或直接接觸積體電路114a和環氧樹脂層106a;不過,亦可以採用其它排列。環氧樹脂層106b可能會完全或部分覆蓋積體電路114a的主動表面。
在環氧樹脂層106b已經被塗敷之後,便可以利用任何合宜的技術來對其進行圖樣化與顯影(步驟206與208),該等技術通常和用於圖樣化第一環氧樹脂層106a為相同的技術。於圖中所示的實施例中,多個通道開口312會被形成在積體電路114a的上方,以便在積體電路114a的主動表面上露出I/O焊接觸墊(圖中並未顯示)。所產生的結構如圖3F中所示。
於已經形成任何適當的通道開口312之後,一晶種層319便會被沉積在開口312和環氧樹脂層106b的上方,如圖3G中所示。晶種層319可能是由任何合宜的材料所製成(其包含由多個依序塗敷的子層(舉例來說,Ti、Cu以及Ti)所組成的堆疊)並且可以利用各式各樣的製程來沉積(舉例來說,藉由在該等外露表面上濺鍍一薄的金屬層)。前述方式的特點是,被濺鍍的晶種層會有塗佈所有外露表面(其包含通道開口312的側壁和底部)的傾向。晶種層319的沉積亦可能僅限於該等外露表面的一部分。
在圖3H中,一光阻315會被塗敷在晶種層319的上方。光阻315可能為正向或負向,其會覆蓋晶種層319並且填充開口312。在圖3I中,該光阻會被圖樣化且顯影,用以形成會露出晶種層319的開放區域317。該等開放區域會被圖樣化反映互連層的所希望的佈局,其包含任何所希望的導體線路及熱管以及下方的環氧樹脂層106(b)中所希望的任何通道。於已經形成該等所希望的開放區域之後,該晶種層中的外露部分接著便會被電鍍,以便形成所希望的互連層結構。於某些實施例中,在進行電鍍之前會先蝕刻該晶種層中的一部分(舉例來說,Ti)。於電鍍期間,一電壓會被施加至晶種層319,用以幫助將一導體材料(例如:銅)電鍍至該等開放區域317之中。在已經形成該互連層之後,該場域中的光阻315和晶種層319接著便會被剝除。因此,互連層122a會被形成在環氧樹脂層106b的上方,如圖3J中所示(步驟212)。前面所述之用以利用金屬來填充該通道開口的電鍍作業從而便會在該等通道開口以前所界定的空間中形成金屬通道313。該等金屬通道313可以被排列成用以電氣耦接積體電路114a的I/O觸墊及互連層122a的對應線路316。因為晶種層319已經被沉積在開口312的側壁和底部兩者之上,所以,該導體材料實質上會同時累積在該等側壁和該等底部之上,從而導致開口312的填充速度會快過該晶種層僅被塗佈在開口312的底部上。
圖中雖然並未顯示在環氧樹脂層106a與106b之中;不過,其它通道亦可能會被形成穿過一或多個環氧樹脂層,用以器件(舉例來說,線路、被動式裝置、外部接觸觸墊、IC、...等)耦接在一起。又,於其它排列中,可能會在一積體電路的底部(或其它)表面的一表面與散熱片層104之間形成多條導體通道,以便在即使未利用金屬化作業來達成其電流攜載功能仍可提供一條良好導熱路徑至該散熱片。一般來說,互連層122a會有任何數量的相關聯線路及金屬通道,並且會以適合用來電氣耦接它們的相關聯封裝器件的任何方式來繞接該些導體。
要注意的是,本文雖然已經說明一種非常適合在實質相同的時間處於一相關聯的環氧樹脂層106上方形成線路以及於其裡面形成通道的特殊濺鍍/電沉積製程;不過,應該明白的是,亦可以使用各式各樣其它習知或新開發的製程來分開或一起形成該等通道和線路。
在已經形成互連層122a之後,通常會以適合用來形成額外環氧樹脂層、互連層以及適合用以將適當的器件擺放於其中或其上或是於其中或其上形成適當器件的任何順序重複進行步驟204、206、208、210及/或212,以便形成一特殊封裝100,例如:圖3K中所示的封裝。舉例來說,在圖中所示的實施例中,額外的環氧樹脂層106c至106f會被塗敷在層106b上方(其實際上會在必要時重複進行步驟204)。積體電路114b與114c會被埋置在環氧樹脂層106d與106e裡面(步驟206、208以及210)。另一互連層122b會被形成在頂端環氧樹脂層106f裡面(步驟206、208以及212),依此類推。
應該明白的是,封裝100之中的積體電路和互連層可以各式各樣的方式來排列,端視特殊應用的需求而定。舉例來說,在圖中所示的實施例中,某些積體電路的主動面會直接堆疊在彼此的上方(舉例來說,積體電路114a與114b)。某些積體電路會被埋置在同一個環氧樹脂層或多個相同的環氧樹脂層裡面(舉例來說,積體電路114b與114c)。積體電路可能會被埋置在和其中埋置著互連層的環氧樹脂層不同的環氧樹脂層之中(舉例來說,互連層318a和積體電路114a與114b)。(「不同的(distinct)」環氧樹脂層所指的是多層之中的每一層與其它層依序被沉積在單一、有黏著性的塗層之中,如環氧樹脂層106a至106e的情況。)積體電路可能會被堆疊在彼此的上方及/或彼此緊密相鄰。積體電路亦可透過實質上延伸至任何單一積體電路之最鄰近處或輪廓外面的電氣互連層、通道及/或線路被電氣耦接(舉例來說,積體電路114b與114c)。
在圖2與圖3L的步驟214中,可能會在封裝100的頂表面新增非必要的外部接觸觸墊120。該等外部接觸觸墊120可以被擺放在其它表面之上並且以各式各樣的方式來形成。舉例來說,可以利用上面所述的技術來圖樣化與顯影頂端環氧樹脂層106f,用以露出電氣互連層122b的一部分。任何合宜的金屬(例如:銅)皆可被電鍍至環氧樹脂層106f上的孔洞之中,用以形成導體通道與外部接觸觸墊120。因此,至少某些該等外部接觸觸墊120可以電氣耦接電氣互連層122a至122b及/或積體電路114a至114c。
封裝100的特徵元件可以各式各樣的方式來修正。舉例來說,其可能含有更多或較少的積體電路及/或互連層。其可能還含有多個額外的器件,例如:感測器、MEMS裝置、電阻器、電容器、薄膜電池結構、光伏特電池、RF無線天線及/或電感器。於某些實施例中,基板102會被隱蔽或是棄置。基板102可能具有任何合宜的厚度。舉例來說,範圍在約100至250微米之中的厚度極適用於許多應用之中。封裝100的厚度可能會廣泛地改變。舉例來說,範圍在約0.5至1毫米之中的厚度極適用於許多應用之中。電氣互連層122a與122b的厚度同樣可能會隨著特殊應用的需求而廣泛地改變。舉例來說,相信約50微米的厚度極適用於許多應用之中。
圖4A所示的是本發明另一實施例的剖面圖。和圖1的封裝100雷同,圖4A的封裝400包含積體電路401與403,環氧樹脂層410,以及多個互連層。封裝400還包含在封裝100之中並未顯示的某些額外非必要的特徵元件。
舉例來說,封裝400的特點是積體電路401會熱耦接一散熱片402。在圖中所示的實施例中,散熱片402的某些維度實質上和被熱耦接裝置的維度雷同。於特殊的實施例中,散熱片402可能會大於或小於其下方裝置。散熱片402可能會被設置在積體電路401的頂端表面或底部表面之上及/或直接接觸積體電路401的頂端表面或底部表面。其可能會直接近接封裝400的一外部表面(如圖中所示之實施例的情況),或者會透過一或多個熱通道被連接至該外部表面。散熱片402會熱耦接一導體層,例如:圖1的層104。於環氧樹脂層410是由SU-8製成的較佳實施例中,在積體電路401的正下方若有一散熱片402會特別有幫助,因為熱量不會完全經由SU-8傳導。
封裝400的特點還有各種被動式器件,例如:電感器406與408、電阻器404以及電容器407。該些被動式器件可能位於封裝400裡面的任何環氧樹脂層或位置中。它們可以利用各式各樣的合宜技術來形成,端視特殊應用的需求而定。舉例來說,電感器繞線412以及電感器核心410a與410b可能是藉由在該等環氧樹脂層410中的至少其中一者上方分別沉積導體材料與鐵磁材料而形成。薄膜電阻器可能是藉由在該等環氧樹脂層410中的其中一者上方濺鍍 或塗敷任何合宜的電阻性材料(例如:矽鉻、鎳鉻及/或鉻碳化矽)而形成。電容器可能是藉由在被沉積於一或多個環氧樹脂層上方的金屬板之間夾設一薄的介電質層而形成。事先製造的電阻器、電感器以及電容器亦可以被擺放在一或多個環氧樹脂層410之上。導體性、鐵磁性以及其它材料皆能夠利用本技術中已知的任何合宜方法來沉積,例如:電鍍法或濺鍍法。
封裝400還包含位於正面表面416之上的非必要BGA型接觸觸墊411。因為接觸觸墊411的位置的關係,基板414能夠由各種材料製成,例如:G10-FR4、鋼和玻璃。於該等接觸觸墊位於背面表面418之上的特殊實施例中,基板414可能會是由矽所製成而且特點是具有能夠和該等接觸觸墊達成電氣連接的貫穿通道。於另一實施例中,該基板主要是作為一用於形成該封裝400的建立平台而且最後會被磨除。
圖4B所示的是本發明的另一實施例,其具有圖4A中所示的許多特徵元件。此實施例包含額外的器件,它們包含:精密可調整式電容器430與電阻器432、微繼電器434、低成本可組態設定的精密被動式回授網路436、FR-4底座438、以及光伏特電池440。電池440可能會被一層透明材料(例如:透明的SU-8)覆蓋。於其它實施例中,光伏特電池440可以下面來取代:窗型玻璃感測器、無線相位天線陣列、散熱片或是另一合宜的器件。封裝400可能包含許多額外的結構,它們包含:電力電感器陣列、有RF功能 的天線、導熱管以及用於消散來自封裝400內部之熱量的外部觸墊。
圖4C與4D所示的是具有導熱管的兩個另外實施例。圖4C圖解一封裝479,其包含一被埋置在多層平坦化、可光成像環氧樹脂480之中的積體電路486。多個金屬互連線484會耦接積體電路486的主動表面上的焊接觸墊(圖中並未顯示)。積體電路486的背面會被安置在一導熱管488a和488b之上,該導熱管包含導熱線路488a和導熱通道488b。導熱管488a和488b是由會妥適傳導熱量的任何合宜材料所製成,例如:銅。如虛線489所示,來自積體電路486的熱量會傳送通過積體電路486的背面,在導熱線路488a附近流動並向上通過導熱通道488b,所以,該熱量會流通至封裝479的外部頂端表面。圖4B中所示的實施例可以利用各種技術來製造,例如:配合圖3A至3K所討論的技術。
圖4D所示的是本發明的另一實施例。該實施例包含一積體電路114a,其底部表面會熱耦接導熱管470a至470d。導熱管470a至470d是由導熱材料(例如:銅)所製成,並且會將熱量從積體電路114a處傳送至封裝100的外部熱流通部位472。對具有多個積體電路和高電力密度的封裝來說,熱消散可能會造成問題。能夠耦接封裝100裡面一或多個裝置的導熱管470a至470d可以讓內部產生的熱被傳輸至封裝100的一或多個外部表面。在圖4C中,舉例來說,熱會被傳導遠離積體電路114a而流到封裝100的頂端表 面、底部表面以及多個側邊表面上的熱流通部位472。
多個散熱片亦可能會被安置在封裝100的頂端表面、底部表面、側邊表面及/或幾乎任何外部表面。在圖中所示的實施例中,舉例來說,位於封裝100之底部表面的熱分散板101會熱耦接導熱管470a至470d並且將熱量消散至封裝100的整個底部表面區域。於其中一實施例中,封裝100中的所有導熱管(它們會熱耦接多個埋置的積體電路)同樣會熱耦接熱分散板101。於此實施例的一變化例中,某些該等導熱管還會耦接位於該封裝100之頂端表面的散熱片。導熱管470a至470d可以利用和用於製造互連層122a至122b雷同的製程來形成。它們可能會耦接封裝100裡面的多個被動式及/或主動式裝置並且能夠延伸在封裝100裡面的幾乎任何方向中。在圖中所示的實施例中,舉例來說,導熱管470a至470d會延伸在平行及垂直於由該等可光成像層106所形成之平面中某些平面的方向中。如圖4C中所示,導熱管470a至470d可能包含穿過一或多個互連層122a至122b及/或可光成像層106的導熱線路470b與470d及/或通道470a與470c。該等導熱管470a至470d會被配置成用以散熱、傳導電氣訊號或兩者。於其中一實施例中,會在相同的環氧樹脂層裡面埋置一用於傳送電氣訊號的互連層以及一不適合用於傳送電氣訊號的導熱管。
本發明的另一實施例圖解在圖4E中。封裝排列450包含一被形成在基板456之頂端表面460上的微系統452。微系統452可能包含多個介電質層、互連層、主動式及/或被動式器件,並且可能具有配合圖1的封裝100及/或圖4A的封裝400所述的任何特徵元件。微系統452及基板456的頂端表面460會被囊封在鑄模成型材料464(其可以由任何合宜的材料製成,例如:熱固性塑膠)之中。多個金屬通道458會電氣耦接微系統452底部的外部觸墊(圖中並未顯示)及基板456的底部表面461。該等通道458會終止於非必要的焊球462處,該等焊球可能是由各種導體材料製成。舉例來說,焊球462可以被安置在一印刷電路板之上,用以達成微系統452和各種外部器件之間的電氣連接。
圖5A至5H所示的是用於建立和圖4D之排列450雷同的封裝的晶圓層級製程的剖面圖。圖5A繪製的是一具有頂端表面502和底部表面504的晶圓500。圖中僅顯示晶圓500的一小部分。虛垂直線所示的是已投影的切割線508。在圖中所示的實施例中,基板500可能是由各式各樣的合宜材料所製成,例如:矽。
在圖5B中,晶圓500的頂端表面502會被蝕除,用以形成孔洞506。此蝕刻製程可以利用各式各樣的技術來實施,例如:電漿蝕刻技術。而後,金屬便會被沉積在該等孔洞之中,用以形成一電氣系統。此沉積可以利用任何合宜的方法來實施,例如:電鍍法。舉例來說,一晶種層(圖中並未顯示)可能會被沉積在晶圓500的頂端表面502上方。接著,便可以利用一金屬(例如:銅)來電鍍該晶種層。該電鍍製程會在晶圓500的頂端表面502產生金屬通道510以及接觸觸墊512。
在圖5D中,微系統513會利用和配合圖2及3A至3L所述者雷同的步驟被形成在晶圓500的頂端表面502上。在圖中所示的實施例中,微系統513並不具有被形成在它們的頂端表面515上的外部接觸觸墊,因為頂端表面515在稍後的作業中將會進行包覆鑄模成型。於另一實施例中,多個外部接觸觸墊會被形成在頂端表面515上,用以在進行包覆鑄模成型之前達成晶圓層級功能測試。微系統513在它們的底部表面517上具有外部接觸觸墊,它們會對齊晶圓500之頂端表面502上的接觸觸墊512。這有助於在該等金屬通道510和該等微系統513裡面的該等互連層之間達成電氣連接。
在圖5E中,一合宜的鑄模成型材料520會被塗敷在該等微系統513以及晶圓500的頂端表面502上方。該鑄模成型製程能夠利用各式各樣合宜的技術與材料來實施。結果,便會形成一已鑄模成型的晶圓結構522。於某些設計中,鑄模成型材料520會完全覆蓋及囊封微系統513及/或整個頂端表面502。鑄模成型材料520的塗敷可以為微系統513提供額外的機械支撐,當微系統513非常龐大時這可能相當實用。
圖5F所示的是當利用任何各種合宜技術(例如:背面研磨技術)部分移除晶圓500的底部表面504之後的已鑄模成型的晶圓結構522。結果,部分的金屬通道510便會露出。在圖5G中,焊球524會被塗敷至該等裸露的金屬通道510部分。在圖5H中,接著便會沿著已投影的切割線508來單體化該已鑄模成型的晶圓結構522,以便創造多個個別的封裝排列526。該單體化製程可以利用各式各樣適當的方法(例如:削切法或雷射切割法)來實施。
圖6A至6C所示的是根據本發明另一實施例用於建立一封裝的晶圓層級製程的剖面圖。圖6A所示的是已經事先製造出多個穿孔602的基板600。圖6B所示的是將金屬沉積在該等孔洞602之中,用以形成多個金屬通道604。金屬的沉積可以利用任何合宜的技術(例如:電鍍技術)來實施。於某些實施例中,該基板600會事先製造出穿孔602及/或金屬通道604,因而得以省略一或多個處理步驟。在圖6C中,多個微系統606會利用任何前述的技術被形成在該等金屬通道604與該基板600上方。而後,便可以實施焊凸作業及單體化,如圖5G與5H中所示。圖中所示的實施例可能包含和配合圖5A至5H所述者相同的各種特徵元件。
圖7A至7C所示的是根據本發明另一實施例用於建立一封裝的晶圓層級製程的剖面圖。一開始會先提供一基板700。多個銅質觸墊702接著會被形成在基板700的頂端表面上方。在圖7B中,多個微系統704會利用任何前述的技術被形成在銅質觸墊702與該基板700上方。該等微系統704與基板700的頂端表面接著會被囊封在合宜的鑄模成型材料706之中。接著,在圖7C中,基板700會被完全磨除或移除。而後,多個焊凸塊便會被貼附至銅質觸墊702。圖中所示的實施例可能包含和配合圖5A至5H所述者相同的各種特徵元件。
本發明的額外實施例圖解在圖8至10中。該些實施例是關於會在一基板(舉例來說,矽質基板)裡面埋置一或多個積體電路的積體電路封裝。埋置積體電路會被一可光成像的環氧樹脂層覆蓋。一互連層會被形成在該環氧樹脂層的上方並且會經由該環氧樹脂層中的一或多條通道電氣耦接該積體電路。
在基板中埋置一或多個積體電路會提供許多優點。舉例來說,本發明的各實施例皆包含會使用該基板作為散熱片、導電體及/或用於光通訊之媒體的埋置積體電路。當使用矽質晶圓作為該基板時,埋置積體電路和矽質基板雷同的熱膨脹是數能夠有助於降低脫層的風險。於某些施行方式中,將積體電路埋置在基板中而非環氧樹脂層中能夠幫助最小化該環氧樹脂層的厚度並且縮減封裝的尺寸。
現在參考圖8A與8B來說明包含具有一或多個埋置積體電路之基板的積體電路封裝的各種範例。圖8A所示的是一積體電路封裝800,其包含:一基板804、積體電路802、一環氧樹脂層806以及一互連層812。基板804較佳的是一矽質晶圓,其很容易藉由現有的半導體封裝設備來處置。不過,端視封裝800的預期用途而定,可以使用其它合宜的材料(舉例來說,玻璃、石英、...等)。積體電路802會被設置在該基板804之頂端表面中的腔穴808裡面。該等積體電路802的主動面以及該基板804的頂端表面會被一環氧樹脂層806覆蓋。該環氧樹脂層806是由一平坦化、可光成像的環氧樹脂(例如:SU-8)所製成。該互連層812會被形成在該環氧樹脂層806的上方。該互連層812包含導體線路812b以及導體通道812a,它們會延伸至該環氧樹脂層806中的開口810並且會電氣耦接該等積體電路802之主動面上的I/O觸墊。於不考慮新增更多環氧樹脂層、積體電路以及電氣器件的各種施行方式中,一介電質層能夠被塗敷在該互連層812的上方。焊接觸墊可能會被形成在該封裝800的外面,它們會經由該介電質層之中的開口來電氣耦接該等積體電路802和該互連層812。
圖8B所示的是本發明的另一實施例,其包含在基板804的上方設置額外的環氧樹脂層、積體電路以及互連層。該積體電路封裝801包含多個相鄰的環氧樹脂層822、互連層818以及積體電路816,它們會被堆疊在互連層812、環氧樹脂層806、積體電路802以及基板804的上方。積體電路816中的每一者會被設置在該等環氧樹脂層822中的至少其中一者之中。互連層818會被散置在各個積體電路816與環氧樹脂層822之間。該等互連層818會相互電氣連接各個積體電路802與816並且讓積體電路802與816電氣連接被形成在該積體電路封裝801之頂端表面上的I/O觸墊824。
應該明白的是,圖8A與8B代表的是可以從中產生許多變化例的特殊實施例。舉例來說,可能會有一個或幾乎任何數量的積體電路被設置在該基板804的裡面或之上。該等導體通道與線路的設置、該等腔穴的擺放與維度及/或該等互連層與環氧樹脂層的厚度皆可能和圖中所示者不同。除此之外,配合圖1至7C所述的任何特徵元件及排列亦可結合圖8A與8B中的幾乎任何觀點或是用來修正圖8A與8B中的幾乎任何觀點。
現在參考圖9A至9G來說明用於形成圖8A與8B之積體電路封裝的示範性方法。在圖9A中會提供一基板902。於一較佳的實施例中,該基板902是一矽質晶圓,因為這能夠幫助最大化圖9A至9F之操作和既有以半導體晶圓為基礎之處理設備的相容性。於替代的實施例中,基板902可能是由各式各樣的材料(其包含:矽、玻璃、鋼、G10-FR4、石英、...等)所製成,端視特殊應用的需求而定。
在圖9B中,多個腔穴904會被形成在基板902之中。腔穴904可以利用濕式或電漿蝕刻來形成,不過,亦可以利用其它合宜的技術。蝕刻製程中所使用的化學藥劑以及基板902中的矽的結晶結構能夠幫助控制腔穴904之側壁的角度。舉例來說,已經發現到,[1,1,0]的矽晶體結構能夠幫助更筆直的側壁及/或幫助形成一約略垂直於其對應腔穴之底部表面的側壁。晶粒貼附黏著劑903會被塗敷至腔穴904的底部,以便幫助將積體電路906黏著至腔穴904的底部表面,如圖9C中所示。於一替代的實施例中,在將積體電路906擺放於該腔穴904中之前,該晶粒貼附黏著劑903會先以個別的方式或在晶圓層級中被塗敷至積體電路906的背部表面。端視特殊應用的需求而定,該晶粒貼附黏著劑可能為導電性或不導電性。於某些實施例中,倆種類型的黏著劑會同時被使用在相同的封裝之中,俾使其中一個積體電路會經由其底部表面電氣耦接一導電基板,而另一個積體電路則會與基板電氣絕緣(下面會討論導電基板的各種應用)。
在圖9D中,一平坦化、可光成像的環氧樹脂層908會被沉積在該等腔穴904、該基板902以及該等積體電路906的上方。該環氧樹脂層908較佳的是SU-8,但是,亦可以使用其它合宜的材料。該環氧樹脂層能夠延伸在積體電路906之主動表面的上方及直接接觸該積體電路906的主動表面並且能夠填入該基板902中的腔穴904之中。如先前所提,利用可光成像的環氧樹脂(例如:SU-8)的其中一項優點是相較於其利用光微影技術能夠有更佳的控制程度。
在圖9E中,一或多個開口910會被形成在該環氧樹脂層908之中。該等開口910能夠以熟習半導體處理領域的人士已知的各式各樣方式來產生。舉例來說,該環氧樹脂層908可能會被光微影圖樣化並且可以利用一顯影劑溶液來溶解部分該環氧樹脂層908。該等開口910能夠露出被埋置在該環氧樹脂層908裡面的積體電路906之主動表面上的I/O觸墊。
圖9F所示的是互連層912之成形,其能夠利用本技術中已知的各種合宜技術來實施。和配合圖3F至3J所述之步驟類似的其中一種方式包含:沉積一晶種層與一光阻層;圖樣化該光阻層;以及電鍍一金屬,用以在該等開口910中形成導體線路912a和導體通道912b。於各種實施例中,該互連層912會電氣連接被埋置在基板902之中的多個積體電路晶粒906。
而後,額外的環氧樹脂層918、積體電路922及/或互連層916便可被形成在基板902、積體電路906、環氧樹脂層908以及互連層912的上方。該些層與器件可以各式各樣的方式來排列,並且可以利用配合圖1至7C所討論的任何排列與特徵元件來修正圖中所示實施例的任何觀點。舉例來說,該等一或多個互連層912及/或916可以用來電氣連接被設置在該基板902裡面的積體電路906以及被埋置在該等環氧樹脂層918裡面的任何或全部積體電路922。適合或不適合用於傳送電氣訊號的導熱管會從該以基板為基礎的積體電路晶粒906延伸至積體電路封裝921的任何外部表面。如先前所述,各種被動式裝置與主動式裝置、導熱管、散熱片、感測器、...等可以被形成或擺放在該積體電路封裝921的幾乎任何位置中(舉例來說,在基板902之中、在基板902之上、被埋置在環氧樹脂層918之間、...等)。該基板902同樣可能會接受背面研磨或是適合用來縮減基板902之厚度的任何其它作業。圖9G所示的是額外的環氧樹脂層、互連層以及積體電路被塗敷在基板902、積體電路906、環氧樹脂層908以及互連層912上方之後的圖9F之積體電路封裝的範例。
圖10A至10D中所示的是本發明的額外實施例,每一個實施例同樣包含一具有一或多個埋置積體電路的基板。圖10A所示的是積體電路封裝1000,其包含:一導電與導熱基板1002,其具有埋置積體電路1004;一平坦化、可光成像的環氧樹脂層1006;以及一互連層1008。積體電路封裝1000可以利用配合圖9A至9F所述的任何技術來形成。
積體電路1004b會利用導電黏著劑1012b被安置在基板1002中腔穴1005的底部表面上。因此,積體電路1004b會電氣耦接該基板1002及/或能夠利用該基板1002將熱量消散至該封裝的外部表面。某些施行方式還包含一積體電路1004a,其會藉由一非導體黏著劑1012a與該導體基板1002產生電氣絕緣。在圖中所示的實施例中雖然僅顯示兩個積體電路;不過,亦可於該基板1002裡面設置較少或更多的積體電路,每一者會分別電氣耦接該基板1002或是與該基板1002產生電氣絕緣。
於各種實施例中,基板1002可充當一用於達成電氣接地連接的管線。封裝1000包含一接地互連線1020,其會被形成在該環氧樹脂層1006的上方並延伸穿過該環氧樹脂層1006而且會電氣耦接該基板1002中的一接地接觸區1014。接地互連線1020是由一導電材料(例如:銅)製成,而且至少部分在該互連層1008的形成期間便可能已經形成,如先前配合圖9F所述。
基板1002中的接地接觸區1014及基板1002的其它部分皆由矽製成並且會被摻雜以改良它們的導電性。為有助於基板1002和接地互連線1020之間的電氣連接,該接地接觸區1014的摻雜濃度實質上會高於該基板1002中的一或多個其它部分。於各種施行方式中,該基板1002是由p型半導體材料所製成而該接地接觸區1014則是一p++摻雜區;不過,亦可以利用熟習本技術的人士已知的任何合宜材料及/或濃度來摻雜該基板1002和該接地接觸區1014。因此,當該接地互連線1020被電氣接地的話,該積體電路1004b、該基板1002以及該接地接觸區1014會電氣耦接該接地互連線1020並且同樣會被電氣接地。
圖10B提供根據本發明其中一實施例的圖10A的區域1010的放大圖。該圖包含具有下面的基板1002:接地接觸區1014、層間介電質1016、鈍化層1018、導電插塞1022、電氣互連線1024與1020、環氧樹脂層1006以及接地互連線1020。熟習半導體製造領域的人士已知的各項技術皆可被用來沉積、圖樣化及/或顯影層間介電質1016與鈍化層1018,並且形成插塞1022與電氣互連線1024。插塞1022與電氣互連線1024可能是由各種合宜的導電材料所製成,其分別包含鎢與鋁。環氧樹脂層1006與互連線1020可以利用各種技術來形成,其包含配合圖9D至9F所述的技術。
用於形成圖10B之層間介電質1016與鈍化層1018的技術能夠被整合至用於形成圖10A之腔穴1005的技術之中。舉例來說,在腔穴1005之成形期間,層間介電質1016會被沉積跨越基板1002的頂端表面1003。該層間介電質會被圖樣化與蝕刻,不僅用以產生該等插塞1022的空間,還會用以形成一光罩以便形成基板1002中的腔穴1005。此種方式能夠幫助減少用於製造積體電路封裝1000的處理步驟的數量。
本發明的另一實施例圖解在圖10C之中。圖10C包含一積體電路封裝1030,其在一基板的兩面之上會形成積體電路、平坦化可光成像環氧樹脂層以及互連層。在圖中所示的實施例中,積體電路1036、環氧樹脂層1040以及互連層1038會被形成在基板1032的頂端表面1034的上方積體電路1042、環氧樹脂層1044以及互連層1046會被形成在基板1032的反向底部表面1046的上方。用以形成該積體電路封裝1030的其中一種方式是在該基板1032的頂端表面與底部表面兩者之上套用配合圖9A至9F所討論的各項技術。
積體電路封裝1030的一種特殊施行方式包含排列多個積體電路,以便經由一透光基板以光學方式來彼此進行通訊。在圖中所示的實施例中,舉例來說,積體電路1036a與1042a會相互上下對齊並且包含多個光學裝置,例如:雷射二極體、光學偵測器、...等(又,在另一實施例中,可以使用多個光學裝置(例如:光學感測器、光學偵測器、雷射二極體、...等)來取代積體電路1036a及/或1042a)。該基板中至少介於積體電路1036a與1042a之間的部分1034為透光性並且會被排列成用以允許在積體電路1036a與1042a之間進行光學通訊。該透光基板可能是由各種材料製成,其包含玻璃與石英。某些施行方式包含一完全由單一透光材料所製成及/或具有均勻組成的基板1032。
另一種方式包含一由矽製成的基板1032。該矽質基板1032能夠電氣絕緣該等積體電路1036a與1042a;但是,舉例來說,卻會讓它們利用紫外光(其能夠行進通過矽)以光學方式進行通訊。
又,本發明的另一實施例圖解在圖10D之中。圖10D所示的是一積體電路封裝1050,其具有用以減輕被埋置在封裝基板1052裡面的一或多個積體電路1054之上的應力的特徵元件。積體電路封裝1050包含一具有下面的基板1052:腔穴1060、積體電路1054、可光成像環氧樹脂層1056以及互連層1058。每一個腔穴1060於該腔穴1060的一側壁1064及該積體電路1054之間皆包含一空氣間隙1062。
於測試與操作期間,該積體電路1054與封裝1050會進行溫度循環作業。溫度提高可能會導致該積體電路1054與該封裝1050中的其它器件膨脹。倘若該積體電路1054被囊封在有彈性的材料之中的話,此膨漲作用便可能會在該積體電路1054上強加額外的應力。空氣間隙1062能夠提供空間給該積體電路1054膨脹,並且從而有助於降低此應力。據此,環氧樹脂層1056雖會覆蓋腔穴1060,但實質上卻不會延伸至腔穴1060之中。
有各種方式可以被用來形成積體電路封裝1050的特徵元件。舉例來說,在基板1052中形成腔穴1060以及在腔穴1060之中擺放積體電路1054可以如先前配合圖9A至9C所述般來實施。而後,便可以塗敷一層事先製造的可光成像環氧樹脂(例如:SU-8),俾使其會覆蓋該等腔穴1060及該基板1052。於各種實施例中,該環氧樹脂層1056並不是被噴塗和旋塗在該等腔穴1060的上方,而是被層疊在基板1052之上。此方式有助於保留每一個積體電路1054和對應腔穴1060之側壁1064之間的空氣間隙1062。接著,在環氧樹脂層1056和互連層1058之中形成開口便能夠以和配合圖9E至9F所述之作業雷同的方式般來進行。舉例來說,可以利用光微影術來圖樣化該環氧樹脂層1056,其會導致該環氧樹脂層1056中的一部分的固化及/或移除。
雖然本文已經詳細說明本發明的;不過,應該明白的是,亦可以許多其它形式來施行本發明,其並不會脫離本發明的精神或範疇。舉例來說,本文所述之各種實施例有時候雖然會圖解特有及不同的特徵元件;不過,本發明卻涵蓋各式各樣積體電路封裝,它們可能各自含有本文所述之特徵元件的幾乎任何組合並且是利用本文所述之製程的幾乎任何組合所形成。以包含一或多個埋置積體電路802的圖8A的積體電路封裝800的基板804作為範例,其可能還包含多條金屬通道,它們會穿過該基板804並且讓互連層812電氣連接該基板804之外部表面上的接點。此等金屬通道是配合圖4E所述。用於製造該等金屬通道的製程是配合圖5A至5H所述並且同樣可套用於圖8A的基板804。所以,本發明的實施例應該被視為解釋性而不具限制意義,而且本發明並不受限於本文所提出的細節,相反地,還可以在隨附申請專利範圍的範疇與等效範疇裡面進行修正。
100‧‧‧封裝
101‧‧‧熱分散板
102‧‧‧基板
104‧‧‧散熱片
106‧‧‧環氧樹脂層
106a‧‧‧環氧樹脂層
106b‧‧‧環氧樹脂層
106c‧‧‧環氧樹脂層
106d‧‧‧環氧樹脂層
106e‧‧‧環氧樹脂層
106f‧‧‧環氧樹脂層
106g‧‧‧環氧樹脂層
114a‧‧‧積體電路
114b‧‧‧積體電路
114c‧‧‧積體電路
120‧‧‧外部接觸觸墊
122a‧‧‧互連層
122b‧‧‧互連層
123‧‧‧線路
125‧‧‧通道
200‧‧‧方法
202-214‧‧‧方法200中的步驟
306‧‧‧開口
312‧‧‧通道開口
313‧‧‧通道
315‧‧‧光阻
316‧‧‧線路
317‧‧‧開放區域
319‧‧‧晶種層
400‧‧‧封裝
401‧‧‧積體電路
402‧‧‧散熱片
403‧‧‧積體電路
404‧‧‧電阻器
406‧‧‧電感器
407‧‧‧電容器
408‧‧‧電感器
410‧‧‧環氧樹脂層
410a‧‧‧電感器核心
410b‧‧‧電感器核心
411‧‧‧接觸觸墊
412‧‧‧電感器繞線
414‧‧‧基板
416‧‧‧正面表面
418‧‧‧背面表面
430‧‧‧電容器
432‧‧‧電阻器
434‧‧‧微繼電器
436‧‧‧被動式回授網路
438‧‧‧FR-4底座
440‧‧‧光伏特電池
450‧‧‧封裝排列
452‧‧‧微系統
456‧‧‧基板
458‧‧‧通道
460‧‧‧頂端表面
461‧‧‧底部表面
462‧‧‧焊球
464‧‧‧鑄模成型材料
470a‧‧‧導熱管/通道
470b‧‧‧導熱管/導熱線路
470c‧‧‧導熱管/通道
470d‧‧‧導熱管/導熱線路
472‧‧‧外部熱流通部位
479‧‧‧封裝
480‧‧‧環氧樹脂層
484‧‧‧金屬互連線
486‧‧‧積體電路
488a‧‧‧導熱管/導熱線路
488b‧‧‧導熱管/導熱通道
489‧‧‧熱量流動方向
500‧‧‧晶圓
502‧‧‧頂端表面
504‧‧‧底部表面
506‧‧‧孔洞
508‧‧‧已投影的切割線
510‧‧‧金屬通道
512‧‧‧接觸觸墊
513‧‧‧微系統
515‧‧‧頂端表面
517‧‧‧底部表面
520‧‧‧鑄模成型材料
522‧‧‧已鑄模成型的晶圓結構
524‧‧‧焊球
526‧‧‧封裝排列
600‧‧‧基板
602‧‧‧穿孔
604‧‧‧通道
606‧‧‧微系統
700‧‧‧基板
702‧‧‧銅質觸墊
704‧‧‧微系統
706‧‧‧鑄模成型材料
800‧‧‧積體電路封裝
801‧‧‧積體電路封裝
804‧‧‧基板
806‧‧‧環氧樹脂層
808‧‧‧腔穴
810‧‧‧開口
812‧‧‧互連層
812a‧‧‧導體通道
812b‧‧‧導體線路
816‧‧‧積體電路
818‧‧‧互連層
822‧‧‧環氧樹脂層
824‧‧‧I/O觸墊
902‧‧‧基板
903‧‧‧晶粒貼附黏著劑
904‧‧‧腔穴
906‧‧‧積體電路
908‧‧‧環氧樹脂層
910‧‧‧開口
912‧‧‧互連層
912a‧‧‧導體線路
912b‧‧‧導體通道
916‧‧‧互連層
918‧‧‧環氧樹脂層
921‧‧‧積體電路封裝
922‧‧‧積體電路
1000‧‧‧封裝
1002‧‧‧基板
1003‧‧‧頂端表面
1004‧‧‧積體電路
1004a‧‧‧積體電路
1004b‧‧‧積體電路
1005‧‧‧腔穴
1006‧‧‧環氧樹脂層
1008‧‧‧互連層
1010‧‧‧區域
1012a‧‧‧非導體黏著劑
1012b‧‧‧導電黏著劑
1014‧‧‧接地接觸區
1016‧‧‧層間介電質
1018‧‧‧鈍化層
1020‧‧‧互連線
1022‧‧‧導電插塞
1024‧‧‧互連線
1030‧‧‧封裝
1032‧‧‧基板
1034‧‧‧頂端表面
1036‧‧‧積體電路
1036a‧‧‧積體電路
1036b‧‧‧積體電路
1038‧‧‧互連層
1040‧‧‧環氧樹脂層
1042‧‧‧積體電路
1042a‧‧‧積體電路
1042b‧‧‧積體電路
1044‧‧‧環氧樹脂層
1046‧‧‧互連層
1050‧‧‧封裝
1052‧‧‧基板
1054‧‧‧積體電路
1056‧‧‧環氧樹脂層
1058‧‧‧互連層
1060‧‧‧腔穴
1062‧‧‧空氣間隙
1064‧‧‧側壁
配合隨附的圖式來參考上面的說明,可以對本發明及其優點達到最佳的理解效果,其中:
圖1所示的是根據本發明一實施例,含有多個積體電路和互連層的封裝的剖面圖。
圖2所示的是根據本發明一實施例,用於封裝積體電路的晶圓層級製程的製程流程圖。
圖3A至3L所示的是圖2之製程中選定步驟的剖面圖。
圖4A至4E所示的是根據本發明各種替代實施例的封裝的剖面圖。
圖5A至5H所示的是根據本發明另一實施例用於封裝積體電路的晶圓層級製程中的選定步驟。
圖6A至6C所示的是根據本發明另一實施例用於封裝積體電路的晶圓層級製程中的選定步驟。
圖7A至7C所示的是根據本發明又一實施例用於封裝積體電路的晶圓層級製程中的選定步驟。
圖8A至8B所示的是根據本發明各種實施例的封裝的剖面圖,每一個封裝皆包含一具有埋置積體電路的基板。
圖9A至9G所示的是根據本發明另一實施例用於形成封裝的晶圓層級製程中的選定步驟,每一個封裝皆包含一具有埋置積體電路的基板。
圖10A至10D所示的是根據本發明各種實施例的封裝排列的剖面圖。
在圖式中,有時候會使用相同的元件符號來表示相同的結構性元件。還應該理解的是,圖中所描繪者僅為示意圖而並未依比例繪製。
100‧‧‧多層式封裝
101‧‧‧熱分散板
106a‧‧‧環氧樹脂層
106b‧‧‧環氧樹脂層
106c‧‧‧環氧樹脂層
106d‧‧‧環氧樹脂層
106e‧‧‧環氧樹脂層
106f‧‧‧環氧樹脂層
106g‧‧‧環氧樹脂層
114a‧‧‧積體電路
114b‧‧‧積體電路
114c‧‧‧積體電路
120‧‧‧外部接觸觸墊
122a‧‧‧互連層
122b‧‧‧互連層
470a‧‧‧導熱管/通道
470b‧‧‧導熱管/導熱線路
470c‧‧‧導熱管/通道
470d‧‧‧導熱管/導熱線路
472‧‧‧外部熱流通部位

Claims (20)

  1. 一種積體電路封裝,其包括:複數個堆疊的已固化、平坦化介電層;一電氣裝置,其埋置在該等介電層中的至少其中一者裡面;至少一互連層,每一個互連層皆埋置在至少一相關聯的介電層裡面;以及一導熱管,其是由導熱材料製成並且埋置在至少一相關聯的介電層裡面,該導熱管會彎折俾使該導熱管的一第一部分在一第一方向延伸且該導熱管的一第二部分在一實質上不同於該第一方向的第二方向延伸,其中,該導熱管熱耦接該電氣裝置及該積體電路封裝的至少一外部表面。
  2. 如申請專利範圍第1項之積體電路封裝,其中:該等複數個堆疊層包含一第一介電層和一第二介電層;該導熱管的該第一部分埋置在該第一介電層之中且該導熱管的該第一部分的長軸實質上平行於該第一介電層延伸;以及該導熱管的該第二部分埋置在該第二介電層之中且該導熱管的該第二部分的長軸實質上垂直於該第二介電層延伸。
  3. 如申請專利範圍第1項之積體電路封裝,其中,該電氣裝置是一積體電路晶粒且該導熱管是由銅所製成。
  4. 如申請專利範圍第1項之積體電路封裝,其包括: 複數個積體電路,每一個積體電路皆埋置在至少一相關聯的介電層裡面;以及複數個導熱管,該等導熱管中的多個導熱管熱耦接該等積體電路中的多個積體電路和該封裝中至少一外部表面中的多個外部表面。
  5. 如申請專利範圍第1項之積體電路封裝,其中:該積體電路封裝包括一安置在該封裝的一外部表面上的散熱片;以及該導熱管熱耦接該電氣裝置和該散熱片。
  6. 如申請專利範圍第5項之積體電路封裝,其中,該散熱片是一導體層,其涵蓋範圍實質上雷同於該等介電層中其中一者的涵蓋範圍。
  7. 如申請專利範圍第1項之積體電路封裝,其中,該導熱管無法傳送來自該電氣裝置的電氣資料訊號。
  8. 如申請專利範圍第1項之積體電路封裝,其中,該等介電層中的每一者皆是由SU-8所製成。
  9. 如申請專利範圍第1項之積體電路封裝,其中,該導熱管包含至少一導熱線路和至少一導熱通道。
  10. 如申請專利範圍第1項之積體電路封裝,其中,該導熱管熱耦接該電氣裝置和該積體電路封裝的一第一外部表面及一第二外部表面,該第一外部表面及該第二外部表面實質上面向不同的方向,其中,該導熱管調適成用以藉著經由該導熱管、該第一外部表面以及該第二外部表面來傳輸熱量以消散來自該電氣裝置的熱量。
  11. 一種積體電路封裝,其包括:複數個緊密相鄰堆疊的已固化、平坦化、可光成像的環氧樹脂層;至少一互連層,每一個互連層皆埋置在一相關聯的環氧樹脂層裡面並且包含複數條互連線路;複數個I/O觸墊,它們裸露在該封裝的一第一表面上;一積體電路,其設置在該等環氧樹脂層中的至少其中一者裡面並且具有一主動表面,其中,該等環氧樹脂層中的至少其中一者在該積體電路的該主動表面的上方延伸且該積體電路至少部分經由該至少一互連層被電氣耦接至至少一相關聯的I/O觸墊;以及至少一導熱管熱耦接該積體電路和該積體電路封裝的外部,該導熱管是由導熱材料製成。
  12. 如申請專利範圍第11項之積體電路封裝,其包括一被安置在該封裝的一外部表面上的散熱片,其中,該至少一導熱管熱耦接該積體電路和該散熱片。
  13. 如申請專利範圍第11項之積體電路封裝,其中,該至少一導熱管無法傳送來自該積體電路的電氣資料訊號。
  14. 一種用於封裝積體電路的晶圓層級方法,該方法包括:在一基板的上方依序沉積多層環氧樹脂,以便在該基板的上方形成多個平坦化的環氧樹脂層,其中,該等環氧樹脂層是藉由旋塗法來沉積,其有一最頂端的環氧樹脂層;在至少某些該等環氧樹脂層被沉積之後且在下一個環 氧樹脂層被沉積之前以光微影方式來圖樣化至少某些該等環氧樹脂層;在至少某些該等環氧樹脂層被圖樣化之後且在下一個環氧樹脂層被沉積之前於至少某些該等已圖樣化的環氧樹脂層之中形成多個開口;將一積體電路擺放在該等開口中的一相關聯開口裡面,其中,該積體電路具有複數個I/O焊接觸墊而且該等環氧樹脂層中的至少其中一者在擺放該積體電路之後被沉積,從而覆蓋該積體電路;形成至少一導電互連層,其中,每一個互連層皆會形成在一相關聯的環氧樹脂層的上方;形成至少一導熱管,其中,每一個導熱管皆形成在一相關聯的環氧樹脂層的上方並且熱耦接該積體電路和一封裝的至少一外部表面,該導熱管是由導熱材料製成;形成多個外部封裝接點,其中,該積體電路會至少部分經由該等導體互連層中的至少其中一者被電氣連接至複數個該等外部封裝接點;以及從該等被依序沉積的環氧樹脂層中形成一積體電路封裝,其中,該至少一導熱管會熱耦接該積體電路和該積體電路封裝的至少一外部表面。
  15. 如申請專利範圍第14項之方法,其中,該至少一互連層中其中一者的形成是在和該至少一導熱管中其中一者的形成實質上相同的時間處被實施。
  16. 如申請專利範圍第14項之方法,其中: 該至少一外部表面包含複數個外部表面;每一個該等複數個外部表面實質上面向不同的方向;以及該至少一導熱管熱耦接該積體電路和每一個該等複數個外部表面。
  17. 如申請專利範圍第14項之方法,其中:該基板是一導體金屬層;該至少一導熱管被形成,俾使該積體電路透過該至少一導熱管來熱耦接該導體金屬層。
  18. 如申請專利範圍第14項之方法,其中,該至少一導熱管中的一第一導熱管彎折,俾使該第一導熱管中的一第一部分與該第一導熱管中的一第二部分在實質上不同的方向延伸。
  19. 如申請專利範圍第18項之方法,其中,該第一導熱管包含一分叉區段,該第一導熱管在該處分叉成複數條子管,該等複數條子管中的每一者皆在實質上不同的方向延伸。
  20. 如申請專利範圍第14項之方法,其中,該等環氧樹脂層中的每一者皆是由SU-8所製成。
TW098144884A 2009-02-20 2009-12-25 積體電路微模組 TWI423414B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/390,349 US7843056B2 (en) 2009-02-20 2009-02-20 Integrated circuit micro-module
US12/479,709 US7898068B2 (en) 2009-02-20 2009-06-05 Integrated circuit micro-module
US12/643,924 US7902661B2 (en) 2009-02-20 2009-12-21 Integrated circuit micro-module

Publications (2)

Publication Number Publication Date
TW201034154A TW201034154A (en) 2010-09-16
TWI423414B true TWI423414B (zh) 2014-01-11

Family

ID=44855422

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098144884A TWI423414B (zh) 2009-02-20 2009-12-25 積體電路微模組

Country Status (1)

Country Link
TW (1) TWI423414B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI720218B (zh) * 2016-07-13 2021-03-01 美商通用電機股份有限公司 埋入式乾膜電池模組及其製造方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI473244B (zh) * 2011-10-05 2015-02-11 Chipsip Technology Co Ltd 堆疊式半導體封裝結構

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW515056B (en) * 2001-11-29 2002-12-21 Advanced Semiconductor Eng Method for making a build-up package on a semiconductor die and structure formed from the same
TW200510467A (en) * 2003-06-19 2005-03-16 3M Innovative Properties Co Dielectric composite material
TW200614459A (en) * 2004-10-22 2006-05-01 Phoenix Prec Technology Corp Semiconductor device having carrier embedded with chip and method for fabricating the same
TW200636911A (en) * 2004-09-23 2006-10-16 Megica Corp Chip structure and method for fabricating the same
TW200731490A (en) * 2005-11-11 2007-08-16 Koninkl Philips Electronics Nv Chip assembly and method of manufacturing thereof

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW515056B (en) * 2001-11-29 2002-12-21 Advanced Semiconductor Eng Method for making a build-up package on a semiconductor die and structure formed from the same
TW200510467A (en) * 2003-06-19 2005-03-16 3M Innovative Properties Co Dielectric composite material
TW200636911A (en) * 2004-09-23 2006-10-16 Megica Corp Chip structure and method for fabricating the same
TW200614459A (en) * 2004-10-22 2006-05-01 Phoenix Prec Technology Corp Semiconductor device having carrier embedded with chip and method for fabricating the same
TW200731490A (en) * 2005-11-11 2007-08-16 Koninkl Philips Electronics Nv Chip assembly and method of manufacturing thereof

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI720218B (zh) * 2016-07-13 2021-03-01 美商通用電機股份有限公司 埋入式乾膜電池模組及其製造方法

Also Published As

Publication number Publication date
TW201034154A (en) 2010-09-16

Similar Documents

Publication Publication Date Title
TWI406363B (zh) 積體電路微模組
EP2399288B1 (en) Integrated circuit micro-module
US7843056B2 (en) Integrated circuit micro-module
US8482118B2 (en) Integrated circuit micro-module
US7901981B2 (en) Integrated circuit micro-module
US7842544B2 (en) Integrated circuit micro-module
US11817390B2 (en) Microelectronic component having molded regions with through-mold vias
US9159602B2 (en) Apparatus and methods for constructing semiconductor chip packages with silicon space transformer carriers
US7898068B2 (en) Integrated circuit micro-module
US20020070443A1 (en) Microelectronic package having an integrated heat sink and build-up layers
CN111433906B (zh) 一种内部电源焊盘间距更小的半导体封装
US7901984B2 (en) Integrated circuit micro-module
US20070296065A1 (en) 3D electronic packaging structure having a conductive support substrate
US12113022B2 (en) Semiconductor package and manufacturing method of semiconductor package
US20220399305A1 (en) Contiguous shield structures in microelectronic assemblies having hybrid bonding
KR20120125314A (ko) 열 관리를 위한 미세가공된 필라 핀들
TWI423414B (zh) 積體電路微模組
US20130130439A1 (en) Formed metallic heat sink substrate, circuit system, and fabrication methods
TWI405302B (zh) 積體電路微模組
TWI423407B (zh) 積體電路微模組
KR20210035037A (ko) 반도체 디바이스 및 제조 방법