TWI406254B - 可調變充放電時間之液晶顯示裝置及相關驅動方法 - Google Patents

可調變充放電時間之液晶顯示裝置及相關驅動方法 Download PDF

Info

Publication number
TWI406254B
TWI406254B TW098140317A TW98140317A TWI406254B TW I406254 B TWI406254 B TW I406254B TW 098140317 A TW098140317 A TW 098140317A TW 98140317 A TW98140317 A TW 98140317A TW I406254 B TWI406254 B TW I406254B
Authority
TW
Taiwan
Prior art keywords
data
liquid crystal
driving
specific
grayscale
Prior art date
Application number
TW098140317A
Other languages
English (en)
Other versions
TW201118838A (en
Inventor
Ling Li
Shian Jun Chiou
ying hui Chen
Chi Neng Mo
Original Assignee
Chunghwa Picture Tubes Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chunghwa Picture Tubes Ltd filed Critical Chunghwa Picture Tubes Ltd
Priority to TW098140317A priority Critical patent/TWI406254B/zh
Priority to US12/716,275 priority patent/US8325123B2/en
Priority to JP2010066125A priority patent/JP5214654B2/ja
Publication of TW201118838A publication Critical patent/TW201118838A/zh
Application granted granted Critical
Publication of TWI406254B publication Critical patent/TWI406254B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/16Determination of a pixel data signal depending on the signal applied in the previous frame
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Description

可調變充放電時間之液晶顯示裝置及相關驅動方法
本發明相關於一種液晶顯示裝置及相關驅動方法,尤指一種提供最佳化充電時間之液晶顯示裝置及相關驅動方法。
液晶顯示器(liquid crystal display,LCD)具有低輻射、體積小及低耗能等優點,已逐漸取代傳統的陰極射線管(cathode ray tube,CRT)顯示器,進而被廣泛地應用在筆記型電腦、個人數位助理(personal digital assistant,PDA)、平面電視,或行動電話等資訊產品上。液晶顯示器之驅動方式是利用源極驅動電路(source driver)和閘極驅動電路(gate driver)來驅動面板上的畫素以顯示影像。液晶顯示面板之畫素結構依據驅動模式的不同,主要可區分為單閘型(single-gate)畫素結構與雙閘型(double-gate)畫素結構兩種。在相同的解析度下,相較於具有單閘型畫素結構之液晶顯示面板,具有雙閘型畫素結構的液晶顯示面板的閘極線數目增加為兩倍,而資料線數目則縮減為二分之一,因此具有雙閘型畫素結構的液晶顯示面板使用較多的閘極驅動晶片與較少的源極驅動晶片。由於閘極驅動晶片之成本與耗電量均較源極驅動晶片為低,因此採用雙閘型畫素結構設計可降低生產成本及耗電量。
請參考第1圖,第1圖為先前技術中一液晶顯示裝置100之示意圖。液晶顯示裝置100包含一液晶顯示面板110、一源極驅動電路120、一閘極驅動電路130,以及一時序控制器(timing controller)140。液晶顯示面板110上設有複數條資料線DL1 ~DLm 、複數條閘極線GL1 ~GLn ,以及一畫素矩陣。畫素矩陣包含複數個畫素單元P11 ~Pmn (m和n為正整數),每一畫素單元包含一薄膜電晶體(thin film transistor,TFT)開關TFT、一液晶電容CLC 和一儲存電容CST ,分別耦接於相對應之資料線、相對應之閘極線,以及一共同電壓VCOM 。在液晶顯示裝置100中,每一畫素單元P11 ~Pmn 係接收其左側之資料線傳來的資料訊號。時序控制器140可產生源極驅動電路120和閘極驅動電路130運作所需之控制訊號,例如起始脈衝訊號VST、水平同步訊號HSYNC和垂直同步訊號VSYNC等。閘極驅動電路130可依據起始脈衝訊號VST和垂直同步訊號VSYNC等分別輸出閘極驅動訊號SG1 ~SGn 至閘極線GL1 ~GLn ,進而開啟相對應之列畫素單元內的薄膜電晶體開關TFT。源極驅動電路120可依據水平同步訊號HSYNC等分別輸出對應於影像灰階值之資料驅動訊號SD1 ~SDm 至資料線DL1 ~DLm ,進而充電相對應之行畫素單元內的液晶電容CLC 和儲存電容CST 。在液晶顯示裝置100中,每一畫素單元之種類和極性由第1圖中之”R”(紅色畫素)、”G”(綠色畫素)、”B”(藍色畫素)、”+”(正極性)和”-”(負極性)來表示。如第1圖所示,在以點反轉(dot inversion)方式來驅動液晶顯示裝置100時,輸出至每一畫素單元之資料驅動訊號極性皆需反轉,因此會消耗較多能量。
請參考第2圖,第2圖為先前技術中之液晶顯示裝置100運作時之時序圖。在第2圖中,SG代表閘極驅動訊號之波形,SD代表資料驅動訊號之波形,VPIXEL 代表畫素單元內存電荷之波形。畫素單元欲顯示影像之灰階值由資料驅動訊號SD之電位和共同電壓VCOM 之間的差值來決定。在充電週期TC 時閘極驅動訊號具高電位,此時相對應畫素單元內之薄膜電晶體開關TFT會被導通,資料驅動訊號SD即可寫入畫素單元內之液晶電容CLC 和儲存電容CST ,畫素單元之電位VPIXEL 也會隨之改變。在高解析度的應用中,液晶顯示裝置100需使用更多閘極線,如此每一畫素單元之充電週期TC 也會縮短,使得畫素單元無法充電到預定準位VGH 或VGL
請參考第3圖,第3圖為先前技術中另一液晶顯示裝置200之示意圖。液晶顯示裝置200包含一液晶顯示面板210、一源極驅動電路220、一閘極驅動電路230,以及一時序控制器240。液晶顯示面板210上設有複數條資料線DL1 ~DLm+1 、複數條閘極線GL1 ~GLn ,以及一畫素矩陣。畫素矩陣包含複數個畫素單元P11 ~Pmn (m和n為正整數),每一畫素單元包含一薄膜電晶體開關TFT、一液晶電容CLC 和一儲存電容CST ,分別耦接於相對應之資料線、相對應之閘極線,以及一共同電壓VCOM 。在液晶顯示裝置200中,畫素矩陣採用Z字型佈局,亦即奇數列畫素單元P11 ~Pm1 、P13 ~Pm3 、...、P1(n-1) ~Pm(n-1) 接收其左側之資料線傳來的資料訊號,而偶數列畫素單元P12 ~Pm2 、P14 ~Pm4 、...、P1n ~Pmn 則接收其右側之資料線傳來的資料訊號(假設n為偶數)。時序控制器240可產生源極驅動電路220和閘極驅動電路230運作所需之控制訊號,例如起始脈衝訊號VST、水平同步訊號HSYNC和垂直同步訊號VSYNC等。閘極驅動電路230可依據起始脈衝訊號VST和垂直同步訊號VSYNC等分別輸出閘極驅動訊號SG1 ~SGn 至閘極線GL1 ~GLn ,進而開啟相對應之列畫素單元內的薄膜電晶體開關TFT。源極驅動電路220可依據水平同步訊號HSYNC等分別輸出對應於影像灰階值之資料驅動訊號SD1 ~SDm+1 至資料線DL1 ~DLm+1 ,進而充電相對應之行畫素單元內的液晶電容CLC 和儲存電容CST 。在液晶顯示裝置200中,每一畫素單元之種類和極性由第3圖中之”R”(紅色畫素)、”G”(綠色畫素)、”B”(藍色畫素)、”+”(正極性)和”-”(負極性)來表示。如第3圖所示,液晶顯示裝置200僅需以行反轉(column inversion)方式即能達到點反轉的效果,亦即同一行畫素單元之資料驅動訊號在下一個畫面極性才需要反轉,因此能減少能量消耗。
請參考第4圖,第4圖為先前技術中之液晶顯示裝置200運作時之時序圖。在第4圖中,SG代表閘極驅動訊號之波形,SD代表資料驅動訊號之波形,VPIXEL 代表畫素單元內存電荷之波形。畫素單元欲顯示影像之灰階值由資料驅動訊號SD之電位和共同電壓VCOM 之間的差值來決定。在驅動液晶顯示裝置200時,閘極驅動訊號SD具高電位的期間包含充電週期TC 和預充電週期TP ,此時相對應畫素單元內之薄膜電晶體開關TFT會被導通,資料驅動訊號SD即可寫入畫素單元內之液晶電容CLC 和儲存電容CST ,畫素單元之電位VPIXEL 也會隨之改變。
先前技術中之液晶顯示裝置200能利用預充電週期TP 來增加畫素單元內之薄膜電晶體開關TFT的開啟時間,讓畫素單元有足夠時間到達到預定準位VGH 或VGL 。然而,預充電可能會造成畫素單元電壓過充,進而影響整體畫面。舉例來說,若液晶顯示裝置200使用NW(normally white)液晶,亦即在呈現透光的亮畫面(白畫面)時係施加較小壓差VW 或不加電壓,而在呈現不透光的暗畫面(黑畫面)時係施加較大壓差VB ,此時電壓過充會發生在紅色畫素單元之黑畫面驅動成綠色畫素單元之白畫面時,以及發生在綠色畫素單元之黑畫面驅動成藍色畫素單元之白畫面時。由於壓差VB 大於VW ,當顯示黑畫面之畫素單元驅動顯示白畫面之畫素單元時,此時液晶需要進行放電,在藍色和綠色畫素單元上形成之壓差往往無法達到對應至欲顯示白畫面之理想值,因此藍色和綠色畫素單元會有偏暗情形,導致整體畫面會有偏紅的現象。同理,若液晶顯示裝置200使用NB(normally black)液晶,亦即在呈現透光的亮畫面(白畫面)時係施加較大壓差VW ,而在呈現不透光的暗畫面(黑畫面)時係施加較小壓差VB ,此時電壓過充會發生在紅色畫素單元之白畫面驅動成綠色畫素單元之黑畫面時,以及發生在綠色畫素單元之白畫面驅動成藍色畫素單元之黑畫面時。由於壓差VW 大於VB ,當顯示白畫面之畫素單元驅動顯示黑畫面之畫素單元時,此時液晶需要進行放電,在藍色和綠色畫素單元上形成之壓差往往無法達到對應至欲顯示黑畫面之理想值,因此藍色和綠色畫素單元會有偏暗情形,導致整體畫面會有偏紅的現象。
本發明提供一種可調變充電時間之液晶顯示裝置,其包含複數條閘極線,分別用來傳送複數筆閘極驅動訊號;複數條資料線,垂直於該複數條閘極線,分別用來傳送複數筆資料驅動訊號;一畫素陣列,其包含複數個畫素單元,分別設置於該複數條閘極線和該複數條資料線之交會處,每一畫素單元依據一相對應閘極線傳來之閘極驅動訊號和一相對應資料線傳來之資料驅動訊號來顯示畫面;一閘極驅動電路,用來依據一輸出致能訊號來輸出該複數筆閘極驅動訊號;一時序控制器,用來依據一最佳化參考值來提供該輸出致能訊號;以及一最佳化電路,用來接收對應於該畫素陣列中一列畫素單元在一第一驅動週期時欲顯示影像之第一灰階資料、接收對應於該列畫素單元在一第二驅動週期時欲顯示影像之第二灰階資料,並依據該第一和第二灰階資料之大小關係來提供對應於該列畫素單元於該第二驅動週期時之該最佳化輸出致能參考值,其中該第二驅動週期係接續該第一驅動週期。
本發明另提供一種液晶顯示裝置之驅動方法,其包含接收對應於一畫素單元在一第一驅動週期時欲顯示影像之第一灰階值;接收對應於該畫素單元在一第二驅動週期時欲顯示影像之第二灰階值,其中該第二驅動週期係接續該第一驅動週期;依據該第一和第二灰階值之間的大小關係來調整該畫素單元在該第二驅動週期時之充電時間。
請參考第5圖和第6圖,第5圖為本發明第一實施例中一液晶顯示裝置300之示意圖,而第6圖為本發明第二實施例中一液晶顯示裝置400之示意圖。液晶顯示裝置300和400皆包含一源極驅動電路320、一閘極驅動電路330、一時序控制器340,以及一最佳化電路350。在本發明第一實施例之液晶顯示裝置300中,液晶顯示面板310上設有複數條資料線DL1 ~DLm 、複數條閘極線GL1 ~GLn ,以及一畫素矩陣。畫素矩陣包含複數個畫素單元P11 ~Pmn ,每一畫素單元係接收其左側之資料線傳來的資料訊號,且各包含一薄膜電晶體開關TFT、一液晶電容CLC 和一儲存電容CST ,分別耦接於相對應之資料線、相對應之閘極線,以及一共同電壓VCOM 。在本發明第二實施例之液晶顯示裝置400中,液晶顯示面板410上設有複數條資料線DL1 ~DLm+1 、複數條閘極線GL1 ~GLn ,以及一畫素矩陣。畫素矩陣包含複數個畫素單元P11 ~Pmn ,每一畫素單元包含一薄膜電晶體開關TFT、一液晶電容CLC 和一儲存電容CST ,分別耦接於相對應之資料線、相對應之閘極線,以及一共同電壓VCOM 。在液晶顯示裝置400中,畫素矩陣採用Z字型佈局,亦即奇數列畫素單元P11 ~Pm1 、P13 ~Pm3 、...、P1(n-1) ~Pm(n-1) 接收其左側之資料線傳來之資料訊號,而偶數列畫素單元P12 ~Pm2 、P14 ~Pm4 、...、P1n ~Pmn 則接收其右側之資料線傳來之資料訊號(假設n為偶數)。在液晶顯示裝置300和400中,每一畫素單元之種類和極性由第5圖和第6圖中之”R”(紅色畫素)、”G”(綠色畫素)、”B”(藍色畫素)、”+”(正極性)和”-”(負極性)來表示。
時序控制器340可產生源極驅動電路320和閘極驅動電路330運作所需之控制訊號,例如輸出致能訊號OE、起始脈衝訊號VST、水平同步訊號HSYNC和垂直同步訊號VSYNC等。閘極驅動電路330可依據輸出致能訊號OE、起始脈衝訊號VST和垂直同步訊號VSYNC等分別輸出閘極驅動訊號SG1 ~SGn 至閘極線GL1 ~GLn ,進而開啟相對應之列畫素單元內的薄膜電晶體開關TFT。源極驅動電路320可依據水平同步訊號HSYNC等分別輸出對應於顯示影像之資料驅動訊號SD1 ~SDm+1 至資料線DL1 ~DLm+1 ,進而充電相對應之行畫素單元內的液晶電容CLC 和儲存電容CST
另一方面,本發明之液晶顯示裝置300和400利用最佳化電路350來求出對應於每一列畫素單元之最佳化充電時間的輸出致能參考值OEAV ,時序控制器340再依據參考值OEAV 來產生輸出致能訊號OE。最佳化電路350包含兩線緩衝器(line buffer)31和32、一記憶體控制器36,以及一判斷電路40。記憶體控制器36用來控制線緩衝器31、32和判斷電路40之間的資料傳輸:畫素單元之灰階資料首先存入第一線緩衝器31,當第一線緩衝器31接收到下一驅動週期之灰階資料後,會將前一週期之原始灰階資料轉存至第二線緩衝器32。以耦接至閘極線GL1 之列畫素單元P11 ~P1m 為例,第一線緩衝器31內儲存的是充電週期時畫素單元P11 ~P1m 之目標灰階值N1~Nm,而第二線緩衝器32內儲存的是預充電週期時畫素單元P11 ~P1m 之先前灰階值N1’~Nm’。
判斷電路40包含一比較器42、一暫存器44,以及一計算器46。比較器42可接收第一線緩衝器31傳來之目標灰階值N1~Nm和第二線緩衝器32傳來之先前灰階值N1’~Nm’,並求出目標灰階值N1~Nm和先前灰階值N1’~Nm’之間的差值ΔN1~ΔNm。暫存器44內存有一查找表(lookup table,LUT),可依據比較器42傳來之差值ΔN1~ΔNm傳送相對應之參考值OE1~OEm至計算器46。計算器46再依據每一畫素單元之參考值OE1~OEm來進行運算,以求得對應於畫素單元P11 ~P1m 之最佳化充電時間之輸出致能參考值OEAV ,使得時序控制器340能依據最佳化輸出致能參考值OEAV 來產生最佳輸出致能訊號OE。換而言之,本發明依據單一畫素單元於兩相鄰週期內之先前灰階值和目標灰階值,求出單一畫素單元之輸出致能參考值OEAV 。在得到單一閘極線上所有畫素單元之輸出致能參考值OEAV 後,再求其平均值,如此即能得到此閘極線之最佳輸出致能訊號OE。
請參考第7圖,第7圖為本發明中液晶顯示裝置300運作時之時序圖。在第7圖中,SG代表閘極驅動訊號之波形,SD代表資料驅動訊號之波形,VPIXEL 代表畫素單元內存電荷之波形,而OE代表輸出致能訊號之波形。本發明能以S組輸出致能訊號OE來驅動液晶顯示裝置300,其中閘極驅動訊號SD具高電位的期間包含預充電週期TP 和充電週期TC ,輸出致能訊號OE具高電位的期間由tOE1 ~tOES 來表示,本發明之閘極驅動電路330在輸出致能訊號OE具低電位時才會輸出閘極驅動訊號至相對應之閘極線,因此畫素單元中薄膜電晶體開關TFT之實際開啟的時間長度tON1 ~tONS 取決於輸出致能訊號OE具高電位的時間長度tOE1 ~tOES ,亦即tON1 =(TP +TC -tOE1 )、tON2 =(TP +TC -tOE2 )、...、tPOS =(TP +TC -tOES )。本發明之最佳化電路350依據一整列畫素單元目標灰階值N1~Nm和先前灰階值N1’~Nm’之間的差值ΔN1~ΔNm,來決定輸出致能訊號OE具高電位的時間長短,使得每一列畫素單元皆能以最佳化之輸出致能訊號OE來驅動。
請參考第8圖,第8圖為本發明實施例中暫存器44內存之查找表的示意圖。在第8圖之實施例中,假設影像灰階值之範圍為0~255,並以16階作為區隔,亦即第8圖中橫向顯示之先前灰階值以16個區間來判斷,而縱向顯示之目標灰階值亦以16個區間來判斷。同時,暫存器44內查找表提供3種參考值,其相對應之輸出致能訊號具高電位的時間分別為0.5us、1us和2us。以第一列畫素單元P11 ~P1m 中之畫素單元P11 來做說明,若畫素單元P11 之目標灰階值N1之座落區間大於先前灰階值N1’之座落區間,此時需要以較大液晶轉動角度和較高的資料驅動訊號壓差來進行充放電,畫素單元P11 內薄膜電晶體開關TFT需要最大開啟時間,因此暫存器44會輸出對應於0.5us之參考值OE1;若畫素單元P11 之目標灰階值N1和先前灰階值N1’之座落區間相同,此時不需要額外的充放電,畫素單元P11 內薄膜電晶體開關TFT需要的開啟時間最短,因此暫存器44會輸出對應於2us之參考值OE1;若畫素單元P11 之目標灰階值N1之座落區間小於先前灰階值N1’之座落區間,此時需要進行充放電,畫素單元P11 內薄膜電晶體開關TFT所需之開啟時間長於灰階值不變動狀態,因此暫存器44會輸出對應於1us之參考值OE1。如前所述,第一列畫素單元P11 ~P1m 中之所有畫素單元皆能以相同判斷方式求出相對應之參考值OE1~OEm,再利用計算器46進行運算以求得對應於畫素單元P11 ~P1m 之最佳化充電時間之輸出致能參考值OEAV (例如參考值OE1~OEm之平均值),使得時序控制器340能依據輸出致能參考值OEAV 來產生最佳輸出致能訊號OE。第8圖中查找表之數值僅為本發明之實施例,並不限定本發明之範疇。
請參考第9圖,第9圖為本發明另一實施例中暫存器44內存之查找表的示意圖。在第9圖之實施例中,假設影像灰階值之範圍為0~255,並以單一灰階作為區隔,亦即第9圖中橫向顯示之先前灰階值以256個區間來判斷,而縱向顯示之目標灰階值亦以256個區間來判斷。同時,暫存器44內查找表提供3種參考值,其相對應之輸出致能訊號具高電位的時間分別為0.5us、1us和2us。以第一列畫素單元P11 ~P1m 中之畫素單元P11 來做說明,若畫素單元P11 之目標灰階值N1大於先前灰階值N1’,此時需要以較大液晶轉動角度和較高的資料驅動訊號壓差來進行充放電,畫素單元P11 內薄膜電晶體開關TFT需要最大開啟時間,因此暫存器44會輸出對應於0.5us之參考值OE1;若畫素單元P11 之目標灰階值N1和先前灰階值N1’相同,此時不需要額外的充放電,畫素單元P11 內薄膜電晶體開關TFT需要的開啟時間最短,因此暫存器44會輸出對應於2us之參考值OE1;若畫素單元P11 之目標灰階值N1小於先前灰階值N1’,此時需要進行充放電,畫素單元P11 內薄膜電晶體開關TFT所需之開啟時間長於灰階值不變動狀態,因此暫存器44會輸出對應於1us之參考值OE1。如前所述,第一列畫素單元P11 ~P1m 中之所有畫素單元皆能以相同判斷方式求出相對應之參考值OE1~OEm,再利用計算器46進行運算以求得對應於畫素單元P11 ~P1m 之最佳化充電時間之參考值OEAV (例如參考值OE1~OEm之平均值),使得時序控制器340能依據輸出致能參考值OEAV 來產生最佳輸出致能訊號OE。第9圖中查找表之數值僅為本發明之實施例,並不限定本發明之範疇。
請參考第10圖,第10圖為本發明另一實施例中暫存器44內存之查找表的示意圖。在第10圖之實施例中,假設影像灰階值之範圍為0~255,而暫存器44內查找表提供257種參考值,其相對應之輸出致能訊號具高電位的時間分別為TMAX 和T0 ~T255 ,其中TMAX >T0 >T1 >...>T255 。以第一列畫素單元P11 ~P1m 中之畫素單元P11 來做說明,假設畫素單元P11 之目標灰階值N1大於先前灰階值N1’,當目標灰階值N1和先前灰階值N1’之間的差值為1~255時,暫存器44會分別輸出對應於T1 ~T255 之參考值OE1。由於T1 >T2 >...>T255 ,因此目標灰階值N1和先前灰階值N1’之間的差值越大,畫素單元P11 能以較大液晶轉動角度和較高的資料驅動訊號壓差來進行充放電;若畫素單元P11 之目標灰階值N1和先前灰階值N1’相同,此時不需要額外的充放電,畫素單元P11 內薄膜電晶體開關TFT需要的開啟時間最短,因此暫存器44會輸出對應於TMAX 之參考值OE1;若畫素單元P11 之目標灰階值N1小於先前灰階值N1’,此時需要進行充放電,畫素單元P11 內薄膜電晶體開關TFT所需之開啟時間長於灰階值不變動狀態,因此暫存器44會輸出對應於T0 之參考值OE1。如前所述,第一列畫素單元P11 ~P1m 中之所有畫素單元皆能以相同判斷方式求出相對應之參考值OE1~OEm,再利用計算器46進行運算以求得對應於畫素單元P11 ~P1m 之最佳化充電時間之輸出致能參考值OEAV (例如參考值OE1~OEm之平均值),使得時序控制器340能依據輸出致能參考值OEAV 來產生最佳輸出致能訊號OE。
本發明之最佳化電路350依據每一列畫素單元目標灰階值和先前灰階值之間的差值來決定輸出致能訊號OE具高電位的時間長短,使得每一列畫素單元皆能以最佳化之輸出致能訊號OE來驅動,因此能提升顯示品質。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
36‧‧‧記憶體控制器
31、32‧‧‧線緩衝器
40‧‧‧判斷電路
120、220、320‧‧‧源極驅動電路
42‧‧‧比較器
130、230、330‧‧‧閘極驅動電路
44‧‧‧暫存器
140、240、340‧‧‧時序控制器
46‧‧‧計算器
P11 ~Pmn ‧‧‧畫素單元
CLC ‧‧‧液晶電容
DL1 ~DLm+1 ‧‧‧資料線
CST ‧‧‧儲存電容
GL1 ~GLn ‧‧‧閘極線
TFT‧‧‧薄膜電晶體開關
350‧‧‧最佳化電路
100、200、300、400‧‧‧液晶顯示裝置
110、210、310、410‧‧‧液晶顯示面板
第1圖為先前技術中一液晶顯示裝置之示意圖。
第2圖為第1圖之液晶顯示裝置運作時之時序圖。
第3圖為先前技術中另一液晶顯示裝置之示意圖。
第4圖為第3圖之液晶顯示裝置運作時之時序圖。
第5圖為本發明第一實施例中一液晶顯示裝置之示意圖。
第6圖為本發明第二實施例中一液晶顯示裝置之示意圖。
第7圖為本發明實施例之液晶顯示裝置運作時之時序圖。
第8圖為本發明一實施例中暫存器內存之查找表的示意圖。
第9圖為本發明另一實施例中暫存器內存之查找表的示意圖。
第10圖為本發明另一實施例中暫存器內存之查找表的示意圖。
36...記憶體控制器
31、32...線緩衝器
40...判斷電路
320...源極驅動電路
42...比較器
330...閘極驅動電路
44...暫存器
340...時序控制器
46...計算器
350...最佳化電路
400...液晶顯示裝置
410...液晶顯示面板
TFT...薄膜電晶體開關
P11 ~Pmn ...畫素單元
CLC ...液晶電容
DL1 ~DLm+1 ...資料線
CST ...儲存電容
GL1 ~GLn ...閘極線

Claims (6)

  1. 一種可調變充電時間之液晶顯示裝置,其包含:複數條閘極線,分別用來傳送複數筆閘極驅動訊號;複數條資料線,垂直於該複數條閘極線,分別用來傳送複數筆資料驅動訊號;一畫素陣列,其包含複數個畫素單元,分別設置於該複數條閘極線和該複數條資料線之交會處,每一畫素單元依據一相對應閘極線傳來之閘極驅動訊號和一相對應資料線傳來之資料驅動訊號來顯示畫面;一閘極驅動電路,用來依據一輸出致能訊號來輸出該複數筆閘極驅動訊號;一時序控制器,用來依據一最佳化輸出致能參考值來提供該輸出致能訊號;以及一最佳化電路,用來接收對應於該畫素陣列中一列畫素單元在一第一驅動週期時欲顯示影像之第一灰階資料、接收對應於該列畫素單元在一第二驅動週期時欲顯示影像之第二灰階資料,並依據該第一和第二灰階資料之大小關係來提供對應於該列畫素單元於該第二驅動週期時之該最佳化輸出致能參考值,其中該第二驅動週期係接續該第一驅動週期,該最佳化電路包含:一第一緩衝器,用來儲存該第一灰階資料; 一第二緩衝器,用來儲存該第二灰階資料;一比較器,用來計算該第一和第二灰階資料之間的差值;一暫存器,其內存有一查找表(lookup table,LUT),用來依據該第一和第二灰階資料之間的差值提供相對應之複數個參考值,其中該複數個參考值係分別對應於該列畫素單元中每一畫素單元之充放電時間;一計算器,用來依據該複數個參考值提供該最佳化輸出致能參考值;以及一記憶體控制器,用來控制該第一緩衝器、該第二緩衝器和該比較器之間的資料傳輸。
  2. 如請求項1所述之液晶顯示裝置,其中該畫素陣列中奇數列畫素單元係接收其第一側資料線傳來之資料驅動訊號,而該畫素陣列中偶數列畫素單元係接收其第二側資料線傳來之資料驅動訊號。
  3. 如請求項1所述之液晶顯示裝置,其中每一畫素單元包含:一薄膜電晶體(thin film transistor,TFT)開關,其包含:一控制端,耦接於該相對應之閘極線;一第一端,耦接於該相對應之資料線;以及 一第二端;一液晶電容,耦接於該薄膜電晶體開關之第二端和一共同電壓之間;以及一儲存電容,耦接於該薄膜電晶體開關之第二端和該共同電壓之間。
  4. 一種液晶顯示裝置之驅動方法,其包含:接收對應於一列畫素單元在一第一驅動週期時欲顯示影像之複數個第一灰階值,其中該複數個第一灰階值中一特定第一灰階值對應於該列畫素單元中一特定畫素單元;接收對應於該列畫素單元在一第二驅動週期時欲顯示影像之複數個第二灰階值,其中該第二驅動週期係接續該第一驅動週期,且該複數個第二灰階值中一特定第二灰階值對應於該特定畫素單元;計算該複數個第一灰階值和相對應複數個第二灰階值之間的複數個差值;計算該複數個差值之平均值;以及依據該平均值來調整該特定畫素單元在該第二驅動週期時之充放電時間。
  5. 如請求項4所述之驅動方法,其另包含:當該特定第一灰階值大於該特定第二灰階值時,縮短該 特定畫素單元在該第二驅動週期時之充放電時間;以及當該特定第一灰階值小於該特定第二灰階值時,增加該特定畫素單元在該第二驅動週期時之充放電時間。
  6. 如請求項4所述之驅動方法,其另包含:當該特定第一灰階值之座落區間大於該特定第二灰階值之座落區間時,縮短該特定畫素單元在該第二驅動週期時之充放電時間;以及當該特定第一灰階值之座落區間小於該特定第二灰階值之座落區間時,增加該特定畫素單元在該第二驅動週期時之充放電時間。
TW098140317A 2009-11-26 2009-11-26 可調變充放電時間之液晶顯示裝置及相關驅動方法 TWI406254B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW098140317A TWI406254B (zh) 2009-11-26 2009-11-26 可調變充放電時間之液晶顯示裝置及相關驅動方法
US12/716,275 US8325123B2 (en) 2009-11-26 2010-03-03 Liquid crystal display device with adaptive charging/discharging time and related driving method
JP2010066125A JP5214654B2 (ja) 2009-11-26 2010-03-23 適応充電/放電時間を有する液晶ディスプレイ装置及び関連駆動方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW098140317A TWI406254B (zh) 2009-11-26 2009-11-26 可調變充放電時間之液晶顯示裝置及相關驅動方法

Publications (2)

Publication Number Publication Date
TW201118838A TW201118838A (en) 2011-06-01
TWI406254B true TWI406254B (zh) 2013-08-21

Family

ID=44061742

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098140317A TWI406254B (zh) 2009-11-26 2009-11-26 可調變充放電時間之液晶顯示裝置及相關驅動方法

Country Status (3)

Country Link
US (1) US8325123B2 (zh)
JP (1) JP5214654B2 (zh)
TW (1) TWI406254B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI604431B (zh) * 2016-08-10 2017-11-01 聯詠科技股份有限公司 充電時間分享之控制方法及控制裝置

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWM395186U (en) * 2010-06-15 2010-12-21 Chunghwa Picture Tubes Ltd Display apparatus and display panel thereof
JP5827905B2 (ja) * 2012-02-10 2015-12-02 株式会社ジャパンディスプレイ 表示装置、表示駆動方法、電子機器
TWI456558B (zh) * 2012-05-10 2014-10-11 Himax Tech Ltd 影像顯示器
CN103456260B (zh) * 2012-05-28 2016-03-30 奇景光电股份有限公司 图像显示器
KR101911690B1 (ko) * 2012-12-07 2018-10-25 다우 코닝 도레이 캄파니 리미티드 경화성 실리콘 조성물 및 광반도체 디바이스
KR101977252B1 (ko) * 2013-01-11 2019-05-10 엘지디스플레이 주식회사 액정표시장치와 그 구동 방법
TWI490846B (zh) * 2013-03-18 2015-07-01 Chunghwa Picture Tubes Ltd 顯示裝置及其顯示面板驅動方法
TWI553618B (zh) * 2013-09-25 2016-10-11 捷達創新股份有限公司 液晶顯示器以及顯示器
KR102269077B1 (ko) * 2014-08-26 2021-06-25 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
US20170309217A1 (en) * 2016-04-22 2017-10-26 Silicon Works Co., Ltd. Display driving device and display device including the same
KR102533341B1 (ko) * 2016-11-11 2023-05-17 삼성디스플레이 주식회사 표시 장치 및 이의 구동방법
CN107068107A (zh) * 2017-06-23 2017-08-18 京东方科技集团股份有限公司 像素电路、显示装置以及驱动方法
CN113870809B (zh) * 2021-10-19 2022-08-16 常州欣盛半导体技术股份有限公司 脉冲频率调变的时序控制方法、时序控制器及显示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000075839A (ja) * 1998-08-31 2000-03-14 Kyocera Corp 液晶表示装置の駆動方法
US20030006979A1 (en) * 2001-07-06 2003-01-09 Hiroshi Tsuchi Driver circuit and liquid crystal display device
TW200709145A (en) * 2005-08-29 2007-03-01 Samsung Electronics Co Ltd Display device and driving method therefor
TW200725525A (en) * 2005-12-23 2007-07-01 Chi Mei Optoelectronics Corp Compensation circuit and method for compensate distortion of data signals of liquid crystal display device
US20090102766A1 (en) * 2007-01-29 2009-04-23 Ryutaro Oke Display device
JP2009128414A (ja) * 2007-11-20 2009-06-11 Casio Comput Co Ltd アクティブマトリクス型液晶表示装置及びその駆動方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3110618B2 (ja) 1994-08-02 2000-11-20 シャープ株式会社 液晶表示装置
JP2006189661A (ja) * 2005-01-06 2006-07-20 Toshiba Corp 画像表示装置及びその方法
KR20070058822A (ko) 2005-12-05 2007-06-11 삼성전자주식회사 액정 표시 장치 및 그의 영상 신호 보정 방법
US7764266B2 (en) * 2006-01-24 2010-07-27 Au Optronics Corporation Method and system for controlling an active matrix display device

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000075839A (ja) * 1998-08-31 2000-03-14 Kyocera Corp 液晶表示装置の駆動方法
US20030006979A1 (en) * 2001-07-06 2003-01-09 Hiroshi Tsuchi Driver circuit and liquid crystal display device
TW200709145A (en) * 2005-08-29 2007-03-01 Samsung Electronics Co Ltd Display device and driving method therefor
TW200725525A (en) * 2005-12-23 2007-07-01 Chi Mei Optoelectronics Corp Compensation circuit and method for compensate distortion of data signals of liquid crystal display device
US20090102766A1 (en) * 2007-01-29 2009-04-23 Ryutaro Oke Display device
JP2009128414A (ja) * 2007-11-20 2009-06-11 Casio Comput Co Ltd アクティブマトリクス型液晶表示装置及びその駆動方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI604431B (zh) * 2016-08-10 2017-11-01 聯詠科技股份有限公司 充電時間分享之控制方法及控制裝置
US10403224B2 (en) 2016-08-10 2019-09-03 Novatek Microelectronics Corp. Control method and control device for charging time sharing
USRE49356E1 (en) 2016-08-10 2023-01-03 Novatek Microelectronics Corp. Control method and control device for charging time sharing

Also Published As

Publication number Publication date
TW201118838A (en) 2011-06-01
JP2011113080A (ja) 2011-06-09
US8325123B2 (en) 2012-12-04
US20110122106A1 (en) 2011-05-26
JP5214654B2 (ja) 2013-06-19

Similar Documents

Publication Publication Date Title
TWI406254B (zh) 可調變充放電時間之液晶顯示裝置及相關驅動方法
US7518588B2 (en) Source driver with charge recycling function and panel displaying device thereof
US8368629B2 (en) Liquid crystal display
US9070341B2 (en) Liquid crystal display device and driving method thereof
US10242634B2 (en) Display device
TWI440001B (zh) 液晶顯示裝置及其驅動方法
US8102352B2 (en) Liquid crystal display device and data driving circuit thereof
US20060256065A1 (en) Data driver and liquid crystal display using the same
TWI409780B (zh) 可加長充電時間之液晶顯示裝置及相關驅動方法
JP4694890B2 (ja) 液晶表示装置及び液晶表示パネル駆動方法
US8581822B2 (en) Double-gate liquid crystal display device which adjusts main-charge time and precharge time according to data polarities and related driving method
WO2015007084A1 (zh) 一种调灰电压产生方法及其装置和面板驱动电路
TWI383352B (zh) 影像顯示裝置的低功率驅動方法與驅動信號產生方法
US8044911B2 (en) Source driving circuit and liquid crystal display apparatus including the same
US20120162183A1 (en) Liquid Crystal Display (LCD) and Driving Method Thereof
US8390612B2 (en) Source driver and operation method thereof and flat panel display
US20140368562A1 (en) Display device having improved contrast ratio
US7432902B2 (en) Liquid crystal display device and driving method thereof
US7339566B2 (en) Liquid crystal display
TW201312535A (zh) 雙閘極液晶顯示面板驅動結構及驅動方法
TWI421841B (zh) 源極驅動器及其電荷分享功能控制方法
KR20110035517A (ko) 액정표시장치
CN102103836A (zh) 可调变充放电时间的液晶显示装置及相关驱动方法
JP2008197349A (ja) 電気光学装置、処理回路、処理方法および電子機器
KR20070079422A (ko) 표시 장치의 구동 장치 및 이를 포함하는 표시 장치

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees