TWI406246B - 輸出致能訊號的調整裝置及其方法 - Google Patents

輸出致能訊號的調整裝置及其方法 Download PDF

Info

Publication number
TWI406246B
TWI406246B TW098110005A TW98110005A TWI406246B TW I406246 B TWI406246 B TW I406246B TW 098110005 A TW098110005 A TW 098110005A TW 98110005 A TW98110005 A TW 98110005A TW I406246 B TWI406246 B TW I406246B
Authority
TW
Taiwan
Prior art keywords
signal
output
voltage
detection result
scan signal
Prior art date
Application number
TW098110005A
Other languages
English (en)
Other versions
TW201035954A (en
Inventor
shu yang Lin
Yu An Liu
Original Assignee
Chunghwa Picture Tubes Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chunghwa Picture Tubes Ltd filed Critical Chunghwa Picture Tubes Ltd
Priority to TW098110005A priority Critical patent/TWI406246B/zh
Priority to US12/485,891 priority patent/US8199089B2/en
Publication of TW201035954A publication Critical patent/TW201035954A/zh
Application granted granted Critical
Publication of TWI406246B publication Critical patent/TWI406246B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

輸出致能訊號的調整裝置及其方法
本發明是有關於一種輸出致能訊號的調整技術,且特別是有關於一種適用於閘極驅動器的輸出致能訊號的調整技術。
近年來,液晶顯示器因具有低電壓操作、無輻射等優點,而成為市面上顯示器產品的主流。一般來說,液晶顯示器主要包括閘極驅動器、源極驅動器與面板。值得一提的是,習知的液晶顯示器在驅動時卻存在著再寫入(Rewriting)的問題,詳細說明如下。
圖1是習知的一種再寫入現象的示意圖。請參照圖1,訊號G1_output為閘極驅動器提供至第一條掃描線的輸出掃描訊號,其中第一條掃描線耦接第一列畫素電晶體。訊號G2_output為閘極驅動器提供至第二條掃描線的輸出掃描訊號,其中第二條掃描線耦接第二列畫素電晶體。訊號S2_output為源極驅動器提供至第二列畫素電晶體的資料訊號。
在理想狀態下,訊號G1_output與訊號G2_output的電壓由高電位降至低電位的時間為0秒,同樣地由低電位升至高電位的時間亦為0秒,如圖1中虛線所示。但事實上,訊號G1_output與訊號G2_output的電壓波形不會是完美的方波,由高電位降至低電位以及由低電位升至高電位均會產生延遲,如圖1中實線所示。
請繼續參照圖1,假設畫素電晶體的導通電壓為Vth。在時間T1時,第一列畫素電晶體會由導通狀態轉為截止狀態。另外,在時間T2時,第二列畫素電晶體會由截止狀態轉為導通狀態。也就是說,在時間T1至時間T2的期間,第一列畫素電晶體與第二列畫素電晶體會一起導通。因此在時間T1至時間T2的期間,訊號S2_output會同時對第一列畫素電晶體與第二列畫素電晶體進行寫入動作,此即為再寫入現象。理想上,訊號S2_output僅會對第二列畫素電晶體進行寫入。
本發明提供一種輸出致能訊號的調整裝置,可避免發生再寫入的情形。
本發明提供一種輸出致能訊號的調整方法,可適應性地調整輸出致能訊號的責任週期。
本發明提出一種輸出致能訊號的調整裝置,包括濾波電路、第一偵測單元、第二偵測單元與調整單元。濾波電路可依據輸出致能訊號的責任週期對第一掃描訊號與第二掃描訊號進行濾除,藉以提供第一輸出掃描訊號與第二輸出掃描訊號,其中第二掃描訊號的掃描順序尾隨第一掃描訊號的掃描順序。第一偵測單元耦接濾波電路,可偵測第一輸出掃描訊號的電壓是否小於預設電壓,藉以輸出第一偵測結果,其中預設電壓指示畫素電晶體的導通電壓。第二偵測單元耦接第一偵測單元,可依據第一偵測結果偵測在第一掃描訊號的電壓小於導通電壓之前是否接收到指示 訊號,並據以輸出第二偵測結果,其中指示訊號指示第二掃描訊號的電壓上升。調整單元耦接第二偵測單元,可接收第二偵測結果,若第二偵測單元在第一輸出掃描訊號的電壓小於導通電壓之前接收到指示訊號,則增加輸出致能訊號的該責任週期。
在本發明的一實施例中,第一偵測單元可包括差動放大器。差動放大器的正輸入端與負輸入端分別接收預設電壓與第一輸出掃描訊號。差動放大器的輸出端輸出第一偵測結果。
在本發明的一實施例中,第二偵測單元可包括SR正反器、N通道電晶體與P通道電晶體。SR正反器的設定端接收指示訊號。SR正反器的重置端耦接差動放大器的輸出端。N通道電晶體的閘極端耦接差動放大器的輸出端。N通道電晶體的第一端耦接接地電壓。N通道電晶體的第二端提供第二偵測結果。P通道電晶體的閘極端耦接差動放大器的輸出端。P通道電晶體的第一端耦接SR正反器的輸出端。P通道電晶體的第二端耦接N通道電晶體的第二端。
在本發明的一實施例中,當第二偵測單元在第一掃描訊號的電壓小於導通電壓之前未接收到指示訊號,則維持輸出致能訊號的責任週期。
從另一角度來看,本發明提出一種輸出致能訊號的調整方法,其包括依據輸出致能訊號的責任週期對第一掃描訊號與第二掃描訊號進行濾除,藉以提供第一輸出掃描訊 號與第二輸出掃描訊號,其中第二掃描訊號的掃描順序尾隨第一掃描訊號的掃描順序。此外,偵測第二輸出掃描訊號在第一輸出掃描訊號由致能準位轉為禁能準位之前是否由禁能準位轉為致能準位。另外,若第二輸出掃描訊號在第一輸出掃描訊號由致能準位轉為禁能準位之前由禁能準位轉為致能準位,則增加輸出致能訊號的責任週期。
基於上述,本發明依據輸出致能訊號的責任週期對第一掃描訊號與第二掃描訊號進行濾除,藉以提供第一輸出掃描訊號與第二輸出掃描訊號。若第二輸出掃描訊號在第一輸出掃描訊號由致能準位轉為禁能準位之前由禁能準位轉為致能準位,則增加輸出致能訊號的責任週期。如此一來可避免發生再寫入問題。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
習知的液晶顯示器有再寫入的問題。有鑑於此,本發明的實施例可依據輸出致能訊號的責任週期(Duty Cycle)對第一掃描訊號與第二掃描訊號進行濾除,藉以提供第一輸出掃描訊號與第二輸出掃描訊號。因此可有效地避免第一輸出掃描訊號與第二輸出掃描訊號發生重疊的情形。
另外,值得一提的是,對於不同的液晶顯示器來說,輸出致能訊號的責任週期的最佳值並不一定會相同。故,在本發明的實施例中可偵測第二輸出掃描訊號在第一輸出掃描訊號由致能準位轉為禁能準位之前是否由禁能準位轉 為致能準位。若第二輸出掃描訊號在第一輸出掃描訊號由致能準位轉為禁能準位之前由禁能準位轉為致能準位,則增加輸出致能訊號的責任週期。若第二輸出掃描訊號在第一輸出掃描訊號由致能準位轉為禁能準位之前沒有從禁能準位轉為致能準位,則維持輸出致能訊號的責任週期。如此一來,可適應性地調整輸出致能訊號的責任週期。下面將參考附圖詳細闡述本發明的實施例,附圖舉例說明了本發明的示範實施例,其中相同標號指示同樣或相似的步驟。
圖2是依照本發明的一實施例的一種輸出致能訊號的調整裝置的示意圖。請參照圖2,本實施例以液晶顯示器為例進行說明。輸出致能訊號的調整裝置可適用於液晶顯示器的閘極驅動器50。更具體地說,調整裝置的部分元件可與閘極驅動器50整合在一起。調整裝置可包括濾波電路10、偵測單元20、偵測單元30與調整單元40。
圖3是依照本發明的一實施例的一種輸出致能訊號的調整方法的流程圖。請合併參照圖2與圖3,濾波電路10可接收由調整單元40提供的輸出致能訊號OE以及由多個移位暫存器(未繪示)所依序提供的多個掃描訊號(以GL1~GLN表示之)。接著可由步驟S301,濾波電路10可依據輸出致能訊號OE的責任週期D對多個掃描訊號(以GL1~GLN表示之)進行濾除,藉以提供具順序性的多個輸出掃描訊號(以OGL1~OGLN表示之)至面板60中各列的畫素電晶體(未繪示)。以下作更詳細地說明。
表一:濾波電路10的真值表。
圖4是依照本發明的一實施例的一種依據輸出致能訊號濾除輸出掃描訊號的示意圖。請合併參照表一與圖2~圖4,以掃描訊號GL1與輸出掃描訊號OGL1為例進行說明。當掃描訊號GL1為高電壓準位且輸出致能訊號OE為高電壓準位時,輸出掃描訊號OGL1則為低電壓準位。當掃描訊號GL1為高電壓準位且輸出致能訊號OE為低電壓準位時,輸出掃描訊號OGL1則為高電壓準位。當掃描訊號GL1為低電壓準位且輸出致能訊號OE為高電壓準位時,輸出掃描訊號OGL1則為低電壓準位。當掃描訊號GL1為低電壓準位且輸出致能訊號OE為低電壓準位時,輸出掃描訊號OGL1則為低電壓準位。以此類推掃描訊號GL2~GLN以及輸出掃描訊號OGL2~OGLN,在此不再贅述。
承接上述,當輸出致能訊號OE為高電壓準位時,輸出掃描訊號OGL1~OGLN為低電壓準位。當輸出致能訊號OE為低電壓準位時,輸出掃描訊號OGL1~OGLN的電壓準位分別與掃描訊號GL1~GLN相同。也就是說,在兩掃描訊號同時為高電壓的期間,輸出致能訊號OE可設定為高電壓準位,如此即可避免兩輸出掃描訊號同時為高電壓準位,藉以改善習知的再寫入問題。熟習本領域技術 者應當知道,對於不同的液晶顯示器來說,輸出致能訊號OE的責任週期D的最佳值並不一定會相同,其中責任週期D為α/T。因此可繼續藉由下列步驟S302~S304適應性地調整輸出致能訊號OE的責任週期D。
接著可由步驟S302,偵測輸出掃描訊號OGL2是否在輸出掃描訊號OGL1由致能準位(高電壓準位)轉為禁能準位(低電壓準位)之前由禁能準位轉為致能準位。此步驟的用意在於判斷液晶顯示器是否具有再寫入的問題。簡單地說,若輸出掃描訊號OGL1與輸出掃描訊號OGL2有同時為高電壓準位的情形,即代表液晶顯示器具有再寫入的問題,可接續步驟S303增加輸出致能訊號OE的責任週期D以改善再寫入問題;反之則代表液晶顯示器沒有再寫入的問題,可接續步驟S304維持輸出致能訊號OE。以下提供步驟S302的一種實施方式供熟習本領域技術者參詳。
請注意,掃描訊號GL1~GLN處於高電壓準位的期間必定大於輸出掃描訊號OGL1~OGLN處於高電壓準位的期間。在沒有輸出致能訊號OE情況下,掃描訊號GL1~GLN與輸出掃描訊號OGL1~OGLN會實質上相同。
在本實施例中,可依據輸出掃描訊號OGL1以及指示掃描訊號GL2電壓上升的指示訊號ID2來判別液晶顯示器是否有再寫入的問題。此作法的好處在於,當液晶顯示器有再寫入問題而執行步驟S303,增加輸出致能訊號OE的責任週期D之後,下一個畫面的輸出掃描訊號OGL1處於高電壓準位的期間會隨之縮短,但指示訊號ID2卻不會受影響。將變數控制在一個的情況下,不但可簡化執行的複 雜度,還可降低誤差。以下針對「依據輸出掃描訊號OGL1以及指示掃描訊號GL2電壓上升的指示訊號ID2來判別液晶顯示器是否有再寫入的問題」,加以詳述。
圖5是依照本發明的一實施例的一種調整裝置的偵測單元的電路圖。請合併參照圖2、圖3與圖5,在本實施例中,偵測單元20以差動放大器21為例進行說明。偵測單元30以SR正反器31、N通道電晶體32與P通道電晶體33為例進行說明。
差動放大器21具有正輸入端與負輸入端。差動放大器21的正輸入端耦接第一條掃描線,其中第一條掃描線耦接第一列畫素電晶體的閘極,差動放大器21可接收輸出掃描訊號OGL1。差動放大器21的負輸入端可接收預設電壓Vth,其中預設電壓Vth為上述畫素電晶體的導通電壓。也就是說,當輸出掃描訊號OGL1的電壓低於預設電壓Vth時,第一列畫素電晶體則會截止,而差動放大器21的輸出端則會輸出高電壓準位的偵測結果DR1。相對地,當輸出掃描訊號OGL1的電壓高於預設電壓Vth時,第一列畫素電晶體則會導通,而差動放大器21的輸出端則會輸出低電壓準位的偵測結果DR1。
請繼續配合參照表二,SR正反器31具有重置端R、設定端S與輸出端Q。SR正反器31的重置端R可接收偵測結果DR1。SR正反器31的設定端S可接收指示訊號ID2。在本實施例中,指示訊號ID2例如是脈寬訊號。SR正反器31可依據上述表二而從輸出端Q提供訊號QS至電晶體33的第二端。
在本實施例中,電晶體32、33所具有的功效與濾波電路10的功效相類似。電晶體32、33的閘極接收偵測結果DR1,可依據偵測結果DR1決定導通與否。也就是說,電晶體32、33可依據偵測結果DR1而輸出接地電壓GND或是訊號QS,藉以提供偵測結果DR2至調整單元40。更具體地說,當偵測結果DR1為高電壓準位時,偵測結果DR2的電壓準位與接地電壓GND相同。當偵測結果DR1為低電壓準位時,偵測結果DR2的電壓準位與訊號QS相同。再從另一角度來看,當偵測結果DR2為高電壓準位時,代表液晶顯示器具有再寫入的問題。接著以下提供步驟S303與S304的一種實施方式供熟習本領域技術者參詳。
圖6是依照本發明的一實施例的一種調整輸出致能訊號的示意圖。請配合參照圖6,在圖6中訊號STV可區別不同的畫框期間。調整單元40可依據步驟S302所得到的偵測結果DR2來決定執行步驟S303或步驟S304。也就是說,調整單元40可依據偵測結果DR2的電壓準位來決定是否增加或維持輸出致能訊號OE的責任週期D。舉例來 說,在每一個畫框期間中,當調整單元40接收到高電壓準位的偵測結果DR2,可執行步驟S303,對輸出致能訊號OE的責任週期D增加一個單位。相對地,當調整單元40接收到低電壓準位的偵測結果DR2,可執行步驟S304,維持輸出致能訊號OE的責任週期D。如此一來,即可適應性地調整輸出致能訊號OE的責任週期D。以下再針對液晶顯示器在操作時的各種情況作進一步地說明。
圖7繪示當輸出致能訊號的責任週期嚴重不足時,各訊號的波形圖。請合併參照圖2、圖5、圖7與表三,當輸出致能訊號OE的責任週期D嚴重不足時,輸出掃描訊號OGL1、OGL2在高電壓準位期間有重疊情形。也就是說,輸出掃描訊號OGL1的電壓在下降前,源極驅動器已開始輸出給予第二列畫素電晶體的訊號S2_output,因此訊號S2_output會一併寫入第一列畫素電晶體與第二列畫素電晶體,形成再寫入現象。在圖7中,指示訊號ID2可依據指示訊號ID而產生,其中指示訊號ID可用以指示掃描訊號的電壓上升。依據上述實施例所揭示的內容,調整裝置可偵測輸出掃描訊號OGL1以及指示訊號ID2據以產生高電壓準位的偵測結果DR2。接著可再依據偵測結果DR2增加輸出致能訊號OE的責任週期D,藉以改善再寫入現象。輸出致能訊號OE的責任週期D增加後,下一畫面的輸出掃描訊號OGL1~OGLN處於高電壓準位的期間也會隨之縮短。
表三:圖7中各期間SR正反器31的輸出狀態
圖8繪示當輸出致能訊號的責任週期D不足時,各訊號的波形圖。請合併參照圖2、圖5、圖8與表四。在圖8中,輸出掃描訊號OGL1的電壓下降至預設電壓Vth之前,源極驅動器已開始輸出給予第二列畫素電晶體的訊號S2_output,因此訊號S2_output會一併寫入第一列畫素電晶體與第二列畫素電晶體,形成再寫入現象。值得一提的是,調整裝置40可偵測輸出掃描訊號OGL1以及指示訊號ID2據以產生高電壓準位的偵測結果DR2。接著可再依據偵測結果DR2增加輸出致能訊號OE的責任週期D,藉以改善再寫入現象。輸出致能訊號OE的責任週期D增加後,下一畫面的輸出掃描訊號OGL1~OGLN處於高電壓準位的期間也會隨之縮短。
圖9繪示當輸出致能訊號的責任週期稍微不足時,各 訊號的波形圖。請合併參照圖2、圖5、圖9與表五。在圖9中,輸出掃描訊號OGL1、OGL2在高電壓準位期間雖然已經沒有重疊情形(處於臨界狀態)。但在本實施例中,調整裝置40是偵測輸出掃描訊號OGL1以及指示訊號ID2據以產生高電壓準位的偵測結果DR2。因此在此臨界狀態下,調整裝置40仍會認定液晶顯示器具有再寫入現象,而產生高電壓準位的偵測結果DR2,並據以增加輸出致能訊號OE的責任週期D。此作法的好處在於,可確切地消除寫入現象。輸出致能訊號OE的責任週期D增加後,下一畫面的輸出掃描訊號OGL1~OGLN處於高電壓準位的期間也會再隨之縮短。
圖10繪示當輸出致能訊號的責任週期足夠時,各訊號的波形圖。請合併參照圖2、圖5、圖10與表六。在圖10中,輸出掃描訊號OGL1、OGL2在高電壓準位期間雖然已經沒有重疊情形,且相距一段期間。因此調整裝置40會產生低電壓準位的偵測結果DR2,並據以維持輸出致能訊號OE的責任週期D。如此一來不但可保有液晶顯示器的良好畫面品質還可有效地消除再寫入現象。
值得一提的是,雖然上述實施例中已經對輸出致能訊號的調整裝置及其方法描繪出了一個可能的型態,但所屬技術領域中具有通常知識者應當知道,各廠商對於輸出致能訊號的調整裝置及其方法的設計都不一樣,因此本發明的應用當不限制於此種可能的型態。換言之,只要是判別液晶顯示器是否有再寫入的問題,藉以決定增加或維持輸出致能訊號的責任週期D就已經是符合了本發明的精神所在。以下再舉幾個實施例以便本領域具有通常知識者能夠更進一步的了解本發明的精神,並實施本發明。
上述實施例是依據輸出掃描訊號OGL1以及指示掃描訊號GL2電壓上升的指示訊號ID2來判別液晶顯示器是否有再寫入的問題。但本發明並不以此為限。在其他實施例中,也可依據輸出掃描訊號OGL1以及輸出掃描訊號OGL2來判別液晶顯示器是否有再寫入的問題。此作法的好處在於,只要輸出掃描訊號OGL1以及輸出掃描訊號OGL2沒有在高電壓準位期間發生重疊,調整裝置40則不會增加輸出致能訊號OE的責任週期D。
另外,上述實施例的步驟S303中,調整單元40是對 輸出致能訊號OE增加一個單位的責任週期D,但其僅是一種選擇實施例。在其他實施例中,調整單元40也可以依據偵測結果DR2的脈寬大小,對應調整輸出致能訊號OE的責任週期D。此作法的好處在於可快速地得到適當的輸出致能訊號OE的責任週期D。
綜上所述,本發明判別液晶顯示器是否具有再寫入現象,藉以決定增加或維持輸出致能訊號的責任週期。因此不但可改善再寫入現象,還可適應性地調整輸出致能訊號的責任週期。另外本發明的諸實施例還具有下列功效:
1.依據輸出掃描訊號OGL1以及指示掃描訊號GL2電壓上升的指示訊號ID2來判別液晶顯示器是否有再寫入的問題。可確切地消除寫入現象。
2.依據輸出掃描訊號OGL1以及輸出掃描訊號OGL2來判別液晶顯示器是否有再寫入的問題。此作法的好處在於,只要輸出掃描訊號OGL1以及輸出掃描訊號OGL2沒有在高電壓準位期間發生重疊,調整裝置則不會增加輸出致能訊號OE的責任週期。
3.依據偵測結果DR2的脈寬大小,對應調整輸出致能訊號OE的責任週期。可快速地得到適當的輸出致能訊號OE的責任週期。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許更動與潤飾,故本發 明的保護範圍當視後附的申請專利範圍所界定者為準。
10‧‧‧濾波電路
20、30‧‧‧偵測單元
40‧‧‧調整單元
50‧‧‧閘極驅動器
60‧‧‧面板
S301~S303‧‧‧輸出致能訊號的調整方法的各步驟
G1_output、G2_output、S2_output、QS、STV、S2_output‧‧‧訊號
T1、T2‧‧‧時間
Vth‧‧‧電壓
ID、ID2‧‧‧指示訊號
GL1~GLN‧‧‧掃描訊號
OGL1~OGLN‧‧‧輸出掃描訊號
OE‧‧‧輸出致能訊號
D‧‧‧責任週期
α、T、P1~P5‧‧‧期間
DR1、DR2‧‧‧偵測結果
圖1是習知的一種再寫入現象的示意圖。
圖2是依照本發明的一實施例的一種輸出致能訊號的調整裝置的示意圖。
圖3是依照本發明的一實施例的一種輸出致能訊號的調整方法的流程圖。
圖4是依照本發明的一實施例的一種依據輸出致能訊號濾除輸出掃描訊號的示意圖。
圖5是依照本發明的一實施例的一種調整裝置的偵測單元的電路圖。
圖6是依照本發明的一實施例的一種調整輸出致能訊號的示意圖。
圖7繪示當輸出致能訊號的責任週期嚴重不足時,各訊號的波形圖。
圖8繪示當輸出致能訊號的責任週期不足時,各訊號的波形圖。
圖9繪示當輸出致能訊號的責任週期稍微不足時,各訊號的波形圖。
圖10繪示當輸出致能訊號的責任週期足夠時,各訊號的波形圖。
S301~S303‧‧‧輸出致能訊號的調整方法的各步驟

Claims (4)

  1. 一種輸出致能訊號的調整裝置,包括:一濾波電路,依據該輸出致能訊號的一責任週期對一第一掃描訊號與一第二掃描訊號進行濾除,藉以提供一第一輸出掃描訊號與一第二輸出掃描訊號,其中該第二掃描訊號的掃描順序尾隨該第一掃描訊號的掃描順序;一第一偵測單元,耦接該濾波電路,偵測該第一輸出掃描訊號的電壓是否小於一預設電壓,藉以輸出一第一偵測結果,其中該預設電壓指示一畫素電晶體的一導通電壓;一第二偵測單元,耦接該第一偵測單元,依據該第一偵測結果偵測在該第一輸出掃描訊號的電壓小於該導通電壓之前是否接收到一指示訊號,並據以輸出一第二偵測結果,其中該指示訊號指示該第二掃描訊號的電壓上升;以及一調整單元,耦接該第二偵測單元,接收該第二偵測結果,依據該第二偵測結果來調整該輸出致能訊號的該責任週期,其中若該第二偵測結果表示為該第二偵測單元在該第一輸出掃描訊號的電壓小於該導通電壓之前接收到該指示訊號,則該調整單元增加該輸出致能訊號的該責任週期,若該第二偵測結果表示為該第二偵測單元在該第一掃描訊號的電壓小於該導通電壓之前未接收到該指示訊號,則該調整單元維持該輸出致能訊號的該責任週期。
  2. 如申請專利範圍第1項所述的輸出致能訊號的調整裝置,其中該第一偵測單元包括: 一差動放大器,其正輸入端與負輸入端分別接收該預設電壓與該第一輸出掃描訊號,該差動放大器的輸出端輸出該第一偵測結果。
  3. 如申請專利範圍第2項所述的輸出致能訊號的調整裝置,其中該第二偵測單元包括:一SR正反器,其設定端接收該指示訊號,該SR正反器的重置端耦接該差動放大器的輸出端;一N通道電晶體,其閘極端耦接該差動放大器的輸出端,該N通道電晶體的第一端耦接一接地電壓,該N通道電晶體的第二端提供該第二偵測結果;以及一P通道電晶體,其閘極端耦接該差動放大器的輸出端,該P通道電晶體的第一端耦接該SR正反器的輸出端,該P通道電晶體的第二端耦接該N通道電晶體的第二端。
  4. 一種輸出致能訊號的調整方法,包括:依據該輸出致能訊號的一責任週期對一第一掃描訊號與一第二掃描訊號進行濾除,藉以提供一第一輸出掃描訊號與一第二輸出掃描訊號,其中該第二掃描訊號的掃描順序尾隨該第一掃描訊號的掃描順序;偵測該第一輸出掃描訊號的電壓是否小於一預設電壓,藉以產生一第一偵測結果,其中該預設電壓指示一畫素電晶體的一導通電壓;依據該第一偵測結果偵測在該第一輸出掃描訊號的電壓小於該導通電壓之前是否接收到一指示訊號,並據以產生一第二偵測結果,其中該指示訊號指示該第二掃描訊 號的電壓上升;以及依據該第二偵測結果來調整該輸出致能訊號的該責任週期,其中若該第二偵測結果表示為在該第一輸出掃描訊號的電壓小於該導通電壓之前接收到該指示訊號,則增加該輸出致能訊號的該責任週期,若該第二偵測結果表示為在該第一掃描訊號的電壓小於該導通電壓之前未接收到該指示訊號,則維持該輸出致能訊號的該責任週期。
TW098110005A 2009-03-26 2009-03-26 輸出致能訊號的調整裝置及其方法 TWI406246B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW098110005A TWI406246B (zh) 2009-03-26 2009-03-26 輸出致能訊號的調整裝置及其方法
US12/485,891 US8199089B2 (en) 2009-03-26 2009-06-16 Device for tuning output enable signal of liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW098110005A TWI406246B (zh) 2009-03-26 2009-03-26 輸出致能訊號的調整裝置及其方法

Publications (2)

Publication Number Publication Date
TW201035954A TW201035954A (en) 2010-10-01
TWI406246B true TWI406246B (zh) 2013-08-21

Family

ID=42783559

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098110005A TWI406246B (zh) 2009-03-26 2009-03-26 輸出致能訊號的調整裝置及其方法

Country Status (2)

Country Link
US (1) US8199089B2 (zh)
TW (1) TWI406246B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI433093B (zh) * 2010-12-16 2014-04-01 Chunghwa Picture Tubes Ltd 用於減少畫面重影之方法
TWI526899B (zh) * 2011-10-24 2016-03-21 友達光電股份有限公司 光感式觸控電路及其液晶顯示器
TWI478131B (zh) * 2013-01-24 2015-03-21 Himax Tech Ltd 源極驅動器與顯示裝置
US10366666B2 (en) 2015-06-10 2019-07-30 Samsung Electronics Co., Ltd. Display apparatus and method for controlling the same
KR102185696B1 (ko) * 2015-06-10 2020-12-02 삼성전자주식회사 디스플레이 장치 및 그 제어 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200622970A (en) * 2004-12-31 2006-07-01 Lg Philips Lcd Co Ltd Liquid crystal display device
TW200901136A (en) * 2007-06-20 2009-01-01 Au Optronics Corp Liquid crystal display, gate driving circuit and driving circuit unit thereof
TW200907909A (en) * 2007-08-08 2009-02-16 Au Optronics Corp LCD display with a gate driver outputting non-overlapping scanning signals
TW200912878A (en) * 2007-07-06 2009-03-16 Samsung Electronics Co Ltd Liquid crystal display and method of driving the same

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW583640B (en) * 2003-03-04 2004-04-11 Chunghwa Picture Tubes Ltd Display scan integrated circuit
TWI319556B (en) * 2005-12-23 2010-01-11 Chi Mei Optoelectronics Corp Compensation circuit and method for compensate distortion of data signals of liquid crystal display device
US8102350B2 (en) * 2006-03-30 2012-01-24 Lg Display Co., Ltd. Display device and driving method thereof
US8159441B2 (en) * 2006-10-31 2012-04-17 Chunghwa Picture Tubes, Ltd. Driving apparatus for driving gate lines in display panel
KR101325982B1 (ko) * 2006-11-22 2013-11-07 엘지디스플레이 주식회사 액정표시장치 및 이의 구동방법
TWI373022B (en) * 2007-10-31 2012-09-21 Chunghwa Picture Tubes Ltd Method for controlling a flat panel display and a signal controlling circuit thereof
JP2009230103A (ja) * 2008-02-28 2009-10-08 Panasonic Corp 液晶表示装置、液晶パネル制御装置およびタイミング制御回路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200622970A (en) * 2004-12-31 2006-07-01 Lg Philips Lcd Co Ltd Liquid crystal display device
TW200901136A (en) * 2007-06-20 2009-01-01 Au Optronics Corp Liquid crystal display, gate driving circuit and driving circuit unit thereof
TW200912878A (en) * 2007-07-06 2009-03-16 Samsung Electronics Co Ltd Liquid crystal display and method of driving the same
TW200907909A (en) * 2007-08-08 2009-02-16 Au Optronics Corp LCD display with a gate driver outputting non-overlapping scanning signals

Also Published As

Publication number Publication date
TW201035954A (en) 2010-10-01
US8199089B2 (en) 2012-06-12
US20100245317A1 (en) 2010-09-30

Similar Documents

Publication Publication Date Title
KR101081765B1 (ko) 액정표시장치 및 그 구동방법
TWI406503B (zh) 移位暫存器電路
KR101824139B1 (ko) 게이트 드라이버-온-어레이 구동 회로 및 구동 방법
KR101432717B1 (ko) 표시 장치 및 이의 구동 방법
KR101242727B1 (ko) 신호 생성 회로 및 이를 포함하는 액정 표시 장치
KR20080068420A (ko) 표시 장치 및 이의 구동 방법
TWI406246B (zh) 輸出致能訊號的調整裝置及其方法
US20190073987A1 (en) Gate driving circuit and display panel
TWI553620B (zh) 部分掃描閘極驅動器以及使用該部分掃描閘極驅動器之液晶顯示裝置
US8564524B2 (en) Signal controlling circuit, and flat panel display thereof
KR101953805B1 (ko) 표시 장치
CN109656397B (zh) 触控显示装置
TWI482136B (zh) 閘極驅動電路結構及其顯示裝置
US20140002438A1 (en) Source driver and liquid crystal display device
US11862065B2 (en) Timing control device and control method thereof
KR102048049B1 (ko) 표시 장치
JP2009109955A (ja) マトリクス表示装置用タイミングコントローラ、及びこれを採用した液晶表示装置
WO2015196648A1 (zh) 一种内置触摸显示屏及其驱动显示方法、显示装置
KR20140109019A (ko) 게이트 구동 모듈, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법
TWI475551B (zh) 顯示面板之驅動方法、顯示面板及閘極驅動電路
US20090085907A1 (en) Driving method for driver integrated circuit
JP6740486B2 (ja) チャージシェアを有する走査駆動回路及び表示パネル
US11328681B2 (en) Display device and drive method thereof
TWI653615B (zh) 驅動電路及其操作方法
US8508451B2 (en) Display apparatus and method for driving display panel thereof

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees