TWI294680B - - Google Patents

Download PDF

Info

Publication number
TWI294680B
TWI294680B TW95113206A TW95113206A TWI294680B TW I294680 B TWI294680 B TW I294680B TW 95113206 A TW95113206 A TW 95113206A TW 95113206 A TW95113206 A TW 95113206A TW I294680 B TWI294680 B TW I294680B
Authority
TW
Taiwan
Prior art keywords
lead frame
wafer
lead
pins
pin
Prior art date
Application number
TW95113206A
Other languages
English (en)
Other versions
TW200739865A (en
Inventor
Hung Li Chang
Original Assignee
Title Max Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Title Max Technology Co Ltd filed Critical Title Max Technology Co Ltd
Priority to TW095113206A priority Critical patent/TW200739865A/zh
Publication of TW200739865A publication Critical patent/TW200739865A/zh
Application granted granted Critical
Publication of TWI294680B publication Critical patent/TWI294680B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/4826Connecting between the body and an opposite side of the item with respect to the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73215Layer and wire connectors

Landscapes

  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Description

1294680 九、發明說明: 【發明所屬之技術領域】 本發明係關於晶片級封裝的方法,尤其是有關於一種導 線架型晶片級封裝的方法。 【先前技術】 由於各種電子產品越趨複雜與輕薄短小,為了配合這種 趨勢,晶片的封裝也開始廣泛的採用所謂的晶片尺寸封裝或 _ 晶片級封裝(chip scale package,CSP)。根據 EIA ( Electronic
Industries Association)的 IPC ( Interconnecting and Packaging electronic Circuit)定義,晶片級封裝是指封裝後封膠體之面 、 積小於1.2倍的晶片尺寸,並可直接利用表面黏著技術加工 者(direct surface mountable ) ° 晶片級封裝有多種形式,一般可以分類為(1)基板型 (substrate-based )晶片級封裝,是以硬質(rigid )或軟質(flex ) • 基板作為晶片的支撐;(2)導線架型(leadframe-based)晶片 級封裝’是以導線架為晶片的支撲,(3)晶圓級(wafer-level) 晶片級封裝。其中,導線架型晶片級封裝非常適合高頻(在 400 MHz以上)、低腳數(1〇〇以下)的應用,像是手機的通 訊晶片、數位訊號處理晶片、以及以DDR II為代表的記憶體 晶片等。此外,導線架型晶片級封裝所採用的製程與材料也 與傳統的封裝技術非常類似或相同,所以在良率與成本上也 有優勢。 1294680
在習知封裝技術中有一種稱為晶片吊掛構裝彳lead 〇n chip,LOC)的方式結合導線架與晶片。LOC顧名思義就是導 線架在晶片之上的意思,而LOC裸露在封膠體<外的引腳通 常是採鷗翼引腳(gullwing-leads )。第1圖所示係習知的採用 LOC 方式的 TSOP (thin small outline package )封裳 #士 構的立丨! 面示意圖。如圖所示,晶片10是以膠帶30附著在導線架2〇 内部引腳的下方,導線架20與晶片10的電性連接是藉由導 線50的打線(wire bonding)來完成,最後再以環氧樹脂的 封膠體(epoxy molding compound,EMC ) 40 封固起來。上述 的LOC作法有不少優點,例如導線50的短距離對於電氣特 性的穩定很有幫助。其缺點是鷗翼引腳是延伸到封膠體之 外,因此其高度(通常在1.27 mm左右)與寬度(通常在922 mm左右)都還有相當改進空間。 【發明内容】 本發明因此提出一種導線架型晶片級封裝的方法。本發 明基本上和習知的LOC技術類似,其主要特點可以概述如 下。首先,本發明中的導線架的内部引腳是事先予以向導線 架的一面彎折,形成可以承托晶片的支撐與導線的空間,而 外部引腳則直接暴露於封膠體下方,未來在去框時不再做外 部引腳彎折成形。 此外’本發明封裝後的晶片會是正面朝下位於導線架的 1294680 上方,而導線則由位於晶片正面的銲墊透過導線架的開口連 接到導線架,因此導線會在導線架下方。這些都是和LOC封 裝結果不同之處。本發明的另一特點是在封膠冬後,不是以 機械模具或是電解的方式,而是以雷射(laser)的方式來清 除溢膠或廢膠,使外部引腳完整的暴露出來,以保持後續的 電鍍效果以及應用上的電氣穩定性。 本方法所完成的封裝結構具有以下的特點··完全符合晶 片級封裝的尺寸要求、高度低、可支援高頻晶片、散熱性佳、 穩定度高等。而其各項成本、良率等都和TSOP差不多。 茲配合所附圖示、實施例之詳細說明及申請專利範圍, 將上述及本發明之其他目的與優點詳述於後。然而,當可了 解所附圖示純係為解說本發明之精神而設,不當視為本發明 範疇之定義。有關本發明範疇之定義,請參照所附之申請專 利範圍。 【實施方式】 本發明是提出一種導線架型晶片級封裝的方法。本方法 與傳統LOC的製程大致類似,但在一些步驟的内容則有顯著 的不同。以下,本說明書將主要針對不同處加以說明,對於 與習知部分相同者,則不多贅述。 本方法的第1個步驟是如第2a圖所示,提供一適當的導 線架100。此導線架可依照封裝後應用的不同而予以客製, 1294680 其特點在於導線架100的複數個引腳(包含内部引腳ιι〇與 外部引腳111)至少位於相對的兩側、以及導線架1〇〇於其周 圍適當距離處留有適當的開口 120。本發明所適用的晶片其 銲墊(bond pad)係位於其正面的適當位置。而開口 12〇主要 就是在和晶片結合時能使其銲墊暴露出來以便打線。 清注意到’ 一般導線架外部引腳的彎折(例如形成第i 圖所不的鷗翼引腳)是在去框成形(f〇rming/singulati〇n)的 步驟中進行。但本發明中的導線架1〇()的内部引腳110是事 先予以向導線架100的第一面彎折,形成可以承托晶片的支 撑與導線的空間,而外部引腳丨丨丨則是直接暴露在封膠體之 下方,未來在去框成形時不再做外部引腳彎折。這是和LOC 的作法不同處之一。 本方法的第1個步驟還包括在導線架1〇〇的/面(以下 稱第一面)、内部引腳11〇相對處(也就是沿著開口 120的周 圍)佈設至少一膠帶200,膠帶2〇〇的兩面都設有黏著劑, 一面和内部引腳110的背面黏連,另一面則於下〆步驟與晶 片黏連。膠帶200通常是採聚醯亞胺(ρι)(但不以此為限)’ 具有低離子置與财·熱性向等特性。導線竿1 〇Q則多疋彳米冋導 電性、與高熱傳導的金屬材料,例如銅。 除了採用膠帶作晶片與導線架内部引腳黏速的方法外’ 還有一些習知的技術是採點膠的方式。點膠的優點是成本低 1294680 廉(因為膠劑的成本低很多),但是因為導線架的内部引腳非 常小,點膠的位置與膠量的精確控制卻是很不容易達到的, 而採用雙面膠帶就不會有這些困擾。所採用的膠劑和膠帶一 樣,必須要能耐高熱、與抗濕氣侵蝕等特性,此外還要有固 化(curing )時間短等要求。 本方法的第2個步驟是如第2b圖所示,將晶圓切割分離 之後的晶片(die) 300的正面與導線架1〇〇第一面的膠帶2〇〇 黏連而完成黏晶(die bond或die mount或die attach )。通常 切割後的晶片是整齊排列在膠帶上,然後這些晶片是送到黏 晶機,由黏晶機從膠帶上取下,然後精準的放置到導線架上。 請注意到,#占晶後晶片3〇0的銲塾310會從導線架1〇〇的開 口 120暴露出來’以便於後續打線的步驟。另外也請注意到, 第2b圖所示的結果雖和第1圖所示的LOC封裝結構類似、, 但後續經本方法封裝後的晶片綱會是正面朝下位於導線架 100上方❿非正面朝上懸掛在導線架下方。這也是和 的作法不同處之一。 本方法的第3個步驟是如第2c圖所示,以習知的方法以 導線400將晶片_的銲墊31()與内部引腳㈣作電性連接。 導線400 |為金(Au)線、或是採用類似的高導電性的金 屬材料(例如銘)。凊注意到’由於本方法產生的封膠體高度 非常低’所以導線彻突起的高度必須控㈣愈低愈好。第 1294680 圖所不的結果雖和第1圖所示的LOC封裴結構類似,但後 續經本方法封骏後的晶片300會是正面朝下位於導線架ι〇〇 上方,因此導線400會在導線架100下方而在導線架上方。 坆也疋和L〇c的作法不同處之一。 本方法的第4個步驟是如第2d圖所示的封膠 (molding)。對於類似本發明採用導線架、與打線來作電性 連接的封裝型態,最常見的作法就是轉注成形(transfer molding)。先將封裝材料製成的膠餅預熱,再投入封膠設備 (transfer-molding machine)的轉移缸(transfer p〇t)内;在 轉移缸内受到溫度的影響下,膠餅在轉移缸中開始發生化學 反應及快速軟化’封膠設備則以柱塞(plunger)對軟化的膠 餅開始加壓,使其沿著模具的流道(runner)流入模穴,充填 整個模穴並包覆電子晶片。封裝材料在模穴内完成包覆電子 晶片的過程,再經過後熱化處理(post curing )達到適當的硬 化,開啟模具將成品頂出模穴以取得成品,完成封膠的程序。 請注意到,以上的作法係習知的技術,不過不同的是,外部 引腳111是直接由圖中封膠體500的上面露出。此外,一般 封膠之後還會經由機械模具或是電解的方式除去溢膠或廢膠 (deflash )。尤其本方法的封裝結構外部引腳111基本上是嵌 在封膠體500裡,需要完整的暴露出來,才能保持後續的電 鍍效果以及應用上的電氣穩定性,本方法因此有一個主要的 1294680 特點是以雷射(laser)的方式來清除溢膠或廢膠。 本方法的第5個步驟是對外部引腳lu的電鍍 plating),以防止其氧化並保持良好的銲著性。電鍍的材料可 用錯錫合金(Pb/Sn)’若採無錯的製程則可以採用錫細(Sn/Bi) 合金。第3a、3b圖所示係外部引腳nl未以雷射方式除膠、 以及有以雷射方式除膠後電鍍效果的示意圖。本方法的第6 個步驟是去框,用切腳機器將導線架和邊樞切割分離。本方 • 法的外部引腳111因為已經暴露在外,不需要進行外部引腳 彎折的成形動作。至此,各個晶片3〇〇的封裝就基本上鲈束 了,將其翻轉過來即如第2e圖所示的形式1注意到上述步 - 射有省略—些不影響本方法可實祕的步驟,例如雷射印 字(laser marking)與檢測(inspecti〇n)等等。 本方法所完成的封裝結構經過實際測試,具有以下的特 點:完全符合晶片、級封裳的尺寸要求、高度低(接近iinm)、 # 可支援晶片頻率到至少667廳以上、導線架直接協助散 熱’所以^:熱性佳、穩定度高等。此外和TSQp方式比較, 本方法所το成的封裝結構在封裝成本、測試成本、smt的成 本和良率 '以及維修費用上都和TS〇p差不多。 藉由以上較佳具體實施例之詳述,係希望能更加清楚描 述本創作之特徵與精神,而並細上述所揭露的較佳具體實 她例來對本邊]作之_加以限制。相反地,其目的是希望能 1294680 涵蓋各種改變及具相等性的安排於本創作所欲申請之專利範 圍的範疇内。 【圖式簡單說明】 第1圖所示係習知的採用LOC方式的封裝結構的剖面示意 圖。 第2a〜2e圖所示係經本發明各步驟後封裝結構的剖面示意圖。 第3a、3b圖所示係外部引腳111未以雷射方式除膠、以及有 > 以雷射方式除膠後電鍍效果的示意圖。 【主要元件符號說明】 10 晶片 20 導線架 30 膠帶 40 封膠體 50 導線 100 導線架 110 内部引腳 111 外部引腳 120 開口 200 膠帶 300 晶片 310 銲墊 400 導線 500 封膠體 12

Claims (1)

1294680 十、申請專利範圍: 1. 一種導線架型晶片級封裝方法,該方法所適用之一晶片 係其複數個銲墊係位於其一正面居中適當位置處,該方 法至少包含下列步驟: ⑴提供一導線架,該導線架具有複數條引腳,每一 引腳分為封裝後包覆於封膠體内的内部引腳以及暴露於 外的外部引腳,該導線架中留有一適當開口,該内部引 向該導線架之一第一面彎折,形成承托該晶片的支撐 與導線的空間,該内部引腳的該第一面設有一適當黏連 方式; (2) 將該晶片之該正面與該内部引腳的該第一面黏 連,致使其銲墊由該開口露出; (3) 以複數條導線分別連接該複數個銲墊以及該複數 條内部引腳; | (4)以一適當材料封固該晶片、該複數條導線、該複 數條内部引腳,並使該複數條外部引腳由封固後成品的 一面透出,以一適當之雷射手段清除該複數條外部引腳 殘餘之封固材料; (5) 以一適當材料電鍍該複數條外部引腳;以及 (6) 將該封裝後的成品與該導線架的邊框切割分離。 2. 如申請專利範圍第1項所述之導線架型晶片級封裝方 法,該適當黏連方式係一雙面膠帶。 13 1294680 3· 如申請專利範圍第1項所述之導線架型晶片級封裝方 法,電鍍所用之該適當材料係錫鉍合金。
TW095113206A 2006-04-13 2006-04-13 Lead-frame-based chip scale packaging method TW200739865A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW095113206A TW200739865A (en) 2006-04-13 2006-04-13 Lead-frame-based chip scale packaging method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW095113206A TW200739865A (en) 2006-04-13 2006-04-13 Lead-frame-based chip scale packaging method

Publications (2)

Publication Number Publication Date
TW200739865A TW200739865A (en) 2007-10-16
TWI294680B true TWI294680B (zh) 2008-03-11

Family

ID=45068219

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095113206A TW200739865A (en) 2006-04-13 2006-04-13 Lead-frame-based chip scale packaging method

Country Status (1)

Country Link
TW (1) TW200739865A (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI653692B (zh) * 2013-09-26 2019-03-11 蔡宜興 四方平面無引腳封裝晶片之除膠方法
CN112992692B (zh) * 2021-05-19 2021-07-20 佛山市联动科技股份有限公司 一种全自动切割引线的方法及系统

Also Published As

Publication number Publication date
TW200739865A (en) 2007-10-16

Similar Documents

Publication Publication Date Title
US6777265B2 (en) Partially patterned lead frames and methods of making and using the same in semiconductor packaging
US8236612B2 (en) Partially patterned lead frames and methods of making and using the same in semiconductor packaging
US6812552B2 (en) Partially patterned lead frames and methods of making and using the same in semiconductor packaging
TW575955B (en) Leadframe and method of manufacturing a semiconductor device using the same
US7799611B2 (en) Partially patterned lead frames and methods of making and using the same in semiconductor packaging
US7790500B2 (en) Partially patterned lead frames and methods of making and using the same in semiconductor packaging
EP0623956A2 (en) A semiconductor device having no die supporting surface and method for making the same
US8354739B2 (en) Thin semiconductor package and method for manufacturing same
JP2972096B2 (ja) 樹脂封止型半導体装置
CN102931161A (zh) 半导体封装件及其制造方法
US6677665B2 (en) Dual-die integrated circuit package
CN106128965A (zh) 一种无基板封装器件的制作方法
CN100511588C (zh) 导线架型芯片级封装方法
TW569406B (en) Semiconductor device and the manufacturing method thereof
JP3482888B2 (ja) 樹脂封止型半導体装置およびその製造方法
US10049966B2 (en) Semiconductor device and corresponding method
TWI294680B (zh)
US10840172B2 (en) Leadframe, semiconductor package including a leadframe and method for forming a semiconductor package
JP2003197663A (ja) 半導体装置及びその製造方法、回路基板並びに電子機器
US20010042912A1 (en) Dual-die integrated circuit package
CN111799243A (zh) 芯片封装基板及其制作方法、芯片封装结构及封装方法
CN212695146U (zh) 芯片封装基板和芯片封装结构
JPH0870082A (ja) 半導体集積回路装置およびその製造方法ならびにリードフレーム
TWM300871U (en) Leadframe chip scale package structure
TWI236123B (en) Semiconductor package with lead frame

Legal Events

Date Code Title Description
MC4A Revocation of granted patent