TWI273416B - Method and apparatus to permit external access to internal configuration registers - Google Patents

Method and apparatus to permit external access to internal configuration registers Download PDF

Info

Publication number
TWI273416B
TWI273416B TW092112830A TW92112830A TWI273416B TW I273416 B TWI273416 B TW I273416B TW 092112830 A TW092112830 A TW 092112830A TW 92112830 A TW92112830 A TW 92112830A TW I273416 B TWI273416 B TW I273416B
Authority
TW
Taiwan
Prior art keywords
configuration
bus
internal bus
pci
register
Prior art date
Application number
TW092112830A
Other languages
English (en)
Other versions
TW200404214A (en
Inventor
John P Lee
Atul Kwatra
Aniruddha P Joshi
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of TW200404214A publication Critical patent/TW200404214A/zh
Application granted granted Critical
Publication of TWI273416B publication Critical patent/TWI273416B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0024Peripheral component interconnect [PCI]

Description

1273416 玖、發明說明: 【發明所屬之技術領域】 本龟月與琶細系統相關。特別地,本發明與一個外部微 才工制器之糸統管理相關。 【先前技術】 一個典型電腦系統由幾個基本部件組成,其中包括一個 中央處理器、揮發性和非揮發性記憶體,以及各種週邊設 備’包括1圖控制器、大容量存儲設備和輸入/輸出設備。 们曰曰片、、且將這些電腦系統部件連在一起,並管理它們之 間的資訊流動。電腦系統可能會用到幾種不同通訊協定, J女可匕括週邊部件連接(pci)、小電腦系統介面(SCSI_ 2’ ANSI等)、通用串列匯流排(USB)、系統管理介面等等。 姓在過去,電腦系統晶片組採用一種北橋/南橋結構,在該 結構中,該晶 組之功能被分配於兩個基本晶片(或兩個部 件)即-個北橋晶片和一個南橋晶片中,它們由一個網路集 線斋鏈結匯流排連在一起。北橋晶片將中央處理器與主/次 要記憶體、緣圖控制器和網路集線器鏈結匯流排連接在一 起丄而南橋晶片則將所有其他輸入/輸出_設備與網路集 線器匯流排連接在_起。這些1/〇設備通過各種外部匯流排 和北橋晶片上之網路集線器匯流排與中央處理器間接地 接在一起。 在由加州Santa Clara市之加必司開發的一種晶片組使 用了 -種加速集線器結構。在這一晶片組中,傳統北橋和 南橋晶片之功能被分配於三個基本部件中,即記憶體控制 85165 1273416 卞泉口口(MCI^—) I/O控制杰集、線器(ICH)和韋刃體集線器(ρ額) 。這些集線器都由高速、專用資料匯流排、(集線器匯流排 ),而不是PCI匯流排連接在。如同其名稱所暗示,ICH 提供了與南橋晶片相類似之1/0功能,並且可以包括由多種 内4匯流排在内部連接在—起之模組化部件。ICH還可以包 括各種外部匯流排介面,例如一個PCI匯流排介面,或者一 個系統管理匯流排(SMBUS)介面。 此晶片組之PCI配置暫存器可以為與該系統相連之pci設 備存儲許多配置暫存器資訊。例如,PCI配置暫存器可以包 括來自包含於該系統中各個PCI卡和(或)設備之配置資訊 。例如,PCI卡可以包括PCI LAN卡、PCI音效卡、犯視訊 卡、PCI SCSI卡等等。包含於配置暫存器144中之配置暫存 器貢訊可以包括(例如)製造ID、設備ID、軟體和(或)硬體修 訂版ID,和(或)與特定PCI卡或設備相關之任何其他資訊。 在傳統技術中,可以使用運行於中央處理單元之合適軟 月旦靖取pCI配置暫存器。在此情況下,例如,高階作業系統 被凍、纟σ,並且(或者)由處理器到該晶片組之路徑被阻斷;這 樣就不可能讀取各pCI配置暫存器。 【發明内容】 本發明之貫施例提供了一種晶片組結構,該結構可以使 個外部微控制器利用一個系統管理匯流排控制器存取和 (或)控制各PCI配置暫存器。該等PCI配置暫存器可以包含 叹備硬體/軟體配置資訊、管理資訊、可用性資訊等等。在 本發明之各實施例中,該外部微控制器可以工作於與電腦 85165 !273416 中。該之尚階作業系統(os)相獨立之次階作業系統 ⑽可以在f景運行,高請可以運行,也可以 二:。利用該外部微控制器和-個系統管理控制器,可 獨立於中央處理單⑽(或)所運行之高階〇s之背 取传配置暫存器資訊。 ’、 统ί個’、細例中’利用-個系統管理匯流排介面和該李 ^理匯流排控制器提供了—個㈣外部微 配置暫存器之資料路徑。本發 制°。至5亥寻 方便地提供額外的系統管理 稱了乂 化。 - 兄s理此力,使系統可用性達到最大 【實施方式】 圖1是網路1〇〇之部分方 例。 /、γ應用了本發明之實施 rrr明之各實施例中’系統1〇°可以包括額外之電腦、 板、、且和(或)設備,4 了方 是-個區域網路(LAN)、„ J:…不。網路100可以 __/ 们廣域網路(WAN)、一個校園網 (AN)、-個城域網路(_)、—個家庭網路 内部網路、網際網路和(或 菜 識到,本發明之實施例可以庫用:二網路。應認 中,例如,它們可以是“用“爾;在-起之電腦 是其他任意類型之 ^與㈣5關係、,也可以 配置於任付… 對點網路結構)。網路100可以 ,置於任何已知抬撲結構中,如匯流排型、星型等 寻。應進-步認識到’網路i。。可以應用任 協定進行通信-,如乙太網路、高速乙太網路等。 85165 1273416 如圖1所示.,系統100是用戶端 端電腦⑼包:括-個通過通訊路徑輕=刀表不’用戶 舛細心 稱合至晶片組130之外邱 工制器140,該路徑可以是一個 / 一 邠 用外邛系統管理匯流排 (SMBUs)! 50之系統管理匯 排 ,丨面(例如 SMBUS I/F)l81。 根據本發明之各實施例,在網路 戶她1 Π】— 中了以包括有額外用 人。在1::們與一個管理控制臺或電腦(圖中沒有顯示)耗 m配微控伽4Q為各㈣戶端1G1所收集之 1配置暫存器資訊可以通過該網路連接與該管理控制臺 J。此資訊可以集中地存儲於該f理控制臺内,並可用 =㈣和(或)維護之用途。例如,在進行網路和(或)系統更 财,可以存取並分析與各個用戶端⑻相連之軟體和( 或)硬體修訂版ID,以避免任何相容性問題。 此外,應進一步認識到,諸如外部微控制器和(或)用 戶端101之類的設備可以使用無線介面和(或)一個無線通訊 協定與其他用戶端耦合。本發明之各實施例可應用於個人 數㈣理(PDA)、膝上型電腦、蜂巢式電話和(或)任何其他 手持和(或)桌上型設備。 在本發明之各實施例中,用戶端電腦101可以包括一個 CPU 110 ’它通過記憶體控制集線器(mch) 120與一個晶片 組130相連。該cpu 11〇可利用一個主機匯流排1〇4與^^^ 120耦合在一起,而該MCH 12〇則可以利用匯流排ι〇5與晶 片組13 0摩馬合在一起。 如上所示,微控制器140可以通過介面1 81利用外部 SMBus 150和(或)其他外部介面/匯流排組合部件與晶片組 85165 -9- 1273416 13〇輛合在一.起。 例如,電腦系統1 0 1之晶片組13 〇可包括一個系統管理匯 流排(SMB)控制器131、集線器鏈結模組132、週邊設備133 、北PCI橋141、匯流排仲裁器142、南pci橋143、南PCI橋 配置暫存器(PCI暫存器)144、低接腳計數暫存器(LPC)145 和一個系統管理匯流排(SMB)主機1 37。系統管理匯流排 (SMB)控制器13 1、集線器鏈結模組132、週邊設備133、北 PCI橋141和匯流排仲裁器142可以全部與内部匯流排160相 連。内部匯流排1 6 0可以是(例如)一個I g A匯流排、一個 SMBus、一個PCI匯流排和(或)任何其他類型之匯流排。 在本發明之各實施例中,PCI暫存器144、Lpc 14^smB 主機1 j7可以耦合至南?(:1橋143,它通過pci匯流排138耦合 至北?01橋141。?(:1匯流排138將南1>(:1橋143、1)(:1暫存器144 LPC 145和SMB主機137搞合到内部匯流排16〇。pci匯流 排138還可以通過外部PCI介面185提供一個外部連接。 典型h况下,北PCI橋141連接至主/次要記憶體、繪圖控 制器和週邊部件互聯匯流排(PCI匯流排)。南ρα橋丨43可以 將所有其他I/O設備連接至PCI匯流排1〇5。該等複數個ι/〇 設備可以通過PCI匯流排105經MCH 120間接連至11〇 14主機P CI匯流排1 〇 4。]y[ c Η 12 0可以;S讲隹 ivm iziu以通過集線器鏈結模組 132與晶片組130連接。 在本發明之各實施例中,系統100包括複數個内部和⑷ 外部通訊匯流排,它們將用戶端i 〇 i的各 部部件連接在H «流排可《包括(例如 85165 -10- 1273416 104、PCI或亭用匯流排105、内部匯流排ι6〇、sMBus l5〇 、pcm流排138、PCI匯流排155和(或)其他ρα匯流排(未顯 示)。 在本發明之各實施例中,外部微控制器14〇可以是(例如) -個8位、16位或32位微處理器。微控制器14〇可以位於主 板之内部或外部’彳以利用獨立於電腦系、統上所運行之高 階OS的次要OS進行操作。與此相應,微控制器14〇可以運 行於高階OS之背景。根據本發明之各實施例,即使在電腦 系統101的鬲階〇S未運行,或者發生了故障時,微控制器 仍然可以正f運行。即使是在電腦系統1G1被鎖定或處於故 P早狀恶下,微控制器14〇也可以存取各PCI配置暫存器。 在本毛明之各貝施例中,微控制器14〇可以利用smb控制 器131存取包含於各PCI配置暫存器144、各週邊設備丨33之 各内部暫存器和(或)位於電腦系統丨〇1内任何其他類型之各 内部暫存器中之資訊。例如,pci配置暫存器144可以複製 包含於該系統中之各個PCI卡和(或)設備之配置資訊。pci 卡可以包括(例如)PCI LAN卡、PCI音效卡、?(:1視訊卡、pci scsi卡等等。複製到各配置暫存器144之配置資訊可以包括 (例★)衣迨ID、投備id、軟體和(或)硬體修訂版ID和(或)與 該特定PCI卡或設備相關之任何其他資訊。 在本發明之各實施例中,複製於該等配置暫存器144之額 外貢訊可以包括設備識別資訊、設備總運行時間、最後一 人故障之日期、時間和說明、最後一次修理之曰期、時間 和祝明,以及(或者)為防止系統故障而進行管理、修理和( 85165 -11 - 1273416 或)更換設備所需要之其他資訊。 在本發明之各實施例中,存儲於各配置暫存器i44之資訊 2由外部微控制器刚用於清單管理,以預測一個設備什 麼日t候會發生故障、預測一個^ ^ 貝、J们&備什麼時候需要修理和(或 ”、等等如上所不,此類貢訊可以通過LAN發送至—個 官理控制臺’集中存儲於其中,用於系統維護和 理等目的。 在本發明之各實施例中,外部微控制器Μ。可以利用該 咖控制器13】通過外部系統管理匯流排⑼和細us介面 181存取各暫存器配置值。外部微控制器1辦以通過向 瞻控制器131發送議配置讀取命令定期存取該等暫存 2置值。該SMB配置讀取命令可以包含有—個用於識別 曰存盗和⑷設置之位址,這些内部配置資訊就是此等暫存 益和⑷設置所需的。作為對此來自外部微控制器⑽之 遍配置讀取命令之回應,咖控制器i3i可以利用内部匯 流排160向匯流排仲裁器142發送—個讀取請求。 在本發明之各實施例中,該匯流排仲裁器M2包含有對通 訊或請求之間仲裁的邏輯, 主 有
斗 k皂明求可以來自(例如)CPU η 0、外部微控制器i 4 0和系統!⑼内之其他設備和(或)模组 。通過提供-個連接至内部匯流排⑽之外部連接,微” 器H0可以存取該等複數個配置暫存器,這些暫存器是:位 於晶片組130之模組和⑷與電腦系統⑷相輕合之其他設
備相關。 X 在本發明之各實施例中’該s Μ β控制器⑶可以向匯流排 85165 -12- 1273416 仲裁器142提—出請求,以存取内部匯流排16〇。如上所示, 匯流排仲裁器142控制對内部匯流排16〇之存取。如果内告 匯流排160正在被其他設備(如cpu 11〇)存取,該匯流排仲 裁器142就不會批准對SMB控制器Π1的存取。去 田Π 〇丨》匯流 排160可用時,管理控制器131獲准對匯流排丨6〇之存取。 SMB控制器131可以該SMB配置讀取命令置於内部匯流排 !6〇上。應認識到可以利用正常SMB協定來發送和(或)處理 這種SMB配置讀取命令,並可使用一個基於Smb之信=。 儘管這裏所使用之命令係SMB配置讀取命令,應認識到這 些命令可以是讀取命令、寫入命令和(或)其他類型之命令。 在本發明之各實施例中,該SMB配置讀取命令被轉發到 由SMB配置讀取命令中所含位址標識之模組和(或)設::例 如,该SMB配置讀取命令可以被發送至ρα配置暫存器we 。在本發明之各實施例中,SMB配置讀取命令可請求該配 置暫存器之全部内容,也可以僅請求該等配置暫存器之一 部分内容。 在本發明之各實施例中,由該位址所標識之模組或設備 可以接收到該SMB配置讀取命令,並對該讀取請求進行處 理。該模組和(或)設備可以由内部配置暫存器中取得所請求 之資訊,並將該等配置暫存器之内容轉發至SMB控制器ΐ3ι。 在本發明之各實施例中,該設備可以向匯流排仲裁器M2 提出請求,要求存取對内部匯流排16〇。當内部匯流排16〇 的存取被准許時,該模組可以將該等配置暫存器之内容置 於内部匯流排160上。可以由SMB控制器131從内部匯流排 85165 -13 - 1273416 1 60中取得所請求之各配 ri.g ·Μ,λ/ΓΟ 直曰存益值。該SMB控制器131可 以通過SMB介面181將該等配 罝值轉發到外部微控制器14〇。 在本發明之各實施例中, n ^ - 1 /, π Λ、—置曰存态之内容可以被 镟抆制态14〇用於系統管理之 « ^ ^ ^ ^ ^ 勺。例如,微控制器140可 以根據延些暫存器之内容, 一 判疋運仃於該設備中之軟體版 本、遠故備之硬體版本、該 af °又備之總運行時間,以及(或) 人该设備運行和(或)管理相 用你、主^ 卩之任何其他貢訊。此種資訊可 用“早管理和(或)預測相關設備和(或)模組何時會故障 二°此,即可在其故障前先行檢查、修理和(或)加以更換。 在本發明之各實施例中 4仏U工制器可與複數個電腦j =供並可快速擷取和(或)要求與該等複數個電腦⑻相關 5又備和(或)模組相連的配置暫存器之内容。 /…斤示’在本發明之實施例中,微控制器14〇可使用一 固與電腦系統1 〇 1之OS相獨 领1之作業糸統。因此,甚至當系 ^嘴於故障和(或)鎖定狀態時,外部微控制器14〇也能夠 配之内容。外部微控制器14〇可以操取並 :广)應用各内部暫存器之内容,以診斷、隔離和(或)修復 設備和(或)模組相關之故障。另外,使㈣㈣㈣ 益子取料sq暫存器可以使cpu UG不用 任務。 在本發明之一實施例中,該微控制器140可以在故障情況 二’以及(或者)當—個操作人員"請求時,定期地請求檢 視该等配置暫存器之内容。 在本發明之各實施例中,該等配置暫存器之内容可被用 85165 -14- 1273416 於判斷(例如)相閛今借夕纟自 ^則°又備之總運行時間。在一實財,可以將 該特定設備的總運行時間盥 才间只干均失效時間相比較。這一資 吼可用於維護、修理以及(或 1 A者)更換相應之模組和(或)設備 。如果一個特定設備正在接 妥近沒樣一個可能之故障點,則 可以通知操作人員。 圖2是一個說明根據本發明實施例之方法的流程圖。在本 發明之-實施例中’從外部微控制器i 4 q接收到—個包含一 ㈣器位址之SMB配置讀取命令,如2㈣所示。謂控制 或另°又備可以由该外部微控制器140接收該SMB配 置讀取命令―。如測所示,對該内部匯流排⑽之存取請求 由該匯流料裁H142發出。_旦匯流排存取被准許,該 SMB配置讀取命令可以被發送到具有暫存器位址所標識之 相應配置暫存器之料邊設借,如2咖至卿所示。 另一方面’如果匯流排存取未獲准許,_控制器⑶ 可以繼續請求匯流排存取,直到獲得許可為止,如2〇3〇和 2020所示。 在本發明之各實施例中,一旦由仲裁器142獲得對内部匯 流=丨6〇的存取許可後,相應的設備可以擷取配置暫存器的 内容,將所獲得的内容發送至該SMB控制器131。如2〇5〇至 2。060所示,所請求之該等配置暫存器内容可以由smb控制 為1 3 1接收,並轉發至外部微控制器丨4〇。 在本發明之各實施例中,外部微控制器14〇檢查各配置暫 :器之内容’並可記錄這一資訊。如上所#,外部微控制 器可將該等配置暫存器之内容用於清單管理和記錄之用途 85165 -15 - 1273416 。另外’外苛微控制器140可利用該等配置暫存器之内容以 根據該設傷之已運行時間來預測該設備什麼時候 障〇如此,掉作 父王古文 ―一 ± 作人貝即可在設備發生故障前採取行動。 k裏谷別,兄明和描述了本發明之幾個實施例。但 當理解,本發明夕μ 疋應 之各種修改和變體均涵蓋於 並在隨附之專利申过梦同咖工屯 予况 定範圍。 I㈣内,而未偏離本發明的精神和預 【圖式簡單說明】 圖1疋與本發明一個實施例相關之部分 圖。- 笔細、、,罔路之方塊 圖2是一個流程 關之方法。 ’它說明了-個與本發明之各實施例相 【圖式代表符號說明】 100 網路 101 用戶端 104 主機匯流排 105 匯流排 110 中央處理器 120 記憶體控制集線器 130 晶片組 131 系統管理匯流排控制器 132 集線器鏈結模組 133 週邊設備 137 SMB主機 85165 -16- 1273416 138 PCIJ1 流 ^非 140 外部微控制器 141 北PCI橋 142 匯流排仲裁器 143 南PCI橋 144 南PCI橋配置暫存器 145 低接腳計數暫存器 150 SMB匯流排 155 PCI匯流排 160 内部匯流排 181 SMB匯流排介面 185 外部PCI介面 85165 - 17 -

Claims (1)

  1. T973^fl0^?112830號專利申請案 Ik申請專利範圍替換本(95年 拾、申請專利範圍: 9月)
    器之裝置,其包 1. 一種存取週邊部件連結(PCI)配置暫存 括· 電月έί系統,具有: 日日片、、且其耦合至一系統管理匯流排(SMBlls) 介面,該晶片組具有·· 多個PCI配置暫存器,·及 控制态,其耦合至該SMBUS介面用於存取該 置暫存器;及 微控制器,其由该電腦系統外部麵合至該 介面,用於透過該控制器存取該多個PCI配置暫存器, 不論該電腦系統係否處於操作狀態,該微控制器均能 存取該多個PCI配置暫存器。 2. 根據申請專利範圍第旧之裝置,其中作為對該讀取請求 之回::該控制器生成-配置讀取請求,其包括一欲讀 取之給定PCI配置暫在哭,#Μ A 暫存态该給疋PCI配置暫存來自 該多個PCI配置暫存器。 子态係不自 3. 根據申請專利範圍第w之裝置,該晶m + 内=流排,其與該SMB控制器相輕合,用於將pa 之該讀取請求=制"為對該外部微控制器 4. 2射請專利㈣第3項之裝置,其中該 一匯流排仲裁器,其輕合至該内部匯流排,該匯流排 85165-950915.doc I27341Vf ^ Z "I 取内部匯流排之一請求之回應。 5·根據中請料!範圍第4項之裝置,其令該晶片組進一步包 一該多個pcm置暫存器之給^PCI配置暫存器,用於 接收來自該控制n之-配置讀取請求,並將各配置值 送到該控制器。 x 6. -種用於存取週邊配置暫存器之晶片组,其包括·· 外部匯流排介面’使用一外部系統管理匯流排與一 外部φά控制器耗合在一起; 一内部匯流排:及 一系統管理匯流排(SMB)控制器,其與該外部匯流 排介面和該内部匯流排耦合在一起,其中作為對包括有 一來自該外部微控制器之配置暫存器位址之一配置讀取 命令之回應,該SMB控制器將該配置讀取命令利用該内 部匯流排發送至一週邊設備的一配置暫存器内,該配置 暫存器由該配置暫存器位址所確定,且其中該議控制 器由該週邊設備接收該已確定之配置暫存器之各配置暫 存态值,作為對該配置讀取命令之回應,並將該等配置 暫存裔值轉發至該外部微控制器。 7·根據申請專利範圍第6項之晶片組,其進一步包括: 一週邊設備,用於接收該配置讀取命令;獲得由該配 置暫存器位址所確定之該週邊設備之該配置暫存器中之 配置暫存器值;當該内部匯流排可被存取時,將該等配 85165-950915.doc -2- 12734¾ 雜 I I. m 1^ 臁 ;».% >·'. --Εί:ν»η,...\.7?;.ια.ζ·/=*3»ί^^ 置暫存器值轉發至該SMB控制器。 8· 一種存取配置暫存器之方法,其包括·· 备一電Μ系統不是處於操作狀態時,從一外部微控制 器接收一包括㈣電腦系、、统中之一暫存器位㉛之配置讀 取命令; 向一匯机排仲裁器請求存取一内部匯流排; 如果内部匯流排存取被准許,利用該内部匯流排將該 配置躓取命令轉發至一設備,該配置讀取命令包括該暫 存器位址; 回應該配置讀取命令,從該裝置接收多個配置暫存器 值; σ 將该等配置暫存器值發送至該外部微控制器。 9·根據申請專利範圍第8項之方法,其進一步包括: 由該匯流排仲裁器判斷該内部匯流排是否可被存取; 及 , 當該内部匯流排可料,准許對該内部匯流排之存取。 10.根據申請專利範圍第8項之方法,其進一步包括: 由該匯流排仲裁器接收一發自該設備之對該内部匯流 排之存取請求; 判斷該内部匯流排何時可以被該設備存取,並且 當該内部匯流排可㈣,准許對該設備之匯流排存取。 11·根據申請專利範圍第10項之方法,其進一步包括: 接收該設備中之該配置讀取命令; 自該暫存11位址確定之—配置暫存ϋ接收各配置暫存 85165-950915.doc I273#6f /T / ' .」 器值;並且 當該内部匯流排可用時,轉發該等配置暫存器值。 12•-種存取I邊部件連結(PCI)酉己置暫存器之系統,包括 2央處理單元(CPU)操作—第-作業系統(0S); 一晶片組,其耦合至該CPU,該晶片組包括: 多個PCI配置暫存器;及 -控制器,其存取該多個PCI配置暫存器,以響應 接收一讀取要求; 系、、先S理匯流排(SMBlls)介面,其耦合至該晶 片組;及 Μ抆制器,其耦合至該SMBlls介面,該微控制器 操作一第二〇S,其透過該SMBus介面發出該讀取要求 至該控制器,以自該多個PCI配置暫存器接收資料,不 論該電腦系統係否處於操作狀態,該微控制器均能夠 存取該多個PCI配置暫存器。 13·根據申請專利範圍第12項之系統,其中該第二〇s與該第 一 0S係不相關的。 14·根據申請專利範圍第13項之系統,其中如果該第一〇8並 非處於操作狀態,該微處理器可存取該多個pci配置暫存 器。 15· —種其上已存儲了複數個可執行指令之機器可讀取媒體 ,該等複數個指令包括以下指令: 當一電腦系統並非處於操作狀態,接收一個來自外部 85165-950915.doc 127341^ η ^ 微控制杰之配置讀取命令,其包括在該電腦系統上之配 置暫存器之一位址; 、♦ 〔 ϋ排仲裁器請求對一内部匯流排進行存取; 2匯流排存取獲得准許時,利用該内部®流排將該配 置項取〒7轉發至一週邊設備之一配置暫存器,該配置 暫存器由該配置暫存器位址所確定; 作為m己置項取命令之回應,從該週邊設備中接收 已確定之配置暫存器的各配置暫存器值;並且 將該等配置暫存器值轉發至該外部微控制器。 16·根據中請專利範圍第15項之機器可讀取媒體,其上存儲 了額外可執行指令,該等額外指令包括以下指令: 由该匯流排仲裁器判定該内部匯流排是否可被存取; 以及 當該内部匯流排可用日丰隹 ㈣㈣部s流排之存取。 17.根據中㈣利範圍第15項之機器可讀取媒體,其上存储 了額外可執行指令,該等額外指令包括以下指令: 由。亥匯流排仲裁器接收一來 流排之存取請求; 來自週“備之對該内部匯 =定該内部匯流排何時可由週邊設備存取;以及 存:該内部匯流排可用時,准許對該週邊設備之匯流排 1δ·=中請專利範圍第17項之機器可讀取媒體,其上存儲 了額外可執行指令’該等額外指令包括以下指令: 在該週邊設備接收該配置讀取命令; 7 85165-950915.doc 127341 ^ 7/] f^ir 取得由該配置暫存器位址所確定之配置暫存器中之各 配置暫存器值;以及 當該内部匯流排可用時,轉發該等配置暫存器值。 85165-950915.doc
TW092112830A 2002-06-28 2003-05-12 Method and apparatus to permit external access to internal configuration registers TWI273416B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/183,641 US6973526B2 (en) 2002-06-28 2002-06-28 Method and apparatus to permit external access to internal configuration registers

Publications (2)

Publication Number Publication Date
TW200404214A TW200404214A (en) 2004-03-16
TWI273416B true TWI273416B (en) 2007-02-11

Family

ID=29779171

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092112830A TWI273416B (en) 2002-06-28 2003-05-12 Method and apparatus to permit external access to internal configuration registers

Country Status (8)

Country Link
US (2) US6973526B2 (zh)
EP (1) EP1522022B1 (zh)
CN (1) CN1679009B (zh)
AT (1) ATE363690T1 (zh)
AU (1) AU2003223437A1 (zh)
DE (1) DE60314145T2 (zh)
TW (1) TWI273416B (zh)
WO (1) WO2004003761A1 (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6954809B2 (en) * 2002-09-27 2005-10-11 Via Technologies, Inc. Apparatus and method for accessing computer system resources via serial bus
JP4217452B2 (ja) * 2002-09-30 2009-02-04 キヤノン株式会社 プロセッサシステム
US7366872B2 (en) * 2003-12-30 2008-04-29 Intel Corporation Method for addressing configuration registers by scanning for a structure in configuration space and adding a known offset
US7103703B1 (en) * 2004-06-14 2006-09-05 Advanced Micro Devices, Inc. Back to back connection of PCI host bridges on a single PCI bus
US7987312B2 (en) * 2004-07-30 2011-07-26 Via Technologies, Inc. Method and apparatus for dynamically determining bit configuration
CN100426199C (zh) * 2006-12-20 2008-10-15 华为技术有限公司 一种配置寄存器及其寄存方法
TW200910052A (en) * 2007-08-16 2009-03-01 Acer Inc Notebook with a miniature projector
US20090094044A1 (en) * 2007-10-06 2009-04-09 Peterson Jr Harold Lee System, method and computer-readable medium for configuring a computer via a network to generate a personalized user experience
US9330027B2 (en) 2013-03-15 2016-05-03 Intel Corporation Register access white listing
FR3026869B1 (fr) * 2014-10-07 2016-10-28 Sagem Defense Securite Systeme embarque sur puce a haute surete de fonctionnement
US10394711B2 (en) * 2016-11-30 2019-08-27 International Business Machines Corporation Managing lowest point of coherency (LPC) memory using a service layer adapter
US11656594B2 (en) 2019-10-22 2023-05-23 Fisher-Rosemount Systems, Inc. Technologies for configuring voting blocks associated with a process control system
CN113179216B (zh) * 2021-04-23 2023-05-02 北京物芯科技有限责任公司 一种寄存器的远程配置方法、计算机设备及存储介质

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5408612A (en) * 1992-09-09 1995-04-18 Digital Equipment Corporation Microprocessor system for selectively accessing a processor internal register when the processor has control of the bus and partial address identifying the register
US5299315A (en) * 1992-09-17 1994-03-29 International Business Machines Corp. Personal computer with programmable threshold FIFO registers for data transfer
US6518874B2 (en) 1998-06-17 2003-02-11 Micron Technology, Inc. Portable computer supporting paging functions
US6119192A (en) * 1998-10-21 2000-09-12 Integrated Technology Express, Inc. Circuit and method for configuring a bus bridge using parameters from a supplemental parameter memory
US6408334B1 (en) * 1999-01-13 2002-06-18 Dell Usa, L.P. Communications system for multiple computer system management circuits
US6381636B1 (en) 1999-03-10 2002-04-30 International Business Machines Corporation Data processing system and method for permitting a server to remotely access a powered-off client computer system's asset information
US6763458B1 (en) * 1999-09-27 2004-07-13 Captaris, Inc. System and method for installing and servicing an operating system in a computer or information appliance
KR100477637B1 (ko) * 1999-11-10 2005-03-23 삼성전자주식회사 컴퓨터의 도킹 시스템
US6446150B1 (en) * 1999-12-02 2002-09-03 International Business Machines Corporation Method of and system for managing reselection on a SCSI bus
US7006522B1 (en) * 2001-02-28 2006-02-28 3Com Corporation System and method for alert generation using network interface
US7451335B2 (en) * 2001-04-24 2008-11-11 Broadcom Corporation Selectively disabling a portion of ASF operations when ASF device is powered by auxiliary power
US6574708B2 (en) * 2001-05-18 2003-06-03 Broadcom Corporation Source controlled cache allocation
TW514791B (en) * 2001-05-28 2002-12-21 Via Tech Inc Structure, method and related control chip for accessing device of computer system with system management bus
US7120720B1 (en) * 2001-11-01 2006-10-10 Advanced Micro Devices, Inc. Microcomputer bridge for remote manageability
US6990549B2 (en) * 2001-11-09 2006-01-24 Texas Instruments Incorporated Low pin count (LPC) I/O bridge

Also Published As

Publication number Publication date
US20040003161A1 (en) 2004-01-01
CN1679009A (zh) 2005-10-05
TW200404214A (en) 2004-03-16
EP1522022A1 (en) 2005-04-13
ATE363690T1 (de) 2007-06-15
US6973526B2 (en) 2005-12-06
WO2004003761A1 (en) 2004-01-08
CN1679009B (zh) 2010-05-26
DE60314145D1 (de) 2007-07-12
US20060075177A1 (en) 2006-04-06
DE60314145T2 (de) 2008-01-24
EP1522022B1 (en) 2007-05-30
AU2003223437A1 (en) 2004-01-19

Similar Documents

Publication Publication Date Title
TWI273416B (en) Method and apparatus to permit external access to internal configuration registers
US10101919B2 (en) Chipset and server system using the same
US8582448B2 (en) Method and apparatus for power throttling of highspeed multi-lane serial links
TWI334543B (en) Method of scheduling tasks in computer systems architectures, apparatus for implementing task scheduling, and computing system
TWI394048B (zh) 系統裝置、處理器及存取記憶體單元之方法
US20060242453A1 (en) System and method for managing hung cluster nodes
US20100014525A1 (en) Methods, systems, and computer program products for an n-port network adaptor interchangeable between a network switch/router and a network adaptor
CN103870301B (zh) 软件安装方法和设备
IE20080798A1 (en) Hot plug device with means to initiate a hot plug operation on the device
CN105874442B (zh) 计算机系统和计算机系统中端点设备访问的方法
TW201216162A (en) Out-of-band access to storage devices through port-sharing hardware
TWI598745B (zh) 資料傳輸方法及伺服器
US20080177912A1 (en) Semiconductor integrated circuit and data processing system
TWI287740B (en) Method of activating a device and computing system
TW486630B (en) Method and apparatus for supporting multi-clock propagation in a computer system having a point to point half duplex interconnect
US20190155753A1 (en) System, Apparatus And Method For Replay Protection For A Platform Component
US20060085573A1 (en) Multi-context selection with PCI express to support hardware partitioning
TW202026938A (zh) 經由邊帶介面恢復場域可程式閘陣列韌體之系統及方法
TWI309941B (en) Out-of-band state machine
US11500683B2 (en) Workload compliance governor system
US20050273525A1 (en) Dynamic I/O disabling systems and methods
US11301259B1 (en) System control processor (SCP) cloning system
US11829466B2 (en) Device access control system
CN105468562A (zh) 芯片组以及服务器系统
US20220091859A1 (en) Coordinated initialization system

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees