TW576964B - Method and related computer for processing suspend to RAM during power off - Google Patents

Method and related computer for processing suspend to RAM during power off Download PDF

Info

Publication number
TW576964B
TW576964B TW091134122A TW91134122A TW576964B TW 576964 B TW576964 B TW 576964B TW 091134122 A TW091134122 A TW 091134122A TW 91134122 A TW91134122 A TW 91134122A TW 576964 B TW576964 B TW 576964B
Authority
TW
Taiwan
Prior art keywords
memory
computer
power
processor
external power
Prior art date
Application number
TW091134122A
Other languages
English (en)
Other versions
TW200408928A (en
Inventor
Wei-Jer Wu
Shih-Chin Lai
Jiann-Jou Chen
Original Assignee
Wistron Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wistron Corp filed Critical Wistron Corp
Priority to TW091134122A priority Critical patent/TW576964B/zh
Priority to US10/249,178 priority patent/US20040103343A1/en
Application granted granted Critical
Publication of TW576964B publication Critical patent/TW576964B/zh
Publication of TW200408928A publication Critical patent/TW200408928A/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Description

576964 五、發明說明(1) 發明之技術領域 本發明係提供一種t 在外接電源中斷時利用電 (STR,suspend to RAM), 電腦快速恢復運作的方法 法及相關電腦裝置,尤指一種能 池提供之電力進行記憶體懸停 以便在外接電源恢復供電時使 及相關電腦裝置。 先前技術: 在現代化的資訊社合φ 電子資料最重要的工具二二·’電腦已成為處理數據、存取 成為現代資訊廠商研發的重點如何使電腦更方便好用,也 12(也就是中央處理器) ^性的記憶體32、顯示卡 器1 2用來主控電腦1 0的運 16A、南橋電路16B,處理 3 及周邊1 8交換指令、 二f中,記憶體32用來暫 一貝料’顯示卡34用來處理 二ti36,以將電腦之 σ包括有做為儲存裝 做為人機介;认 ^ 调1 ;丨面輸入裝置的 堉蒼亏圖一。圖一為 圖。電腦1 〇中設有處理器 組14、各種周邊18以及揮 不器36、變壓器40。處理 過晶片組1 4中的北橋電路 可以與記憶體3 2、顯示卡 ^完成電腦1 〇的整體功能 ^ 1 2運作期間所需的相關 料’並將影像資料傳輸至 形顯示為影像晝面。周邊 碟22A、光碟機22B,以及 ^知電腦1 0的功能方塊示意 、晶片 3 4與顯 作;透 裔1 2就 訊號, 存處理 影像資 運作情 1:的硬 鍵盤28
576964 五、發明說明(2) --— 及指標裝置24 (像是滑鼠或是觸控板,"touch pad)。硬 碟22A能以非揮發性的方式儲存資料,光碟機22β則能存取 光碟片上以非揮發方式記錄的資料;透過匯流排2〇A,處 理器1 2就能經由晶片組i 4存取這些儲存裝置中的資料。 盤2 8上設有多個按鍵2 9 ;當使用者按動不同按鍵2 9時,复 動作會被控制器2 6轉換為不同的操控訊號2 7,並經由匯^ 排2 0B傳。輸至晶片組14、處理器12,使處理器12能依照使 用者的操控進行對應的運作。同理,使用者操控指標裝置 2 4的動作也會开> 成對應的操控訊號,並經由匯流排2 〇 b、 晶片組1 4傳輸至處理器1 2。周邊i 8中的基本輸出入系統 (basic input/output system,BIOS)30則以非揮發性的 方式儲存了 一些基本的程式碼;執行這些基本的程式碼', 處理器1 2就能順利地存取周邊丨8中各裝置電路的相關訊 號。當電腦1 0在一開機時,處理器丨2會先執行基本輸°出入 系統3 0中的基本程式碼,進行自我測試,並初始化電腦又〇 中的各個裝置、電路,協調周邊1 8中各個裝置開始運作; 再由儲存裝置(像是硬碟2 2 A)中將執行功能所必需的程’ 式碼3 8 (像疋作業系統、應用程式的程式碼)載入記情、 32中。處理器12執行記憶體32中的程式碼38,就能發^ 腦10應盡的功能。 ' ' 至於電腦10中的變壓器(adaptor)40,則用來將—外 接電源4 2的電力轉換為電腦1 0可用的電力(通常為5伏、 3 _ 3伏、2 · 5伏及1 · 2 5伏的直流電壓電力),並供應至處理
576964 五、發明說明(3) 1 〇 ' 2、晶片組1 4、記憶體3 2、顯示卡3 4以及周邊1 8中的各 個1 $ 鹿、直、電路,使得電腦1 〇中的各個裝置都能得到電力供 ^ 順利運作。在一般的桌·上型電腦(desktop computer) ’外接電源4 2為家用的交流電源;在筆記型電腦 nQtebo〇k computer)中,外接電源42則可為儲電裝置吱 交流電源。 近^ ’為了滿足消費者的需求,應運而生一種所謂的 桌上型筆記電腦(desknote computer)。此種桌上型筆記 電腦外型類似於筆記型電腦,兩者最大的不同處之一/ 桌上型筆記電腦並不使用儲電裝置,而是直接取用交 ,巧,的電力,使得桌上型筆記電腦的架構能直接採用 能杈咼、成本較低的桌上型電腦架構(像是 ^ 的架構),也省去儲電裝置佔用的空間與重量 低成本。 便“,又能兼顧高效能與 田 ,衍生自圖一習知電腦架構的桌上 由某一地點移動至另一地點的^呈中,·由 = 呈 腦無法使用電源線來取用交流電源提供的if t電 儲電裝i,所以桌上型筆記電腦在移動本2無 關機狀態的。等到桌上型筆記電 1中必須是 應時,使用去‘,[!月:移動至定點並重新能
576964
:旦在外接的交流電源 接電源42間的電源線 中斷而停止運作。即使 力’使用者也必雲;隹杆 項過程。-般來;ί 的時間。若要重新啟用 不便。另外,圖一中的習知電腦, 中斷時(像是停電,或是電腦1 0、 不慎被拔離),電腦1 〇也會因電力 電腦1 0能重新由外接電源處取得電 重新開機、重新啟用應用程式的繁 新開機可能要化上數十秒至數分鐘 應用程式,還要耗費更多時間。 值得 停(STR, 態;解除 的狀態, 需約五秒 時,其運 間,電腦 用程式) 性的記憶 1 0的功能 定按鍵, 該特定按 理器1 2接 基本程式 此時電腦 邊1 8中大 一提的是 suspend 記憶體懸 不需進行 的時間。 作情形可 1 0會將運 由儲存裝 體32中, 。在電腦 觸發電腦 鍵時,控 收此操控 碼,知道 1 0便會對 部分的裝 t。現rTm?術二’ f已經有所謂的記憶體懸 電腦進人暫停運作的狀 ;ί:速地恢復至暫停運作前 以m 2 ΐ。*暫#運作到恢復運作,僅 ,二中之習知電腦1〇進行記憶體懸停 如下。如前所述,在電腦10運作期 =需的程式碼38(像是作業系統勹 j硬碟22Α或光碟機22Β)載入至 10運作時,佶用i 揮電腦 時使用者可按動鍵盤2 8上的特 公記憶體懸停狀態。當使用者按動 n I 6會形成對應的操控訊號2 7 ;當處 i t Γ後’會根據基本輸出入系統30的 $者要控制電腦1〇進入記憶體懸停, ^理器12、顯示卡34、晶片組14以及周 、電路停止供應電力,僅對記憶體32
576964 五、發明說明(5) 持續供應電力,以使揮私料的W倍挪r Ο 0、菩< * 截Λ Μ β 4成Μ。* I性的憶體32還能持續儲存原先 載入的私式碼3 8。每樣〜爽雷腦 /古 产# I-辨縣 >(古仙作 术 電1自1 0也就進入了記憶體懸 停。在圯憶體懸ν狀態下,由於處 片組14以及周邊18中大邹分的雷路Ξ 卡 止為耗電^就此大幅減少電腦1 〇所需的電力,達到省電 的效果,這也就是記憶體懸停設計意。 10進入記憶體懸停的特定掉_ m妒97 I ^ 、使電細 Φ >餿;&古齡插硌碰二 琥27,基本輸出入系統30 中也儲存有數種唤醒事件(wake—up even 一船來#,者播用本It左土 的相關σίΐ號0 体^ 2^者現意觸動鍵盤28上的任意按鍵,或是 動$ k裝置24 ’這些操控動作形成的操控就合 口;:;電腦10由記憶體懸停狀態 π换句話》兑田使用者隨意按動鍵盤28上的杯行垃汾 n id之置24時,電腦10就會重新供應電力至 置、電路,;電腦中的各個裝 期間揮發性的記侉體32仍s t: ί作。由於記憶體懸停 :情以二;懸停後,處理器12就能直接執行 再碼38而繼續記憶體懸停前之運作,不必 快速地在解除記憶體懸停狀態後恢復運作因此電細^ 雖然圮憶體懸停能讓習知電腦丨〇處 態,又能恤诘从士 a π , 心V、似托%的休眠狀 斷Μ 速恢復運作,但電腦10並不能在電力#全中 斷的情形下進行印樯驷鞟片 m .. 卜月匕你电力70王〒 仃。己隐體懸停。因為在記憶體懸停狀態下,
第11頁 576964 五、發明說明(6) i電腦1 〇還是要 j憶體32的電力 |揮發性的記憶 3 2不能儲存程 |是要進行耗時 碼。也就是說 1斷,或是由電 沒有交流外接 停,也就無法 |發明内容: 使用外接電 需求,若完 體3 2就不能 式碼3 8,電 的重新開機 ’當習知電 腦1 〇衍生的 電源供應的 利用記憶體 源4 2的 全停止 繼續儲 腦10在 ,並重 腦10遭 桌上型 情況下 懸停能 :分電力來供應揮發性 對記憶體32的電力# 。己 ;程式碼38。-旦以體 解除記憶體懸停後,二, 新由儲存裝置中載入 遇到不可預期的電力中 筆§己電腦在移動攜行期間 ’還是無法進行記憶體懸 快速恢復作業的優點了 Γ ^ 發明的主要目的,在於提供一種於外接電源 丨電力< ^斷期間以電池電力來進行記憶體懸停的相關方法^ 電腦架構’以使電腦能在電力中斷後快速地恢復作業, |服習知技術的缺點。 九 中,ΐ:3 ί::外接電源為唯一電力來源之電腦架構 , 乍及進行記憶體懸停時.,都要使用同一外 接ί ;’、处供ϋ電力,~旦此一外接電源供電中斷,記憶體 I: ΐ = Ί : ί Ϊ作所需的程式碼;當習知電腦要;復 f J_ f進仃繁瑣耗時的重開機作業,對使用者帶來 相當的不便。 π 第12頁 576964 五、發明說明(7) 在本發明中,則另設有一電池,專門拜 停期間對記憶體供電。這樣一來,即使外潑 斷’本發明之電腦還是可進行記憶體懸停, 力繼續儲存正常運作所需的程式碼;當本發 電力恢復後繼續作業,就能直接利用記憶體 碼’使電腦快速地恢復正常運作,不需經歷 程序。由本發明衍生的桌上型筆記電腦,在 行至另一地點的過程中,就可進行記憶體懸 型筆記電腦被攜行至另一地點而能得到外接 迅速的恢復正常作業。另外,本發明之精神 種不斷電系統,一旦電腦的外接電源電力中 電腦就會進入記憶體懸停,不僅資料不會因 失,在電力恢復後還能迅速恢復作業,讓電 便可靠。 實施方式: 請參考圖二。圖二為本發明電腦5 〇之功 圖。電腦5 0中設有處理器5 2、晶片組5 4、周 卡7 4、顯示器7 6與揮發性的記憶體7 2、變壓 8 0用來將一外接電源8 2提供的電力轉換為電 電力,像是將交流電的外接電源8 2轉換為電 種直流電力。為了實現本發明的架構,本發 還另外設有電池84以及偵測電力大小的摘& 丨來在記憶體懸 卜電源供電中 利用電池的電 •明之電腦要在 中儲存的程式 耗時的重開機 由一地點被攜 停;等到桌上 電源後,就能 另可實施為一 斷,本發明之 電力中斷而流 腦作業更為方 能方塊示意 邊58以及顯示 器8 0。變壓器 腦5 0可利用的 腦5 0必需的各 明之電腦50中 器8 6、8 8。類 576964 五、發明說明(8) 似於習知電腦10中己=,處理器52用來主 作,並透過晶片組54中的北橋電路56A、南電細 匯流排60A、60B)而和顯示卡74々哗触π電路56β (與 的各個裝[電路交換資料;;邊58中 由顯示卡74的影像資料處理後,於$ f作情_形可經 像畫面。周邊5 8内設有做為儲存奘;从: 顯不為影 6 2B,記憶體72可由這些儲存穿f \截 ’、62A、光碟機 器52存取並執行記憶體72中的\置中載^程式碼^8;處理 5 0預期的功能。另外,周邊5 ^二 ^此達成電腦 標裝置6 4 (像是滑鼠或是觸控:?:m入裝置的指 設有複數個按鍵69;當使用者盤68上可 發控制器66產生不同的操控訊:二不;的:,69,就會觸 操控訊號67回傳至處理器52,= ’並經由曰曰片組54將此 ”控制電腦5。進行對應的運的 疋⑺鼠或是觸控板,使用者操 曰^ ^ 可以 指標裝置“轉換為對應的操』= 也會由 本程=儲存與周邊58#作有關 58中各裝置mm::處理器52就能存取周邊 應揮有-電池84,…來供 再由外接電源82接ί電】:㊉ί電力,尤其是在電腦5〇不 82提供至變 =電力時。偵測器88用來偵測外接電力 w 的電力大小,並產生一對應的偵測結果
第14頁 576964 五、發明說明(9)
9 Ο B ;偵測器8 6則用來偵測電池8 4所提供的電力大小,並 產生對應的偵測結果90A。在本發明之較佳實施例/中i偵 測結果90A、90B會回傳至控制器66,並觸發控制器66根據 這些偵測結果產生對應的操控訊號6 7。換句話說]彳貞^ w 86、88的偵測結果會經由控制器66以操控訊號的形式/回^ 至晶片組54、處理器52,讓電腦50能根據這些摘測結 I 進行本發明的電力管理。 接收 需的 外接 的程 態。 之記 之記 示之 之電 步驟 的電 間時 72 ; 所要 作的 本發明的重點之一 ’在於當電腦5〇停止由外接電源 電力後,可以利用電池84的電力來支應記憶體縣停 電力(主要是記憶體72所需的電力),讓電腦5〇能在 電源8 2之電力供應恢復後,隨即利用記憶體7 式碼快速地由記憶體懸停狀態中恢復為正常運 為了有別於習知的記憶體懸停,以下將以「 中 憶體懸停」來稱呼上述本發明以電池84之電力二斷 憶體懸停。請參考圖三(並同時參考圖二圖三户$ 流程圖即為本發明電腦5〇利用 ^ 力管理流程1〇〇。流程1〇〇中設有下列步二己匕體懸# =當電腦50正常運作時,會使用外接 力來支應電腦50運作所♦的堂士产φ _ 敌供 ,备由μ在梦署而的電力。在電腦正常運作期 a由儲存裝置中將必要的程式 處理器52執行記憶體72中體 =的作在本發明之較佳實施例中,在此正當谨 “下’電腦5°也會利用外接電源、82持續對電池
第15頁 576964 五、發明說明(ίο) 電,讓電池84能儲存充份的電力。 步驟1 0 4 :若電腦5 0偵測到控制器6 6發出的操控訊號6 7符 合預設的懸停訊號,就會·進行至步驟1 〇 6,進行電力中斷 之記憶體懸停;反之,則回到步驟1 〇 2,持續電腦5 0的正 常運作。在本發明中,可針對兩種實施例設定懸停訊號, 以進入本發明電力中斷之記憶體懸停。一種實施例是,預 先設定在鍵盤68上的某些按知、按鍵(或某些按鍵的組 合’像是同時按下「ALT」與「F4」鍵)所對應的操控訊 號為懸停訊號。也就是說,當使用者按動鍵盤6 8上這些特 定的按鈕、按鍵(或特定按鍵的組合),使用考就能主動 使流程1 0 0進行至步驟1 〇 6,以觸發電腦5 0進入本發明之電 力中斷記憶體懸停。另一種實施例是,當偵測器88的债測 結果9 0 B顯示外接電源8 2提供的電力已經小於一預設值 時’其對控制器6 6所觸發的操控訊號6 7,即為預設之懸停 訊號。換句話說,當偵測器88偵測到外接電源82所提^的 電力已經小於一預設值時(像是使用者不小心將外接電源 8 2與電腦5 0間傳輸電力的電源線拔離,或是預期外的停電 )’代表外接電源8 2提供的電力將不足以支應電腦5 〇正常 運作所需的電力,此時偵測結果9 0 B觸發控制器6 6所產生 的操控訊號6 7,就能使流程1 〇 〇進行至步驟1 〇 6,以使電腦 5 〇進入電力中斷之記憶體懸停。一般來說,當電腦& 〇要進 入記憶體懸停時,處理器52或/及晶片組54還胃要先協調各 相關電路進行對應的設定,才能真正進入記惟體縣停,诘 少功率消耗。因此,在本發明於上述的第二;實:例中&
第16頁 576964 五、發明說明(π) ^偵測器88偵測到外接電源82已經停止 84^ 先接手以繼續供電至處理器52或/及晶片1且電^,,電池^曰 ^52或/及晶片組54進行必要的設定,使電腦由处^ 記憶體懸停。而用來控制電腦5〇進行此真正 路(處理器52或/及晶片組54),即可視\體一^争的相縣關電 f制模組。當此記憶體懸停控制模組進行必要"己憶體:而: 電腦50進入記憶體懸停後,電池84就能,的設疋^ 供應至記憶體72以維持其運作,並停止ς大部分的電^ 等的其他裝置。 付止供電至處理器52等 步驟106:進行電力中斷之記憶體懸停。火 有操控訊號67符合預設之懸停訊號後,§步驟104中判斷 收外接電源82之電力,使得處理器52、二如50就會停止接 54與周邊58中大部分的電路、裝置因電卡74、晶片組 作。在此同時電池84也會開始對記憶體2斷而停止運 體72能持續以電池84提供的電力儲存步 7電,使得記憶 吞己憶體7 2的程式碼78。如前所述,習知中已載入至 懸停之技術。本發明即可沿用現有記憔術中已有記憶體 序,只要使電池84能在外接電源82電^停之技術與程 記憶體72,就能實現本發明電力中斷之所時持續供電給 °憶體懸停。 更詳細地說,當步驟1 〇 4中判斷有握 設之懸停訊號後,本發明可針對兩種眚I訊號67符合預 之記憶體懸停。一種實施例是,當外接^例進行電力中斷 力仍大於-預設值時(代表外接;源82】:82所提供的電 I、的電力仍足以 576964 五、發明說明 支應電腦 的處理器 碼,將其 件,只有 才會使電 電池84供 使得處理 電路、裝 外接電源 電源8 2提 力),電 懸停控制 記憶體懸 5 8中大部 來,已轉 系統7 0中 疋為特殊 定之回復 如前所述 :像是敲 這些喚醒 並恢復正 電力中斷 序,不過 (12) 5 0正常運 5 2首先可 中記憶體 在操控訊 腦5 0脫離 電至記憶 裔5 2、顯 置因電力 8 2所提供 供的電力 腦5 0立即 模組,並 停後,使 分的電路 換成由電 的基本程 之喚醒事 訊號時, ’在習知 打鍵盤上 事件觸發 常運作。 之記憶體 本發明要 作所需的電力),仍由外接 康基本輸出入系、统70中的基:程;電 事件設定為特殊之喚醒i ΐ 預先設定之回復訊號時, ί 接下來電腦50立即切換由 體72,並停止接收外接電源82之電力, =卡74、日日片組54與周邊58中大部分的 中斷而停止運作+種實施例』 ^電力已經小於一預設值時(代表外接 將不足以支應電腦50正常運作所需的電 切,由電池84供電至記憶體72及記憶體 在§己憶體懸停控制模組控制電腦5 0進入 處理器5 2、顯示卡7 4、晶片組5 4與周邊 、裝置因電力中斷而停止運作。接下 池84供電的處理器52即依據基本輸出入 式碼’將其中記憶體懸停的喚醒事件設 件’只有在操控訊號6 7符合某些預先設 才會使電腦5 0脫離記憶體懸停。 之記憶體懸停中,可.以有數種喚醒事件 的任意鍵’或是隨意觸動指標裝置)’ 的操控訊號就能使電腦解除記憶體懸停 本發明可沿用「以喚醒事件來使電腦由 懸停中恢復」這樣的設計理念與控制程 將喚醒事件侷限在某些特定的事件,像
576964 發明說明(13) 在按動鍵盤6 8上的 )’才會符合喚醒 的特色就是能在外 是在外接電源8 2電力 之記憶體懸停,電腦 能進行正常的運作。 特定的事件,讓使用 錯誤地動到鍵盤上的 s己憶體懸停。在本發 置一特殊的按鈕92; 口 疋 合 停 某個特定 事件。由 接電力中 中斷期間 5 0就會因 所以本發 者不至於 任意鍵而 明之較佳 有別於一 按鍵( 於本發 斷期間 任意使 為無法 明要將 因為誤 誤使電 實施例 般的字 或特定按鍵 明電力中斷 維持記憶體 電腦5 0解除 得到足夠的 喚醒事件侷 觸指標裝置 腦5 0解除電 中,可在鍵 母鍵或數字 的特定組 記憶體懸 懸停,要 電力中斷 電力而不 限於某些 ,或是因 力中斷之 盤6 8上設 鍵,此 齡々按鈕之功能就是專門用來使電腦5〇進入/解除電力中 驟1 nt憶體懸停。也就是說,#電腦50在正常運作時(步 节而#) 按動按鈕92所觸發的操控訊號67就符合懸停訊 進行至步驟106,腦50進入本發明之電 麸,^ °己ί體懸停。當使用者再次按動此按鈕9 2時(當 =’按動前使用者要確認外接電源8 2已經能正常供電), ^戶f f發的操控訊號就符合回復訊號,能讓電腦50解除電 刀中斷之記憶體懸停,並恢復正常運作。 也酿Ϊ 了將「按動特定按鈕」做為電力中斷記憶體懸停之 钏社里,外,本發明中的回復訊號也能根據偵測器8 8的偵 雷:果90B來設定。當偵測器88偵測到外接電源82提供的 '大於某一預設值後,其對應偵測結果9 〇 B觸發控制器 6 6所產生的操控訊號67,也可做為回復訊號之一。換句^話
576964 五、發明說明(14) 說,若在電力 接電源8 2之電 源8 2又能恢復 斷之記憶體懸 常運作了。如 停也可做為一 無預警地突然 之記憶體懸停 電力中斷之記 電’本發明之 停,快速地恢 步驟1 0 8 :若 符合預設之回 會進行至步驟 符合回復訊號 所述,在本發 者按動特定按 供電時,由偵 步驟1 0 9 :電月 電源8 2應該已 5 〇就會以外接 54、周邊58以 就不必再對記 此時電腦5 0會 中斷之記憶體懸停期間,偵測器8 8偵測到外 力再度增加到超過某預設值,就代表外接電 電力供應了。此時電腦5 0也就能解除電力中 停’並利用外接電源8 2提供的電力來恢復正 前所述’在本發明中,電力中斷之記憶體懸 電力中斷之保護措施;當外接電源8 2之電力 中斷時’就能觸發電腦50自動進入電力中斷 (請參考步驟1 〇 4中的描述)。對應地,在 憶體懸停期間,若外接電源8 2又能恢復供 電腦5 0也可自動地解除電力中斷之記憶體懸 復正常運作,方便使用者繼續工作。 t電^力^中斷之記憶體懸停期間有操控訊號6 7 號4,代表有喚醒事件發生,流程1 0 0就 的極批解„除電力中斷之記憶體懸停。若沒有 =控=’就繼續進行至步驟110。如前 鈕按回復訊號之操控訊號67可在使用 紐按鍵時被觸發,或是當外接雷嗎復 ^器88的偵測結果9〇β觸疋發田外接電源82恢復 自5 0解除電力中 經能供應電腦5:正當Λ體懸停。此時外接 電源82的電力作所需之電力,電腦 及顯示卡I 至ί理器以、晶片組 憶體72供電了。^太。虽然,此時電池84 另以外接電 χ明之較佳實施例中, 接電源82透過變壓器8〇所提供的電力 576964 五 、發明說明(15) 來 步 為電池8 4充電。電腦5 0回復正常運作,法 驟102。 抓程100也回到 步驟110:由步驟108進行至此步·驟,代 電力中斷之記憶體懸停。在此同時偵測合二 除 電池84對記憶體72提供的電力大小,、並; :2、戈偵測 果90A’ it過控制器66以操控訊號並生子應的偵測結 5 4。若偵測器8 6的偵測結果顯 、/式回傳至晶片組 (大於某一預設值),流;電/84供應的電力還足夠 地,若偵測器8 6偵測到電池犹會回到步驟1 〇 8。相反 值,代表電池84的電力將不4供電之電力已經小於預設 需之電力。此時流程1 0〇就合以應付記憶體72儲存資料所 步驟11 2 :進行低電力處理:進行至步驟11 2。 池84的電力已經消耗到某—程由步驟11 〇進行至此,表示電 所需的電力,此時電腦5〇可^度’將不足以應付記憶體72 警示聲,或是閃動設於鍵盤Μ用 些警告訊號(像是發出 者電池84的電力已無法維持電f的某些燈號)來提示使用 使用者應盡快找寻可用的外接 中斷之§己憶體懸停。此時 存的程式碼78就會流失;而評源82,否則記憶體72中儲 復正常運作。 1 5 0就要以重開機的方式恢 由以上對本發明電力管理 、 發明至少有兩種不同的應用。之流裎1 0 0的討論可知,本 憶體懸停可做為一種不斷電系『先’本發明之電力中斷記 外接電源82突然中斷時(像V $的解決方案。當電腦50的 & ’電、電源線被意外扯離
576964 五、發明說明(16) ),電腦5 0就會依據偵測器8 8的偵測結果,自動進入電力 中斷之記憶體懸停(如步驟1 〇 4之討論),以電池8 4的電 力來供應記憶體72的電力需求。當外接電源82的電力恢復 時,電腦5 0也可自動解除電力中斷之記憶體懸停,以外接 電源82提供的電力快速地恢復正常運作(如步驟i〇6、ι〇8 之討論)。另外,由本發明電腦5 〇衍生的桌上型筆記電 腦’也可在攜行移動的過程中進行電力中斷之記憶體懸 停。如使用者要將電腦5 0由一第一地點攜至第二地點時, 使用者可在第一地點主動操控電腦5 〇進入電力中斷之記憶 體懸停。接下來在將電腦5 〇由第一地點攜至第二地點的過 程中’即使沒有外接電源82來供應電力,電腦5〇還是可由 電池84提供的電力維持記憶體72進行記憶體懸停。等到了 第二地點’使用者找到新的外接電源8 2並將其連接至電腦 5 0後’就可操控電腦5 〇解除電力中斷之記憶體懸停,使電 腦5 0快速地恢復正常運作,使用者不必進行繁瑣的重開 機、重新載入應用程式,就能在第二地點繼續第一地點的 ,在上3以:外接電源為唯一電力來源之電腦架構 &垃3 ΐ Ϊ正常運作或是記憶體懸停,都使用相同的 ‘ί2ίί彳!:的電力;若是外接電源中•,習知電 常運i凡二ί之下,並要以繁瑣耗時的重開機來恢復正 ΐί:外iii::本發明提出之電力中斷記憶體懸停, '月b “、斷時以電池電力來進行記憶體懸停;外
576964 五、發明說明(17) 接電源恢復後,本發明之電腦就能快速地恢復正常運作, 可避免繁瑣耗時的重開機,讓本發明的電腦更具有運用上 ,彈性,對使用者來說也更為便利。雖然現行筆記型電腦 j 2交流電源及儲電裝置的電力做為外接電源,且能 電時自動切換以儲電裝置來供電,但此 f配置並不會使葦記型電腦在電源切換後進入記憶體懸 ;I I ί 2電裝置還是會同時供電給處理5及記憶 =電有更高的供電能力1體=|; 大俨i· α *路a ♦乂-而體積、重量及成本均得以 ,=f,,以本發明電腦5〇架構衍生 也就能連帶地縮減體積、重量及 ^上生聿忑電月命 的桌上型筆記電腦能在攜行期以電以 匕並在各定點利用外接電源快迷地:復: :,7般的儲電裝置設有十電腦 各儲電單元的供電能力為20 0電在^ 之 ΪΠΓ:中,電腦50的電池84僅需-個儲電單元就r 支應大約半小時的電力中斷記憶 —: 就月匕 作期間,變壓器80除了將外接;源雷f】腦5〇正常運 3. 3伏、2. 5伏A 1. 25伏之直流電力 :J 2 5伏、 電路、裝置外,還能轉換出4. 中之各個 電。等到電腦50要進行電力中斷之記憶體懸停電時也1 充能利
576964 五、發明說明(18) 用電池84來供電了。當然,本發明之電池84也可以是可抽 換式的電池,能由電腦50中取出、抽換。總括來說,本發 明之精·神能做為一不斷電系統的解決方案,本發明架構^ 的桌上型筆記電腦也能方便地在移動後迅速地恢復正常運 作,讓使用者使用起來更為便利。 以上所述僅為本發明之較佳實施例,凡依本發明申請 專利範圍所做之均等變化與修飾,皆應屬本發明專利之涵 蓋範圍。
第24頁 576964 圖式簡單說明 圖式之簡單說明: 圖一為一習知電腦之功能方塊示意圖。 圖二為本發明之電腦之功能方塊示意圖。 圖三為圖二中電腦進行電力管理之流程示意圖。 圖式之符號說明: 10' 50 電腦 14、 54 晶片組 16B 、56B 南橋電路 20A-20B、 60A-60B 22A 、62A 硬碟 24、 64 指標裝置 2Ί、 67 操控訊號 29' 69 按鍵 32' 72 記憶體 36^ 76 顯示器 42' 82 外接電源 86' 88 偵測器 100 流程 92 按鈕 12' 52 16A、 56A 18、 58 22B、 26^ 28、 30、 34、 40' 84 90A、 102- 38、 6 6 8 0 4 0 6 6 7 7 8 9 1i oo 1 7 處理器 北橋電路 周邊 匯流排 光碟機 控制器 鍵盤 基本輸出入系統 顯示卡 變壓器 電池 ^[貞測結果 步驟 程式碼
第25頁

Claims (1)

  1. 576964 六、申請專利範圍 1. 一種使用於一電腦的方法,用來控制該電腦電力中斷 時的運作;該電腦可接收一外接電源的電力; -其中該電腦包含有: 一揮發性的記憶體,當該記憶體接收電力供應時,可 儲存一程式碼; 一處理器,電連於該記憶體,用來執行該記憶體中儲 存的該程式碼以控制該電腦之運作; 其中該處理器運行時所需之電力係由該外接電源供 應;以及 一電池,電連於該記憶體,僅用來提供電力至該記憶 體而不提供電力至該處理器; 而該方法包含有: 當該電腦停止由該外接電源接收電力使該外接電源停 止供應電力至該處理器與該記憶體且使該處理器停止運行 時,以該電池提供該記憶體所需的電力,使該記憶體可繼 續儲存該程式碼。 2. 如申請專利範圍第1項之方法,其中該電腦另包含 有:一儲存裝置,用來以非揮發的方式儲存該程式碼;其 中該處理器係由該儲存裝置中讀取該程式碼並將其載入至 該記憶體中。 3. 如申請專利範圍第1項之方法,其中當該電腦關機後 (s h u t d 〇 w η),該記憶體會停止由該電池及該外接電源接
    第26頁 576964 六、申請專利範圍 收電力,使該記憶體不再儲存該程式碼。 4. 如申請專利範圍第1項之方法,其中該電腦另包含有 一輸入裝置,用來接收使用者的操控並產生一對應的操控 訊號,使該處理器可根據該操控訊號控制該電腦的運作; 而該方法另包含有:當該電腦停止由該外接電源接收電力 時,若該操控訊號符合一預設的回復訊號,則使該電腦重 新由該外接電源接收電力’並以該外接電源提供該記憶體 及該處理器所需的電力,使該處理器得以繼續運行並執行 該記憶體中儲存的該程式碼。 5·如申請專利範圍第1項之方法,其中該電腦另包含有 一輸入裝置’用來接收使用者的操控並產生一對應的操控 訊號’使該處理器可根據該操控訊號控制該電腦的運作; 而該方法係在該操控訊號符合一預設的懸停訊號時,使該 電腦停止由該外接電源接收電力而使該處理器停止運行= 6 ·如申請專利範圍第1項之方法,其係在該外接電源提 供之電力小於一預設值後,使該電腦停.止由該外接電源 收電力而使該處理器停止運行。 7 ·如申請專利範圍第1項之方法,其另包含有:當該電 腦停止由該外接電源接收電力而使該處理器停止運行後, 若該外接電源k供之電力大於一預設值,則使該電腦重新
    1
    第27頁 576964 六、申請專利範圍 由該外接電源接收電力,並以該外接電源提供該記憶體及 該處理器所需的電力,使該處理器得以繼續運行並執行該 記憶體中儲存的該程式碼。 8. 如申請專利範圍第1項之方法,其另包含有:在以該 電池提供該記憶體所需的電力時,若該電池之電力小於一 預設值,則以該電腦向使用者發出一警告訊號。 9. 如申請專利範圍第1項之方法,其另包含有:當該電 腦由該外接電源接收電力而使該處理器運行時,以該外接 電源提供該記憶體所需的電力,使該記憶體得以儲存該程 式碼。 1 0.如申請專利範圍第9項之方法,其另包含有:當以該 外接電源提供該記憶體所需的電力時,停止以該電池提供 電力至該記憶體。 11.如申請專利範圍第1項之方法,其另包含有:當該電 腦由該外接電源接收電力而使該處理器·運行時,以該外接 電源為該電池充電。 1 2 . —種電腦,其包含有: 一揮發性的記憶體,當該記憶體接收電力供應時,可 儲存一程式碼;
    第28頁 576964 六、申請專利範圍 一處理器,電連於該記憶體,用來執行該記憶體中儲 存的該程式碼以控制該電腦之運作; 其中該處理器運行時所需之電力係由該外接電源供 應;以及 一電池,電連於該記憶體,僅用來提供電力至該記憶 體而不提供電力至該處理器; 使得當該電腦停止由該外接電源接收電力而使該處理 器停止運行時,係由該電池提供該記憶體所需的電力,以 便使該記憶體可繼續儲存該程式碼。 1 3 ·如申請專利範圍第1 2項之電腦,其另包含有:一儲存 裝置,用來以非揮發的方式儲存該程式碼;其中該處理器 係由該儲存裝置中讀取該程式碼並將其載入至該記憶體 中 〇 1 4.如申請專利範圍第1 2項之電腦,其另包含有一輸入裝 置,用來接收使用者的操控並產生一對應的操控訊號,使 該處理器可根據該操控訊號控制該電腦的運作;其中當該 操控訊號符合一預設的懸停訊號時,該’電腦會停止由該外 接電源接收電力而使該處理器停止運行。 1 5. —種使用於一電腦的方法,用來控制該電腦電力中斷 時的運作; 該電腦可接收一外接電源的電力,其中該電腦包含
    第29頁 576964 六、申請專利範圍 有·· 一偵測器,用來偵測該外接電源的電力大小; 一揮發性的記憶體,當該記憶體接收電力供應時,可 儲存一程式碼; 一處理器,電連於該記憶體,用來執行該記憶體中儲 存的該程式碼以控制該電腦之運作; 其中該處理器運行時所需之電力係由該外接電源供 應 , 一記憶體懸停控制模組,用來控制該電腦進行記憶體 懸停;以及 一電池,用來提供電力至該記憶體及該處理器; 而該方法包含有: 當該偵測器偵測到該外接電力之大小已小於一預設值 時,以該電池供電至該記憶體懸停控制模組及該記憶體, 並以該記憶體懸停控制模組操控該電腦進入記憶體懸停, 以使該記憶體得以繼續儲存該程式碼;以及 當該電腦進入記憶體懸停後,停止以該電池供電至該 處理器及該記憶體懸停控制模組。 1 6.如申請專利範圍第1 5項之方法,其另包含有: 當該電腦進入記憶體懸停後,若該偵測器偵測到該外接電 力之大小大於另一預設值時,重新以該外接電力供電至該 處理器及該記憶體,並停止以該電池供電至該記憶體。
    第30頁 576964 六、申請專利範圍 1 7. —種電腦,該電腦可接收一外接電源的電力,其中該 電腦包含有: 一偵測器·,用來偵測該外接電源的電力大小; 一揮發性的記憶體,當該記憶體接收電力供應時,可 儲存一程式碼; 一處理器,電連於該記憶體,用來執行該記憶體中儲 存的該程式碼以控制該電腦之運作; 其中該處理器運行時所需之電力係由該外接電源供 /¾ , 一記憶體懸停控制模組,用來控制該電腦進行記憶體 懸停;以及 一電池,用來提供電力至該記憶體及該處理器; 其中當該偵測器偵測到該外接電力之大小已小於一預 設值時,該電池會供電至該記憶體懸停控制模組及該記憶 體,而該記憶體懸停控制模組會操控該電腦進入記憶體懸 停,以使該記憶體得以繼續儲存該程式碼; 當該電腦進入記憶體懸停後,該電池會停止供電至該 處理器及該記憶體懸停控制模組。 1 8.如申請專利範圍第1 7項之電腦,當該電腦進入記憶體 懸停後,若該偵測器偵測到該外接電力之大小大於另一預 設值時,該電腦會重新以該外接電力供電至該處理器及該 記憶體,而該電池會停止供電至該記憶體。
    第31頁
TW091134122A 2002-11-22 2002-11-22 Method and related computer for processing suspend to RAM during power off TW576964B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW091134122A TW576964B (en) 2002-11-22 2002-11-22 Method and related computer for processing suspend to RAM during power off
US10/249,178 US20040103343A1 (en) 2002-11-22 2003-03-20 Method and related computer for processing suspend to ram during power failure

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW091134122A TW576964B (en) 2002-11-22 2002-11-22 Method and related computer for processing suspend to RAM during power off

Publications (2)

Publication Number Publication Date
TW576964B true TW576964B (en) 2004-02-21
TW200408928A TW200408928A (en) 2004-06-01

Family

ID=32322966

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091134122A TW576964B (en) 2002-11-22 2002-11-22 Method and related computer for processing suspend to RAM during power off

Country Status (2)

Country Link
US (1) US20040103343A1 (zh)
TW (1) TW576964B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI395098B (en) * 2008-11-10 2013-05-01 System and method of auto power on control
TWI419438B (zh) * 2010-06-09 2013-12-11 Atp Electronics Taiwan Inc 資料儲存裝置及供電控制方法

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7346785B2 (en) * 1999-01-12 2008-03-18 Microsemi Corp. - Analog Mixed Signal Group Ltd. Structure cabling system
US7484126B2 (en) * 2005-02-08 2009-01-27 Honeywell International Inc. Power system providing power to at least one component including circuit for minimizing effects of power interruptions and method of using same
US7484109B2 (en) * 2005-03-31 2009-01-27 Microsemi Corp. - Analog Mixed Signal Group Ltd. Computer volatile memory power backup system
US20060242458A1 (en) * 2005-03-31 2006-10-26 Daniel Feldman Computer volatile memory power backup system
TWI308694B (en) * 2005-12-13 2009-04-11 Wistron Corp Method of data protection for computers
CN100524258C (zh) * 2005-12-19 2009-08-05 纬创资通股份有限公司 保护计算机数据的方法
US7673161B2 (en) * 2006-03-28 2010-03-02 Lenovo (Singapore) Pte. Ltd. Apparatus, system, and method for selecting a waking process
US7831847B2 (en) * 2007-05-07 2010-11-09 Mediatek Inc. Integrated circuit with power control and power control method thereof
US10121533B2 (en) 2012-11-21 2018-11-06 Nano-Retina, Inc. Techniques for data retention in memory cells during power interruption
US9720477B2 (en) * 2012-11-21 2017-08-01 Nano-Retina, Inc. Weak power supply operation and control

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5241680A (en) * 1989-06-12 1993-08-31 Grid Systems Corporation Low-power, standby mode computer
US5832282A (en) * 1997-01-02 1998-11-03 Dell U.S.A., L.P. Method and apparatus for implementing protected battery hot swapping in portable computers
TW374870B (en) * 1998-08-26 1999-11-21 Asustek Comp Inc UPS method of suspending, resuming and turning on computers
US6172478B1 (en) * 2000-02-23 2001-01-09 Telxon Corporation Power distribution in a portable device
US6628107B1 (en) * 2001-10-31 2003-09-30 Symbol Technologies, Inc. Power management for a portable electronic device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI395098B (en) * 2008-11-10 2013-05-01 System and method of auto power on control
TWI419438B (zh) * 2010-06-09 2013-12-11 Atp Electronics Taiwan Inc 資料儲存裝置及供電控制方法

Also Published As

Publication number Publication date
TW200408928A (en) 2004-06-01
US20040103343A1 (en) 2004-05-27

Similar Documents

Publication Publication Date Title
US7779280B2 (en) Low power mode for portable computer system
CN101359273B (zh) 超移动设备中的模式切换
JP4823352B2 (ja) 情報処理装置
TWI307009B (en) System and method for preserving state data of a personal computer in a standby state in the event of an ac power failure
TWI309765B (en) Method and apparatus for controlling power supply in a computer system
TW576964B (en) Method and related computer for processing suspend to RAM during power off
US20060085675A1 (en) One-touch backup system
JP2010108423A (ja) 情報処理装置
EP2735936A2 (en) Power control system and power control method
JPH075958A (ja) 電池で動作するコンピユータ
JPH11161385A (ja) コンピュータシステムおよびそのシステムステート制御方法
JP5548753B2 (ja) 一体型パソコン及びその電源管理方法
TWI431464B (zh) Computer system with power control and power control method
TWI243913B (en) Power management method for an electronic apparatus
US20080140959A1 (en) One-touch backup system
CN102567178A (zh) 一种电子设备及其剩余电量通知方法以及启动方法
US10514744B2 (en) Portable computing device with hibernate mode
TW200917006A (en) Apparatus and method for power management
JP2007280115A (ja) 情報処理装置および制御方法
CN107272864B (zh) 一种复位电路、电池及电子设备
US8245023B2 (en) Method and related computer system capable of executing programs for a computer system
TW574643B (en) Power supply management method and system thereof
JP2007279438A (ja) 情報処理装置および制御方法
CN1504858A (zh) 可于电源中断期间进行内存挂起的方法及相关计算机装置
JP2013254512A (ja) 情報処理装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees