TW548552B - Method for selecting the bus priority - Google Patents
Method for selecting the bus priority Download PDFInfo
- Publication number
- TW548552B TW548552B TW090110586A TW90110586A TW548552B TW 548552 B TW548552 B TW 548552B TW 090110586 A TW090110586 A TW 090110586A TW 90110586 A TW90110586 A TW 90110586A TW 548552 B TW548552 B TW 548552B
- Authority
- TW
- Taiwan
- Prior art keywords
- bus
- master
- priority
- main bridge
- main
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4027—Coupling between buses using bus bridges
- G06F13/4045—Coupling between buses using bus bridges where the bus bridge performs an extender function
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1605—Handling requests for interconnection or transfer for access to memory bus based on arbitration
- G06F13/161—Handling requests for interconnection or transfer for access to memory bus based on arbitration with latency improvement
- G06F13/1626—Handling requests for interconnection or transfer for access to memory bus based on arbitration with latency improvement by reordering requests
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/36—Handling requests for interconnection or transfer for access to common bus or bus system
- G06F13/362—Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
- G06F13/364—Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control using independent requests or grants, e.g. using separated request and grant lines
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Bus Control (AREA)
Description
548552 A7 B7 6 5 6 1 twf. doc/0 〇 6 五、發明說明(/) 本發明是有關於一種PCI匯流排延遲交易方法’特別 是有關於一種PCI匯流排延遲交易方法中具有以傳輸資料 爲根據之匯流排優先權選擇方法。 第1圖所繪示的便是一般在電腦架構中使用pci系統 之架構圖。中央處理器10經由主橋接器(主橋’host b.ridge)12 耦接到PCI匯流排14。PCI匯流排Η則可以耦接至多個PCI 相容之週邊裝置的主控器(master),例如:圖形介面16a, 延展匯流排橋接器16b,網路介面16c,SCSI介面16d。 其中,每一主控器均可以送出要求訊號(request,REQ) 要求使用PCI匯流排14,而主橋接器12中的匯流排仲裁器 (arbiter)則可送出回應訊號(grant,GNT)給主控器,同意其 使用PCI匯流排14。 PCI相容裝置(如主控器或電腦晶片組中之北橋)之間的 資料傳送主要係由下列之介面控制訊號所控制。週期框格 訊號(cycle frame,FRAME#)係由起始器(其可以是主控器或 北橋)所送出。FRAME#訊號送出時,表示透過PCI匯流排 的傳輸資料之交易(transaction)動作開始進行,當FRAME# 訊號維持在低準位則表示傳輸資料交易持續進行。此時, 位址匯流排AD便會於位址週期期間送出有效位址(valid address) ’冋時會在命令/位兀組致能(command/byte enable, CBE[3:0])送出有效的匯流排命令,用以對回應器指出起始 器所要求的資料交易型態。緊接所送出的有效位址後,位 址匯流排AD便送出所要傳送的資料,此時期稱爲資料週 期,同時於CBE線送出編碼後匯流排命令之位元組致能訊 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) ---訂---------線* 經濟部智慧財產局員工消費合作社印製 548552 6561twf. doc/006 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(2) 號,藉以傳送資料。當FRAME#訊號停止送出,就表示交易 狀態爲最後一筆資料傳送,或是已經完成資料傳送。起始 器備妥訊號(midator ready,IRDY#)與回應器備妥訊號(target ready,TRDY#),兩者配合使用,用以分別指示起始裝置與 回應器已經備妥而可以進行資料之傳送。在一讀取動作進 行時,IRDY#訊號表示起始器準備好接收資料;而在進行一 寫入操作時,TRDY#訊號表示回應器準備好接收資料。停 止訊號(stop,STOP#),用以指示回應器要求起始器停止目 前的傳輸資料交易行爲。 請參看第2圖,其所繪示的是一種習知之pci系統之 具有多個週邊裝置的方塊圖。其中週邊裝置38/40/42/44耦 接至PCI匯流排36,而主橋20中的匯流排仲裁器22耦接 至PCI匯流排36,用以授權給週邊裝置38/40/42/44使用PCI 匯流排36之主控權。 接著說明其運作方式,由於每個週邊裝置38/4〇/42/44 內都具有主控器(未繪示),用以發出要求訊號(REQ)至匯流 排仲裁器22,以要求獲得PCI匯流排36之主控權。而匯流 排仲裁器22在允許其中一個週邊裝置使用PCI匯流排36 時,會發出允許訊號(GNT)至此週邊裝置,使得此週邊裝置 得以使用PCI匯流排36。 但是如果其要求訊號所要求之傳輸資料並未備妥,則 匯流排仲裁器22會發出一個回應訊號給週邊裝置,用以收 回PCI匯流排36之主控權,接著週邊裝置之主控器則會先 拉回要求訊號,接著隔一個交易週期再持續輸出其要求訊 (請先閱讀背面之注意事項再填寫本頁) 1·裝 訂---------線! 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 548552 6561twf.doc/〇〇5 A7 _____ B7 五、發明說明()) 號’直到主橋20將傳輸資料備妥,當匯流排仲裁器22再 允許此週邊裝置使用PCI匯流排36時,則傳輸資料才得以 傳送至此週邊裝置。 (請先閱讀背面之注意事項再填寫本頁) 請參照第3圖所繪示的是一種習知PCI系統的平均回 應訊號之狀態圖形,其中,GNT0(50),GNT1(52),GNT2(54), GNT3(56)各代表四個主控器的回應狀態,在開始之時,匯 流排仲裁器會停留在GNT0(50)之狀態,此時,GNT1(52)會 有較高的優先權,所以,無論接下來匯流排仲裁器接收到 哪一個主控器所發出的要求訊號,匯流排仲裁器都會循著 g〇l之路徑先到GNT1(52)之狀態,如此,依此類推,當匯 流排仲裁器停留在GNT1(52)時,則GNT2(54)即獲得最高之 優先權,當匯流排仲裁器停留在GNT2(54)時,則GNT3(56) 即獲得最高之優先權,當匯流排仲裁器停留在GNT3(56) 時,則GNT0(50)即獲得最高之優先權。 經濟部智慧財產局員工消費合作社印製 如此之運作方式,使得每一個要求訊號都能平均地得 到回應,然而,也有可能因循環而造成延遲,例如,匯流 排仲裁器停留在GNT1(52)之狀態時,接著,GNT2(54)之主 控器發出要求訊號,匯流排匯流排仲裁器之狀態則依照優 先權並循著gl2之路徑至GNT2(54)之狀態,此時,GNT1(52) 之主控器所要求之傳輸資料已經在等待傳輸之狀態,然 而,匯流排仲裁器仍會依循著優先權之路徑順序g23與g30 至GNT3(56)與GNT0(50)之狀態,再由g〇l之路徑回至 GNT1(52)之狀態,此時,GNT1(52)之主控器才獲得PCI匯 流排之主控權。 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) 548552 6 5 6 1twf. do c/0 0 6 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(α) 如第4圖所示,其所繪示的是一種習知之PCI系統的 平均循環回應訊號之時序圖形,其中,時序圖以兩個主控 器循環要求PCI匯流排之控制權爲例,時脈週期60表示 REQ1#與REQ2#之主控器要求取得PCI匯流排之主控權,而 主橋之匯流排仲裁器則依優先權先回應REQ1#之訊號,此 時REQ1#之主控器並發出FRAME#與IRDY#之訊號,表示主 控器已經在等待接收傳輸資料之狀態,而主橋之匯流排仲 裁器則發出GNT1#、DEVSEL#訊號以及STOP#訊號,而其 中STOP#訊號用以回絕REQ1#之主控器,表示REQ1#之主 控器所要求之傳輸資料並未備妥,接著REQ1#與GNT1#皆 拉起;PMADS用以表示主橋儲存傳輸資料所欲傳送之目標 位址,PMRDY目標位址之傳輸資料備妥與否。 接著時脈週期62,主橋之匯流排仲裁器則依優先權回 應REQ2#之訊號,並如同上述之運作方式,REQ2#之主控器 所要求之傳輸資料亦未備妥,如此,在時脈週期64時,主 橋之匯流排仲裁器則依據優先權再回應REQ1#之訊號,其 中,當REQ1#之主控器被STOP#回絕,並使得REQ1#之訊 號再度拉起,同時PMRDY升起,表示REQ1#所欲傳輸之資 料已經準備妥當,然而,在時脈週期66所表示主橋之匯流 排仲裁器仍依照優先權回應REQ2#之訊號,因此,直到時 脈週期68時,傳輸資料才得以傳輸,如此,傳輸資料延遲 了一個交易週期才能再做傳輸之動作。 有鑒於此’本發明是在提供一種具有以傳輸資料備妥 與否爲根據之PCI匯流排優先權選擇方法,主橋之匯流排 7 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 X 297公爱) (請先閱讀背面之注意事項再填寫本頁)
-ϋ n ·ϋ ϋ ϋ ϋ ϋ I ϋ mMem ϋ n ·1 I A 548552 A7 6561twf.doc/006 五、發明說明(^ ) 仲裁器並不依照一般循環之方式運作,而是根據所欲傳輸 之資料備妥與否,而將優先權提供給已備妥傳輸資料之主 控器。 本發明所提供之以傳輸資料備妥與否爲根據之PCI匯 流排優先權選擇方法,其中包括下列步驟:主控器發出一 要求信號,用以取得該匯流排之主控權,並藉由匯流排以 及主橋到系統記憶體獲得一個傳輸資料。然而,主橋則週 期性的依序發出回應訊號至發出要求信號之主控器,此 時,當系統記憶體已將一個傳輸資料備妥,則主橋將傳輸 資料所對應之主控器的優先權提高。 本發明所提供之一種匯流排優先權選擇之方法,其應 用於匯流排系統,此匯流排系統至少包括有主橋、第一主 控器、第二主控器、以及匯流排,而此匯流排耦接至主橋、 第一主控器與第二主控器,本發明之匯流排優先權選擇之 方法包括下列步驟:首先判斷第一主控器所需的第一傳輸 資料是否備妥;接著在第一傳輸資料備妥時且第一主控器 發出第一要求信號要取得匯流排之主控權時,提供此第一 主控器主控權;以及最後在第一傳輸資料尙未備妥時且第 二主控器發出第二要求信號要取得匯流排之主控權時,提 供第二主控器主控權。本發明之實施例中匯流排係爲?(:1匯 流排。 爲讓本發明之上述和其他目的、特徵、和優點能更明 顯易懂,下文特舉較佳實施例,並配合所附圖式,作詳細 說明如下: 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) (請先閱讀背面之注意事項再填寫本頁) ▼裝--------訂---------線® 經濟部智慧財產局員工消費合作社印製 548552 A7 B7 6561twf.doc/006 五、發明說明(6) 圖式之簡單說明: 第1圖繪示的是一種習知之電腦架構中使用PCI系統 之架構圖; 第2圖繪示的是一種習知之PC:I系統之具有多個週邊 裝置的方塊圖; 第3圖繪示的是一種習知之PCI系統的平均循環回應 訊號之狀態圖形; 第4圖繪示的是一種習知之PCI系統的平均循環回應 訊號之時序圖形; 第5圖繪示的是依照本發明一較佳實施例的一種以傳 輸資料爲根據之PCI匯流排優先權選擇方法之狀態圖形; 以及 第6圖繪示的是依照本發明一較佳實施例的一種以傳 輸資料爲根據之PCI匯流排優先權選擇方法之時序圖形。 圖式之標號說明: 1 〇 ·中央處理器 11 ·系統記憶體 12 :主橋 14、36 : PCI匯流排 16a/b/c/d、24 :主控器 22 :匯流排仲裁器 38、40、42、44 :週邊裝置 50、52、54、56、70、72、74、76:回應狀態 60、62、64、66、68 ··時脈週期 80、82、84、86、88 :時脈週期 實施例 請參看第5圖,其所繪示的是依照本發明一較佳實施 9 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 X 297公釐) —__________ (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製
548552 6561twf.doc/006 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(") 例的一種以傳輸資料爲根據之PCI匯流排優先權選擇方法 之狀態圖形。 其中,與第3圖比較可知,此方法並非週期性的回應 主控器所發出之要求信號,而是,主橋之匯流排仲裁器依 據主控器發出之要求信號,到系統記憶體擷取要求訊號所 要求之傳輸資料,並且,當主橋將傳輸資料備妥時,則主 橋將會提高其所對應之主控器的優先權。 因此,主橋依據優先權之高低,來決定循著何種路線 分別到 GNT0(70),GNT1(72),GNT2(74),以及 GNT3(76)之 狀態,所以,本發明所提出之方法,並非一般習知之依循 環狀態的工作方式,而是依照傳輸資料備妥與否來決定下 一個狀態。 例如,當匯流排仲裁器停留在GNT1(72)之狀態時,接 著,匯流排仲裁器之狀態則會依照優先權,並依循著1A之 路徑至GNT2(74)之狀態,此時,GNT1(72)之主控器所要求 之傳輸資料已經在等待傳輸之狀態,於此,匯流排仲裁器 不會依循著如習知之循環優先權之路徑,先經由2A與3A 之路徑到GNT3(76)與GNT0(70)狀態,再由0A之路徑回到 GNT1之狀態。 而是,主橋立即將GNT1(72)之主控器之優先權提高, 並且,使得匯流排仲裁器循著2C之路徑回到GNT1(72)之狀 態,以回應GNT1(72)之要求信號,並使得GNT1(72)之主控 器獲得PCI匯流排之主控權,藉由PCI匯流排接收其傳輸 資料。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁)
548552 Α7 Β7 6 5 β1twf. do c/0 0 β 五、發明說明(θ) 請參照第1圖與第5圖,於此主橋12之匯流排仲裁器 回應主控器16a的狀態爲GNT0(70),同理,回應主控器16b 的狀態爲GNT1(72),回應主控器16c之狀態爲GNT2(74), 回應主控器16d之狀態爲GNT3(76)。 例如:於一開始主橋12之匯流排仲裁器狀態停留在 GNT0(70),接著,當主控器16b發出要求訊號,則主橋12 之匯流排仲裁器則會依循著路徑0A到GNT1(72)狀態,同 時,主橋12並依據主控器16b所發出之要求訊號到系統記 憶體11擷取傳輸資料,接著,主控器16c亦發出要求訊號, 主橋12匯流排仲裁器,則依循著路徑1A至GNT2(74)狀態。 此時,當主橋12將主控器16b所要求之傳輸資料備 妥,則主橋12依據傳輸資料所對應之主控器16b,將主控 器16b之優先權提高,於是,主橋12之匯流排仲裁器則會 依循著2C之路徑回到GNT1(72)之狀態,使得主控器16b獲 得匯流排14之主控權。當主控器16b利用匯流排正確讀取 資料後,則主橋12匯流排仲裁器可回到被因優先權提高, 而喪先優先的狀態,或依原定的順序輪到下一個狀態。例 如:依循著路徑1A至GNT2C74)狀態。
如果當主控器16b發出要求訊號,使主橋12之匯流排 仲裁器依循著路徑0A到GNT1(72)狀態,而主橋12依據主 控器16b所發出之要求訊號到系統記憶體11擷取傳輸資料 後,由於主控器16c亦發出要求訊號,使主橋12匯流排仲 裁器,依循著路徑1A至GNT2(74)狀態,接著,主控器16d 亦發出要求訊號,使主橋12匯流排仲裁器,依循著路徑2A 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) (請先閱讀背面之注意事項再填寫本頁) 裝--------訂!!·線邊 經濟部智慧財產局員工消費合作社印製 經濟部智慧財產局員工消費合作社印制衣 548552 i、發明說明(7) 至GNT3(76)狀態。 此時,主橋12才將主控器16b所要求之傳輸資料備 妥,則主橋12依據傳輸資料所對應之主控器16b,將主控 器16b之優先權提高。於是,主橋12之匯流排仲裁器則會 依循著3B之路徑回到GNT1(72)之狀態’使得主控器16b獲 得匯流排14之主控權。_主控器16b利用匯流排進彳了完最 高優先之資料交易後’則主橋12匯流排仲裁器可依循著路 徑1B回到GNT3(76)狀態,或依循著路徑1A至GNT2(74) 狀態。 第6圖繪示的是依照本發明一較佳實施例的一種以傳 輸資料爲根據之PCI匯流排優先權選擇方法之時序圖形, 其中,時序圖仍然以兩個主控器循環要求PCI匯流排之控 制權爲例,時脈週期80表示REQ1#與REQ2#之主控器要求 取得PCI匯流排之主控權,而主橋之匯流排仲裁器則依優 先權之高低,先回應REQ1#之訊號,此時REQ1#之主控器 並發出FRAME#與IRDY#之訊號,表示主控器已經在等待接 收傳輸資料之狀態,然而,主橋之匯流排仲裁器則發出 GNT1#、DEVSEL#訊號、以及STOP#訊號,而其中STOP# 訊號用以回絕REQ1#之主控器,表示REQ1#之主控器所要 求之傳輸資料尙未備妥,REQ1#之主控器沒有獲得pci匯流 排之主控權,接著REQ1#與GNT1#皆分別拉起。 接著時脈週期82,主橋之匯流排仲裁器則依優先權回 應REQ2#之訊號,並如同上述之運作方式,rEq2#之主控器 所要求之傳輸資料亦尙未備妥,REQ2#之主控器也沒有獲得 12 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公爱) (請先閱讀背面之注音?事項再填寫本頁) -H ϋ .^1 ϋ emMm ϋ 1 一 δ、· n n n ϋ eMMW 1 I ▲ 548552 A7 B7 6561twf.doc〆〇06 五、發明說明(w) PCI匯流排之主控權。 如此,在時脈週期84時’主橋之匯流排仲裁器則依據 優先權再回應REQ1#之訊號,其中,當REQ1#之主控器又 再次被STOP#回絕,並使得REQ1#之訊號再度拉起;同時 PMRDY升起,表示主橋已經將REQ1#所要求傳輸資料已經 準備妥當,此時主橋給予REQ1#優先權’因此’在時脈週 期86時,主橋之仲裁器則照優先權回應REQ1#之訊號,如 此,REQ1#所要求之傳輸資料得以及時傳輸,不需要如第4 圖所示之時脈週期66與時脈週期68,得再延遲一個交易週 本發明之方法,係當PCI匯流排之主控器輸出要求訊 號,主橋則會依據要求訊號通知所對應的裝置準備傳輸之 資料,而又當系統記憶體將傳輸資料備妥時,則會輸出一 個判斷資料給主橋,使主橋依據判斷資料給予所對應主控 器一個優先權。 雖然本發明已以較佳實施例揭露如上,然其並非用以 限定本發明,任何熟習此技藝者,在不脫離本發明之精神 和範圍內,當可作各種之更動與潤飾,因此本發明之保護 範圍當視後附之申請專利範圍所界定者爲準。 本紙張尺度適用中國國豕標準(CNS)A4規格(210 X 297公爱) (請先閱讀背面之注意事項再填寫本頁)
經濟部智慧財產局員工消費合作社印製
Claims (1)
- 548552 A8 B8 C8 D8 六 申請專利範圍 1.一種匯流排優先權選擇之方法,用於一匯流排系 統,該匯流排系統包括一主橋、一系統記憶體 第一主 濟 部 智 慧 財 產 局 消 費 合 社 印 製 控器、一第二主控器、以及一匯流排,該匯流排耦接至該 主橋、該第一主控器與該第二主控器,該系統記憶體耦接 至該主橋,該匯流排優先權選擇之方法包括下列步驟: 該第一主控器發出一第一要求信號,經該主橋之仲 载’取得該匯流排之一主控權,意欲藉由該匯流排以及該 主橋到該系統記憶體上獲得一第一傳輸資料; 當該主橋並未備妥該第一傳輸資料,則該主橋發出一 第一回應訊號至該第一主控器,以使該第一主控器釋回該 匯流排之該主控權; 該第二主控器發出一第二要求訊號,而該主橋回應發 出該第二要求信號之該第二主控器;以及 當該主橋已將該第一傳輸資料備妥,則該主橋將該第 :傳輸資料所對應之該第一主控器之該匯流排優先權提 闻’以使該第一主控器可優先獲得該匯流排之該主控權。 2·如申請專利範圍第1項所述之匯流排優先權選擇之 方法’其中該匯流排係爲一?(:1匯流排。 3·如申請專利範圍第1項所述之匯流排優先權選擇之 方法’其中該第一回應訊號更包括一停止訊號。 4·如申請專利範圍第1項所述之匯流排優先權選擇之 方法’更包括:該第一主控器再度發出該第一要求信號, 取得該匯流排之該主控權,並藉由該匯流排以及該主橋獲 得該第一傳輸資料。297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂---------線· 經濟部智慧財產局員工消費合作社印製 548552 A8 B8 6561twf.doc/006 發 六、申請專利範圍 5. —種匯流排優先權選擇之方法,用於一匯流排系 統,該匯流排系統包括一主橋、一第一主控器、一第二主 控器、以及一匯流排,該匯流排耦接至該主橋、該第一主 控器與該第二主控器,該匯流排優先權選擇之方法包括下 列步驟: 判斷該第一主控器所需的一第一傳輸資料是否備 女, 在該第一傳輸資料備妥時且該第一主控器發出一第 一要求信號要取得該匯流排之一主控權時,提供該第一主 控器該主控權;以及 在該第一傳輸資料尙未備妥時且該第二主控器發出 一第二要求信號要取得該匯流排之該主控權時,提供該第 二主控器該主控權。 6. 如申請專利範圍第5項所述之匯流排優先權選擇之 方法,其中該匯流排係爲一PCI匯流排。 7. 如申請專利範圍第5項所述之匯流排優先權選擇之 方法,更包括在該第一傳輸資料尙未備妥時且該第一主控 器發出該第一要求信號要取得該匯流排之該主控權時,提 供一回應訊號使得該第一主控器釋出該主控權。 8. 如申請專利範圍第7項所述之匯流排優先權選擇之 方法,其中該回應訊號更包括一停止訊號。 9. 如申請專利範圍第5項所述之匯流排優先權選擇之 方法,更包括在該第一主控器發出該第一要求信號且該第 一傳輸資料備妥時,該第一主控器係經由該匯流排以及該 主橋獲得該第一傳輸資料。 (請先閱讀背面之注意事項再填寫本頁)本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US09/922,092 US20020019899A1 (en) | 2000-08-11 | 2001-08-03 | Method of bus priority arbitration |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US22501800P | 2000-08-11 | 2000-08-11 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| TW548552B true TW548552B (en) | 2003-08-21 |
Family
ID=27804804
Family Applications (4)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW090105671A TW515960B (en) | 2000-08-11 | 2001-03-12 | Architecture and method of extended bus and bridge thereof |
| TW090110586A TW548552B (en) | 2000-08-11 | 2001-05-03 | Method for selecting the bus priority |
| TW090117039A TW523669B (en) | 2000-08-11 | 2001-07-12 | South bridge chip and north bridge chip connection architecture for multiple selections |
| TW090118272A TW521186B (en) | 2000-08-11 | 2001-07-26 | Sequencing method for accessing shared system resources and its bridging system |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW090105671A TW515960B (en) | 2000-08-11 | 2001-03-12 | Architecture and method of extended bus and bridge thereof |
Family Applications After (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW090117039A TW523669B (en) | 2000-08-11 | 2001-07-12 | South bridge chip and north bridge chip connection architecture for multiple selections |
| TW090118272A TW521186B (en) | 2000-08-11 | 2001-07-26 | Sequencing method for accessing shared system resources and its bridging system |
Country Status (2)
| Country | Link |
|---|---|
| US (4) | US6836812B2 (zh) |
| TW (4) | TW515960B (zh) |
Families Citing this family (21)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| AU2002213681A1 (en) * | 2000-11-09 | 2002-05-21 | The University Of Queensland | Bacterial expression systems |
| TW533357B (en) * | 2001-12-14 | 2003-05-21 | Via Tech Inc | Method of hot switching the data transmission rate of bus |
| US7111103B2 (en) * | 2002-03-22 | 2006-09-19 | Intel Corporation | Method and apparatus for system management applications using a local controller |
| US7447205B2 (en) * | 2003-05-09 | 2008-11-04 | Hewlett-Packard Development Company, L.P. | Systems and methods to insert broadcast transactions into a fast data stream of transactions |
| US20040225707A1 (en) * | 2003-05-09 | 2004-11-11 | Chong Huai-Ter Victor | Systems and methods for combining a slow data stream and a fast data stream into a single fast data stream |
| US7114054B2 (en) * | 2003-05-09 | 2006-09-26 | Hewlett-Packard Development Company, L.P. | Systems and methods for increasing transaction entries in a hardware queue |
| US6996654B2 (en) * | 2003-05-09 | 2006-02-07 | Hewlett-Packard Development Company, L.P. | Systems and methods for generating multiple transaction identifiers to reduced latency in computer architecture |
| TWI237765B (en) * | 2003-11-03 | 2005-08-11 | Via Tech Inc | Adapting device for use in a computer system |
| JP4847036B2 (ja) * | 2005-03-30 | 2011-12-28 | キヤノン株式会社 | バスアクセスを調停する制御装置およびデータ処理装置の制御方法 |
| JP5239769B2 (ja) * | 2008-11-14 | 2013-07-17 | 富士通株式会社 | リクエスト順序制御システム、リクエスト順序制御方法およびリクエスト順序制御プログラム |
| CN101872308A (zh) * | 2009-04-25 | 2010-10-27 | 鸿富锦精密工业(深圳)有限公司 | 内存条控制系统及其控制方法 |
| US20100306442A1 (en) * | 2009-06-02 | 2010-12-02 | International Business Machines Corporation | Detecting lost and out of order posted write packets in a peripheral component interconnect (pci) express network |
| US8539134B2 (en) * | 2010-02-15 | 2013-09-17 | International Business Machines Corporation | PCI express multiplier device |
| US9558030B2 (en) | 2011-11-09 | 2017-01-31 | Intel Corporation | Method, apparatus, and system to handle transactions received after a configuration change request |
| US10514713B2 (en) * | 2012-09-15 | 2019-12-24 | Ademco Inc. | Mailbox data storage system |
| US9430415B2 (en) * | 2013-06-14 | 2016-08-30 | Globalfoundries Inc. | Concurrent dumping of large address space |
| US20150033234A1 (en) * | 2013-07-23 | 2015-01-29 | Qualcomm Incorporated | Providing queue barriers when unsupported by an i/o protocol or target device |
| CN104375964A (zh) * | 2013-08-12 | 2015-02-25 | 联想(北京)有限公司 | 一种电子设备及数据交互方法 |
| US11206314B2 (en) | 2018-01-16 | 2021-12-21 | Wipro Limited | Method, device, and system for predicting and caching user activity for seamless user experience within vehicles |
| US11113214B2 (en) * | 2019-08-23 | 2021-09-07 | Lenovo Enterprise Solutions (Singapore) Pte. Ltd | Controlling data transfers between a tier of persistent data storage and processor memory with a high-speed fabric controller |
| TWI716993B (zh) * | 2019-09-03 | 2021-01-21 | 宜鼎國際股份有限公司 | 雙通道資料儲存系統 |
Family Cites Families (17)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5787264A (en) * | 1995-05-08 | 1998-07-28 | Apple Computer, Inc. | Method and apparatus for arbitrating access to a shared bus |
| US5640519A (en) * | 1995-09-15 | 1997-06-17 | Intel Corporation | Method and apparatus to improve latency experienced by an agent under a round robin arbitration scheme |
| US5889970A (en) * | 1997-05-09 | 1999-03-30 | Compaq Computer Corp. | Dual purpose apparatus, method and system for accelerated graphics port and peripheral component interconnect |
| US5857086A (en) * | 1997-05-13 | 1999-01-05 | Compaq Computer Corp. | Apparatus method and system for peripheral component interconnect bus using accelerated graphics port logic circuits |
| US5892964A (en) * | 1997-06-30 | 1999-04-06 | Compaq Computer Corp. | Computer bridge interfaces for accelerated graphics port and peripheral component interconnect devices |
| US6138207A (en) * | 1997-11-15 | 2000-10-24 | Creative Technology Ltd. | Interpolation looping of audio samples in cache connected to system bus with prioritization and modification of bus transfers in accordance with loop ends and minimum block sizes |
| US6070207A (en) * | 1998-01-26 | 2000-05-30 | Intel Corporation | Hot plug connected I/O bus for computer system |
| US6088751A (en) * | 1998-02-12 | 2000-07-11 | Vlsi Technology, Inc. | Highly configurable bus priority arbitration system |
| US6134625A (en) * | 1998-02-18 | 2000-10-17 | Intel Corporation | Method and apparatus for providing arbitration between multiple data streams |
| US6202101B1 (en) * | 1998-09-30 | 2001-03-13 | Compaq Computer Corporation | System and method for concurrently requesting input/output and memory address space while maintaining order of data sent and returned therefrom |
| US6499079B1 (en) * | 1998-11-23 | 2002-12-24 | Advanced Micro Devices, Inc. | Subordinate bridge structure for a point-to-point computer interconnection bus |
| JP2000242612A (ja) * | 1999-02-25 | 2000-09-08 | Sega Enterp Ltd | メモリ及びバスを共有化したシステム |
| US6697904B1 (en) * | 2000-03-28 | 2004-02-24 | Intel Corporation | Preventing starvation of agents on a bus bridge |
| US6789154B1 (en) * | 2000-05-26 | 2004-09-07 | Ati International, Srl | Apparatus and method for transmitting data |
| US6670958B1 (en) * | 2000-05-26 | 2003-12-30 | Ati International, Srl | Method and apparatus for routing data to multiple graphics devices |
| US6826644B1 (en) * | 2000-08-10 | 2004-11-30 | Serverworks Corporation | Peripheral component interconnect arbiter implementation with dynamic priority scheme |
| US20020138790A1 (en) * | 2001-03-26 | 2002-09-26 | Satyanarayana Nishtala | Apparatus and method for managing errors on a point-to-point interconnect |
-
2001
- 2001-03-12 TW TW090105671A patent/TW515960B/zh not_active IP Right Cessation
- 2001-05-03 TW TW090110586A patent/TW548552B/zh not_active IP Right Cessation
- 2001-07-12 TW TW090117039A patent/TW523669B/zh not_active IP Right Cessation
- 2001-07-26 TW TW090118272A patent/TW521186B/zh not_active IP Right Cessation
- 2001-08-03 US US09/922,045 patent/US6836812B2/en not_active Expired - Lifetime
- 2001-08-03 US US09/922,046 patent/US7054984B2/en not_active Expired - Lifetime
- 2001-08-03 US US09/922,092 patent/US20020019899A1/en not_active Abandoned
- 2001-08-07 US US09/923,518 patent/US20020023190A1/en not_active Abandoned
Also Published As
| Publication number | Publication date |
|---|---|
| TW515960B (en) | 2003-01-01 |
| US20020019903A1 (en) | 2002-02-14 |
| US20020023190A1 (en) | 2002-02-21 |
| TW523669B (en) | 2003-03-11 |
| US20040225784A1 (en) | 2004-11-11 |
| US7054984B2 (en) | 2006-05-30 |
| TW521186B (en) | 2003-02-21 |
| US20020019899A1 (en) | 2002-02-14 |
| US6836812B2 (en) | 2004-12-28 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TW548552B (en) | Method for selecting the bus priority | |
| US5935233A (en) | Computer system with a switch interconnector for computer devices | |
| US5619661A (en) | Dynamic arbitration system and method | |
| US6557068B2 (en) | High speed peripheral interconnect apparatus, method and system | |
| US7587542B2 (en) | Device adapted to send information in accordance with a communication protocol | |
| JP3302357B2 (ja) | Cpuバス制御器 | |
| US5717876A (en) | Method for avoiding livelock on bus bridge receiving multiple requests | |
| TW513636B (en) | Bus data interface for transmitting data on PCI bus, the structure and the operating method thereof | |
| US6397279B1 (en) | Smart retry system that reduces wasted bus transactions associated with master retries | |
| EP0872799A2 (en) | PCI bus System | |
| US6301632B1 (en) | Direct memory access system and method to bridge PCI bus protocols and hitachi SH4 protocols | |
| US5689660A (en) | Enhanced peripheral component interconnect bus protocol | |
| TW514788B (en) | Method of delayed transaction in bus system and device using the method | |
| US5778235A (en) | Computer system and arbitrator utilizing a bus bridge that avoids livelock | |
| US5968144A (en) | System for supporting DMA I/O device using PCI bus and PCI-PCI bridge comprising programmable DMA controller for request arbitration and storing data transfer information | |
| TW316299B (zh) | ||
| TW468112B (en) | Arbitrating method of bus between control chipsets | |
| US20020078282A1 (en) | Target directed completion for bus transactions | |
| JPH11272603A (ja) | バスブリッジ装置及びトランザクションフォワード方法 | |
| EP0483959B1 (en) | Work station interfacing means having burst mode capability | |
| US5928346A (en) | Method for enhanced peripheral component interconnect bus split data transfer | |
| TW523672B (en) | Bus system delayed transaction method and device applying the method | |
| TW449698B (en) | Control chipsets and data exchange method among them | |
| TW436678B (en) | A method and system for interfacing a PCI device to an external PCI bus in a differing clock domain | |
| US6681279B1 (en) | Method of performing bus arbitration between control chips in a chipset with preemptive capability |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| GD4A | Issue of patent certificate for granted invention patent | ||
| MK4A | Expiration of patent term of an invention patent |