TW535060B - Switch device and data transfer system - Google Patents

Switch device and data transfer system Download PDF

Info

Publication number
TW535060B
TW535060B TW90122925A TW90122925A TW535060B TW 535060 B TW535060 B TW 535060B TW 90122925 A TW90122925 A TW 90122925A TW 90122925 A TW90122925 A TW 90122925A TW 535060 B TW535060 B TW 535060B
Authority
TW
Taiwan
Prior art keywords
data
aforementioned
unit
collection
processing
Prior art date
Application number
TW90122925A
Other languages
English (en)
Inventor
Tooru Katayama
Norio Abe
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Application granted granted Critical
Publication of TW535060B publication Critical patent/TW535060B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/35Switches specially adapted for specific applications
    • H04L49/351Switches specially adapted for specific applications for local area network [LAN], e.g. Ethernet switches
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/102Packet switching elements characterised by the switching fabric construction using shared medium, e.g. bus or ring

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Small-Scale Networks (AREA)
  • Computer And Data Communications (AREA)
  • Facsimiles In General (AREA)

Description

535060 A7 — B7__ 五、發明說明(1 ) 【發明所屬之技術領域】 Γ"ρ先閱讀背面之注意事項再填寫本頁) /本發明係有關於一種開關裝置及資料傳送系統,特別 係有關於-具有開關裝置及處理裝置之資料傳送系統該 開關裝置係用以進行將由多數蟑中任一者輸入之資料傳送 至對應之另-槔之交換處理,而該處理裝置係用以依需要 而於資料上施行預定處理者。 【習知技藝】 . 一般來說,網際網路為廣域通信之代表的數據通信系 統(Data Communication System),相對於此,LAN(區域網 路Local Area Network)則為人所周知之通信系統,該通信 系統係以譬如同一境内及同一建築物内般之狹小範圍所建 構之電腦通信為主者,其代表可例舉如Ethernet(乙太網路 (商標))。 經濟部智慧財產局員工消費合作社印製 於此LAN連接多數終端機時,可採用以開關裝置連結 各網路之形式。所謂開關裝置係指具以下機能者,即,將 來自連接於該開關裝置之網路或介面之通信資料(以下,單 稱為資料),依需要傳送且送出至連接於該開關裝置之另一 網路或介面。各通信終端機及開關裝置則各自進行資料處 理並於網路進行存取。 第17圖為例示習知開關裝置之構造例之圖。 如該圖所示,習知開關裝置係以交換處理部10卜中央 處理部106、主記憶部108、DMAC(直接記憶存取控制器 Direct Memory Access Controller)109及内部匯流排 11〇構 成。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 535060 A7 _B7__ 五、發明説明(2 ) 交換處理部101連接有多數終端機裝置及網路,用以執 行將由某一皡(Port)輸入之資料傳送至另一埠之處理。且, 有關中央處理部106之處理所需之資料,係將之傳送於主記 憶部108之記憶部111b,並在此施行中央處理部106之處理。 中央處理部106透過内部匯流排110對主記憶部之記憶 部111b進行存取,並對收藏於該處之資料施行預定之處理。 DMAC109係以不透過中央處理部106之狀態,於交換 處理部101與主記憶部108之間傳送資料。 主記憶部108係以通用記憶體I/F(介面Interface)l 1 la 及記憶部111b構成,收藏有成為中央處理部106所執行之程 式及處理對象之資料。 第18圖為例示交換處理部101之詳細構造例之圖。如該 圖所示,交換處理部101係以資料收發信部403a〜403η、主 機I/F405、開關部407、控制信號產生部426、内部匯流排 430及目的地判斷部440構成。 資料收發信部403a〜403η分別連接有網路(或網路機器) 之ΝΕΤ#1〜ΝΕΤ#η,並於該等ΝΕΤ#1〜ΝΕΤ#η間進行資料之收 發信。 主機I/F405係以如後述之緩衝器所構成,且於主記憶 部108之間傳送資料時,將暫時地收藏資料。 開關部407依以目的地判斷部440所判斷之目的地,將 資料傳送至對應之資料收發信部或主機I/F405。 目的地判斷部440參照收藏於資料收發信部403a〜403η 之資料之標頭(Header),決定該資料之傳送目的地。 本紙張尺度適用中國國家標準(CNS) Α4規格(210X297公釐) ——……f..... (請先閲讀背面之注意事項再填寫本頁) .、τ. :線 535060 A7 _B7_ 五、發明説明f ) (請先閲讀背面之注意事項再填寫本頁) 第19圖為例示主機I/F405之詳細構造例之圖。如該圖 所示,主機I/F405係以發信用緩衝器524、收信用緩衝器525 及輸出入I/F520構成。 收信用緩衝器525將暫時收藏由開關部407供給之資 料。 發信用緩衝器524將暫時收藏由主記憶部108藉 DMAC109傳送而至之資料。 ” 輸出入I/F520為一透過DMAC109而於收信用緩衝器 525或發信用緩衝器524間進行資料之受授時之介面。 接者,說明有關前述習知例之動作。且,以下例舉中 央處理部106之處理所需之資料由NET#1輸入且由NET#3 輸出時之例作說明。 .如第18圖所示,由NET#1輸入之資料藉資料收發信部 403a收信,且暫時收藏於該處。 目的地判斷部440參照收藏於資料收發信部430a之資 料之標頭,並判斷該資料之目的地。由該結果,主機I/F405 知曉成為目的地之資料(中央處理部106之處理所需之資料) 時,目的地判斷部440便將該主旨通知開關部407與控制信 號產生部426。 開關部407係執行將收藏於資料收發信部403a之資料 送信於主機I/F405之處理。由該結果,收藏於資料收發信 部403a之資料將透過内部匯流排430傳送於主機I/F405。 於主機I/F405中,收信用緩衝器525將接收此資料並暫 時收藏。 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) -6- 535060 A7 _B7_ 五、發明説明) 如前述,因控制信號產生部426中有傳送至主記憶部 108之資料存在之主旨通知,故控制信號產生部426對 DMAC109進行要求,以將收藏於收信用緩衝器525之資料 傳送於主記憶部108。由該結果,DMAC109將讀出收藏於 收信用緩衝器525之資料,並傳送於主記憶部108之記憶部 111b。 且,因收信用緩衝器525係以FIFO(先進先出First ίη First Out)方式之記憶體構成,故由先輸入之資料依序讀出 並進行傳送。 若於記憶部111b收藏資料,中央處理部106便透過内部 匯流排110於記憶部11 lb進行存取,並參照資料之標頭資訊 等,施行譬如標頭之再計算處理及過濾(Filtering)處理等。 處理結束後,中央處理部106對DMAC109進行傳送要 求。由該結果,業已施行處理之資料藉DMAC109而傳送於 主機I/F405之發信用緩衝器524。 收藏於發信用缓衝器524之資料係藉由開關部407而供 給於資料收發信部403c,並對NET#3進行發信。 藉以上之處理,在對·由NET#1輸入之資料施行預定之 處理後,仍可對NET#3進行發信。且,中央處理部106之處 理所需之資料由另一NET輸入並朝其他之NET輸出時,亦 可執行同樣之處理。 【發明欲解決之課題】 以上所說明之習知例中,有關中央處理部106之處理所 需之資料,係於藉DMAC109將之由主機I/F405傳送至主記 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) •Ί- —----------------------¥------------------、可-------------……緣 (請先閲讀背面之注意事項再填寫本頁) 535060 A7 B7 五、發明説明纟 ) 憶部108並於該處施行資料處理後,再次藉DMAC109執行 傳送於主機I/F405之處理。 (請先閲讀背面之注意事項再填寫本頁) 然而,此種方法於每次傳送資料時均會佔有内部匯流 排110。内部匯流排110上亦連接有其他組件時,因通信資 料以外之資料(以下,稱為平常資料)亦需傳送,故,譬如, 對平常資料設定較通信資料更高之優先順位時,將有通信 資料於處理不及之狀態下消失或延遲等之問題點。 。 相反地,對通信資料設定較平常資料更高之優先順位 時,通信資料為優先之結果,將有平常資料之傳送困難且 資料傳送以外之處理延遲等問題點。 本發明係根據如上之問題點而作成,且以提供可對需 高度判斷處理之資料實現高速傳送之開關裝置為目的。 【解決課題之手段】 本發明為解決前述課題,提供一種開關裝置,如第i 圖所示,該開關裝置1係用以進行將由多數槔〜1-n中任 一者輸入之資料傳送至對應之另一槔之交換處理者,其係 具有·父換機構1 a ’其係將由用以輸出及輸入資料之多數 淳1-1〜1-n與業已由前述多數埠1-1〜ι-η輸入之資料,按其 目的地進行交換者;收藏機構1c,係用以收藏由前述埠 1-1〜1-ri輸入之資料者;及存取接收機構1(1,係用以由配置 於外部且對收藏於前述收藏機構1〇之資料施行預定處理之 處理裝置3 ’接收朝前述收藏機構ic施行存取之指令者。 在此,埠1-1〜1-n係輸出及輸入資料者。交換機構1&係 用以將由多數槔1·1〜1-n輸入之資料按其目的地進 換 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公楚) -8- 535060 A7 B7 五、發明説明令 者。收藏機構lc係用以收藏由淳1-1〜ι-η輸入之資料者。存 取接收機構Id係用以由配置於外部且對收藏於收藏機構u 之資料施行預定處理之處理裝置3,接收朝前述收藏機構施 行存取之指令者。 又,提供一種資料傳送系統,係具有··開關裝置,係 用以進行將由多數瑋中任一者輸入之資料傳送至對應之另 一蟑之交換處理者;及處理裝置,係用以依需要而於資科 上施行預定處理者;且,前述開關裝置包含有:多數埠, 係用以輸出及輸入資料者;交換機構,係用以將由前述多 數琿輸入之資料按其目的地進行交換者;收藏機構,係用 以收藏由前述埠輸入之資料者;及存取接收機構,係用以 接收朝前述處理裝置之前述收藏機構中之預定資料施行存 取之指令者。 在此,開關裝置之多數埠係用以輸出及輸入資料者。 交換機構係用以將由前述多數埠輸入之資料按其目的地進 行交換者。收藏機構係用以收藏由前述埠輸入之資料者。 存取收藏機構係用以接收朝處理裝置之收藏機構中之預定 資料施行存取之指令者。 【圖示之簡單說明】 第1圖:說明本發明之動作原理之原理圖。 第2圖:例示包含本發明之開關裝置之系統構造例之區 塊圖。 第3圖:例示第2圖所示之開關裝置之詳細構造例之圖。 第4圖:例示第3圖所示之交換處理部之詳細構造例之 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) -----------------------^------------------、矸..................線 (請先閲讀背面之注意事項再填寫本頁) -9- 53506° A7 B7 例 例 例的 例的 之圖 圖 第5圖:例示第4圖所示之主機I/F之詳細構造例之圖。 第6圖:例示第5圖所示之通用記憶體PF之詳細構造例 〇 第7圖:說明第17圖所示之習知開關裝置之收信處理之 的流程圖。 第8圖:說明第17圖所示之習知開關裝置之發信處理乏 的流程圖。 第9圖:說明第2圖所示之本實施形態之收信處理之一 流程圖。 第10圖:說明第2圖所示之本實施形態之發信處理之一 流程圖。 第11圖:例示第4圖所示之主機I/F之其他構造例之圖。 第12圖:例示第4圖所示之主機I/F之其他構造例之圖。 第13圖··例示第4圖所示之主機I/F之其他構造例之圖。 第14圖:例示第4圖所示之主機I/F之其他構造例之圖。 第15圖:例示本發明之開關裝置之其他構造例之圖。 第16圖:例示本發明之開關裝置之其他構造例之圖。 第17圖:例示習知開關裝置之詳細構造例之圖。 第18圖:例示第17圖所示之交換處理部之詳細構造例 〇 第19圖:例示第18圖所示之主機Ι/F之詳細構造例之 【實施形態】 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) (請先閱讀背面之注意事項再填寫本頁)
-10- 535060 A7 -- —__B7 五、發明説明f ) , 以下’參照附圖說明本發明之實施形態。 第1圖為說明本發明之動作原理之原理圖。如該圖所 示,本發明之開關裝置!係由埠卜丨〜〗^、交換機構4、匯 - 流排1b、收藏機構1c及存取接收機構id構成,並透過匯流 , 排2於其外部連接處理裝置3,整體構成一資料傳送系統。 痒1-1〜l-n連接於網路或網路機器之ΝΕΊΓ#1〜#η,並於 各NET之間收發資料。 〃 ^ 交換機構1a參照由埠1-1〜1-n所輸入之資料之標頭並 將之輸出於預定之埠,且,有關處理裝置3之處理所需之資 料’係將之傳送並收藏於收藏機構lc。 匯流排lb與埠1-1〜i-n、交換機構1&及收藏機構u相連 接,用以傳送資料。 由埠1-1〜1-n輸入之資料中,收藏機構lc藉處理裝置3 暫時收藏處理所需之資料。 存取接收機構Id接收由處理裝置3朝收藏機構施行 | 存取之指令。 其次,說明有關前述原理囷之動作。且,以下說明處 ··理裝置3之處理所須之資料由NET崎入,並輸出於NET#2 - 之情況。 此處,若由NET#1輸入資料,埠1β1將接收此資料且暫 時收藏於内部。 交換機構la參照收藏於埠^之資料之標頭且界定其 目的地,於傳送至其他之^^丁#2〜#11時,則透過匯流排。 而供給於該埠。又’處理裝置3之處理為必要時,則透過匯 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) ..裝----- (請先閲讀背面之注意事項再填寫本頁)
、可I :線· -11- 535060 A7 B7 五、發明説明f ) 流排1 b而供給於收藏機構丨c。此處之例,因說明處理裝置3 之處理所需之資料,故交換機構“將此資料收藏於收藏機 構lc。 若資料收藏於收藏機構1 c,便對處理裝置3通知該主 旨。由該結果,處理裝置3透過匯流排2朝開關裝置1進行存 取0 存取接收機構Id接收朝收藏於收藏機構1(:之該資料4 行存取之指令。由該結果,處理裝置3可對收藏於收藏機構 lc之資料執行預定之處理。 處理結束後,收藏於收藏機構lc之資料藉交換機構la 傳送於預定之埠,並發信於NET#2。 如前述,依本發明之開關裝置1,於藉埠丨-丨〜丨^收信 之資料中,有關處理裝置3之處理所需之資料,一旦其收藏 於收藏機構lc即不傳送至連接於匯流排2上之記憶裝置,因 以收藏於收藏機構lc之狀態下轉存取接收機構1(1接收處理 裝置3之處理,故可藉省去傳送於匯流排2上之時間,因而 可迅速執行資料之傳送處理。 接著’說明本發明之實施形態。 第2圖為例示本發明之實施形態構造例之圖。如該圖所 示’於本發明之開關裝置50連接有網路或網路機器之 NET#1 〜#n 〇 第3圖為例示開關裝置50之詳細構造例之圖。如該圖所 示,開關裝置50係由中央處理部106、主記憶部108、 DMAC109、内部匯流排i 1〇及交換處理部120構成。 本紙張尺度適用中國國家標準(CNJS) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 、可| -12- 535060 A7 B7 五、發明説明P ) 在此,交換處理部120連接有多數終端機裝置及網路, 用以執行將由某NET輸入之資料傳送於另一NET之處理。 中央處理部106按收藏於主記憶部108之記憶部111b之 程式執行各種處理,且,對收藏於位於交換處理部120内部 之收信用RAM533(後述)之通信資料施行預定處理。 主記憶部108係由通用記憶體I/F111 a及記憶部11 lb所 構成,用以收藏中央處理部106執行之程式。 r DMAC109以不透過中央處理部106之狀態於交換處理 部120與主記憶部108間傳送資料。 内部匯流排110與中央處理部106、主記憶部108、 DMAC109及交換處理部120相互連接,並於該等間傳送資 料。 第4圖為例示交換處理部120之詳細構造例之圖。如該 圖所示,交換處理部120係由資料收發信部403a〜403η、主 機I/F450、開關部407、目的地$斷部440及控制信號產生 部426構成。 資料收發信部403a〜403η分別連接網路(或網路機器) 之ΝΕΤ#1〜#η,並於該等ΝΕΤ#1〜#η間進行資料之收發信。 主機I/F450暫時收藏來自開關部407之資料,且接收來 自中央處理部106之存取及資料之處理。 開關部407根據目的地判斷部440所判斷之資料的目的 地,將資料傳送至對應之資料收發信部或主機I/F450。 控制信號產生部426於必須傳送資料時,將生成命令資 料傳送之控制信號且將之供給於DMAC109。 本紙張尺度適用中國國家標準(CNS) Α4規格(210X297公釐) 裝 訂 線 (請先閲讀背面之注意事項再填寫本頁) -13- 535060 A7 B7 五、發明説明(1 ) · 目的地判斷部440參照收藏於資料收發信部403a之資 料之標頭且決定該資料之傳送目的地。 (請先閲讀背面之注意事項再填寫本頁) 第5圖為例示主機I/F450之詳細構造例之圖。如該圖所 示,主機I/F450係由收信用緩衝器535、收信用RAM533、 發信用緩衝器534、發信用RAM532及通用記憶體I/F530構 成。 收信用緩衝器535於暫時收藏由開關部407供給之資嵙 後,將之供給於收信用RAM533。 收信用RAM533暫時收藏由收信用緩衝器535供給之 資料,並接收中央處理部106之資料處理。 發信用RAM532暫時收藏於收信用RAM533中業已施 行處理之資料中將送出於另一 NET之資料(未過濾之資 料),且將之傳送於發信用緩衝器534。 發信用緩衝器534暫時收藏儲存於發信用RAM532之 資料,並透過内部匯流排430送出。 通用記憶體I/F530接收對收藏於來自中央處理部106 之收信用RAM533中預定位址之資料施行存取之指令。 第6圖為例示通用記憶體I/F530之詳細構造例之圖。 如該圖所示,通用記憶體I/F530係由控制信號緩衝器 部7(H、位址緩衝器部702、控制電路703、資料緩衝器部704 及資料輸出入控制部705構成。 控制信號緩衝器部701對由内部匯流排110供給之控制 信號施行波形整形處理等並輸出。 位址緩衝器部702對由内部匯流排110供給之位址信號 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) -14- 535060 A7 B7 « 五、發明説明(12 施行波形整形等並輸出。 控制電路703將由控制信號緩衝器部701及位址緩衝器 部702供給之信號解碼,並將控制信號供給於收信用 RAM533及發信用 RAM532。 資料緩衝器部704對朝内部匯流排110輸出之資料輸出 信號施行波形整形等,且,對由内部匯流排110供給之資料 輸出信號施行波形整形等並輸出。 資料輸出入控制部705根據來自控制電路703之控制信 號,將來自收信用RAM533及發信用RAM532之輸出資料供 給於資料緩衝器部704,且,將由資料緩衝器部704輸出之 資料收藏於收信用RAM533及發信用RAM532。 其次,說明有關前述實施形態之動作。以下說明有關 藉中央處理部106對由NET#1輸入之資料施行預定之處理 後,送出於NET#3之動作。 若由NET#1輸入資料,交換處理部120之資料收發信部 403a將接收此資料並暫時收藏於其内部。 目的地判斷部440參照收藏於資料收發信部403a内部 之資料之標頭且判斷其目的地。此處之例中,因業已指定 主機I/F450,故目的地判斷部440將該主旨通知作為目的地 之開關部407。 開關部407根據來自目的地判斷部440之通知,取得收 藏於資料收發信部403 a之資料並將之供給於主機I/F450。 主機I/F450於將所供給之資料暫時收藏在收信用緩衝 器535後,再收藏於收信用RAM533。 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) -----------------------裝------------------、可------------------線· (請先閱讀背面之注意事項再填寫本頁) -15- 535060 A7 _B7_ 五、發明説明(13 ) . 如此,資料收藏於收信用RAM533後,控制信號產生 部426對中央處理部106生成指示資料處理開始之控制信 號,並透過内部匯流排110通知中央處理部106。 由該結果,中央處理部106對主機I/F450進行存取之要 求。此要求將供給於通用記憶體I/F530之控制信號緩衝器 部701及位址緩衝器部702,並於進行波形整形及電壓變換 後,再供給於控制電路703。 β 控制電路703對收藏於收信用RAM533之資料進行存 取要求(讀出要求)。又,此時,位址緩衝器部702中,因供 給有指定收藏有資料之收信用RAM533位址之信號,故該 位址信號透過控制電路703進行解碼,並供給於收信用 RAM533 〇 .由該結果,由收信用RAM533所指定之位址讀出資 料,並透過資料輸出入控制部705供給於資料緩衝器部704。 藉資料緩衝器部704進行波形整形之資料將供給於中 央處理部106,並於該處施行預定之處理。此處,所謂預定 之處理係指標頭之再計算處理或過濾處理等。 即使中央處理部106中之處理結束時,該處理若為過遽 處理以外之處理時,該資料仍將透過通用記憶體I/F530而 收藏於發信用RAM532。即,首先,中央處理部106將要求 資料寫入之控制信號供給於通用記憶體I/F530,並供給指 定欲寫入之位址之信號。且,位址之指定結束後,便供給 已結束處理之資料。又,進行過濾處理時,該資料於不供 給至發信用RAM532之狀態下取消。 本紙張尺度適用中國國家標準(CNS) Α4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁)
-16- 535060 A7 B7 五、發明説明(!4 ) 通用記憶體I/F530藉控制控制信號之控制信號緩衝器 部701接收資料,並供給於控制電路703。又,位址緩衝器 部702接收位址信號,且同樣地供給於控制電路703。 控制電路703於對發信用RAM532要求寫入預定之位 址後,將由資料輸出控制部705供給之資料寫入於指定之位 址。 寫入於發信用RAM532之資料將傳送於發信缓衝_ 534並收藏於該處。傳送於發信用緩衝器534之資料於藉由 目的地判斷部440判斷其目的地後,再藉由開關部407供給 > 於對應判斷結果之資料收發信部。此例中,因傳送目的地 為NET#3,故資料供給於資料收發信部403c 〇 資料收發信部403c對NET#3發送業已供給之資料。 藉由以上之處理,中央處理部106可對由NET#1輸入之 資料施行預定之處理並由NET#3發送。此時,有關中央處 理部106之處理所須之資料,因於不傳送至主記憶部108而 收藏在主機I/F450内部所具備之收信用RAM533中之狀態 下,以中央處理部106施行預定之處理,故於藉DMAC109 暫時傳送至主記憶部108後,即於該處施行處理,且因省略 再次藉由DMAC109傳送之處理,故可迅速執行處理。又, 因排除DMAC109之傳送處理,故可縮短匯流排調停上所需 之時間。 接著,參照第7圖至第10圖說明習知開關裝置之資料收 信處理及資料發信處理,以及本實施形態中之開關裝置之 資料收信處理及資料發信處理。 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) -----------------------^------------------、訂------------------緣 (請先閲讀背面之注意事項再填寫本頁) -17- 535060 A7 B7 _ 五、發明説明¢5 ) ' 首先,第7圖為例示習知開關裝置中之資料收信處理之 一例之圖。開始此流程後即可執行以下之步驟。且,例舉 說明資料收發信部403a由NET#1接收中央處理部106之處 理所需之資料之情況。 步驟S10 : 資料收發信部403a由NET#1接收資料。 步驟S11 : w 資料收發信部403a將業已接收資料之主旨通知開關部 407 ° 步驟S12 : 目的地判斷部440參照收藏於資料收發信部403a之資 料之標頭,確認資料之目的地。 步驟S13 : 目的地判斷部440將於步驟12中確認之目的地通知開 關部407。 步驟S14: 開關部407透過内部匯流排430將資料由資料收發信部 4〇3a朝主機I/F405内之收信用緩衝器525傳送。 步驟S15 : 控制信號產生部426藉控制信號412對DMAC109通知 傳送處理所需之資料存在之主旨。 步驟S16 : 因欲傳送之資料存在,故DMAC109對中央處理部1〇6 要求釋放(Release)内部匯流排110 〇 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁)
-18- 535060 A7 B7 ❿ «丨 五、發明説明) 步驟S17 : 若内部匯流排110為使用中,則中央處理部106釋放内 部匯流排11 〇。 步驟S1 8 : DMAC109透過輸出入I/F520,將收信資料依次由主機 I/F405内之收信用緩衝器525朝主記憶部108傳送。 步驟S19 : 中央處理部106對記憶於主記憶部1 〇8之資料施行預定 之處理。 依以上處理,可將由資料收發信部403a輸入之資料傳 送於主記憶部108且施行預定之處理。 其次’參照第8圖說明有關發送如前述般收信之資料之 情況。且,以下例舉說明由資料收發信部4〇3c發信業已收 信之資料之情況。 步驟S30 : 中央處理部106將有應發信之資料之資訊通知 DMAC109 〇 步驟S31 : DMAC109由主記憶部1〇8依次讀出中央處理部1〇6指 定之資料,並透過内部匯流排110傳送於交換處理部1〇1。 已傳送之資料透過主機I/F405内之輸出入I/F520而收藏於 發信用緩衝器524。 步驟S32 : 主機I/F405將有應發信之資料存在之資訊通知開關部 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) -----------------------^------------------、玎-------------……線 (請先閲讀背面之注意事項再填寫本頁) -19- 535060 A7 _B7_ 五、發明説明C7 ) · 407 ° 步驟S33 : (請先閲讀背面之注意事項再填寫本頁) 主機I/F405參照來自中央處理部106之資訊,確認資料 之目的地。 步驟S34 : 主機I/F405將目的地為資料收發信部403c之資訊通知 開關部407。 ’ 步驟S35 : 開關部407由發信用緩衝器524將資料朝資料收發信部 〇 403c傳送。 步驟S36 : 資料收發信部403c將業已收信之資料送出至NET#3。 藉以上之處理,可將收藏於主記憶部108之資料發送於 NET#3 〇 接著,參照第9圖及第10圖說明有關本實施形態中之資 料之收信處理及發信處理。 首先,參照第9圖說明本實施形態中之資料之收信處 理。且,以下例舉說明於中央處理部106處理由NET#1收信 之資料之情況。 步驟S50 : 資料收發信部403a由NET#1接收資料。 步驟S51 : 資料收發信部403a將業已接收資料之主旨通知開關部 407 〇 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) -20- 535060 A7 B7 五、發明説明(18 ) 步驟S52 : 目的地判斷部440參照收藏於資料收發信部403a之資 料之標頭,確認目的地為主機I/F450。 步驟S53 : 目的地判定部440將目的地為主機I/F450之資訊通知 開關部407。 步驟S54 : 卜 開關部407透過内部匯流排430將資料由資料收發信部 403a依次朝主機I/F450内之收信用緩衝器535傳送。 步驟S55 : 中央處理部106透過通用記憶體I/F530,於收藏在收信 用RAM533之資料進行存取並施行預定之處理。 .接著,參照第10圖說明有關本實施形態中之資料之發 信處理。且,以下例舉說明由資料收發信部403c發送展開 於發信用RAM532之資料之情況。 步驟S70 : 中央處理部106將欲發信之資料展開於發信用 RAM532上。即,中央處理部106於前述步驟S55中之處理 結束之資料中,將業已施行過濾處理以外之處理之資料收 藏於發信用RAM532。 步驟S71 : 開關部407透過發信用緩衝器534及内部匯流排430,將 收藏於發信用RAM532上之資料傳送於資料收發信部 403c 〇 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) -----------------------裝------------------、矸------------------線, (請先閱讀背面之注意事項再填寫本頁) -21- 535060 A7 ____B7___ 五、發明説明C9 ) · 步驟S72 : 資料收發信部403c將傳送而至之資料送出於NET#3。 藉以上之處理,可將收藏於主機I/F450之資料由資料 收發信部403c朝NET#3送出。 如前述’習知開關裝置之收發信處理及本實施形態之 開關裝置之收發信處理相較,得知本實施形態之開關裝置 可以較少之步驟數執行同樣之處理,且由該結果可提高處 理速度。 第11圖為例示第4圖所示之主機I/F450之其他構造例 之圖。此構造例中,主機I/F450係由通用記憶體I/F620、收 信用DPRAM(雙埠隨機存取記憶體Dual Port RAM)621、發 ο 信用DPRAM622、發信用FIF0624及收信用FIF0625構成。 通用記憶體I/F620與第6圖所示之構造相同,其係於收 信用DPRAM621及發信用DPRAM622與内部匯流排110間 收發資料時之介面。 收信用DPRAM621為暫時收藏中央處理部106之處理 所需資料的記憶體,因為雙埠,故可同時進行來自收信用 FIF0625與通用記憶體I/F620雙方之存取。 發信用DPRAM622為暫時收藏中央處理部106之處理 結束之資料的記憶體,因為雙埠,故可同時進行來自發信 用FIF0624與通用記憶體I/F620雙方之存取。 發信用FIF0624讀出收藏於發信用DPRAM622之資料 並暫時收藏,且依收藏之順序讀出並輸出於内部匯流排 430。 -22· (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS) Α4規格(210 X 297公釐) 535060 A7 ___ B7 _ 五、發明説明f〇 ) , 收信用FIF0625於暫時收藏由開關部407供給之資料 後,再依收藏之順序供給於收信用DPRAM621。 如此,藉使用DPRAM作為收信用及發信用之RAM,因 可並行進行朝RAM之寫入動作與讀出動作,故可縮短整體 之處理期間,由該結果,可迅速進行資料之傳送處理。 第12圖為例示第4圖所示之主機I/F450之其他構造例 之圖。此構造例中,主機I/F450係由通用記憶體I/F630、叔 發信用MPRAM(多埠隨機存取記憶體Multi Port RAM)631、發信用FIF0634及收信用FIF0635構成。 通用記憶體I/F630與第6圖所示之構造相同,其係於收 發信用MPRAM63 1與内部匯流排11 0間收發資料時之介面。 收發信用MPRAM631為暫時收藏中央處理部106之處 理所需資料之記憶體,因為多埠,故可並行進行發信用 FIF0634、收信用FIF0635及通用記憶體I/F630等之存取。 發信用FIF0634暫時儲存收藏於收發信用MPRAM631 之資料,且依收藏之順序讀出並輸出於内部匯流排430。另 一方面,收信用FIF0635於暫時收藏由開關部407供給之資 料後,再依收藏之順序供給於收發信用MPRAM631。 如此,藉合併收信用DPRAM621與發信用DPRAM622 並作為收發信用MPRAM631,中央處理部106處理由開關部 407供給之收信資料,並將之發送於欲傳送之NET#1〜#n 時,不需要如步驟S70所示之展開處理,可進而提高效率。 第13圖為例示第4圖所示之主機I/F450之其他構造例 之圖。此構造例中,主機I/F450係由通用記憶體I/F640、收 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) -23- 裝 訂 線. (請先閲讀背面之注意事項再填寫本頁) 535060 A7 _B7_ 五、發明説明f1 ) · 信用DPRAM641、發信用DPRAM642、通用記憶體I/F644 及通用記憶體I/F645構成。 (請先閲讀背面之注意事項再填寫本頁) 通用記憶體I/F640與第6圖所示之構造相同,其係於收 信用DPRAM641及發信用DPRAM642與内部匯流排110間 收發資料時之介面。 收信用DPRAM641為暫時收藏中央處理部106之處理 所需資料之記憶體,因為雙埠,故可同時進行來自内部® 流排430與通用記憶體I/F640雙方之存取。 發信用DPRAM642為暫時收藏中央處理部106之處理 結束之資料的記憶體,因為雙埠,故可同時進行來自内部 匯流排430與通用記憶體I/F640雙方之存取。 通用記憶體I/F644為一可使開關部407於發信用 DPRAM642之任一位址進行存取之介面,與第6圖所示之構 造相同® 通用記憶體I/F645亦相同地,為一可使開關部407於收 信用DPRAM641之任一位址進行存取之介面,與第6圖所示 之構造相同。 如此,藉使用DPRAM作為收信用及發信用之RAM,因 可並行進行朝RAM之寫入動作與讀出動作,故可縮短整體 之處理時間,且藉使用通用記憶體I/F644及通用記憶體 I/F645,因開關部407可對任意資料進行存取,故可按譬如 優先順序處理資料。 第14圖為第4圖所示之主機I/F450之其他構造例之 圖。此構造例中,主機I/F450係由通用記憶體I/F650、收發 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) -24- 535060 A7 B7 五、發明説明P ) 信用MPRAM651及通用記憶體I/F654構成。 通用記憶體I/F650與第6圖所示之構造相同,其係於收 發信用MPRAM651與内部匯流排110間收發資料時之介面。 收發信用MPRAM651為暫時收藏中央處理部106之處 理所需之資料的記憶體,因為多埠,故可並行進行通用記 憶體I/F654及通用記憶體I/F650雙方之存取。 通用記憶體I/F654為一可使開關部407對收藏於收奋 信用MPRAM65 1之任一資料進行存取之介面。 如此,藉合併收信用DPRAM621與收發信用 DPRAM622並作為收發信用MPRAM651,可減少所需之記 憶體容量,由該結果,可縮減裝置之尺寸。又,藉使用通 用記憶體I/F654,開關部407可對任意資料進行存取,譬如 可輕易地執行資料之優先順序。 第15圖為例示本發明之開關裝置之其他構造例之圖。 此實施形態中,開關裝置係由交.換處理部2(H、中央處理部 206、主記憶部208及橋接器部250構成。 交換處理部201與第4圖之構造相同,可用以交換由 NET#1〜#n輸入之資料且接收來自中央處理部206之存取。 主記憶部208係由通用記憶體I/F211 a及記憶部21 lb構 成,收藏有中央處理部206執行之程式等。 中央處理部206按收藏於主記憶部208之記憶部21 lb之 程式執行各種處理,且對收藏於位於交換處理部201内部之 收信用RAAM533之通信資料施行預定之處理。 橋接器部250係由輸出入I/F250a、通用記憶體I/F250b 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) -----------------------^------------------、玎------------------線 (請先閱讀背面之注意事項再填寫本頁) -25- 535060 A7 _B7_ 五、發明説明P ) ' (請先閲讀背面之注意事項再填寫本頁) 及DMAC250c構成,與交換處理部201、中央處理部206及 主記憶部208相互連接,並於該等間進行資料之收發、控制 信號之變換及該等之調停等。 在此,輸出入I/F250a為用以連接交換處理部201之介 面。 通用記憶體I/F250b為用以連接主記憶部208之介面, 與第6圖之構造相同。 < DMAC250c於交換處理部201與主記憶部208間傳送資 料。 且,以上之實施形態與第3圖所示之實施形態相較,除 内部匯流排110替換為橋接器部250外,其餘皆與第3圖相 同,因該動作基本上亦與第3圖相同,故省略詳細之動作說 明。 第16圖為本發明之開關裝置之其他構造例之圖。此圖 之實施形態係由交換處理部301、中央處理部306、主記憶 部308及橋接器部350構成。 在此,交換處理部301與第4圖之構造相同,係用以交 換由NET#1〜#n輸入之資料且接收來自中央處理部306之存 取0 主記憶部308係由通用記憶體I/F31 la及記憶部31 lb所 構成,收藏有中央處理部306執行之程式等。 中央處理部306按收藏於主記憶部308之記憶部31 lb之 程式執行各種處理,且對收藏於位於交換處理部301内部之 收信用RAM533之通信資料施行預定之處理。 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) -26- 535060 A7 _B7 五、發明説明f4 ) . 橋接器部350透過内部匯流排360與交換處理部301、主 記憶部308及中央處理部306相互連接,並於該等間進行資 料之收發、控制信號之變換及該等之調停。 在此,輸出入I/F350a於具有無圖示之預定裝置時,為 用以連接該裝置之介面。 通用記憶體I/F350b為一透過内部匯流排360而與主記 憶部308及交換處理部301連接之介面。 · DMAC350C於交換處理部301與主記憶部308間傳送資 料。且,可省略該DM AC 350c。 其次,簡單說明有關前述實施形態之動作。 交換處理部301接收中央處理部之處理為所需之資料 時,開關部407將業已收信之資料傳送於收信用RAM533。 .中央處理部306透過橋接器部350及内部匯流排360,對 收信用RAM533之處理所必須之資料進行存取。此時,主 記憶部308及交換處理部301之收信用RAM533與發信用 RAM532,因藉由通用記憶體I/F350而對映(Mapping)於同 一記憶體空間之相異領域,故藉由指定收藏有收信用 RAM533之資料之位址,便可於該資料進行存取。 且,朝主記憶部308之存取亦可藉同樣之處理進行。 藉中央處理部306而施行預定處理之資料於朝 NET#1〜#n送出時,將被傳送於發信用RAM532,且如前述 說明般,透過内部匯流排430由預定之資料收發信部輸出。 依前述實施形態,交換處理部301具有通用記憶體 I/F530,且,因收信用RAM533及發信用RAM532中任一者 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) —----------------------^------------------ΤΓ------------------緣 (請先閱讀背面之注意事項再填寫本頁) -27- 535060 A7 __B7_五、發明説明户 ) 均可進行隨機存取,故將該等RAM(收信用RAM533及發信 用RAM532)作為主記憶部308之記憶部31 lb且對映於記憶 體空間相異之領域,並藉指定任意之位址,而可於預定之 資料進行存取。 又,因釋放輸出入I/F350a,故可於該處連接其他裝置 (亦可多數連接),且可省略交換處理部201與輸出入I/F2 50a 間之資料傳送。或,藉省略輸出入I/F350a,可使裝置之尺 寸小型化。 且,前述實施形態中,作為傳送之資料,雖假想具有 標頭之封包(Packet)而作說明,但本發明並不僅限定於具有 譬如該構造者。 又,前述實施形態為本發明之一實施例,本發明並不 僅限定於此種情況。 進而,可將第3圖所示之交換處理部120化作為LSIC(大 型積體電路Large Scale Integrated Circuit),作為1晶片之 半導體裝置而實施。 又,當然,不僅交換處理部120,亦可適宜地組合中央 處理部106、DMAC109及主記憶部108,以作為半導體裝置 而實施。 且,前述實施形態中,有關收信資料,係將資料作為1 資料段(Block),並由資料收發信部經由開關部407朝主機 I/F450傳送,又,有關發信資料,亦同樣地由内部匯流排 110經由主機I/F450朝收發信部傳送。然而,如下述,亦可 將資料分解為多數部分,逐次傳送各個資料。 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) -28- 535060 A7 B7 五、發明説明0 ) 即,接收資料時,藉資料收發信部邊收信邊詳細區分 資料並逐漸傳送至開關部407,於開關部407儲備所有之資 料時,便傳送至主機I/F450。 又,發送資料時,藉主機I/F450邊由内部匯流排11〇收 信邊詳細區分資料並逐漸傳送至開關部407,於開關部407 儲備所有之資料時,便傳送至資料收發信部。 藉此種構造,可期待如前述之本發明之效果。 , 又,前述實施形態中,資料收藏於資料收發信部(發信 時為主機I/F450)時,雖為目的地判斷部440判斷資料之目 的地,但由資料收發信部(發信時為主機I/F45〇)朝開關部 407傳送資料時,亦可參照出現於内部匯流排43〇之標頭。 進而,作為DMAC109開始傳送之時序,主機I/F450之 收信用緩衝器535具有充分之容量時,控制信號產生部42 6 於主機I/F450之收信用緩衝器535儲備預定量之資料時,始 對DMAC109通知傳送之資料存在於主記憶部1〇8之主旨。 (附記1) 一種開關裝置,係用以進行將由多數埠中任一者輸入 之-貝料傳送至對應之另一槔之交換處理者,其係具有: 多數埠,係用以輸出及輪入資料者; 交換機構,係用以將由前述多數埠輸入之資料按其目 的地進行交換者; 收藏機構,係用以收藏由前述埠輸入之資料者; 及 存取接收機構,係用以由配置於外部且對收藏於前述 ................裝------------------、可......................緣 (請先閲讀背面之注意事項再填寫本頁)
•29- 535060 五、發明說明) 收藏機構之資料施行預定處理之處理裝置接收朝前述收藏 機構施行存取之指令者。 (附記2) 如附記1之開關裝置,其中該收藏機構係具有第1收藏 構件及第2收藏構件;該第1收藏構件係用以存放由前述埠 輸入之資料,而該.第2收藏構件係用以存放朝前述埠輸出之 資料者。 《 (附記3) 如附記2之開關裝置,其中前述第丨及第2收藏構件係分 別以可同時進行資料之寫入與讀出之雙埠記憶體構成者。 (附記4) 如附έ己1之開關裝置’其中該收藏機構係以可同時執行 -貝料寫入、資料讀出及來自前述處理裝置之存取之多槔記 憶體構成者。 (附記5) 如附記1之開關裝置,其中該處理裝置係藉匯流排而連 接者。 (附記6) 如附記1之開關裝置,其中該處理裝置係藉橋接器而連 接者。 (附記7) 一種資料傳送系統,係具有: 開關裝置,係用以進行將由多數埠中任一者輸入之資 料傳送至對應之另一埠之交換處理者;及 本紙張尺度適用中國國家標準(CNS) Α4規格(210X297公楚) (請先閲讀背面之注意事項再填寫本頁) •-一口 . -30- 535060 A7 B7 五、發明説明户 ) 處理裝董,係用以依需要而於資料上施行預定處 理者; 且,前述開關裝置包含有: 多數槔,係用以輸出及輸入資料者; 交換機構,係用以將由前述多數蟑輸入之資料按其目 的地進行交換者; 收藏機構,係用以收藏由前述埠輸入之資料者;及_ 存取接收機構,係用以接收朝前述處理裝置之前述收 藏機構中之預定資料施行存取之指令者Q (附記8) 如附記7之資料傳送系統,其中該收藏機構係具有第1 收藏構件及第2收藏構件;該第1收藏構件係用以存放由前 述埠輸入之資料,而該第2收藏構件係用以存放朝前述埠輸 出之資料者。 (附記9) 如附記8之資料傳送系統,其中該第J及第2收藏構件係 分別以可同時進行資料之寫入與讀出之雙埠記憶體構成 者。 (附記10) 如附記7之資料傳送系統,其中該收藏機構係以可同時 執行資料寫入、資料讀出及來自前述處理裝置之存取之多 淳°己憶體構成者。 (附記11) 如附記7之資料傳送系統,其中該開關裝置與處理裝置 本紙^準(CNS) A4 規格:χ ) (請先閲讀背面之注意事項再填寫本頁) -訂· -線丨 -31- 535060 B7 五、發明說明p ) (附記11) 該開關裳置與處理裝置 如附記7之資料傳送系統,其中 係藉匯流排連接者。 (附記12) ★如附記7之資料傳送系統,其中該開關裝置與處理 係藉前接器連接者。 、罝 (附記13) 理,:記7之資料傳送系統’其係進而具有-收藏前述處 、執行之程式者之記憶裝置。 【發明之效果】 如前述,本發明之開關裝置係用以進行將由多數痒中 任—者輸入之資料傳送至對應之另一璋之交換處理者 係具有彡數埠’係用以輸出及輸入資料者;交換機 ::以將由多數埠輸入之資料按其目的地進行交換者;收 减機構,係用以收藏由前述埠輸入之資料者;及存取接收 機構:係用以由配置於外部且對收藏於前述收藏機構之資 ;'行預疋處理之處理褒置接收朝前述收藏機構施行存取 之指令者;因此,依本發明可迅速地進行資料之處理。 又,本發明之資料傳送系統係具有:開關裝置,係用 以進行將由多數痒t任一者輸入之資料傳送至對應之另一 痒之交換處理者;及處理裝置,係用以依需要而於資料上 施行預定處理者;且,前述開闕裝置包含有:多數璋,係 用以輸出及輸入資料者;交換機構,係用以將由前述多數 埠輸入之資料按其目的地進行交換者,·收藏機構,係用以
ι.·開關裝置 1-1〜1-11...埠 NET#1〜#n···網路機器 h…交換機構 lb··.匯流排 …收藏機構 Id…存取接收機構 2 · · ·匯流排 3···處理裝置 5〇···開關裝置 101···交換處理部 106···中央處理部 108···主記憶部 109...DMAC 110···内部匯流排 111a···通用記憶體I/F 11 lb···記憶部 120···交換處理部 201…交換處理部 535060 五、發明説明卵 ) 收藏由前述埠輸入之資料者;及存取接收機構,係用以接 收朝前述處理裝置之前述收藏機構中之預定資料施行存取 之指令者;因此,依本發明可防止處理裝置之處理不及而 使資料喪失。 元件標號對照表】 206…中央處理部 208···主記憶部 211a···通用記憶體I/F 21 lb···記憶部 250···橋接器部 250a···輸出入 I/F 250b…通用記憶體I/F 250c...DMAC 301…交換處理部 306…中央處理部 308···主記憶部 311a…通用記憶體 31 lb···記憶部 350…橋接器部 350a···輸出入 ι/p
350b…通用記憶體I/F
350c".DMAC 3 6 0…内部匯流排 403a〜403η…資料收發信部 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) -----------------------装------------------tr------------------線. (請先閲讀背面之注意事項再填寫本頁) -33- 535060 A7 B7 五、發明説明Ο1 ) 407…開關部 412…控制信號 426.. .控制信號產生部
430.. .内部匯流排 440·"目的地判斷部 450···主機 I/F
520.. .輸出入I/F 524.. .發信用緩衝器
525.. .收信用緩衝器 530…通用記憶體I/F 532.··發信用RAM
533.. .收信用RAM 534.. .發信用緩衝器
535.. .收信用緩衝器 620…通用記憶體I/F 621…收信用DPRAM 622···發信用 DPRAM 624···發信用 FIFO
625.. .收信用 FIFO 630…通用記憶體I/F 631…收發信用MPRAM 634···發信用 FIFO 635··.收信用 FIFO
640.. .通用記憶體I/F
641.. .收信用 DPRAM 642"·發信用 DPRAM
644.. .通用記憶體I/F
645.. .通用記憶體I/F
650.. .通用記憶體I/F
651.. .收發信用MPRAM 654.. .通用記憶體I/F 701…控制信號緩衝器部 702.. .位址緩衝器部 703…控制電路 704.. .資料緩衝器部 705…資料輸出入控制部 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) -34-

Claims (1)

  1. 535060 A8 B8 C8 D8六、申請專利範圍 1· 一種開關裝置,係用以進行將由多數埠中任一者輸入之 資料傳送至對應之另一埠之交換處理者,其係具有: 多數埠,係用以輸出及輪入資料者; 交換機構,係用以將由前述多數埠輸入之資料按其 目的地進行交換者; 收藏機構,係用以收藏由前述埠輸入之資料者;及 存取接收機構,係用以由配置於外部且對收藏於前 述收藏機構之資料施行預定處理之處理裝置接收朝前述 收藏機構施行存取之指令者。 2·如申請專利範圍第1項之開關裝置,其中該收藏機構係 具有第1收藏構件及第2收藏構件;該第丨收藏構件係用 以存放由前述埠輸入之資料,而該第2收藏構件係用以 存放朝前述埠輸出之資料者。 3·如申請專利範圍第2項之開關裝置,其中前述第1及第2 收藏構件係分別以可同時進行資料之寫入與讀出之雙 蟑記憶體構成者。 4·如申請專利範圍第1項之開關裝置,其中該收藏機構係 以可同時執行資料寫入、資料讀出及來自前述處理裝置 之存取之多埠記憶體構成者。 5·如申請專利範圍第1項之開關裝置,其中該處理裝置係 藉匯流排而連接者。 6·如申請專利範圍第1項之開關裝置,其中該處理裝置係 藉橋接器而連接者。 7· —種資料傳送系統,係具有: 本紙張尺度適用中國國家標準Μ規格(21〇χ297公爱) (請先閲讀背面之注意事項再填寫本頁) 4 丨 ·# -35- 535060 A8 B8 C8 D8 六、申請專利範圍 (請先閲讀背面之注意事項再填寫本頁) 開關裝置,係用以進行將由多數埠中任一者輸入之 資料傳送至對應之另一埠之交換處理者;及 處理裝置,係用以依需要而於資料上施行預定處理 者; 且,前述開關裝置包含有: 多數埠,係用以輸出及輸入資料者; 交換機構,係用以將由前述多數埠輸入之資料按其 目的地進行交換者; 收藏機構,係用以收藏由前述埠輸入之資料者;及 存取接收機構,係用以接收朝前述處理裝置之前述 收藏機構中之預定資料施行存取之指令者。 8. 如申請專利範圍第7項之資料傳送系統,其中該收藏機 構係具有第1收藏構件及第2收藏構件;該第1收藏構件 .係用以存放由前述埠輸入之資料,而該第2收藏構件係 用以存放朝前述埠輸出之資料者。 9. 如申請專利範圍第8項之資料傳送系統,其中該第1及第 2收藏構件係分別以可同時進行資料之寫入與讀出之雙 埠記憶體構成者。 10. 如申請專利範圍第7項之資料傳送系統,其中該收藏機 構係以可同時執行資料寫入、資料讀出及來自前述處理 裝置之存取之多槔記憶體構成者。 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) -36-
TW90122925A 2001-05-31 2001-09-14 Switch device and data transfer system TW535060B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001165073A JP3897994B2 (ja) 2001-05-31 2001-05-31 スイッチ装置およびデータ転送システム

Publications (1)

Publication Number Publication Date
TW535060B true TW535060B (en) 2003-06-01

Family

ID=19007793

Family Applications (1)

Application Number Title Priority Date Filing Date
TW90122925A TW535060B (en) 2001-05-31 2001-09-14 Switch device and data transfer system

Country Status (3)

Country Link
US (1) US20020181456A1 (zh)
JP (1) JP3897994B2 (zh)
TW (1) TW535060B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5218979B2 (ja) * 2008-12-15 2013-06-26 日本電気株式会社 データ転送装置
DE102016206109A1 (de) * 2016-04-13 2017-10-19 Robert Bosch Gmbh Speicherdirektzugriffssteuereinrichtung für mindestens eine einen Arbeitsspeicher aufweisende Recheneinheit

Family Cites Families (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4707825A (en) * 1985-08-02 1987-11-17 Gte Laboratories Incorporated Methods of installing and assigning control processors in a distributed-control communications system
US5535197A (en) * 1991-09-26 1996-07-09 Ipc Information Systems, Inc. Shared buffer switching module
US5483640A (en) * 1993-02-26 1996-01-09 3Com Corporation System for managing data flow among devices by storing data and structures needed by the devices and transferring configuration information from processor to the devices
US5583861A (en) * 1994-04-28 1996-12-10 Integrated Telecom Technology ATM switching element and method having independently accessible cell memories
JPH07307738A (ja) * 1994-05-13 1995-11-21 Mitsubishi Electric Corp プロトコル処理装置
US5764895A (en) * 1995-01-11 1998-06-09 Sony Corporation Method and apparatus for directing data packets in a local area network device having a plurality of ports interconnected by a high-speed communication bus
US5781549A (en) * 1996-02-23 1998-07-14 Allied Telesyn International Corp. Method and apparatus for switching data packets in a data network
JP3120033B2 (ja) * 1996-03-19 2000-12-25 株式会社東芝 分散メモリ型マルチプロセッサシステム及び故障回復方法
US5923654A (en) * 1996-04-25 1999-07-13 Compaq Computer Corp. Network switch that includes a plurality of shared packet buffers
GB9617553D0 (en) * 1996-08-21 1996-10-02 Walker Christopher P H Communication system with improved routing switch
GB9618131D0 (en) * 1996-08-30 1996-10-09 Sgs Thomson Microelectronics Improvements in or relating to an ATM switch
US6636518B1 (en) * 1996-12-16 2003-10-21 Juniper Networks Synchronizing source-synchronous links in a switching device
US6275491B1 (en) * 1997-06-03 2001-08-14 Texas Instruments Incorporated Programmable architecture fast packet switch
JP3610193B2 (ja) * 1997-06-26 2005-01-12 株式会社日立製作所 Atmコントローラおよびそれを用いたatm通信制御装置
US6094435A (en) * 1997-06-30 2000-07-25 Sun Microsystems, Inc. System and method for a quality of service in a multi-layer network element
US6246680B1 (en) * 1997-06-30 2001-06-12 Sun Microsystems, Inc. Highly integrated multi-layer switch element architecture
US6088356A (en) * 1997-06-30 2000-07-11 Sun Microsystems, Inc. System and method for a multi-layer network element
US5938736A (en) * 1997-06-30 1999-08-17 Sun Microsystems, Inc. Search engine architecture for a high performance multi-layer switch element
US6243376B1 (en) * 1997-08-13 2001-06-05 Mediaring.Com Ltd. Method and apparatus for making a phone call connection over the internet connection
US6333929B1 (en) * 1997-08-29 2001-12-25 Intel Corporation Packet format for a distributed system
US6295299B1 (en) * 1997-08-29 2001-09-25 Extreme Networks, Inc. Data path architecture for a LAN switch
US6617879B1 (en) * 1997-09-17 2003-09-09 Sony Corporation Transparently partitioned communication bus for multi-port bridge for a local area network
US6320859B1 (en) * 1997-10-31 2001-11-20 Nortel Networks Limited Early availability of forwarding control information
US6216167B1 (en) * 1997-10-31 2001-04-10 Nortel Networks Limited Efficient path based forwarding and multicast forwarding
US6101166A (en) * 1998-05-01 2000-08-08 Emulex Corporation Automatic loop segment failure isolation
TW374967B (en) * 1998-06-22 1999-11-21 Winbond Electronics Corp Ethernet switch having shared memory structure and method of the shared memory
US6230191B1 (en) * 1998-10-05 2001-05-08 Alcatel Internetworking (Pe), Inc. Method and apparatus for regulating the amount of buffer memory requested by a port in a multi-port switching device with shared buffer memory
JP3866425B2 (ja) * 1998-11-12 2007-01-10 株式会社日立コミュニケーションテクノロジー パケットスイッチ
US6650637B1 (en) * 1998-12-14 2003-11-18 Lucent Technologies Inc. Multi-port RAM based cross-connect system
US6424658B1 (en) * 1999-01-29 2002-07-23 Neomagic Corp. Store-and-forward network switch using an embedded DRAM
JP3645734B2 (ja) * 1999-02-24 2005-05-11 株式会社日立製作所 ネットワーク中継装置及びネットワーク中継方法
US6658016B1 (en) * 1999-03-05 2003-12-02 Broadcom Corporation Packet switching fabric having a segmented ring with token based resource control protocol and output queuing control
JP3731385B2 (ja) * 1999-06-09 2006-01-05 株式会社日立製作所 パケット交換装置
JP3895888B2 (ja) * 1999-06-29 2007-03-22 株式会社日立製作所 パケット通信方法およびノード装置
US6678366B1 (en) * 1999-08-31 2004-01-13 Ulysses Esd, Inc. System and method for locating subscribers using a best guess location algorithm
US6665297B1 (en) * 1999-12-09 2003-12-16 Mayan Networks Corporation Network routing table
GB2358761B (en) * 2000-01-25 2002-03-13 3Com Corp Multi-port network communication device with selective mac address filtering
US7251249B2 (en) * 2000-01-26 2007-07-31 Tundra Semiconductor Corporation Integrated high speed switch router using a multiport architecture
US7079525B1 (en) * 2000-04-27 2006-07-18 Cisco Technology, Inc. Network switch having a hybrid switch architecture
US6651130B1 (en) * 2000-04-28 2003-11-18 Emc Corporation Data storage system having separate data transfer section and message network with bus arbitration
JP4290320B2 (ja) * 2000-09-28 2009-07-01 富士通株式会社 ルーチング装置
US6977941B2 (en) * 2000-11-08 2005-12-20 Hitachi, Ltd. Shared buffer type variable length packet switch
US6954463B1 (en) * 2000-12-11 2005-10-11 Cisco Technology, Inc. Distributed packet processing architecture for network access servers
US7401126B2 (en) * 2001-03-23 2008-07-15 Neteffect, Inc. Transaction switch and network interface adapter incorporating same
US7068672B1 (en) * 2001-06-04 2006-06-27 Calix Networks, Inc. Asynchronous receive and transmit packet crosspoint
US7054312B2 (en) * 2001-08-17 2006-05-30 Mcdata Corporation Multi-rate shared memory architecture for frame storage and switching
US6941487B1 (en) * 2002-03-07 2005-09-06 Riverstone Networks, Inc. Method, system, and computer program product for providing failure protection in a network node
US7290196B1 (en) * 2003-03-21 2007-10-30 Cypress Semiconductor Corporation Cyclical redundancy check using nullifiers

Also Published As

Publication number Publication date
JP2002359630A (ja) 2002-12-13
US20020181456A1 (en) 2002-12-05
JP3897994B2 (ja) 2007-03-28

Similar Documents

Publication Publication Date Title
TW480855B (en) Communications system and method with multilevel connection identification
TW387183B (en) Extending asynchronous transfer mode (ATM) QOS across local area networks
US6577542B2 (en) Scratchpad memory
US10225168B2 (en) Interface apparatus and memory bus system
US6985484B1 (en) Packetized data transmissions in a switched router architecture
US8718065B2 (en) Transmission using multiple physical interface
US20060123178A1 (en) Generating multiple traffic classes on a PCI Express fabric from PCI devices
CN100538691C (zh) 用于发出事务的集成电路、数据处理系统和方法
CN100531125C (zh) 在交换结构网络中仲裁虚拟信道传输队列
CN104731733B (zh) 用于跨数据处理系统的接口的频率确定的系统和方法
US7613849B2 (en) Integrated circuit and method for transaction abortion
JP2006502642A (ja) トランザクションを確立するための集積回路および方法
US20050125590A1 (en) PCI express switch
JP2006189937A (ja) 受信装置、送受信装置、受信方法及び送受信方法
CN104123262A (zh) 在PCIExpress上启用基于ID的流的方法和装置
CN102609383A (zh) 信息处理装置、信息处理系统、信息处理方法和程序
CN104731757B (zh) 用于基于已删除命令确定命令速率的系统和方法
JP4554139B2 (ja) 遠隔要求を処理する方法および装置
US20070143521A1 (en) Burst-capable bus bridges for coupling devices to interface buses
US7334061B2 (en) Burst-capable interface buses for device-to-device communications
CN100401279C (zh) 支持包处理的可配置的多端口多协议网络接口
TW535060B (en) Switch device and data transfer system
US8284790B1 (en) Packet switch with enqueue structure for odering packets
CN105740190A (zh) 一种通过spi接口扩展mdio接口的方法和系统
US7356669B2 (en) Processing system and method for transmitting data

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees