TW528955B - A port manager controller for connecting various function modules - Google Patents

A port manager controller for connecting various function modules Download PDF

Info

Publication number
TW528955B
TW528955B TW088123166A TW88123166A TW528955B TW 528955 B TW528955 B TW 528955B TW 088123166 A TW088123166 A TW 088123166A TW 88123166 A TW88123166 A TW 88123166A TW 528955 B TW528955 B TW 528955B
Authority
TW
Taiwan
Prior art keywords
pmc
port
function module
logic
access
Prior art date
Application number
TW088123166A
Other languages
English (en)
Inventor
Michele Z Dale
Farrukh Amjad Latif
Original Assignee
Lucent Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lucent Technologies Inc filed Critical Lucent Technologies Inc
Application granted granted Critical
Publication of TW528955B publication Critical patent/TW528955B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
    • G06F13/364Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control using independent requests or grants, e.g. using separated request and grant lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)
  • Small-Scale Networks (AREA)
  • Information Transfer Systems (AREA)
  • Computer And Data Communications (AREA)

Description

528955 五、發明說明(1) 發明範疇 本發明與電腦及通訊系統有關。特別是與用以將外部裝 置與電腦或通訊系統連接在一起的技術有關。 才目關i言兒曰月 有許多執行周邊輸入/輸出功能或其他網路資料交換功 能的電腦或通訊系統都會依賴一項或一項以上的功能模 組,用以將系統一項或一項以上的外部裝置相互連接。一 功能模組是一項輸入/輸出區塊,用以協助電腦或通訊系 統的外部裝置與位於該系統内的内部元件之間的資料通 訊。功能模組的範例包括處理器核心及介面核心。内部元 件的範例包括系統記憶體及中央處理器(CPU)之類的主機 元件。外部裝置的範例包括硬式磁碟機、印表機、外接式 數據機、軟式磁碟機、及光碟機。功能模組及主機元件通 常位於單一電路板上,或位於單一整合式晶片上。 功能模組必須與内部元件相互連接,以便在各種功能模 組之間共用資料資訊。例如,功能模組可能從外部裝置接 收資料,並將資料傳送到系統記憶體(即熟知的「寫入」 到系統記憶體)。或者,功能模組可能從系統記憶體接收 資料(即熟知的從系統記憶體「讀取」),並將資料傳送到 外部裝置。 ’ 圖1顯示先前技藝之系統1 0 0的方塊圖,其中有五個功能 模組1 (H-1 09是經由本機匯流排1 20相互連接。在示範性的 情況中,功能模組101是一項IEEE(電氣電子工程師學會) 1 3 94-9 5控制器,功能模組1 03是一項周邊元件互連(PCI)
第6頁 528955
五、發明說明(2) 橋接^器,功能模組1 0 5是一項乙太網路控制器(根據丨EEE (、電氣電子工程師學會)8〇2· 3標準),功能模組丨07是一項 通用序列匯流排(USB),以及功能模組1〇9是一項高速整合 式驅動電子設備(I DE )控制器。此外,每項功能模組都是 直接連接到一台外部裝置丨5丨_丨5 9 (位於功能模組及主機元 件之積體電路(I C)的外部)。
。、本機匯流排1 2 0連接到中央仲裁器丨2 2,接著,中央仲裁 二1 2 2直接連接到主機元件丨3 〇 (例如,系統記憶體或中央 ^理器(cpu))。中央仲裁器122控制本機匯流排12〇上的流 量。本機匯流排120上的流量代表主機元件丨3〇與功能模組 1 0 1 -1 0 9之間交換的資料。無論功能模組丨〇丨—丨〇 g是否需要 寫入到主機το件1 3 0及/或從主機元件丨3〇讀取,功能模組 都需要存取本機匯流排12〇。為了取得對本機匯流排12〇的 存取權,功能模組將一存取請求傳送到中央仲裁器丨22。 中央仲裁器1 22視本機匯流排丨2〇上的流量而定,同意或拒 絕請f。如果同意存取,則功能模組執行在預定的時間内 進行資料交換,或是交換預先定義之位元組數量的資料。 完成交換後,就會交出對本機匯流排12〇的存取權。此
時,另一項功能模組(或相同的功能模組)可能請求存取本 機匯流排1 2 0 ’並再次重複整個循環。 , f項功旎模組都是直接連接到本機匯流排丨2 〇,但是同 二時間只有其中一項功能模組可以經由本機匯流排1 20傳 送或接收=貝料。中央仲裁器丨2 2同一時間只能處理一項存 取請求。中央仲裁器122依賴匯流排進行仲裁,其中,將
第7頁 528955
五、發明說明(3) 針對未完成的請求輪詢所有 優先權基礎,只同音:&中一的功此模組,然後根據固定的 排120。如果第二項;功能模組可/存取本機匯流 功能模組已正在使用本機*流月排U (即正,時,/第二^ 換),則中央仲裁器1 2 2會保留 *進订資料交 有第-項功能模組完成對:^ :項功此模組的請求。只 完成其資料交換),中央二機匯&排120的存取之後(即, 、 、中裁器122才會同意第二頂功会t摄 =請:。就其本身而論,第二項 ;等1 到第-項功能模組已完成其資料交換。 直 項功能模組^成資料交換所花費的實際時間,^ 腦或通訊系統的效能造成負面的影響。 曰、 先前技藝之系統100也需要具有内3部緩衝器 空間)的功能模組101-109,以便暫時儲存資料。如】 模組收到來自外部裝置的資料,但是無法立即取得 2 匯流排120的存取權,則功能模組必須衝 保存資=到同意存取匯流排。為了適應:長=待中時 間,必須具有較大的内部緩衝器。内部緩衝器主 增加緩衝器的數量/大小將增加成本。 " 吊叩貝’ 一般而言 '於先前技藝之系統100中’將平衡本機匯流 排1 20,以便以最大操作頻率進行操作。將新功能模組新 增到本機匯〃 π·排1 2 0或從本機匯流排1 2 〇移除舊功妒 ' 名’ 時,需要重新平衡先前技藝,才能建立最大操作ς率’'且此 項平衡將增加成本。或者,如果增強或升級本機匯 設計或架構時,可能也需要增加或取代存取本機匯=排
第8頁
528955
五、發明說明(4) 1 2 0之功能模組的設計。這也會增加成本 於先前技藝之系統100中,备』从处η ° > ^^ ^ ^ / 母項功能模組都具有一預先 if 2ίϊ 即,最大頻寬)。因此,如果特定功能 ;組=本機匯流排12°上的額外頻寬才能完成資料交 換,即使可以使用額外的頻嘗Γ 处城z , J頭κ其他功能模組未使用),功 :模組也不能超過其配置的最大頻寬。為了完成資料交 ^,功能模組必須請求並等待對本機匯流排12〇的另一項 存取權。而結果是可有效作田士― 口不疋J另双1定用本機匯流排丨2 〇上的可用頻 寬,但會減慢效能。 、 發明概述 本發明揭示一種用以連接位於建議之電腦或通訊系統内 之各種功能模組的改善方法及裝置。根據本發明的原理, 蜂管理員控制器(PMC)具有直接的介面,可連接到每一項 =旎模組,以及連接到像是配備的系統記憶體或中央處理 器(CPU)之類的主機元件。埠管理員控制器(PMC)取代先前 技術的本機匯流排及仲裁器。埠管理員控制器(pMc )會優 先處理功能模組存取主機元件的所有請求。庳管理員控制 器(PMC )根據預先定義的參數(例如,優先權、效率、及/ 或計時)排定收到之請求的順序。 埠管理員控制器(PMC)能夠同時處理一項以上的請求。 埠官理員控制器(PMC)也能夠動態調節負載條件,以及重 新排列收到的請求,以便有效利用可用的頻寬。因此,蜂 管理員控制器(PMC)縮短等待時間並改善電腦或通訊系統 的效月b。璋管理員控制器(PMC)也可避免因新增新功能模
第9頁 528955 五、發明說明(5) 組或移除舊功能模組而需要更改匯流排架構,並且允許重 新使用舊功能模組。槔管理員控制器(PMC)也可減少對内 部緩衝器的需求,進而降低製造成本。 在一項具體實施例中,本發明是一項用以控制多個功能 模組對主機元件之存取權的埠管理員控制器(PMC),其中 埠管理員控制器(PMC)包括(a) —主機元件埠,其組態配置 係連接到主機元件;以及(b )至少兩個功能模組槔,每個 功能模組埠的組態配置都是經由一點對點連線連接到其中 一項功能模組。淳管理員控制器(PM C)的組態配置是(1 )從 位於埠管理員控制器(PMC)之第一功能模組埠的第一功能 模組接收第一存取請求,以及(2 )排定第一存取期間,以 便經由主機元件埠及第一功能模組埠在第一功能模組與主 機元件之間進行資料交換。 圖式描述 從下文中詳細說明、隨附的申請專利範圍、及附圖,將 可更完全清楚本發明的其他觀點、功能、及優點,其中: 圖1顯示先前技藝之系統1 0 0之各種元件的方塊圖; 圖2顯示根據本發明具體實施例之電腦或通訊系統的方 塊圖; 圖3顯示圖2顯示之埠管理員控制器(PMC)内各種元件的 方塊圖。 最佳具體實施例詳細說明 圖2顯示根據本發明最佳具體實施例之電腦或通訊系統 的方塊圖。圖2顯示一種示範情況,其中,埠管理員控制
第10頁 528955 五、發明說明(6) 器(PMC ) 2 0 0經由點對點連線2 0 2直接連接到功能模組 101-109。淳管理員控制器(PMC)200也經由主機淳(標不為 Η埠)直接連接到主機元件130 ° 於圖2的示範性具體實施例中,璋管理員控制器(PMC)
1 0 0包括七個不同的功能模組蜂’分別標示為A — G埠。A 一 c 埠連接到功能模組1 0 1 ’其中所裳備的每個蜂都是用來處 理傳送到功能模組101或從功能模組101傳送的單向資料 流。A埠及B埠分別用於執行從主機元件130接收資料及將 資料傳送到功能模組1 〇 1 (攸主機元件13 〇讀取)等方面的操 作。C璋用於將資料從功能模組1 0 1傳送到主機元件1 3 0 (寫 入到主機元件1 3 〇 )。痒吕理貝控制器(P M C ) 2 0 0的D - G埠分 別連接到功能模組103_丨09。D — G埠都能夠處理雙向資料流 (即,讀取及寫入)。 圖2顯示一種不耗化况,具〒,功能模組1 〇 1耦合三個 埠,而其他的功能模組1 0 3— 1 0 9則是只耦合一個崞。這只 是為了顯不母個功此模組都可说輕合一個或一個以上的 埠。此外,在另一項具體實施例中,本發明的埠管理員才 制器(P MC )衧以有少於或多於七個的槔。
於本發明中二,個埠都具有處理不同類型之資料傳輸€ 選項。在/種不乾情況中,A埠可能處理資料類型,其中 广須以最低的^誤率進行資料交換,例如,寫入記憶體 B埠可能處理貝枓傳輪,其中及時傳遞資料是重要關鍵, 例如,音Ifl =讯資料傳輸。因此,A埠及B淳且有不同< 頻寬及傳遞而未,並由埠管理員控制器(pMc)達成直頻寬 528955 五、發明說明(7) 及傳遞需求。本發明的璋營理昼 項目的。 97早目理員控制h(PMC)20〇可實現此 此外,因為每個功能模組都是經由一 線2 02連接到埠管理員控制器⑽)_,所以多的^點模連 組可能以枝的方式將存取請求料給料匕、 (ΡΜΟ200。即使目前正在進行資料交換,埠管理 (ΡΜ0200也能約接收並處理存取請求(即’排定未貝來控^^ 的順序),耢此有效利用可用的頻寬。在一種示範 中,埠管理員控制H(m)m以連續順序排定存取順序, 如此,在每個時脈週期從主機元件130轉移(傳送或接收) 資料。於先剷技藝中,只有完成前一項存取的資料交換 時,才ΐ以,送接下來的存取請求,而時脈週期則是在完 成一項資料父換及排定下一項存取之間延遲。 因此’相對於圖i顯示的先前技藝序列本機匯流排丨2 0, 本發月叮縮短處理存取請求的等待時間。因為縮短了等待 時間’所以也可減少功能模組1 0 1 -1 0 9内的内部緩衝器的 需求,進而降低製造成本。 於圖2的組態配置中,功能模組101-109都可利用系統記 憶體位址或某些其他的識別方法來識別所要執行特定操 作。每當功能模組要透過埠管理員控制器(PMC ) 2 0 0執行一 項操作(即’需要將資料傳送到主機元件130,或從主機元 件1 30接收資料)時,都會使用此類的識別方法。當功能模 組需要從主機元件1 3 〇傳送及接收資料時,功能模組會將 識別資訊與該資料一起提交給埠管理員控制器(PMC ) 2 0 0,
第12頁 528955 五、發明說明(8) 一 並請求存取。槔管理員控制器(pMC)2〇〇評估收到的存取請 求’並將收到的存取請求與來自其他功能模組之其他申請 中的存取請求進行比較。埠管理員控制器(pMC ) 2 〇 〇可能同 時處理多個收到的存取請求,並且根據優先權、效率、計 時、及/或其他預先定義的參數來排定收到之請求的順 序。埠管理員控制器(pMC)2〇〇可能以預先定義的參數來進 行程式化’並且可以更新或以後修改埠管理員控制器 (PMC) 2 00的程式。
圖3顯示位於圖2顯示之根據本發明具體實施例之埠管理 員控制器(P M C ) 2 0 0内之各種元件的方塊圖。淳管理員控制 器(PMC) 2 0 0包括資料有效邏輯(DVL)301、優先權分析邏輯 (PRL) 3 03、存取同意邏輯(AGL) 3 0 5、方向與資料格式控制 邏輯(DDFCL)307、及系統介面核心邏輯(siCL)309。
糸統介面核心邏輯(SICL)309提供主機元件130及璋管理 貝控制器(PMC)200之間的介面。系統介面核心邏輯(sicl) 3 0 9藉由一條雙向控制鏈路321、一條雙向資料鏈路3 22、 及一條單向位址鏈路3 2 3直接連接到主機元件1 3 〇。雙向控 制鏈路3 2 1可能包括一條或一條以上單獨的控制鏈路。如 果主機元件1 3 0是系統記憶體,則這些控制鏈路可能是由 晶片選擇、寫入啟動、讀/寫操作指示符、犮輸出啟動所 組成。雙向資料鏈路3 2 2用於在「讀取」或「寫入」操作 期間交換資料。單向位址鏈路323用於識別主機元件位 址,或是目前正在與主機元件130進行通訊之特定功能模 組的其他識別方法。
第13頁 528955 五、發明說明(9)
此外’系統介面核心邏輯(s I C L) 3 0 9藉由一條雙向資料 鏈路32 5及一條雙向控制資料鏈路32 6直接連接到方向與資 料格式控制邏輯(DDFCL) 3 0 7。方向與資料袼式控制邏輯 (DDFCL)307包括七個不同的埠,於圖2中分別標示為A — G 埠’其組態配置為連接功能模組1 〇 1 — 1 〇 9。A —G埠進一步包 括兩條單向輸入資料鏈路··一條位址鏈路3 2 9及一條讀/寫 (R/W)控制鏈路331。此外,每個埠都具有第三鏈路,該第 三鏈路可能是單向輸出資料鏈路333、單向輸入資料鏈路 3 35、或雙向資料鏈路33 7。位址鏈路329的耦合是從對應 之功能模組接收資料輸入(例如,系統記憶體位址),或是 對應之功能模組的其他識別方法。控制鏈路3 3 1的搞合是 從對應之功能模組接收控制信號交換。於圖2的示範性組 態配置中,A埠及B埠的組態配置是作為單向輸出資料鏈路 3 33。C埠的組態配置是作為單向輸入資料鏈路335,而D — G 埠的組態配置是作為雙向資料鏈路3 3 7。 方向與資料格式控制邏輯(DDFCL) 3 0 7經由一内部連線 3 3 9進一步連接到資料有效邏輯(DVL ) 3 〇丨、優先權分析邏 輯(PRL) 3 0 3、及存取同意邏輯(AGl) 3 0 5。只有方向與資料 格式控制邏輯(DDF CL) 30 7具有功能模組的資料鏈路及位址 鏈路,但是功能模組與資料有效邏輯(DVL) 3 Μ、優先權分 析邏輯(PRL)3Q3、及存取同意邏輯(AGl) 30 5之間具有控制 鏈路存在。 資料有效邏輯(DVL)301經由單向輸出控制鏈路343耦合 到功能模組1 (Π - 1 0 9。資料有效邏輯(Dvl ) 3 0 1包括七個不
第14頁 528955
五、發明說明(10) 二、,(A G埠),其中每個槔都對應於功能模組1 〇 1 — 1 〇 9之 ° :條控制鏈路343是-條單向輪出控制鍵路,其能 =二料有效(DV)信號傳送到對應的功能模組1〇卜1〇9。資 f效(DV)信號指不方向與資料格式控制邏輯(ddfcl)3〇7 =否已啟動資f交換。針對具有單向輪出控制鏈路333 处,確證為「高電位」的資料有效(DV)信號用於指示功 組正在接收資料,也就是正在進行讀取操作。針對具 =早向輸入控制鏈路335的埠,確證為「低電位」的資料 ,效(DO信號用於指示功能模組不是正在接收資料,也就 =不疋正在進行視取操作。針對具有雙向控制鏈路Μ?的 埠,於寫入操作期間,資料有效(DV)信號為「低電位」, 而於讀取操作期間,資料有效(DV)信號為「高電位」。 優先權分析邏輯(PRL) 303經由單向輸入控制鏈路345耦 合到功能模組1〇卜1〇9。優先權分析邏輯(pRL)3〇3包括七 個不同的埠(A-G埠),其中每個埠都對應於功能模組 101-109之一。優先權分析邏輯(pRL)3〇3能夠在不同的單 向輸入控制鏈路345上從功能模組〇9接收存取請求 (R E Q )信號。 存取同意邏輯(AGL)305經由單向輸出控制鏈路341耦合 到功能模組1 0 1 - 1 0 9。存取同意邏輯(AGL) 3 〇 5包括七個不 同的槔(A-G埠),其中每個埠都對應於功能模組1〇1_1〇9之 一。存取同意邏輯(AGL) 3 0 5能夠經由單向輸出控制鏈路 3 4 1將存取同意(AG )信號傳送給功能模組1 〇 1 — ;[ 〇 9。 特定功能模組初始化與埠管理員控制器(PMC ) 2 〇 〇之間通
第15頁 528955 五、發明說明(11) 訊的方式是,經由對應之輸入控制鏈路345來確證優先權 分析邏輯(PRL) 3 03之對應的存取請求(REQ)信號,以及, 經由對應之讀/寫(R / W)控制鏈路3 3 1來確證方向與資料格 式控制邏輯(DDFCL) 30 7之對應的讀/寫(r/W)控制信號。存 取清求(REQ)信號指示已請求存取主機元件13〇,而讀/寫 (R/W)控制信號指示存取請求是否是讀取請求或寫入請 求。例如,如果功能模組1〇3要與主機元件丨3〇進行通訊, 則功能模組1 03初始化與埠管理員控制器(PMC)2〇〇之通訊 的方式是,經由輸入控制鏈路34 5將存取請求(rEq)信號傳 送到對應之優先權分析邏輯(PRL) 30 3的D埠,以及,經由 讀/寫(R / W )控制鏈路3 3 1將控制信號傳送到對應之方向與 資料格式控制邏輯(DDFCL) 3 07的D埠。優先權分析邏輯 (PRL) 3 03分析存取請求(REQ)信號,並決定是否應同意功 能模組303的存取請求。如果優先權分析邏輯(?^)3〇3同 意授序存取權,則會經由内部連線3 3 9,將控制信號從優 先權分析邏輯(PRL) 303傳送到存取同意邏輯(AGL) 3 0 5及傳 送到資料有效邏輯(DVL)301。然後,存取同意邏輯(AGL) 3 05經由埠的輸出控制鏈路341,將存取同意(AG)信號傳送 到功能模組1 0 3。 然後,如果功能模組1 0 3打算對主機元件1 3 0進行寫入操 作,在控制鏈路341傳送存取同意(AG)信號後,則方向與 資料格式控制邏輯(DDFCL) 3 07會為對應之位址鏈路32 9及 資料鏈路337計時。然後,只會經由方向與資料格式控制 邏輯(00?0〇 3 07及系統介面核心邏輯(310^) 30 9,將資料
第16頁 528955 五、發明說明(12) 從功能模組103寫入到主機元件13〇。針 有效(DV)信號會維持在低電位狀態。 、知作,=貝料 或,^如,功能模組1〇3打算執行讀取主機元 :’在確證存取同意(AG)信號時, 二 ΪΓΓ:1」3的轉發到主機元件130… 貝3時,確證的貧料有效(DV)信號是從資料 (,川封:…莫組⑽…更指示現在可以讀取二。 ,一種不耗情況中,、如果功能模組1 03具一個以上的次 料字組需要轉移到主機元件! 30,則功能模組1G3會持病貝確 ,存取優先權分析邏輯(PRL)3()3的請求(REQ)信號。接κ 著’優先權分析邏輯(PRL)3〇3將經由内部連線339持續確 證存存取同意邏輯(AGL) 3〇5的控制信號,其中存取請^ (REQ) ^號及控制信號的持續時間等於時脈信號的數量, 並且,每個時脈信號期間轉移資料的一個字組。為了容易 實施主機元件1 3 0,可能會將一叢發信號作為從功能模組 103到方向與資料格式控制邏輯(DDFCL)3〇1的輸入信號, 以便指示確證叢發信號時轉移之字組的預定數量。 埠管理員控制器(PMC) 2 0 0及其關聯的邏輯電路元件的操 作具有彈性。如果主機元件丨3 〇是系統記憶體,則在服務 另一項功能模組之前,只能將一字組的資料轉移到功能模 組’或從功能模組轉移到主機元件1 3 0。如果主機元件1 3 0 是中央處理器(CPU ),則通常是以資料叢發或資料流進行 資料交換。在此情況中,傳移之資料字組的數量等於叢 發、封包、或資料流的大小。埠管理員控制器(PMC ) 2 0 0能
第17頁 528955 五、發明說明(13) 夠接收來自多個功能模組的請求,而請求的資料長度從一 個字組到多重字組。因此,埠管理員控制器(PMC ) 2 〇 〇可用 最少緩衝需求的功能模組來實現高效能。 埠管理員控制器(PMC) 20 0也實施功能模組1〇卜109之間 的動態負載平衡。埠管理員控制器(PMC) 20 0、優先權分析 邏輯(P RL) 3 0 3内分析每一項收到的請求,以確保優先權較 高的功能模組比優先權較低的功能模組接收到更多的存取 同意。為了實現此項目的,可使用兩種類型的優先權方 案。在第一項方案中,功能模組具有確證優先權請求的功 能及決策能力。在此方案中,每項功能模組都具有確證兩 種請求-正常及優先權—的功能。一般而言,只確證正常請 求’但是’如果必須即刻同意功能模組存取主機元件1 3 〇 (/列如,功能模組將遇到資料損失情況時),則會確證優先 權請求。 在第 邏輯, 優先權 該優先 方式是 南的埠 為是高 值,並 模組。 的頻寬 二項方 以便評 分析邏 權暫存 ’計算 具有最 優先權 且,連 所有埠 限定值 案中,埠管 估及確證優 輯(PRL)303 器含有每個 單位時間内 向權值,並 功能模組。 接到此埠的 之所有權值 。頻寬限定 理員控 先權請 的每個 埠的權 同意之 且,連 請求數 功能模 的合計 值代表 制器2 0 〇具有優先權分析 求。為了實現此項目的, 埠都具有優先權暫存器, 值。計算每個埠之權值的 請求的數量。請求數量最 接到此埠的功能模組被認 量最少的埠具有最低權 組被為為是低優先權功能 等於或小於主機元件1 3 〇 每單位時間内可同意之請
第18頁 528955 五、發明說明(u) 求的最大數量。如果收到之請求的總數量小於可用的頻寬 限定值,則會重新分配每個埠的權值,以確定特定埠不會 凱饿C即,拒絕的機會),以便提高對主機元件1 3 〇的存取 權。藉由評估每埠的請求比例,持續監視每個埠的權值或 優先權,並定期調整。此項調整動態適應負載平衡,進而 提南頻寬使用的效率。 埠管理員控制器(PMC) 200也允許重新使用功能模組,而 不需要做任何的修改。如果需要在運用新半導體技術的另 一台系統中部署某一台電腦或通訊系統中使用的功能模 Ϊ綠則:ΐ要做任何的修改,就可以移轉舊系統的點對點 = :技術匯流排架構不同,本發明的點對點連線 的影響,並且’不需要重新平衡就可實現 轉到新技術。 ]用蚨低成本將功能模組移 蜂管理員控制器(PMC)2〇〇& 而不需要更改架構或匯流排設計?如里;中的變更’ 功能模組’也可以直接移除或二或新增任何的 2〇〇之對應的點對點連線,而日g貝控制器(PMC) 對點連線及其操作特性。 ㈢^響其他功能模組的點 已說明本發明示範性且 明:說明是用於解說而非限電路處理程序,本發 應π楚知道,電路元件的各处;熟知技藝之人士而言 理步驟在數位領域中實施。:此:作為軟體程式中的處 制15、或-般用途的電:位信號處理H、微控 J此知用此類的軟體。 第19頁 528955
第20頁

Claims (1)

  1. SE許修正 修正 六、平請專利範圍 1 . 一種用以控制多個功能模組對主機元件進行存取的埠 管理員控制器(PMC),其中該埠管理員控制器(PMC)包括: (a) —主機元件埠,其組態配置係連接到主機元件; 以及 (b)至少兩個功能模組埠,每個功能模組埠的組態配 置都是經由一點對點連線,連接到其中一項功能模組,其 中 該埠管理員控制器(PMC)的組態配置是(1 )從位於埠管 理員控制器(PMC)之第一功能模組埠的第一功能模組接收 第一存取請求,以及(2 )排定第一存取期間,以便經由主 機元件埠及第一功能模組埠在第一功能模組與主機元件之φ 間進行資料交換。 2.如申請專利範圍第1項的埠管理員控制器(PMC ),其中 該淳管理員控制器(PMC)的組態配置是於第一存取期間, 接受來自一與第一功能模組不同之第二功能模組的第二存 取請求。 3 .如申請專利範圍第2項的埠管理員控制器(PMC ),其中 該璋管理員控制器(PMC)的組態配置是排定第二存取期 間,以便在第二功能模組與主機元件之間進行資料交換, 以回應第二存取請求,而不需要第二功能模組傳送任何其 他的存取請求。 4.如申請專利範圍第1項的埠管理員控制器(PMC ),其中® 該埠管理員控制器(PMC )的組態配置是根據第一功能模組 相對於其他功能模組的優先權等級來排定第一存取期間。
    O:\61\61837-920211.ptc 第22頁 案號 88123166 声年 >月<1 曰 修正 ···»-·- 丁. _「τ-- · - ----丨丨I.- . 丨…· ,·丨,》^ 六、歹請專利範圍 5 .如申請專利範圍第4項的淳管理員控制器(PMC ),其中 該埠管理員控制器(PMC)的組態配置是根據第一功能模組 的優先權等級來控制至少一項開始時間及第一存取期間的 持續時間。 6 .如申請專利範圍第1項的埠管理員控制器(PMC ),其中 至少兩個功能模組埠的組態配置是連接到單一功能模組。 7.如申請專利範圍第1項的埠管理員控制器(PMC ),其中 可分別將每個功能模組埠程式化,以便作為雙向埠或單向 璋運作。 8 .如申請專利範圍第1項的埠管理員控制器(PMC ),其中 點對點連線是單向連線。 9 .如申請專利範圍第1項的埠管理員控制器(PMC ),其中 點對點連線是雙向連線。 1 0.如申請專利範圍第1項的埠管理員控制器(PMC),其 中該埠管理員控制器(PMC)包括: (a )系統介面核心邏輯(S I C L),組態配置成連接到主 機元件; (b)方向與資料格式控制邏輯(DDFCL),組態配置成連 接到系統介面核心邏輯(SICL),並且經由多個DDFCL埠連 接到彼等功能模組; (c )存取同意邏輯(AGL ),組態配置成連接到方向與資 料格式控制邏輯(DDFCL),並且經由多個AGL埠連接到彼等 功能模組; (d)優先權分析邏輯(P RL ),組態配置成連接到方向與
    O:\61\61837-920211.ptc 第23頁 m 修正 iiM ?F. 案號 88123166 年
    修正 μ料格式控制避輯(D D F C L ) ’並且經由多個P R L淳連接到彼 等功能模組;以及 (e )資料有效邏輯(D V L ),組態配置成連接到優先權分 析邏輯(PRL),並且經由多個DVL埠連接到彼等功能模組, 其中: 〜
    優先權分析邏輯(P RL)及方向與資料格式控制邏輯 (DDFCL)經由對應之PRL埠及DDFCL埠,從一項功能模組接 收一個或一個以上的控制信號,以便請求存取主機元件; 優先權分析邏輯(P RL )決定是否同意存取功能模組; 如果優先權分析邏輯(PRL )同意存取,則存取同意邏 輯(AGL)會經由AGL埠,將一存取同意信號傳送到功能模 組;以及 功能模組存取期間,將透過對應之DDFCL埠,經由系 統介面核心邏輯(SI C L )及方向與資料格式控制邏輯 (D D F C L ) ’在功能模組與主機元件之間交換資料,並且, 資料有效邏輯(DVL)經由對應之DVL埠,將資料有效信號傳 送到功能模組。 ' ° ~ 1 1 ·如申請專利範圍第1 〇項的槔管理員控制器(p M C ),其 ^巧先權分析邏輯(PRL)、存取同意邏輯(AGL)\資料有效 邏輯(DVL)、以及方向與資料格式控制邏輯(ddfcl)經由一 内部匯流排進行通訊。 '
    1 2 ·如j申請專利範圍第丨〇項的埠管理員控制器(pMC ),其 中優先權分析邏輯(PRL)包括一暫存器,該暫存器儲存與 每項功能模組有關的優先權資訊。
    第24頁 案號 88123166 年 > 月’/ a 修正 τ'-亨曼享補I圍 1 3 ·如申請專利範圍第1 2項的埠管理員控制器(PMC ),其 中優先權分析邏輯(P R L )能夠監視來自每項功能模組之存 取請求的數量,並根據監視資訊更新暫存器中的優先權資 訊。 1 4 .如申請專利範圍第1 2項的埠管理員控制器(PMC ),其 中優先權分析邏輯(PRL)能夠在產生存取同意邏輯(AGL)的 控制信號之前,先評估暫存器中的優先權資訊。 1 5 .如申請專利範圍第1 0項的發明,其中優先權分析邏 輯(PRL)能夠處理來自每項功能模組的正確存取請求或優 先權存取請求。 1 6 .如申請專利範圍第1 0項的埠管理員控制器(PMC ),其 中方向與資料格式控制邏輯(DDFCL)的每個埠可選擇及分 開設定組態配置’以便設定成單向輸入璋、單向輸出璋、 或雙向璋。 1 7.如申請專利範圍第1項的埠管理員控制器(PMC),其 中該埠管理員控制器(PMC)係配置於直接傳送於該主機元 件埠與該第一功能模組埠之間的資料。
    O:\61\61837-920211.ptc 第25頁
TW088123166A 1999-01-05 1999-12-29 A port manager controller for connecting various function modules TW528955B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11477099P 1999-01-05 1999-01-05
US09/416,625 US6574688B1 (en) 1999-01-05 1999-10-12 Port manager controller for connecting various function modules

Publications (1)

Publication Number Publication Date
TW528955B true TW528955B (en) 2003-04-21

Family

ID=26812529

Family Applications (1)

Application Number Title Priority Date Filing Date
TW088123166A TW528955B (en) 1999-01-05 1999-12-29 A port manager controller for connecting various function modules

Country Status (6)

Country Link
US (1) US6574688B1 (zh)
EP (1) EP1018687B1 (zh)
JP (1) JP2000259557A (zh)
KR (1) KR20000053380A (zh)
DE (1) DE69932400T2 (zh)
TW (1) TW528955B (zh)

Families Citing this family (49)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3843667B2 (ja) * 1999-10-15 2006-11-08 セイコーエプソン株式会社 データ転送制御装置及び電子機器
JP2001186162A (ja) * 1999-12-24 2001-07-06 Toshiba Corp Av機器ネットワークシステム
US6567272B1 (en) * 2001-11-09 2003-05-20 Dell Products L.P. System and method for utilizing system configurations in a modular computer system
US20030163507A1 (en) * 2002-02-26 2003-08-28 Zarlink Semiconductor V.N. Inc. Task-based hardware architecture for maximization of intellectual property reuse
KR100429543B1 (ko) * 2002-05-25 2004-04-29 삼성전자주식회사 네트워크 프로세서에서 다양한 개수의 포트들을 처리하기위한 방법
US7139860B2 (en) * 2002-07-29 2006-11-21 Freescale Semiconductor Inc. On chip network with independent logical and physical layers
US7051150B2 (en) 2002-07-29 2006-05-23 Freescale Semiconductor, Inc. Scalable on chip network
US7200137B2 (en) * 2002-07-29 2007-04-03 Freescale Semiconductor, Inc. On chip network that maximizes interconnect utilization between processing elements
US6996651B2 (en) * 2002-07-29 2006-02-07 Freescale Semiconductor, Inc. On chip network with memory device address decoding
US7277449B2 (en) * 2002-07-29 2007-10-02 Freescale Semiconductor, Inc. On chip network
KR100475093B1 (ko) * 2002-09-13 2005-03-10 삼성전자주식회사 둘 이상의 입력포트를 구비하는 집적 회로 장치 및 시스템
KR100455396B1 (ko) * 2002-10-14 2004-11-06 삼성전자주식회사 마스터 블록들의 우선 순위를 결정하는 파라미터 발생회로 및 파라미터 발생 방법.
KR100929143B1 (ko) 2002-12-13 2009-12-01 삼성전자주식회사 컴퓨터 및 그 제어방법
US7978716B2 (en) 2003-11-24 2011-07-12 Citrix Systems, Inc. Systems and methods for providing a VPN solution
US7426586B2 (en) * 2003-12-15 2008-09-16 Finisar Corporation Configurable input/output terminals
US8739274B2 (en) 2004-06-30 2014-05-27 Citrix Systems, Inc. Method and device for performing integrated caching in a data communication network
US8495305B2 (en) 2004-06-30 2013-07-23 Citrix Systems, Inc. Method and device for performing caching of dynamically generated objects in a data communication network
US7757074B2 (en) 2004-06-30 2010-07-13 Citrix Application Networking, Llc System and method for establishing a virtual private network
US8223647B2 (en) * 2004-07-21 2012-07-17 Nokia Corporation System and method for increasing data throughout using a block acknowledgement
EP1771998B1 (en) 2004-07-23 2015-04-15 Citrix Systems, Inc. Systems and methods for optimizing communications between network nodes
ATE535078T1 (de) 2004-07-23 2011-12-15 Citrix Systems Inc Verfahren und system zur sicherung von zugriff aus der ferne auf private netze
WO2006020823A1 (en) 2004-08-13 2006-02-23 Citrix Systems, Inc. A method for maintaining transaction integrity across multiple remote access servers
CN1780293B (zh) * 2004-11-25 2010-04-28 华为技术有限公司 在有状态会话初始协议服务器上实现过负荷控制的方法
US8700695B2 (en) 2004-12-30 2014-04-15 Citrix Systems, Inc. Systems and methods for providing client-side accelerated access to remote applications via TCP pooling
US7810089B2 (en) 2004-12-30 2010-10-05 Citrix Systems, Inc. Systems and methods for automatic installation and execution of a client-side acceleration program
US8549149B2 (en) 2004-12-30 2013-10-01 Citrix Systems, Inc. Systems and methods for providing client-side accelerated access to remote applications via TCP multiplexing
US8954595B2 (en) 2004-12-30 2015-02-10 Citrix Systems, Inc. Systems and methods for providing client-side accelerated access to remote applications via TCP buffering
US8706877B2 (en) 2004-12-30 2014-04-22 Citrix Systems, Inc. Systems and methods for providing client-side dynamic redirection to bypass an intermediary
US7849269B2 (en) 2005-01-24 2010-12-07 Citrix Systems, Inc. System and method for performing entity tag and cache control of a dynamically generated object not identified as cacheable in a network
US8255456B2 (en) 2005-12-30 2012-08-28 Citrix Systems, Inc. System and method for performing flash caching of dynamically generated objects in a data communication network
US7493426B2 (en) * 2005-01-31 2009-02-17 International Business Machines Corporation Data communication method and apparatus utilizing programmable channels for allocation of buffer space and transaction control
US20060174050A1 (en) * 2005-01-31 2006-08-03 International Business Machines Corporation Internal data bus interconnection mechanism utilizing shared buffers supporting communication among multiple functional components of an integrated circuit chip
US7136954B2 (en) * 2005-01-31 2006-11-14 International Business Machines Corporation Data communication method and apparatus utilizing credit-based data transfer protocol and credit loss detection mechanism
US8301839B2 (en) 2005-12-30 2012-10-30 Citrix Systems, Inc. System and method for performing granular invalidation of cached dynamically generated objects in a data communication network
US7921184B2 (en) 2005-12-30 2011-04-05 Citrix Systems, Inc. System and method for performing flash crowd caching of dynamically generated objects in a data communication network
US8116207B2 (en) 2006-08-21 2012-02-14 Citrix Systems, Inc. Systems and methods for weighted monitoring of network services
US8312120B2 (en) * 2006-08-22 2012-11-13 Citrix Systems, Inc. Systems and methods for providing dynamic spillover of virtual servers based on bandwidth
US8493858B2 (en) 2006-08-22 2013-07-23 Citrix Systems, Inc Systems and methods for providing dynamic connection spillover among virtual servers
KR100881275B1 (ko) 2006-12-08 2009-02-05 한국전자통신연구원 Sca 멀티 컴포넌트 및 멀티 포트 환경에서의 우선 순위제어 장치 및 방법
US7685346B2 (en) * 2007-06-26 2010-03-23 Intel Corporation Demotion-based arbitration
US20090198876A1 (en) * 2008-01-31 2009-08-06 Jimmy Kwok Lap Lai Programmable Command Sequencer
US8667197B2 (en) 2010-09-08 2014-03-04 Intel Corporation Providing a fine-grained arbitration system
US20130227180A1 (en) * 2012-02-24 2013-08-29 Pradeep Bisht Method for input/output load balancing using varied performing storage devices
KR102285749B1 (ko) * 2014-11-10 2021-08-05 삼성전자주식회사 세마포어 기능을 갖는 시스템 온 칩 및 그것의 세마포어 구현 방법
KR20180083572A (ko) * 2017-01-13 2018-07-23 삼성전자주식회사 전자장치 및 그 제어방법
CN108874461B (zh) * 2017-11-30 2021-05-14 视联动力信息技术股份有限公司 一种视联网模块的加载方法及视联网终端
CA3057347A1 (en) 2018-10-02 2020-04-02 Alarm.Com Incorporated Security system with smart connection module
EP3874377B1 (en) * 2018-11-30 2024-08-21 Huawei Technologies Co., Ltd. Electronic device for memory access control and method of operating same
CN112817778A (zh) * 2021-01-27 2021-05-18 惠州Tcl移动通信有限公司 一种移动终端复用模块管理方法、系统、终端及存储介质

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4218740A (en) * 1974-10-30 1980-08-19 Motorola, Inc. Interface adaptor architecture
US4400771A (en) * 1975-12-04 1983-08-23 Tokyo Shibaura Electric Co., Ltd. Multi-processor system with programmable memory-access priority control
US4972365A (en) * 1987-05-01 1990-11-20 Allen-Bradley Company, Inc. Executing downloaded user programs in a programmable controller
US5416909A (en) * 1990-09-14 1995-05-16 Vlsi Technology, Inc. Input/output controller circuit using a single transceiver to serve multiple input/output ports and method therefor
US5734334A (en) * 1991-10-30 1998-03-31 I-Cube, Inc. Programmable port for crossbar switch
AU3412295A (en) * 1994-09-01 1996-03-22 Gary L. Mcalpine A multi-port memory system including read and write buffer interfaces
US5640495A (en) * 1994-12-20 1997-06-17 Lexmark International, Inc. Computer-printer interface control for bidirectional/undirectional data communications
US5850530A (en) * 1995-12-18 1998-12-15 International Business Machines Corporation Method and apparatus for improving bus efficiency by enabling arbitration based upon availability of completion data
US5781927A (en) * 1996-01-30 1998-07-14 United Microelectronics Corporation Main memory arbitration with priority scheduling capability including multiple priorty signal connections
US5809538A (en) * 1996-02-07 1998-09-15 General Instrument Corporation DRAM arbiter for video decoder
US5944809A (en) * 1996-08-20 1999-08-31 Compaq Computer Corporation Method and apparatus for distributing interrupts in a symmetric multiprocessor system
US6157963A (en) * 1998-03-24 2000-12-05 Lsi Logic Corp. System controller with plurality of memory queues for prioritized scheduling of I/O requests from priority assigned clients
US6122680A (en) * 1998-06-18 2000-09-19 Lsi Logic Corporation Multiple channel data communication buffer with separate single port transmit and receive memories having a unique channel for each communication port and with fixed arbitration
US6286083B1 (en) * 1998-07-08 2001-09-04 Compaq Computer Corporation Computer system with adaptive memory arbitration scheme

Also Published As

Publication number Publication date
EP1018687B1 (en) 2006-07-19
KR20000053380A (ko) 2000-08-25
EP1018687A2 (en) 2000-07-12
JP2000259557A (ja) 2000-09-22
DE69932400D1 (de) 2006-08-31
EP1018687A3 (en) 2004-01-07
DE69932400T2 (de) 2007-07-19
US6574688B1 (en) 2003-06-03

Similar Documents

Publication Publication Date Title
TW528955B (en) A port manager controller for connecting various function modules
US7305510B2 (en) Multiple master buses and slave buses transmitting simultaneously
JP4083987B2 (ja) 多重レベル接続識別を備えた通信システム
JP5948628B2 (ja) 記憶システム及び方法
JP5036120B2 (ja) 非ブロック化共有インターフェイスを持つ通信システム及び方法
JP4638216B2 (ja) オンチップバス
US20050174877A1 (en) Bus arrangement and method thereof
US20080043742A1 (en) Transmission using multiple physical interface
CN103890745A (zh) 集成知识产权(Ip)块到处理器中
JP2005228311A (ja) 開放形コアプロトコルを基盤とするバスシステム
EP1226504B1 (en) Method and apparatus for supporting multi-clock propagation in a computer system having a point to point half duplex interconnect
CN1636198B (zh) 用于传送流动分组的装置、系统和方法
US7979615B1 (en) Apparatus for masked arbitration between masters and requestors and method for operating the same
TW200407712A (en) Configurable multi-port multi-protocol network interface to support packet processing
US7185128B1 (en) System and method for machine specific register addressing in external devices
US7013360B2 (en) Efficient use of multiple buses for a scalable and reliable high-bandwidth connection
JP2008502977A (ja) バス・コントローラのための割り込み方式
EP2588965B1 (en) Method, apparatus and system for maintaining transaction coherecy in a multiple data bus platform
US7346714B2 (en) Notification of completion of communication with a plurality of data storage areas
CN117222994A (zh) 使用共享时钟和专用数据线的i2c总线架构
EP1179785A1 (en) Bus interconnect system
CN111026699A (zh) 基于环形总线的多核网络通信方法、装置及系统
JP2008530650A (ja) スケーラブルユニバーサルシリアルバスアーキテクチャ
US9081743B2 (en) Communication system and communicaton method
US7975086B1 (en) Apparatus for real-time arbitration between masters and requestors and method for operating the same

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees