TW515946B - Peripheral component interface (PCI) single-step debug method - Google Patents

Peripheral component interface (PCI) single-step debug method Download PDF

Info

Publication number
TW515946B
TW515946B TW89120493A TW89120493A TW515946B TW 515946 B TW515946 B TW 515946B TW 89120493 A TW89120493 A TW 89120493A TW 89120493 A TW89120493 A TW 89120493A TW 515946 B TW515946 B TW 515946B
Authority
TW
Taiwan
Prior art keywords
pci
command
sender
instruction
resend
Prior art date
Application number
TW89120493A
Other languages
English (en)
Inventor
Chi-Hung Deng
Original Assignee
Micro Star Int Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Micro Star Int Co Ltd filed Critical Micro Star Int Co Ltd
Priority to TW89120493A priority Critical patent/TW515946B/zh
Application granted granted Critical
Publication of TW515946B publication Critical patent/TW515946B/zh

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

515946 經濟部智慧財產局員工消費合作社印製 A7 --—— -------- -- B7 五、發明説明(I ) 本發明係爲一種p C I單步除錯方法,尤指一種可對 電腦系統內之P c I匯流排上進行單步除錯的方法,本發 明爲透過一種不同於攔截訊號的方式爲之,藉以解決p C Ϊ匯流排無法對訊號進行攔截的問題。 按電腦系統無法正常運作或是必須進行除錯(DEBUG) 時’一般槪爲透過所謂的除錯卡(DEBIJG CARD)爲之,在 除錯卡上設計有七段顯示器以及驅動某訊號呈高低電壓的 線路’以適時地暫停系統的運作,並透過其上的七段顯示 器顯示出匯流排上的資料內容,藉以順序地檢測出電腦系 統的問題所在’然以已知的除錯卡均僅止於可插接在電腦 系統的I S A匯流排插槽上,並未見任何可供插接在p c I插槽上之除錯卡,此乃由於I S A匯流排上爲支援單步 除錯功能,亦即有一 I 〇 C Η K R D Y的訊號腳,此腳位 允許各種界面卡觸發(DRIVE),當此腳位被觸發時,匯 流排即被攔截住,即可輕易地令匯流排暫停運作,因此將 匯流排上的訊號內容顯示在顯示器上,爲簡單可行。 但現今I S A匯流排將逐漸被淘汰掉,而在新一代的 電腦系統中,均已無任何I S A匯流排存在,如此即導致 傳統的I S A匯流排除錯卡無從適用,因此,各廠家則朝 向硏發P C I匯流排除錯卡,然受到P C I規格特性之限 制,已不再提供任何可暫停系統運作之接腳或指令,而每 一週期只能允許一個設備進行解碼,否則將產生匯流排衝 突(CONFLICT),此外,P C I匯流排上的訊號亦不容許 任何設備隨意激發(DRIVE),僅允許係屬本身的週期才能 一— ------%------- 本纸張尺度適用中國.國家標準(CNS ) A4規格(210X297公釐) (請先閱·讀背面之注意事項再頁) -裝· 4口 線 515946 A7 ____B7 五、發明説明(2) 夠激發,因此’任何設備不能任意透過激發訊號接腳來攔 截匯流排,否則將導致當機,此爲p C I匯流排的訊號不 易攔截的原因所在,是以,在技術上無法突破之際,僅能 設計出無「單步」功能的P C I除錯卡,而只能在其七段 顯示器上即時地顯示匯流排的內容,惟P C I匯流排的操 作頻率爲3 3 ΜΗ Z,肉眼根本無法分辨訊號內容,即形 同虛設,故而提供可對P C I匯流排進行單步除錯即爲業 界所欲努力的目標。 本發明之主要目的在於提供一種P C I單步除錯方 法,爲巧妙地運用「重送」以及「快速解碼」步驟,達到 令P C I匯流排呈現單步執行的效果,達到可對P c I匯 流排進行單步除錯以及設定出可供插接在P CI匯流排插 槽之P C I單步除錯卡。 本發明之次一目的在於提供一種P c I單步除錯方 法,其方法步驟爲包括: 一爲將發送方送出的第一個指令予以記錄、顯示以及 保持之步驟; 一對發送方送出之次一指令進行快速解碼’便得訊號 跳過及不對發送方回應之步驟,使得P c I未接收到回應 而暫停運作; 一依使用者需要觸發而回送一「重送」指令至發送方 之步驟; 一待發送方接收此「重送」指令而重送前述指令之步 驟; 本紙張尺度適用中國國家標準(CNS ) A4規格(2IOX2971 公釐) " (請先閲讀背面之注意事項再mlr本頁)
、tT 經濟部智慧財產局員工消費合作社印製 515946 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明説明(3 ) 然後爲重覆由第一步驟開始之各項步驟,據此構成一 種可達到對P c 1匯流排進行單步除錯之方法者。 爲使貴審查委員能夠進一步瞭解本創作之結構、特 徵及其他目的’茲附以圖式詳細說明如后·· (—*) ·圖式部份· 第一圖:係本創作之方法動作流程圖。 (二)·圖號部份· (10)〜(50)步驟 本發明爲一種可使P C I匯流排呈單步運作之p c I 除錯方法,當然可依照此方法製成內容七段顯示器以及解 碼、保持線路且可供插入至p cI匯流排插槽內之p CI 除錯卡(DEBUG CARD),而本發明爲巧妙地運用現今各式 除錯卡所未曾使用過之訊號進行操控,不會對電腦系統造 成任何不良影響,爲達便於瞭解本發明之技術理念,以下 將P C I之解碼方式以及特性簡述之。 以P C I匯流排的解碼式上,係區分爲快速(FAST)、 標準(TYPICAL)、慢速(SLOW)以及極慢(SUBSTRATE), 而一般市面上已知的任何附加卡(ADD ON CARD),因爲 要在解碼之際,一倂瞭解位址以及指令內容,故而在「快 速」模式下進行解碼是否屬於自已的指令,此較不容易, 故而現今最快速的P C I解碼的附加卡,均設定在「標 準」模式下運作,而本發明之方法爲設定在「快速」解碼 模式,故可在其他附加卡均未及時地回應前,即開始動 作’達到雷同於攔截附加卡訊號的效果。 本紙張尺度適用中國國家標準(CNS ) A4規格(210、/29^公釐1 (請先閲讀背面之注意事項再本頁) •裝. 訂· -線· 515946 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明説明(4·) 對於附加卡回應的方式,則區分爲master ABORT、NORMAL、TARGET ABORT、DISCONNECT 以 及RETRY等類型,本發明其一爲運用「重送」(RETRY) 指令達成,該「重送」爲在當接收方經對P C I匯流排解 碼後,經識別爲屬於自已的指令後,若無法立即回應資料 時,即可透過發出此「重送」指令,通知發送方 (MASTER DEVICE)先行回收指令,待會再重送該同一 指令者,如此,使得接收方可在此時段儘快地處理完之前 所發送的指令,以便於下次送入指令而即時回應,藉此架 構以免除對P C I匯流排的佔用問題。 本發明即爲運用快速解碼方法,將P C I匯流排呈現 的後續指令直接予以跳過與不回應處理,而待本發明主動 發送出「重送」指令時,再將該未回應的指令重送一次, 如此,即可達到單步地依次擷取P C I匯流排上的資料內 容者,此爲本發明之精神所在。 關於本發明之P C I單步除錯方法的詳細步驟,爲如 第一圖所示,在第一步驟中,首先爲由發送方經P C I匯 流排送出第一個指令(步驟1 〇 ),其次,在第二步驟 中’即由本發明將此第一道指令進行記錄、顯示及保持 (HOLD)等動作(步驟2 〇 ),然後,再由發送方繼續送出 次一道指令(步驟3 0 ),此時,即藉由本發明之「快速 解碼」方式,將指令立即解走(跳過),且不記錄、不顯 示與不回應給發送方(步驟4 0 ),此舉,即由於發送方 送出的訊號未有回應之故,則呈暫時停滯的狀態,乃形同 本紙張尺度適财關家縣(c;NS) A4規格(21QX2976公瘦1 ~ 一 Γ請先閲讀背面之注意事項 -本頁j •裝 -訂 -線· 515946 A7 B7 五、發明説明(5) 截住P C I匯流排的效果,在下一步驟(5 0 )中,當吾 人已淸楚地瞭解在第二步驟(2 0 )中所顯示的內容後’ 以人爲方式啓動「重送」指令,當啓動「重送」指令時’ 即送出「重送」指令回應之(步驟6 0 ),當發送方接收 到此「重送」指令之際,會再重新發送該未回應的指令, 亦即爲回復至第一步驟(1 〇 ),如此,即可在該第二道 步驟(2 0 )中,記錄/顯示/保持該第二道指令的內 容’而第三道步驟(3 0 )則解走第三道指令,並等待使 用者再次觸發「重送」指令,而再顯示出第三道指令的內 容’如此重覆動作直到結束爲止,據以使P C I匯流排的 訊號可達到單步執行與單步依序顯示內容的除錯效果者。 故以前述說明可知,本發明爲巧妙地運用p C I匯流 排上的「快速解碼」以及「重送」指令,令原爲無法攔截 的P C I匯流排訊號獲得單步執行的功效,確爲_^可解決 現今P C I除錯問題之具體解決方案,應符專利申請要 件’爰依法提出申請。 (請先I讀背面之注意事項本頁) -裝 、τ 線 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家榡準(CNS ) A4規格(210X297公釐)

Claims (1)

  1. 515946 A8 B8 C8 D8 六、申請專利範圍 1 · 一種P C I單步除錯方法,包括: 一爲將發送方送出的第一個指令予以顯示/保持之步 驟; 一對發送方送出之次一指令進行快速解碼,解走(跳 過)訊號,使得P C I未接收到回應而暫停運作之 步驟; 一依需要觸發而回送一「重送」指令至發送方之步 驟; 一待發送方接收此「重送」指令而重送前述指令之步 驟; 再重覆由第一步驟開始之各項步驟,據此構成一 種可達到對P C I匯流排進行單步除錯。 2 ·如申請專利範圍第1項所述之P C I單步除錯方法, 其中爲可透過七段顯示器或發光二極體顯示指令內容 者。 3 ·如申請專利範圍第1項所述之P C I單步除錯方法, 其中該顯示指令之步驟中,更包括記錄指令之步驟。 4 ·如申請專利範圍第1項所述之P C I單步除錯方法, 其中該觸發「重送」指令,可由一按鍵或開關執行。 (請先閲讀背面之注意事項本頁) 絮· 、r
    表紙張尺度適用中國國家標準(CNS ) A4規格(210X2F公鳘
TW89120493A 2000-10-02 2000-10-02 Peripheral component interface (PCI) single-step debug method TW515946B (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW89120493A TW515946B (en) 2000-10-02 2000-10-02 Peripheral component interface (PCI) single-step debug method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW89120493A TW515946B (en) 2000-10-02 2000-10-02 Peripheral component interface (PCI) single-step debug method

Publications (1)

Publication Number Publication Date
TW515946B true TW515946B (en) 2003-01-01

Family

ID=27801189

Family Applications (1)

Application Number Title Priority Date Filing Date
TW89120493A TW515946B (en) 2000-10-02 2000-10-02 Peripheral component interface (PCI) single-step debug method

Country Status (1)

Country Link
TW (1) TW515946B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100445956C (zh) * 2004-12-24 2008-12-24 鸿富锦精密工业(深圳)有限公司 外围设备互连总线除错装置及方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100445956C (zh) * 2004-12-24 2008-12-24 鸿富锦精密工业(深圳)有限公司 外围设备互连总线除错装置及方法

Similar Documents

Publication Publication Date Title
US20080162955A1 (en) Usb host, usb device, and methods of controlling the host and the device
KR970072921A (ko) 팩시밀리의 동보송신 장치 및 방법
US7707346B2 (en) PCI express multi-root IOV endpoint retry buffer controller
KR860009351A (ko) 입출력 제어 시스템
CN110088827B (zh) 图像显示设备、图像显示设备的连接方法以及多显示系统
JP2006267379A (ja) データ転送制御装置及び電子機器
WO2019192178A1 (zh) 传屏方法、装置、电子设备及计算机可读存储介质
TW201106669A (en) Interface method for data TX/RX system using data stream
TW515946B (en) Peripheral component interface (PCI) single-step debug method
JP2006330891A (ja) Idカード作成システム及びidカード作成方法
WO2017071285A1 (zh) 移动终端的控制方法和装置
TW201025239A (en) Display and communication method thereof
JP4674273B2 (ja) 試験装置および情報処理システム
CN111984106B (zh) 一种支持热拔插的psu监控方法及系统
US6751754B2 (en) Single step debug card using the PCI interface
CN219087183U (zh) 一种视频处理装置
CN108269091B (zh) 待机处理方法、装置、系统及计算机可读存储介质
TW425525B (en) Select-and-print printer controller
CN1109972C (zh) 外部设备互联总线单步除错方法
CN106774765B (zh) 显示装置的关闭方法和装置及显示系统
TWI298438B (zh)
JPH1188381A (ja) 通信システム、usbファンクションデバイス、通信システム制御方法および通信状況表示プログラムを記録した媒体
TW530255B (en) Display capable of being connected with both computer and cursor control device
TW498200B (en) Method for using light emitting diodes (LEDs) on notebook computer system to indicate status of power on self test
JPH08149153A (ja) 中継計算機における仮想バッファ制御システム

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees