TW448368B - Adaptive PCI slot - Google Patents

Adaptive PCI slot Download PDF

Info

Publication number
TW448368B
TW448368B TW088116730A TW88116730A TW448368B TW 448368 B TW448368 B TW 448368B TW 088116730 A TW088116730 A TW 088116730A TW 88116730 A TW88116730 A TW 88116730A TW 448368 B TW448368 B TW 448368B
Authority
TW
Taiwan
Prior art keywords
pci
state
card
connector
sensing
Prior art date
Application number
TW088116730A
Other languages
English (en)
Inventor
Matthias Meier
Samuel M Babb
Scott P Allan
Original Assignee
Hewlett Packard Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hewlett Packard Co filed Critical Hewlett Packard Co
Application granted granted Critical
Publication of TW448368B publication Critical patent/TW448368B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/263Arrangements for using multiple switchable power supplies, e.g. battery and AC
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4081Live connection to bus, e.g. hot-plugging

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Power Sources (AREA)

Description

4483 b
U A7 B7 經濟部智慧財產局員工消f合作社印製 五、發明說% (1 ) 登明領娀 本發明係關於用於電腦系統的周邊組件互相連接(PCI) 系統’且更特別關於用來接受PCI卡來把外部裝置耦合至 在一電腦系統中的一微處理器之適應性PCI插槽。 螢明背景 一電腦系統典型包含有一周邊组件互相連接(PCI)系 统來把一或多個微處理器與附加的外部裝置互相連接;一 個PCI系統包括有設在電腦系統中可外部取用的PCI插槽 使得PCI卡可插在其中;可相容外部裝置可被插入PCI卡 令;PCI卡係一型式之擴充卡;各PCI插槽典型包括有一 個PCI連接器和來控制PCI連接器並產生一個PCi時鐘的一 個PCI控制器。 PCI標準規格界定用於5伏特信號和3 3伏特信號環境 的分離擴充PCI連接器;在PCI連接器中的一實際鍵位之 位置控制何種型式之信號環境要在pci系統中來使用:僅 5伏特之PCI卡只實際適合於鍵配於5伏特信號的一個ρα 連接器;同樣的,只有3.3伏特之PCI卡只實際適合於鍵配 於3.3伏特信號的一個pci連接器;一第三型式之pci卡為 可實際適合於鍵配於5伏特或3.3伏特信號的一連接器之一 通用卡;通用卡被設來適應PCI連接器之信號環境。 根據PCI標準規格,5伏特信號環境允許33MHz之一最 大時鐘率,而3.3伏特信號環境允許66MHz之一最大時鐘 率,因此’支持僅5伏特(33MHz)和通用(33或66MHz)PCI 卡的習用電腦系統必須包括5伏特鍵配的PCI連接器來供 <請先M讀背*之注意事項再填寫本頁) 本紙張尺度適用中画國家標準(CNS)A4規格(210 X 297公* ) n n t n n n n .^1 I n I n n n n IV n n n tl 4 A7 B7__ 1、發明說明(2 ) <請先閱讀背面之注意事項再填寫本頁) 3 3MHz操作用及3.3伏特鍵配的PCI連接器來供66^1Hz操作 用;一電腦系統之輸入/輸出(I/O)通過率被在電腦系統中 的PCI插槽之數目所限制,其可被組入電腦系統之形式因 素設計及PCI插槽之最大頻率和最大資料寬度操作;因 此,強烈需要操作在66MHz並可操控64位元傳送操作的一 最大數目之高性能PCI插槽;調適於電腦系統的更高性能 之66MHz/位元PCI插槽把電腦系統之I/O頻帶寬潛力最大 化:然而,許多電腦系統必須也調適只操作高至33MHz的 僅5伏特PCI卡;包括3.3伏特型式插槽和5伏特型式插槽的 習用電腦系統在性能和連接性上劣化。 由於上述理由和在本說明書之較佳實施例之描述段落 中較詳細提出的其他理由,期望一電腦系統能調適操作在 33MHz的僅5伏特型式PCI卡和在相同型式PCI插槽中操作 在66MHz的通用型式PCI卡。 本發明之概尊 經濟部智*財產局員工消f合作枉印製 本發明提供一種電腦系統’其包括有具有一第一電壓 位準的一第一電力導軌,及具有一第二電壓位準的一第二 電力導轨;一個PC1連接器能夠收納具有可在第一電壓位 準操作之輸入/輸出(I/O)緩衝器的一第一型式PCI卡;PCI 連接器也能夠收納具有可在第一電壓位準或第二電壓位準 操作之可調適I/O緩衝器的一第二型式Pci. ; PCI連接器 包括有用來把電力供應至插在該PCI連接器中的一片pci 卡中之I/O緩衝器的電壓I/O插腳;感測電路感測何種型式 之PCI卡被插在PCI連接器中並提供當第一型式PCI卡被插 本紙張尺度滷用中國國家螵準(CNS)A4規格(2〗0 X 297公釐) 448368 A7 B7 五、發明說明(3 ) (請先Μ讀背面之注意事項再填寫本頁) 在PCI連接器中時具有一第一狀態及當第二型式pCI卡被 插在PCI連接器中時具有_第二狀態的一感測信號;切換 電路耦合於第一和第二電力導軌並響應於在第一狀態的感 測信號來把第一電壓位準提供到電屋I/O插腳上;切換電 路響應於在第二狀態的感測信號來把第二電壓位準提供到 電壓I/O插腳上。 在一實施例中,:PCI連接器包括有當第一型式PCI卡 被插在PCI連接器中時被接地且當第二型式PCI+被插在 PCI連接器中時處於開放的至少一感測插稱j ;感測電路麵 合於至少一感測插脚並響應於被接地的至少一感測插腳來 提供在第一狀態的感測信號;感測電路蜜應於處於開放的 至少一感測插腳來提供在第二狀態的感測信號。 經濟部智慧財產局員工消費合作社印製 在一實施例中,第一型式PCI卡操作高達一第一頻 率;第二型式PCI卡當它的I/O緩衝器操作在第一電壓位準 時操作高達第_頻率且當它的I/O緩衝器操作在第二電壓 位準時操作高達比第一頻率高的一第二頻率;PCI連接器 包括有當插在PCI連接器中的PCI卡能夠操作高達第一頻 率時被接地且當插在PCI連接器中的PCI卡能夠操作高達 比第一頻率高的第二頻率時處於開放之一感測插腳;感測 電路耦合於感測插腳並響應於被接地的感測插腳來提供在 第一狀態的感測信號:感測電路響應於處於開放的感測插 腳來提供在第二狀態的感測信號。
在一實施例中,切換電路包括用來儲存感測信號之狀 態的一系統可讀取暫存器及用來提供用來控制在電壓I/O 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公« ) -6 經濟部智,«財產局員工消费合作社印製 A7 ' "' B/ _ 五、發明說明(4 ) 插腳上之電壓位準的一個SET VI0信號之_系統可寫入暫 存器;電腦系統包括用來讀取系統可讀取暫存器和用來寫 入系統可寫入暫存器的一微處理器;_時鐘產生器提供可 控制來具有一第一時鐘頻率或一第二時鐘頻率之一頻率的 一時鐘信號;微處理器控制時鐘產生器來提供在第一時鐘 頻率的時鐘信號;微處理器把一第一暫存器狀態寫入系統 可寫入暫存器使得系統可寫入暫存器提供在一第一 SETVIO狀態的SETVI0信號;PCI連接器然後被開機;微 處理器讀取系統可讀取暫存器之狀態;如果系統可讀取暫 存器之狀態指示感測信號處在第_狀態,則pci卡連接至 電腦系統並被起始;如果系統可讀取暫存器之狀態指示感 測信號處在第二狀態’則微處理器實施下列步驟:把pCI連 接器關機;把一第二暫存器狀態寫入系統可寫入暫存器使 得系統可寫入暫存器提供在一第二SETVIO狀態的SETVIO 信號:控制時鐘產生器來提供在第二時鐘頻率的時鐘信 號,把PCI連接器開機;及把pCI卡連接至電腦系統並起 始PCI卡。 在一實施例中’切換電路包括有具有一閘極的一第一 電晶想’具有一閘極的一第二電晶體,及控制電路:第— 電晶體被耦合在第一電力導執和電壓I/C)插腳間;第二電 晶趙被耦合在第二電力導軌和電壓1/0插腳間;控制電路 接收感測信號並控制第一電晶體之閘極和第二電晶體之閘 極。 在先前實施例之一形式中,電腦系統包括有一熱插頭 本紙張尺度適用37國國家標進〈CNS)A4規格(210 X 297公爱) ft I I I I HI I I n I — — — — — — —— (請先Μ讀背面之注意事項再填窝本頁) A7 ~~ — I ---—— 五、發明說明(5 ) 控制器用來控制第-和第二電力導軌並提供用來控制犯 連接器之開機的-閘極偏壓信號;控制電路馨應於問極偏 壓信號來控制第-和第二電晶體之閉極;閉極偏魔信號當 pci連接器被關機時係在一第—閘極電壓位準並上升至一 第二閉極電壓位準來把PCI連接器開機;控制電路響應於 處在第二閘極電壓位準的閘極偏壓信號來引起第—電晶體 或第二電晶體依據感測信號之狀態來打開β 在先前實施例之另一形式中,電腦系統包括有具有一 第二電壓位準的一第三電力導軌;控制電路耦合至第三電 力導軌;第三電壓位準控制第一和第二電晶體之閉極。 在一實施例中,PCI連接器包括有相當於一第一型式 卡鍵位部分的一連接器鍵位部分;第一型式PCI卡包括有 第一型式卡鍵位部分;第二型式PCI卡包括有第_型式卡 鍵位部分和一第二型式卡鍵位部分* 根據本發明之電腦系統包括有適應性PCI插槽,其調 適操作在如33MHz的第一頻率之如僅5伏特PCI卡的第一 型式PCI卡,並也調適操作在如66MHz的第二頻率之如通 用型式PCI卡的第二型式pci卡;適應性pCI插槽允許在電 猫系統中的最大I/O頻帶宽;另外,適應性PCI插槽允許電 腦系統的使用者用僅5伏特(33MHz)PCI卡或通用(33或66 MHz)PCI卡來商品化電腦系統之每一個pci插槽。 圖式之簡單描沭 第1圖係合併根據本發明的適應性PCI插槽之一電腦 系統的一方塊圖; 本紙張尺度適用中囷國家標準(CNS)A4規格(210x297公爱) <請先閲讀背面之注意事項再填寫本頁》 經濟邾智慧財產局員工消费合作社印製 -I n ϋ 1 · 經濟部智慧財產局員工消费合作社印製 A7 ' B7 五、發明說明(6 ) 第2A圖係一僅5伏特PCI卡之一說明; 第2B圖係一通用型式PCI卡之一說明; 第3圖係說明可在第1圖之電腦系統中使用的根據本發 明之感測和切換電路的一結構圖; 第4圖係可在第1圊之電雎系統中使用的根據本發明之 一熱插頭插槽的一結構和方塊圖; 第5圈係可在第1圖之電腦系統中使用的根據本發明之 一熱插頭插槽的一替換實施例;及 第6圖係說明用來決定用於第5圖之熱插頭插槽的一連 接器之電壓I/O插腳的一校正設定所實施的一序列之一流 程圖。 較佳實施例之描述 在較佳實施例之下列詳細說明中,請參考形成其之一 部分的伴隨圖式’且其中藉由說明其中可實施本發明的特 殊實施例而被顯示;請瞭解到可使用其他實施例且可做結 構性或邏輯性改變而不致偏離本發明之範疇;因此,下列 詳細說明不以一限制的感覺來取用,而本發明之範蜂由所 附申請專利範圍來界定。 根據本發明的一電腦系統20以方塊围形式在第1圖的 20處來說明;電腦系統20包括有用來實施邏輯操作之序列 的一微處理器22;電腦系統20也包括用來儲存供微處理器 22使用的指令和資料之記憶體24 ;記憶體24典型包括隨機 存取記憶體(RAM)、非依電性記憶體、及一硬碟機,但可 包括任何已知型式之記憶體儲存器;一電源供應器26把經 不紙張尺度適用中國國家標臬(CNS)A4規格(2]0 X 297公* ) I I--i — II---訂 *!1!· (請先閲讀背面之注意事項再填寫本頁) 9 4 48 Ο A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(7 ) 調節電壓電力供應至在電腦系統中如微處理器22和記憶體 24的裝置。 電腦系統20包括如在28a、28b、28c、和28d處指示的 多數周邊組件互相連接(PCI)插槽;PCI插槽28各包括如在 30a、30b、30c、和30d處指示的一個PCI連接器;在第I圖 中說明的電腦系統20之實施例中,PCI插槽28各包括如在 32a、32b、32c、和32d處指示的一個別PCI控制器;在一 實施例中,PCI控制器32各產生33MHz及/或66MHz之一個 PCI時鐘供予其相當的PCI連接器30。 PCI插槽28也各包括如在34a、34b、34c、和34d處指 示的感測和切換電路;在本發明之一實施例中,感測和切 換電路34a-d係在一片PCI背板36上來施行;電源供應器26 把經調節電壓電力提供至一條5伏特電力導軌38、一條3.3 伏特電力導軌40、一條+ 12伏特電力導軌42、及一條-12伏 特電力導轨44 ;感測和切換電路34各感測一僅5伏特型式 PCI卡或一通用型式PCI卡是否插在一相當的PCI連接器30 中,並根據此決定來正確切換來自電力導軌38的5伏特經 調節電壓或來自電力導軌40的3.3伏特經調節電壓至其相 當的PCI連接器30 » PCI連接器30各包括如在42a、42b ' 42c '和42d處指 示的一鍵位部分;如在第1圖中說明的,鍵位部分42各被 組構來接收僅5伏特PCI卡或通用型式PCI卡;僅5伏特PCI 卡之一例在第2A圖中的50處來說明;僅5伏特PCI卡50包 括相當於電腦系統20之各PCI連接器30的鍵位部分42之一 本紙張尺度適用中國國家標準(CNS)A4規格(210* 297公釐) nil------ I ---!----—訂 -------線 (請先閲讀背面之注意事項再填寫本頁) 10 A7 A7 五、 經濟部智慧財產局具工消费合作社印製 發明說明(: 鍵位部分52使得PCI連接器30各能夠接收僅5伏特型式pci 卡50,僅3伏特pci卡50包括操作在一個5伏特位準的I/c>緩 衝器54。 在第2B圖中說明一通用型式PCI卡;通用型式ρα 卡60包括相當於電腦系統2〇之各pci連接器3〇的鍵位部分 42之一鍵位部分62來允許pci連接器3〇可接收通用型式 PCI卡60,另外’通用型式pCI卡60包括允許一個3伏特pcI 連接器可接收通用PCI卡60的一鍵位部分63;通用型式PCI 卡60包括操作在一個5伏特位準或一個3.3伏特位準的適應 性I/O緩衝器64。 如在本說明書之發明背景段落中討論的,PCI標準規 格要求5伏特信號環境允許33MHz之一最大時鐘率,而3.3 伏特信號環境允許66MHz之一最大時鐘率;感測和切換電 路34感測一僅5伏特型式PCI卡50或一通用型式PCI卡60是 否被插入PCI連接器30中:然後感測和切換電路34把來自 5伏特電力導軌38的5伏特提供至一經插入僅5伏特型式 PCI卡50之I/O緩衝器54或把來自3·3伏特電力導軌40的3.3 伏特提供至一經插入通用型式PCI卡60之I/O緩衝器64。 根據本發明的感測和切換電路之一實施例係以結構圈 形式在第3圖之134處被說明;感測和切換電路134耦合至 PCI連接器30 ;為了清楚只有某些插腳數目之pci連接器30 被顯示在第3圖中;顯示的插腳數目係如被PCI標準規格 指定的實際插腳數目;在一實施例中,PCI連接器30包括 188支插腳用來接收一僅5伏特型式PCI卡50或一通用型式 本纸張尺度適用中國國家標準(CN'S)A4規格(210x297公;S ) llli!— II — . j I (請先閱績背面之注意事項再填寫本頁) 訂 -線 11
44836 B A7 B7 經濟部智慧財產局貝工消费合作社印製 五、發明說明(9 ) PCI卡60並用來傳輸多達64位元之資料;經插入PCI卡藉 由在一時鐘遇期送出一位址並在次一時鐘週期送出資料來 傳輸在相同插腳上的位址和資料信號;脈波叢資料可藉由 以在一第一時鐘週期上的一位址開始並提供在一序列之連 續時鐘週期上的資料傳輸來傳輸。 被感測和切換電路134利用的感測機構要求在PCI連 接器30上的至少一接地插腳須轉換成一感測插腳;在一實 施例中,連接器30之兩接地插腳A12和BI3被用於冗餘並 如在下面更詳細描述的被轉換成感測插腳;根據PCI標準 規格,一僅5伏特型式PCI卡被要求來把插腳A12和B13接 地,而一通用型式PCI卡被要求來使A12和B13開放;PCI 連接器30包括把電力供應至在插在PCI連接器30中的一片 PCI卡中之I/O緩衝器的電壓I/O插腳ΑΙΟ、A16、A59、A66、 A75、A84、B19、B59、B70、B79、及B88。 經轉換感測插腳A12和B13被耦合至在一線102上的一 感測信號;在線102上的感測信號被耦合至一拉上電阻器 104之一第一端子及一反相器106之一輸入;拉上電阻器104 之一第二端子被耦合至3.3伏特電力導軌40 ;在一實施例 中,反相器106包含如一小信號N通道場效電晶體(NFET) 的一開放集極/開放汲極電晶體;反相器106之輸出被耦合 至一節點108;節點108被耦合至一電阻器110之一第一端 子、一電阻器112之一第一端子、及一反相器114之一輸入 端;反相器114較佳為與如一開放集極/開放汲極小信號 NFET反相器的反相器106之相同型式的反相器;反相器114 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用+國S家標準(CNS)A4規格(210 X 297公* ) 12 經濟部智慧財產局貝工消f合作社印製 A7 B7 五、發明說明(10 ) 之輸出被搞合至節點Π6 ;節點116被輕合至一電阻器118 之一第一端子和一電阻器120之一苐一端子:在線122上的 一閘極偏壓信號被提供至電阻器U2之一第二端子和電阻 器U8之一第二端子;一功率NFET124具有耦合至一節點 126的一源極、耦合至5伏特電力導軌38的_汲極、及耦合 至電阻器110之一第二端子的—閘極;-功率NFET128具 有耗合至3.3伏特電力導軌4〇的一源極、耦合至節點126的 一没極、及耦合至電阻器120之一第二端子的一閘極;節 點126被耦合至連接器3〇之電壓I/O插腳A10 ' A16 ' A59、 八66、A75、A84、B19、B59、B70、B79、及B88。 在操作上’只要在線122上的閘極偏壓信號低於功率 NFET124和Π8之臨界位準,NFET124和128都關閉,且沒 有電路力從5伏特電力導軌38或3 3伏特電力導軌4〇施用於 節點126 ;因此,只要在線122上的閘極偏壓信號低於功率 NFET124和128之臨界位準’沒有電力施用於連接器之電 魔I/O插腳;在下面更詳細描述的一個PCi熱插頭環境中, 在線122上的閘極偏壓信號被控制;在如在第3圖中說明的 一非熱插頭環境中,在線122上的閘極偏壓信號不需被控 制:因此’在一實施例中,在線122上的閘極偏壓信號被 糕合至從電源供應器26提供的一經固定調節電壓供應導 軌’其中來自供應導執的經固定電壓把充分的閘極電壓提 供至功率NFET124和128來引起NFET124和128達到飽和: 例如’一個+12電壓位準足以引起NFET124和U8達到飽 和’而在第3圖令說明的實施例中,在線丨22上的閘極偏壓 本纸張尺度適用中國國家標準(CNS)A4規格(21〇 χ 297公茇) - - -----------ί I 1---—訂----I--I I (請先《讀背面之注意事項再填窵本I) 13 A7 44836 8 B7__ 五、發明說明(11 ) 信號被耦合至+ 12伏特電力導軌。 插入PCI連接器30中的一僅5伏特PCI卡50把經轉換感 測插脚A12和B13接地,其迫使在線102上的感測信號接 地;如果在線122上的閘極偏壓信號等於+ 12伏特,且在 線102上的感測信號處在一大地位準,則在節點108的反相 器106之輸出為浮接;假定沒有電流輸入至反相器114,在 線122上的閘極偏壓信號之+ 12伏特出現在功率NFET124之 閘極;在功率NFET124之閘極的+12伏特把NFET124開通, 其把來自5伏特電力導軌38的5伏特切換至節點126來把5伏 特提供至連接器30之電壓I/O插脚A10、A16、A59、A66、 A75、A84、B19、B59、B70、B79、及B88 ;以反相器 114 之輸入為高,在節點116的其之輸出被拉至一大地電壓位 準;因此,功率NFET128之閘極也被拉至大地;以其之閘 極在一大地位準,功率NFET128關閉;如此,當一片5伏 特型式PCI卡被插在連接器30中時3.3伏特電力導軌40之 3.3伏特供應從連接器30之電壓I/O插腳隔離。 如上述的當一通用型式PCI卡被插在PCI連接器中 時,經轉換感測插腳A丨2和B13為開放,但拉上電阻器104 確定在線102上的感測信號被拉至3.3伏特電力導軌40之 3.3伏特位準;在此情形中,反相器106之輸出把節點108 拉至大地,且反相器114之輸出在節點116處成浮接;因此, 功率NFET128開通,其把來自3.3伏特電力導軌40之3.3伏 特切換至節點126來把3 ·3伏特提供至連接器30之電壓I/O 插腳Α10、Α16、Α59、Α66、Α75、Α84、Β19、Β59、Β70、 本纸張尺度適用中國國家標準(CNS)A4規格(210 * 297公釐) <靖先閱讀背面之注意事項再填寫本I> 訂---------線_ 經濟部智慧財產局員工消费合作社印製 14 經濟部智慧財產局員工消費合作社印製 A7 — B/ 五、發明說明(π ) B79、及B88,以節點108在一大地位準,功率nfeT 12 4關 閉,其當一通用型式PCI卡被插在連接器3〇中時把5伏特 電力導執38之5伏特從連接器30之電壓I/O插腳隔離。 根據本發明的一個PCI熱插頭插槽2〇〇係在第4圖中的 200處來說明;根據本發明的PCI熱插頭插槽2〇〇包括感測 和切換電路234來操作在一個PCI熱插頭環境;PCI熱插頭 插槽200也包括一熱插頭控制器201 ;在一實施例令,熱插 頭控制器201係以切換PCI電力導軌並監視各導軌之過電 流和低電壓情況的一積體電路來施行:熱插頭控制器2〇 j 係經由經提供在線203上的控制和狀態信號來與微處理器 22通信的一習用熱插頭控制器;一些現有的熱插頭控制器 積組用於+ 12伏特和-12伏特切換的切換器,但在第4圖中 說明的熱插頭控制器20 1之實施例不實施實際電力導軌切 換,而是包括+ 12伏特和-12伏特電力導轨的所有電力導軌 被外部來切換。 如在第3圖中的’為了清楚’只有某些pci連接器30 之插腳編號在第4圖中來顯示;同樣,顯示的插腳數目係 如被PCI標準規格指定的實際插腳數目;被感測和切換電 路234利用的感測機構要求在PCI連接器30上的至少一接 地插腳須轉換成一感測插腳;在第4圖中說明的實施例中, 連接器30之兩接地插腳A12和BI3被用於冗餘並如第3圖相 似的感測和切換電路地被轉換成感測插腳。 經轉換感測插腳A12和B13被耦合至在一線202上的一 感測信號:在線202上的感測信號被輛合至一拉上電阻器 泰紙張尺·度適用由i國家榡準(C\TS)A4規格(2]0 X 297公釐) ----I--* 裝 ----— II 訂--J I ---1·線 ί請先閲讀背面之注意事項再填寫本頁) 15 44836 A7 B7 五、發明說明(B ) 204之一第一端子及一反相器206之一輸入;拉上電阻器204 之一第二端子被耦合至3.3伏特電力導軌40;在一實施例 中,反相器206包含如一小信號NFET的一開放集極/開放 汲極電晶想:反相器206之輸出被耦合至一節點208 ;節點 208被耗合至一電阻器210之一第一端子、一電阻器212之 一第一端子 '及一反相器214之一輸入端;反相器214較佳 為與;〇—開放集極/開放汲極小信號NFET反相器的反相器 206之相同型式的反相器;反相器214之輸出被耦合至節點 216;節點216被耦合至一電阻器218之一第一端子和一電 阻器220之一第一端子:在線222上的一閘極偏壓信號被提 供至電阻器212之一第二端子和電阻器218之一第二端子; 一功率NFET224具有耦合至一節點226的一源極、耦合至5 伏特電力導軌38的一汲極 '及輛合至電阻器210之一第二 端子的一閘極;一功率NFET228具有耦合至3.3伏特電力 導軌40的一源極、耦合至節點226的一汲極、及耦合至電 阻器220之一第二端子的一閘極;節點226被耦合至把電力 供應至在插在PCI連接器30中的一PCI卡之I/O緩衝器的連 接器 30之電壓 I/O插腳 A10、A16、A59、A66、A75、A84、 B19、B59、B70、B79、及B88 ° 熱插頭控制器201提供在線222上的一個VGATE信號作 為閘極偏壓信號;因此,感測和切換電路234與第3圊之感 測和切換電路134不同在於在線222上的閘極偏壓信號係被 熱插頭控制器201控制而非處在一經固定電壓位準;被熱 插頭控制器201經由
Vgate信號控制的經增加電路被麵合如 本紙張尺度適用令國國家標車(CNS)A4規格(2〗0 X 297公釐) (請先《讀背面之注意事項再填寫本頁) — — — — — — — 訂!------ίί^丨 經濟部智慧財產局員工消f合作社印製 I .^1 ϋ n n n n If I i - 經濟部智惹財產局員工消费合作枉印製 A7 -----B7 五、發明說明(Η ) 下,一功率NFET250具有粞合至連接器3〇之5伏特PCI插腳 A5 ' A8、A61、M2、B5、B6、B61、及 B62 的一源極; 功率NFET250具有耥合至5伏特電力導執38的一汲極;一 電阻器252被耦合在線222上的閘極偏壓信號和功率 NFET250之一閘極間;一功率NFET254具有搞合至連接器 30之3.3伏特卩(:1插腳八21、八27、八33、八39、八45、八53、 B25、B3 卜 B36、B4卜 B43、及B54的一源極;功率NFET254 具有耦合至3.3伏特電力導軌4〇的一汲極;一電阻器256被 耦合在線222上的閘極偏壓信號和功率NFET254之一閘極 間;一功率NFET258具有耦合至連接器30之+ 12伏特PCI 插腳A2的一源極;功率NFET 258具有耦合至+ 12伏特電力 導軌42的一汲極;一電阻器260被輛合在線222上的閘極偏 壓信號和功率NFET258之一閘極間;一功率NFET262具有 耦合至連接器30之-12伏特PCI插腳B1的一源極;功率 NFET262具有耦合至-12伏特電力導執44的一汲極;一電 阻器264被輛合在線222上的閘極偏壓信號和功率NFET262 之一閘極間;一電阻器266被耦合在-12伏特電力導軌44和 功率NFET262之一閘極間。 在操作上,熱插頭控制器201經由VGATE信號來控制在 線222上的閘極偏壓信號;當PCI插槽200處在如被熱插頭 控制器201控制的關閉狀態時,來自熱插頭控制器201的 ▽〇.:〇^信號處在一低邏輯位準因而提供一低邏輯位準到在 線222上的閘極偏壓信號上;在此情形中,功率NFET224、 228 ' 250、254 ' 258、及262都關閉;微處理器22藉由指 木紙張尺里適用國國家標準(CNS)A4規格(210 X 297公芨) ----------!-裝--------訂·!-線 (請先閲讀背面之注意事項再填寫本頁) 17 448 36
C 經濟部智慧財產局員工消费合作社印製 A7 B7 五、發明說明(15 ) 令熱插頭控制器201把VQATE信號帶至一高邏輯位準來指令 熱插頭控制器201打開電力至PCI插槽200 ;典型上*微處 理器22把相當的控制輸入設在線203上來命令熱插頭控制 器201把PCI插槽開機;熱插頭控制器201馨應於來自微處 理器22的開機命令並提升提供作為閘極偏壓信號線222的 Vga^te信號之電壓;隨著在線222上的閘極偏壓信號之電壓 增大,功率NFET250、254、258、和262開通;另外,依 賴在線202上的感測信號之狀態,功率NFET224或功率 NFET228P省通》 插在PCI連接器30中的一僅5伏特PCI卡50把經轉換感 測插腳A12和B13接地,其迫使在線202上的感測信號至大 地;如果在線222上的閘極偏壓信號把一充分閘極電壓供 應至功率NFET224和228來引起NFET224和228達到飽和且 在線202上的感測信號處在一大地位準,在節點208處的反 相器206之輸出成浮接:假定沒有電流輸入至反相器214, 在線222上的閘極偏壓信號之經增大電壓出現在功率 NFET224之閉極;在功率NFET224之閉極的經增大電壓把 NFET224打開,其把來自5伏特電力導軌38的5伏特切換至 節點226來把5伏特提供至連接器30之電壓I/O插腳A10、 A16、A59、A66、A75、A84、B19、B59、B70、B79、及 B88;以反相器214之輸入為高,在節點216的其之輸出被 拉至一大地電壓位準;因此,功率NFET228之閘極也被拉 至大地;以其之閘極在一大地位準,功率NFET228關閉; 如此,當一片5伏特型式pci卡被插在連接器30令時3.3伏 本紙張尺度適用中國a家標準<CNS)A4規格(210 X 297公5 ) (請先閲讀背面之注意事項再填寫本I) 訂---------線丨 18 A7 B7
V 經濟部智.*財產局員工消费合作社印製 五、發明說明Ο6 特電力導軌40之3.3伏特供應從連接器3〇之電壓ι/ο插聊隔 離。 當一通用型式PCI卡被插在pci連接器30中時,經轉 換感測插腳A12和B13為開放,但拉上電阻器2〇4確定在線 202上的感測信號被拉至3.3伏特電力導軌4〇之3.3伏特位 準;在此情形令,反相器206之輸出把節點208拉至大地, 且反相器214·之輸出在節點216成浮接;因此,功率NFet228 開通’其把來自3.3伏特電力導軌40之3.3伏特切換至節點 226來把3.3伏特提供至連接器30之電壓I/O插腳A10、 A16、A59、A66、A75 ' A84 ' B19、B59 ' B70、B79、及 B88 ;以節點208在一大地位準,功率NFET224關閉,其 當一通用型式PCI卡被插在連接器30中時把5伏特電力導 軌38之5伏特從連接器30之電壓I/O插腳隔離β 微處理器22用在線203上提供的一關機命令來指令熱 插頭控制器201把PCI插槽200關機;響應於關機命令,熱 插頭控制器201降下在線222上提供的作為閘極偏壓信號的
GATE信號之電壓朝向一大地電壓位準,其關閉功率NFET 224 、 228 、 250 、 254 、 258 、和262 〇 根據本發明的一個PCI熱插頭插槽係在第5圖中的300 處來說明;根據本發明的PCI熱插頭300包括感測和切換 電路334用來操作在一個PCI熱插頭環境;PCI熱插頭插檜 300也包括熱插頭控制器201 :熱插頭控制器201如上述參 考於第4圖說明的經由線203與微處理器20連通;除了一替 換的感測設計被感測和切換電路334使用來根據可操作高 本紙張尺度適用巾國國家標準(CNS)A4規格(2】0 * 297公釐) !-裝--I I--I— 訂·--111!線 f請先H讀背面之注意事項再填寫本頁) 19 448 3 - A7 B7 五、發明說明(π ) 達33MHz的一僅5伏特型式PCI卡或可操作高達66MHz的一 通用型式PCI卡是否被插在PCI連接器30中來決定把5伏特 或3.3伏特施用於連接器30之電壓I/O插腳之外,感測和切 換電路334係與第4围之感測和切換電路234相似, 第3圖之感測和切換電路134和第4圖之感測和切換電 路234的一問題在於有一極小比例之僅5伏特型式PCI卡其 使連接至PCI插腳A12、A13、B12、及B13的接地指段失 落或未被連接:這些如此存在的僅5伏特型式PCI卡違反 要求接地插腳A12、A13'B12、及B13須出現並連接大地 的PCI標準規格;上述參考第3和4圖的感測和切換電路134 和234將誤認己失落或開放插腳A12和B13的如此僅5伏特 PCI卡為通用卡;結果,感測和切換電路134和234將分別 使功率NFET 128和功率NFET228開通,其將把3.3伏特提 供至連接器30之電壓I/O插腳A10、A16、A59、A66、A75、 A84 ' B19、B59 ' B70、B79、及 B88 ;以插在連接器 30 中 的一僅5伏特PCI卡和被耦合至連接器30之電壓I/O插腳的 3.3伏特,因為僅5伏特PCI卡使5伏特PCI插腳和電壓I/O插 腳連在一起故5伏特電力導軌38和3.3伏特電力導軌40將短 路在一起;因此,如果第3圖之感測和切換電珞134或第4 圖之感測和切換電路234被使用,則如此電腦系統之使用 者必須只使用來自販賣商的正確接地插腳A12、A13、 B12、及B 13之僅5伏特型式PCI卡;如此接地係被PCI標準 規格所要求且多數可獲的PCI卡遵守PCI標準規格來正確 接地插腳A12、A13、B12、及B13。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公S〉 <請先闓it背面之注意事項再填寫本頁) 訂---------線- 經濟部智慧財產局員工消费合作社印製
• I n n vt I I 20 經濟部智慈財產局員工消t合作社印製 A7 B7 五、發明說明(18 ) 第5圖之感測和切換電路334藉由使用一替換卡型式之 辨識設計來調適如此非順從僅5伏特P CI卡;感測和切換 電路334之操作係根據瞭解到66MHz通用PCI卡要求連接 器30之電壓I/O插腳須處在3.3伏特來運作在全然66MHz頻 率;另外,即使通用PCI卡被設計用於66MHz操作,通用 PCI卡可與在5伏特的電壓I/O插腳一起操作,但只高達一 3 3MHz頻率;同時,僅5伏特PCI卡要求連接器30之電壓I/O 插脚須處在5伏特並可操作只高達33MHz ;因此,設計於 66MHz的PCI卡必須在它們的電壓I/O插腳具有3.3伏特來 把3.3伏特提供至它們的ί/Ο緩衝器來致能全然頻率66MHz 操作;33 MHz通用型式PCI卡可以,且僅5伏特型式PCi卡 必須與它們連接器30之電壓I/O插腳一起操作在5伏特。 感測和切換電路334使用插在連接器30中的一片PCI 卡之一支M66EN插腳;33MHzPCI卡把M66EN插腳拉至大 地,而66MHZPCI卡使M66EN插腳不連接;來自PCI卡的 M66EN插腳耦合至連接器30之插腳B49 : —感測信號根據 經插入PCI卡之M66EN插腳的狀態從連接器30之插腳B49 提供到線302上;一拉上電阻器304被耦合在線302上的感 測信號和3.3伏特電力導轨40間;因此,插在PCI連接器30 中的一片33MHZPCI卡把在線302上的感測信號拉至大 地;插在PCI連接器30中的一片66MHzPCI卡引起在線302 上的感測信號經由拉上電阻器304被拉至一個3.3伏特位 準;在線302上的感測信號之狀態被儲存在一系統可讀取 暫存器370中:微處理器22可經由一線372來讀取系統可讀 本纸張义度適用中國國家標準(CNS)A4規格(21〇χ297公S ) ------------I裝--------訂·-------線 (請先M讀背面之ii意事項再填寫本頁) A7 448 36 t B7 五、發明說明(19 ) 取暫存器370 ; —系統可寫入暫存器374經由一線376被微 處理器22寫入來儲存一個pci卡辨識狀態;系統可寫入暫 存器374之輸出被提供到一線378上作為輸至一反相器306 的一個SETVIO信號。 在一實施例中’反相器306包含如一小信號NFET的一 開放集極/開放汲極電晶體;反相器306之輸出被耦合至一 節點308 ;節點308被耦合至一電阻器310之一第一端子、 一電阻器312之一第一端子、及一反相器314之一輸入端; 反相器314較佳為與如一開放集極/開放汲極小信號NFET 反相器的反相器306之相同型式的反相器:反相器314之輸 出被耦合至節點316;節點316被耦合至一電阻器318之一 第一端子和一電阻器320之一第一端子;在線322上的一閘 極偏壓信號被提供至電阻器312之一第二端子和電阻器318 之一第二端子;熱插頭控制器2〇1提供在線3 22上的一個 VGATE信號作為閘極偏壓信號;一功率NFET324具有耦合 至一節點326的一源極、耦合至5伏特電力導軌38的一汲 極 '及耦合至電阻器310之一第二端子的一閘極:一功率 NFET328具有耦合至3.3伏特電力導軌40的一源極 '耦合 至節點326的一汲極 '及耦合至電阻器320之一第二端子的 一閘極;節點326被耦合至把電力供應至在插在pci連接 器30中的一 PCI卡之I/O緩衝器的連接器3〇之電壓I/O插腳 A10、A16、A59、A66、A75、A84、B19、B59、B70、B79、 及 B 8 8。 感測和切換電路334與感測和切換電路234相同在於在 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ^ — — — — — — — — — —— — · I I n n n I I · I I n ] κ I ! I (請先閱讀背面之注意事項再瑱寫本I) 經濟部智慧財產局貝工消費合作社印製 22 經濟部智慧財產局員工消费合作杜印製 A7 B7 五、發明說明(20 ) 線322上的閘極偏壓信號係被熱插頭控制器201經由 信號來控制而非處在一經固定電壓位準;被熱插頭控制器 201經由乂〇^£信號控制的經增加電路被輛合如下;一功率 NFET3 50具有耦合至連接器30之5伏特PCI插腳Α5、Α8、 A6卜 A62、B5、B6、B61、及B62的一源極;功率NFET350 具有耦合至5伏特電力導轨38的一汲極;一電阻器352被耦 合在線322上的閘極偏壓信號和功率NFET350之一閘極 間;一功率NFET354具有耦合至連接器30之3.3伏特PCI插 腳A21、A27、A33、A39、A45、A53、B25 ' B31、B36、 B41、B43、及B54的一源極;功率NFET354具有耦合至3.3 伏特電力導軌40的一汲極;一電阻器356被耦合在線322上 的閘極偏壓信號和功率NFET3 54之一閘極間;一功率 NFET358具有耦合至連接器30之+ 12伏特PCI插腳A2的一 源極;功率NFET358具有耦合至+ 12伏特電力導軌42的一 汲極;一電阻器360被耦合在線322上的閘極偏壓信號和功 率NFET358之一閘極間;一功率NFET362具有耦合至連接 器30之-12伏特PCI插腳B1的一源極;功率NFET362具有耦 合至-12伏特電力導軌44的一汲極;一電阻器364被耦合在 線322上的閘極偏壓信號和功率NFET362之一閘極間;一 電阻器366被耦合在-12伏特電力導軌44和功率NFET362之 一閘極間。 在操作上,熱插頭控制器201經由VGATE信號來控制在 線322上的閘極偏壓信號:當PCI插槽300處在如被熱插頭 控制器201控制的關閉狀態時,來自熱插頭控制器201的 木紙張尺度通用*國國家標準(CNS)A4規格(210_χ297公釐) -------------裝1—!訂--------線 (請先閱讀背面之注意事項再填莴本頁) 23 44836 8 A7 B7 五、發明說明(21 )
Vgate信號處在一低邏輯位準因而提供一低遘輯位準到在 線322上的閘極偏壓信號上;在此情形中,功率NFET324、 328、350、354、358、及362都關閉;微處理器22藉由指 令熱插頭控制器201把乂(^^信號帶至一高邏輯位準來指令 熱插頭控制器201打開電力至PCI插槽300 ;典型上,微處 理器22把相當的控制輸入設在線203上來命令熱插頭控制 器201把PCI插槽300開機;熱插頭控制器201饗應於來自 微處理器22的開機命令並提升提供作為閘極偏壓信號線 322的VGATE信號之電壓;隨著在線322上的閘極偏壓信號 之電壓增大’功率NFET350、354、358、和362開通;另 外,依賴在線378上來自系統寫入暫存器374的SETVIO信 號之狀態,功率NFET 324或功率NFET328開通;在線378 上的SETVIO信號之狀態係根據來自插在PCI連接器30中 的PCI卡之M66EN信號的狀態。 來自插在PCI連接器30中的PCI卡之M66EN信號只在 PCI卡被開機時方有效;因此,下列序列細被微處理器22 實施的一序列之一例來決定如在第6圖之流程圖中說明的 用於連接器30之電壓I/O插腳A10、A16、A59、A66、A75、 A84、B19、B59、B70、B79、及B88的正確設定 * 如在第6圖中說明的,在方塊400 ’微處理器22把在PCI 控制器32中的時鐘產生器設定於33MHz ;如在方塊4〇2處 指示的,藉由經由系統可寫入暫存器374把在線378上的 SETV 10信號設於低來把連接器30之電壓I/O插腳帶到5伏 特;在方塊404,至PCI插槽300的電力如被微處理器22命 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) (請先M讀背面之注意事頡再填寫本I) n 一6',I ^^1 ^^1 n H IV 1^1 I 線丨 經濟部智慧財產局貝工消費合作社印製 24 經濟部智慧財產局員工消費合作杜印製 A7 B7 五、發明說明(22 ) 令的經由熱插頭控制器201被打開;在方塊4〇6 ’ 之狀態經由系統可讀取暫存器370被讀取:在決定方塊 408,如果M66 EN為低’則一片33MHzPCI卡被插在連接 器30中且流程傳至方塊4丨8。 如果在決定方塊408處M66EN為高’則一片66MHZPC1 卡被插在連接器3〇中且流程傳至在PCI插槽300中電力被 關掉的方塊418;在方塊410電力被關掉後’藉由經由系統 可寫入暫存器374把在線378上的SETVIO信號設於一高邏 輯位準來把連接器3〇之電壓I/O插腳帶到3.3伏特;在方塊 414,微處理器22控制PCI控制器32來把在PCI控制器32中 的時鐘產生器設定於66MHz ;在方塊416 ’微處理器22命 令熱插頭控制器2〇1把至PCI插槽300的電力打開;在方塊 418,經插入PCI卡被連接至PCI匯流排並啟動。 如果在線322上的閘極偏壓信號把一充分閘極電壓供 應至功率MFET324和328來引起NFET324和328達到飽和且 在線378上被系統可寫入暫存器374提供的SETVIO信號處 在一低邏輯位準,在節點308處的反相器306之輸出成浮 接:假定沒有電流輸入至反相器314,在線322上的閘極偏 壓信號之經增大電壓出現在功率NFET324之閘極;在功率 NFET324之閘極的經增大電壓把NFET324打開,其把來自 5伏特電力導軌38的5伏特切換至節點326來把5伏特提供至 連接器 30之電壓 I/O插腳 A10、A16、A59、A66 ' A75、A84、 B19、B59、B70、B79、及B88 ;以反相器314之輸入為高, 在節點316的其之輸出被拉至一大地電壓位準;因此,功 木紙張义度適用步國國家標班(CNS)A4規格(210 X 297公釐〉 -------------裝----- I 1« cl^eJ* t— έ— tf n n ft— I (請先M讀背面之注意事項再填s本頁) 25 經濟部智慧財產局員Η消费合作社印製 44836 8 A7 B7 五、發明說明(23 ) 率NFET328之閘極也被拉至大地;以其之開極在一大地位 準’功率NFET328關閉;如此,當一片33MHz型式PCI卡 被插在連接器30中時3.3伏特電力導軌40之3.3伏特供應從 連接器30之電壓I/O插腳隔離。 當在線378上從系統可寫入暫存器374提供的SETVIO 信號處在一高邏輯位準時,反相器306之輸出把節點308拉 至大地’且反相器314之輸出在節點316處成浮接;因此, 功率NFET328開通,其把來自3.3伏特電力導軌40之3.3伏 特切換至節點3 26來把3_3伏特提供至連接器30之電壓I/O 插腳A10、A16、A59、A66、A75、A84、B19、B59、B70、 B79、及B88 ;以節點308在一大地位準,功率NFET324關 閉,其當66MHz型式PCI卡被插在連接器30中時把5伏特 電力導軌38之5伏特從連接器30之電壓I/O插腳隔離。 微處理器22用在線203上提供的一關機命令來指令熱 插頭控制器201把PCI插槽300關機;黎應於關機命令,熱 插頭控制器201降下在線322上提供的作為閘極偏壓信號的 ▽gate信號之電壓朝向一大地電壓位準,其關閉功率NFET 324、328、350、354、358、和362 » 根據本發明的一電腦系統包括調適操作在33MHz的僅 5伏特型式PCI卡和操作在66MHz的通用型式PCI卡之適應 性PCI插槽來把電腦系統之I/O頻帶寬潛力最大化;根據本 發明的適應性PCI插槽允許電腦系統之使用者用僅5伏特 (33 MHz)PCI卡或通用(33或66MHz)PCI卡來把電腦系統的 每一個PCI插槽客戶化;如果期望,根據本發明的電腦系 本紙張尺度適用令囤囷家標準(CNS)A4規格(210 X 297公« ) (锖先閱讀背面之注意事項再填寫本Ϊ -*t I J· < 26 A7 - B7 五、發明說明(a ) 統可藉由使用在每一個PCI插槽中的最大 沔平和瑕大資料 寬度之PCI卡來組成以最佳化系統性能a 雖然在此為了較佳實施例之描述已說明和描述特定實 施例,那些熟知該技術者將銘感到被計算來達到相同:的 的多種替換及/或相等施行可以代替顯示和描述的特定實 施例而不致偏離本發明之範疇;那些熟知化學、機械、電 機、電氣、和電腦技術者將易於銘感到本發明可以多種實 施例來施行;此申請案意圖涵蓋在此討論的較佳實施例之 任何調適或變化;因此,明顯地意圖到本發明只被申請專 利範圍和其之相等者所限定。 !丨!丨 I — 丨! i — * · ί ! f I 1 訂--------I <請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局具工消費合作社印製 本纸張尺度通用Φ國國家標里(CNS)A4規格(2】〇χ297公釐} 27 44836 8 A7 B7 五、發明說明(25 ) 1…晶S1 2"‘晶圊取 3…開口 4…爐管 5、 29…氣簾 6、 19···氣簾裝置 7、 24…控制單元 8…舟具升降器 9…切離門 10…經加熱氣流 元件標號對照 11、 20…氣源 12、 2卜··氣體供應管線 13、 16、17'18、22、31 …料 14、 23…氣閥 15、 25…預熱器 26…真空泵 27、32…吸入淳 28···氣體吸入管線 30···晶圓傳輸器 Θ…嗜氣角 (請先Μ讀背面之沒意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用1ί1國國家標準(CNS)A4規格(210^ 297公釐) 28

Claims (1)

  1. 經濟部智慧財產局員工消費合作社印製 4 483 6 3 as CBI __D5 六、申請專利範圍 1 · 一種電腦系統,其包含有: 具有一第一電壓位準的一第一電力導軌; 具有一第二電壓位準的一第二電力導軌; 一個PCI連接器’能夠收納具有可在該第一電壓 位準操作之輸入/輸出(I/O)緩衝器的一第一型式PCI卡 ,和收納具有可在該第一電壓位準或該第二電壓位準 操作之可調適I/O緩衝器的一第二型式PCI卡;其中該 pci連接器包括有用來把電力供應至在插在該PCI連接 器中的一片PCI卡上的該等I/O緩衝器的電壓I/Cl插腳; 感測電路’用來感測何種型式之PCI卡被插在該 PCI連接器中,並提供當該第一型式PCI卡被插在該PCI 連接器中時具有一第一狀態及當該第二型式pCi卡被 插在該PCI連接器中時具有一第二狀態的一感測信號 ;及 切換電路’耦合至該等第一和第二電力導軌,並 響應於在該第一狀態的該感測信號來提供在該等電壓 I/O插腳上之該第一電壓位準,並響應於在該第二狀態 的該感測彳s號來提供在該等電壓丨/〇插聊上之該第二電 壓位準。 2.依據申請專利範圍第1項的電腦系統,其中該第一型式 PCI卡操作两達一第一頻率,而該第二型式pc丨卡在其 I/O緩衝器操作於該第一電壓位準時操作高達該第一頻 率’而當其I/O緩衝器操作於該第二電壓位準時操作高 達比該第一頻率高的一第二頻率β ^1 n ϋ I. n 一6'、· I 11_ n n I _p. 0. f I I n I n ϋ ϋ 1« I ϋ n n » * ~ (請先閱讀背面之注意事項再填寫本頁) 29
    經濟部智慧財產局員工消費合作社印製 六、申請專利範圍 3. 依據申請專利範圍第1項的電腦系統,其中該PCI連接 器包含有在該第一型式PCI卡被插在該PCI連接器中時 被接地及在該第二型式PCI卡被插在該pCI連接器中時 處於開路狀態的至少一感測插腳。 4. 依據申請專利範圍第3項的電腦系統,其中該感測電路 被耦合至該至少一感測插腳,並響應於被接地的該至 少一感測插腳來提供在該第一狀態的該感測信號,並 響應於處於開路狀態的該至少一感測插腳來提供在該 第二狀態的該感測信號。 5. 依據申請專利範圍第!項的電腦系統,其中該pCi連接 器包含有當插在該PCI連接器中的該PCI卡能夠操作高 達一第一頻率時被接地,而當插在該PCI連接器中的 該PCI卡能夠操作高達比該第一頻率高的一第二頻率 叫·處於開路狀態的一感測插腳。 6,依據申請專利範圍第5項的電腦系統,其中該第—型式 pci卡操作高達該第一頻率’而該第二型式pci卡在其 I/O緩衝器操作在該第一電壓位準時操作高達該第—頻 率,而在其I/O緩衝器操作在該第二電壓位準時操作高 達該第二頻率。 7.依據申請專利範圍第5項的電腦系統,其中該感測電路 被搞合至該感測插腳,並響應於被接地的該感測插腳 來提供在該第一狀態的該感測信號,並響應於處於開 路狀態的該感測插腳來提供在該第二狀態的該感測信 號。 錢^ φ ^ ® (CNS),V1 (210 - 297 ) ----裝·-------訂---— — — — — — 線 (請先閱讀背面之立意事項再填寫本頁) 30 4 48 3c Αδ BS cs DS 六、申請專利範圍 8. 依據申請專利範圍第5項的電腦系統,其中該切換電路 包含有: 一系統可讀取暫存器,用來儲存該感測信號之狀 態;及 - -系統可寫入暫存器,用來提供_個8£1^10信號 來控制在該等電壓I/O插腳上的電壓位準。 9. 依據申請專利範圍第8項的電腦系統,其更包含有: 一微處理器’用來讀取該系統可讀取暫存器並用 來寫入該系統可寫入暫存器。 10. 依據申請專利範圍第9項的電腦系統,其更包含有一時 鐘產生器,該時鐘產生器提供可控制來具有該第一時 鐘頻率或該第二時鐘頻率中的一頻率之一時鐘信號, 且其中該微處理器執行下列步驟: 控制該時鐘產生器來提供在該第一時鐘頻率的該 時鐘信號; 把一第一暫存器狀態寫入該系統可寫入暫存器, 使得該系統可寫入暫存器提供在一第一個SETVIO狀態 的該SETV10信號: 把該PCI連接器開啟電源; 讀取該系統可讀取暫存器之狀態; 如果該系統可讀取暫存器之狀態指出該感測信號 係在該第一狀態,則把該PCI卡連接至該電腦系統並 啟動該PCI卡:以及 如果該系統可讀取暫存器之狀態指出該感測信號 ^¥1 ' (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS);U規格<210x297 -n ϋ I i I . k >1 n n n n ^1. —a- t— - 31 AS BS CS DS 經濟部智#.-財產局員工消費合作社印*.!衣 申請專利範圍 係在該第二狀態,則執行下列步驟: 把該PCI連接器切斷電源; 把一第二暫存器狀態寫入該系統可寫入暫存器, 使得該系統可寫入暫存器提供在一第二個SETVIO狀態 的該SETVIO信號; 控制該時鐘產生器來提供在該第二時鐘頻率的該 時鐘信號: 把該PCI連接器開啟電源;以及 把該PCI卡連接至該電腦系統並啟動該1>(:丨卡。 11. 依據申請專利範圍第丨項的電腦系統’其中該切換電路 包括有: 一第一電晶體’被麵合在該第一電力導軌和該等 電壓I/O插腳間並具有一閘極; 一苐二電晶體,被耦合在該第二電力導軌和該等 電壓I/O插腳間並具有一閘極;及 控制電路,接收該感測信號並控制該第一電晶體 之該閘極和該第二電晶體之該閘極。 12. 依據申請專利範圍第1丨項的電腦系統,其更包含有: 一熱插頭控制器’用來控制該等第一和第二電力 導軌,並提供一閘極偏壓信號來控制該ρα連接器之 開啟電源動作’且其中該控制電路響應於該開極偏壓 仏號來控制該等第一和第二電晶體之該等閘極。 13. 依攄申請專利範圍第12項的電腦系統,其中當該 連接器被切斷電源時,該閘極偏壓信號係在一第— --------------裝— (請先閱讀背面之;i音?事項再填寫本頁) 訂 4-
    44836 8
    六、申請專利範圍 極電壓位準並上升至一第=閘極電壓料來把該ρα 連接裔開啟電源,且其中該控制電路響應於處在該第 二閘極電壓位準的該閘極偏壓信號以依該感測信號之 狀態來使該第一 t晶趙或該第二電晶肖來導通。 14. 依據申請專利範圍第n項的電腦系統,其更包含有: 具有一第三電壓位準的一第三電力導軌,其中該 控制電路被耦合至該第三電力導軌,且其中該第三電 壓位準控制該等第一和第二電晶體之該等閘極。 15. 依據申請專利範圍第!項的電腦系統,其中該pci連接 器包括有對應於一第一型式卡鍵位部分的—連接器鍵 位4为,其中該第一型式PCI卡包括該第一型式卡鍵 位部分,且該第二型式PCI卡包括該第一型式卡鍵位 部分和一第二型式卡鍵位部分。 16· 一種連接PCI卡至電腦系統之方法,該方法包含有下 列步驟: 把具有輸入/輸出(I/O)緩衝器的一片PC1卡收納在 具有電壓I/O插腳的一個PCI連接器中來把電力供應至 經濟部智慧財產局員工消費合作社印製 該等I/O緩衝器; 感測何種型式之PCI卡被插在該1>(:1連接器中,並 提供如果該PCI卡係一第一型式PCI卡則具有一第_狀 態而如果該PCI卡係一第二型式PC1卡則具有一第二狀 態的一感測信號,其中該第一型式PC1卡具有可操作 在一第一電壓位準的輸入/輸出(1/0)緩衝器,而該第二 型式PCI卡具有可操作在該第一電壓位準或一第二電 本紙張尺度剌中關家標準(CNS)A4規格⑵0 X 297公爱 33 經濟部智慧財產局員工消費合作社印製 AS -__ _^______ 六、申請專利範圍 壓位準的可調適I/O緩衝器;及 響應於處在該第一狀態的該感測信號來提供在該 等電壓I/O插腳上之該第一電壓位準,並響應於處在該 第二狀態的該感測信號來提供在該等電壓1/0插腳上之 該第二電壓位準。 17. 依據申請專利範圍第16項之方法,其中該第一型式pci 卡操作高達一第一頻率,而該第二型式pci卡在其I/Q 緩衝器操作於該第一電壓位準時操作高達該第一頻率 ,而在其I/O緩衝器操作於該第二電壓位準時操作高達 比該第一頻率高的一第二頻率。 18. 依據申請專利範圍第16項之方法,其更包含下列步驟 如果該PCI卡係該第一型式PCI卡則把該PCI連接 器之至少一感測插腳接地,而如果該pcI卡係該第二 型式PCI卡則把該至少—感測插腳置於開路狀態。 19·依據申請專利範圍第16項之方法,其中該pci連接器 包含有一感測插腳’且該方法更包含下列步驟: 如果忒PCI卡能夠操作高達一第一頻率則把該感 測插腳接地,而如果該PCI卡能夠操作高達比該第一 頻率高的一第二頻率則把該感測插腳置於開路狀態。 20.依據申請專利範圍第19項之方法,其中該第一型式pci 卡操作高達該第一頻率,而該第二型式PCI卡在其I/C) 緩衝器操作在該第一電壓位準時操作高達該第一頻率 .而在其I/O緩衝器操作在該第二電壓位準時操作高達 木紙張4¾適用*固i家標违(C.\.S)A-1規格(210 X 297公爱) •裝--------訂---------線 <請先閱讀背面之注意事項再填寫本頁) 34 44836
    、申請專利範圍 該第二頻率。 21 依據申請專利範圍第16項之方法,其更包含下列步驟 儲存該感測信號之狀態;及 提供一個SETVIO信號以根據該感測信號之該經儲 存狀態來控制在該等電壓I/O插腳上的該電壓位準。 22,依據申請專利範圍第19項之方法,其更包含下列步驟 提供在該第一時鐘頻率的一時鐘信號: 把_第_暫存器狀態寫入一系統可寫入暫存器, 使得該系統可寫入暫存器提供在一第一個SETVIO狀態 的一個SETVIO信號: 把該PCI連接器開啟電源; 儲存該感測信號之狀態; 讀取該感測信號之該經儲存狀態: 如果該感測信號之該經儲存狀態指出該感測信號 係在該第一狀態’則把該PCI卡連接至該電腦系統並 啟動該PCI卡;以及 如果該感測彳§號之該經儲存狀態指出該感測信號 係在該第二狀態,則實施下列步驟: 把該PCI連接器切斷電源; 把一第一暫存器狀態寫入該系統可寫入暫存, 使得該系統可寫入暫存器提供在一第二個SETVIO狀陣 的該SETVIO信號; 本紙張尺度適用中國國家標準(CNS)A]規格(210 X 297公釐) (請先閱讀背面之;i意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 f ♦ 1 1 I I « n n n I 言 矣 :- 35 A8 Bfi CS DS 六、申請專利範圍 提供在該第二時鐘頻率的該時鐘信號; 把該PCI連接器開啟電源;及 把該PCI卡連接至該電腦系統並啟動該PCI卡。 ---------------------訂----I---- (請先閱汸背面之注意事項再填寫本頁> 經濟部智慧財產局員工消費合作社印製 本紙張反《II用》國舀家標A (CISS)A}規格(210 * 297公釐) 36
TW088116730A 1999-02-02 1999-09-29 Adaptive PCI slot TW448368B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/245,509 US6269416B1 (en) 1999-02-02 1999-02-02 Adaptive PCI slot

Publications (1)

Publication Number Publication Date
TW448368B true TW448368B (en) 2001-08-01

Family

ID=22926969

Family Applications (1)

Application Number Title Priority Date Filing Date
TW088116730A TW448368B (en) 1999-02-02 1999-09-29 Adaptive PCI slot

Country Status (4)

Country Link
US (1) US6269416B1 (zh)
EP (1) EP1026598A3 (zh)
JP (1) JP2000222073A (zh)
TW (1) TW448368B (zh)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6463493B1 (en) 1999-03-24 2002-10-08 Dell Products L.P. Adaptive card-sensitive bus slot method and system
US6529967B1 (en) * 1999-09-09 2003-03-04 International Business Machines Corporation System for monitoring and detecting difference voltage levels of I/O adapter cards via a connector
US20020169913A1 (en) * 2001-05-10 2002-11-14 Heizer Stephen D. System and method of switching a hot-pluggable peripheral device
US6832927B2 (en) 2001-10-03 2004-12-21 Hewlett-Packard Development Company, L.P. Low profile PCI hot plug actuator assembly
US6580616B2 (en) 2001-10-16 2003-06-17 Hewlett-Packard Company Multiple circuit board adapter
TW564969U (en) * 2002-07-24 2003-12-01 Via Tech Inc Voltage conversion card on a motherboard
US7051140B2 (en) * 2002-11-13 2006-05-23 International Business Machines Corporation Connector that enables aggregation of independent system resources across PCI/PCI-X bus and interlocked method for aggregating independent system resources across PCI/PCI-X bus
US7042734B2 (en) * 2003-01-23 2006-05-09 Hewlett-Packard Development Company, L.P. Multi-slot CompactPCI blade assembly
US7222247B2 (en) * 2004-04-05 2007-05-22 Hewlett-Packard Development Company, L.P. Multiple-mode computer slot initialization
CN1297875C (zh) * 2004-06-02 2007-01-31 宏碁股份有限公司 自动调整传输速率的汇流排系统及其方法
US20050283683A1 (en) * 2004-06-08 2005-12-22 International Business Machines Corporation System and method for promoting effective operation in user computers
US20050273349A1 (en) * 2004-06-08 2005-12-08 International Business Machines Corporation System and method for establishing computer warranty costs
US7351076B2 (en) * 2004-06-08 2008-04-01 Lenovo (Singapore) Pte. Ltd. Cover for PCI express connector
US20050283635A1 (en) * 2004-06-08 2005-12-22 International Business Machines Corporation System and method for promoting effective service to computer users
US7895364B1 (en) 2004-10-15 2011-02-22 Broadcom Corporation Component identification and transmission system
JP2006172325A (ja) * 2004-12-17 2006-06-29 Toshiba Corp デバイス状態制御方法および情報処理装置
US7523336B2 (en) * 2006-02-15 2009-04-21 International Business Machines Corporation Controlled power sequencing for independent logic circuits that transfers voltage at a first level for a predetermined period of time and subsequently at a highest level
EP1826680B1 (de) * 2006-02-23 2008-08-20 Siemens Aktiengesellschaft Verfahren zum betreiben einer Erweiterungskarte
TWI333149B (en) * 2007-05-11 2010-11-11 Asustek Comp Inc Driving device for extension card and driving method thereof and motherboard
CN103064773A (zh) * 2011-10-24 2013-04-24 鸿富锦精密工业(深圳)有限公司 测试负载卡
US20130178172A1 (en) * 2012-01-05 2013-07-11 James S. Rutledge Tunable wireless antenna for information handling device wireless communication
CN103970250A (zh) * 2013-01-28 2014-08-06 鸿富锦精密工业(深圳)有限公司 一种pci插槽连接设备的检测方法与装置
TWI687790B (zh) * 2018-06-25 2020-03-11 緯創資通股份有限公司 可偵測熱插拔次數之電子系統
US20220277487A1 (en) * 2019-07-29 2022-09-01 Casio Computer Co., Ltd. Color estimation device, color estimation method, and program

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5421734A (en) * 1993-11-03 1995-06-06 Intel Corporation Method and apparatus for evolving bus from five volt to three point three volt operation
EP0977127A2 (en) * 1994-03-11 2000-02-02 The Panda Project Method for configuring a computer system
US5632039A (en) * 1995-01-24 1997-05-20 Compaq Computer Corporation Circuit that automatically switches between supplying a microprocessor with a first voltage and a second voltage
US5568610A (en) * 1995-05-15 1996-10-22 Dell Usa, L.P. Method and apparatus for detecting the insertion or removal of expansion cards using capacitive sensing
US5758171A (en) * 1995-07-05 1998-05-26 Cirrus Logic, Inc. Apparatus and method for reading back socket power status information
US5627416A (en) * 1995-07-21 1997-05-06 Itt Corporation Multi-voltage IC card host
US5781748A (en) * 1996-07-19 1998-07-14 Compaq Computer Corporation Computer system utilizing two ISA busses coupled to a mezzanine bus
US5911050A (en) * 1997-07-01 1999-06-08 International Business Machines Corporation System for connecting either of two supply voltage type PCI cards using a common connector socket
US5930496A (en) * 1997-09-26 1999-07-27 Compaq Computer Corporation Computer expansion slot and associated logic for automatically detecting compatibility with an expansion card

Also Published As

Publication number Publication date
EP1026598A2 (en) 2000-08-09
US6269416B1 (en) 2001-07-31
EP1026598A3 (en) 2001-09-26
JP2000222073A (ja) 2000-08-11

Similar Documents

Publication Publication Date Title
TW448368B (en) Adaptive PCI slot
AU705546B2 (en) Active power down for PC card I/O applications
EP2877994B1 (en) Ultra-deep power-down mode for memory devices
EP0196028B1 (en) Identification card including switching means for built-in battery
TW486810B (en) Semiconductor integrated circuit and method generating internal supply voltage in semiconductor integrated circuit
TW514919B (en) Low power consumption DRAM
TW478250B (en) Output buffer for high and low voltage bus and method for operating the same
TW452697B (en) Computer system controlling memory clock signal and method for controlling the same
US8195954B2 (en) Smart cards including separate clocks for key processing and non-volatile memory interface communications and methods of operating the same
TW493119B (en) Method for automatically identifying the type of memory and motherboard using the same
JP2000500892A (ja) 複数電圧印加における自動電圧検出
TW497064B (en) An usage status transmission method and its associated device
TWI303368B (en) Integrated interface controller and method to enhance a controller system
TWM403687U (en) Power adapter apparatus
TW473729B (en) Motherboard for automatically outputting appropriate voltage source and the method thereof
US20080233792A1 (en) Media power protection system and method
TW382107B (en) IC card
JP2000123140A (ja) チップカ―ド
US11003237B2 (en) Method for performing power management in a memory device, associated memory device and controller thereof, and associated electronic device
CN112583063B (zh) 控制器、充电线缆、识别充电线缆类型的系统及方法
TW410314B (en) An universal asynchronous receiver-transmitter with reading interface of IC card and card reading system IC card applied with the technique
CN101459389A (zh) 主机板电压调节电路
EP1220077B1 (en) Data processing apparatus and memory card using the same
TW420905B (en) Clock monitor circuit and syncuronous semiconductor memory device using this circuit
JPH0962583A (ja) データ処理装置

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees