TW202416272A - 可重組式容量頻寬記憶體結構及其製造方法 - Google Patents
可重組式容量頻寬記憶體結構及其製造方法 Download PDFInfo
- Publication number
- TW202416272A TW202416272A TW111139099A TW111139099A TW202416272A TW 202416272 A TW202416272 A TW 202416272A TW 111139099 A TW111139099 A TW 111139099A TW 111139099 A TW111139099 A TW 111139099A TW 202416272 A TW202416272 A TW 202416272A
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit layer
- layer
- seal
- reconfigurable
- memory structure
- Prior art date
Links
- 230000015654 memory Effects 0.000 title claims abstract description 62
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 14
- 230000008054 signal transmission Effects 0.000 claims description 25
- 239000013078 crystal Substances 0.000 claims description 16
- 238000000034 method Methods 0.000 claims description 12
- 239000002184 metal Substances 0.000 claims description 11
- 238000000926 separation method Methods 0.000 claims description 10
- 238000005192 partition Methods 0.000 claims 1
- 125000006850 spacer group Chemical group 0.000 claims 1
- 238000007789 sealing Methods 0.000 abstract description 17
- 230000005540 biological transmission Effects 0.000 abstract 2
- 238000010586 diagram Methods 0.000 description 4
- 239000000758 substrate Substances 0.000 description 4
- 101000827703 Homo sapiens Polyphosphoinositide phosphatase Proteins 0.000 description 2
- 102100023591 Polyphosphoinositide phosphatase Human genes 0.000 description 2
- 101001121408 Homo sapiens L-amino-acid oxidase Proteins 0.000 description 1
- 102100026388 L-amino-acid oxidase Human genes 0.000 description 1
- 101100012902 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) FIG2 gene Proteins 0.000 description 1
- 101100233916 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) KAR5 gene Proteins 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Landscapes
- Semiconductor Memories (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本發明提供一種可重組式容量頻寬記憶體結構及其製造方法,主要包括一第一電路層、一第二電路層、一密封件以及一訊號傳輸層,該密封件係設置在該第一電路層上,該第二電路層設置在該密封件上呈堆疊設置,該訊號傳輸層設置在該密封件內且向外凸伸,以提供後續各第一電路層以及各第二電路層之間可電性連接,因此,可根據用戶需求將複數個第一電路層以及複數個第二電路層分割成單一集成電路,以達到節省生產成本以及彈性擴充之目的。
Description
本發明係關於一種集成電路結構,尤指一種可重組式容量頻寬記憶體結構及其製造方法。
目前透過晶圓堆疊(Wafer On Wafer, WOW)製程所形成之一晶圓堆疊結構,該晶圓堆疊結構包含一基底、一邏輯電路層以及一記憶體晶體層,該基底、該邏輯電路層以及該記憶體晶體層彼此之間具有複數個容置腔體,該等容置腔體分別與該基底、該邏輯電路層以及該記憶體晶體層對應構成複數個集成電路,且透過該等容置腔體設置一金屬層,以使該基底、該邏輯電路層以及該記憶體晶體層彼此之間電性連接,透過該晶圓堆疊製程,使得同時可製造出該等集成電路(Integrated Circuit, IC),接著,將該等集成電路彼此之間進行分割,以形成一集成電路。
為將該等集成電路精準的分割,在該邏輯電路層以及該記憶體晶體層各自設置一密封環(Sealing Ring),透過該密封環,使該等容置腔體各自獨立不連通,以沿著該密封環對該等集成電路進行分割成該集成電路。
然而,現有技術透過該密封環將各容置腔體進行獨立不連通,致使該集成電路之間無法傳遞電訊號,導致後續在分割時,將因該密封環的設置導致無法依據用戶需求對該等集成電路彈性的進行分割,此外,若用戶需求不同時,因應不同需求,各自獨立的進行集成電路製程,而形成不同的集成電路。
因此,現有技術確實有待進一步提供更佳改良方案的必要性。
有鑑於上述現有技術之不足,本發明主要目的在於提供一種可重組式容量頻寬記憶體及其製造方法,透過記憶體晶體、邏輯電路之間的改良結構,使彼此之間可連通,提供後續各集成電路之間可電性連接,以節省生產成本以及彈性擴充。
為達成上述目的本發明所採取的主要技術手段,主要係令前述可重組式容量頻寬記憶體結構包括:
一第一電路層;
一密封件,其設置在該第一電路層上;
一訊號傳輸層,其設置在該密封件內且向外凸伸;
一第二電路層,其設置在該密封件頂端。
透過上述構造,在該密封件設置該訊號傳輸層,以使各第一電路層以及各第二電路層之間可經由該訊號傳輸層進行連通,如此一來,可透過單一次集成電路製程製造出符合不同用戶需求的集成電路,不須根據不同用戶需求而分批次進行集成電路製程,且後續可根據用戶需求對集成電路進行分割,也不會發生該集成電路之間的訊號無法彼此傳遞之情形,以達到節省生產成本以及彈性擴充之目的。
為達成上述目的本發明所採取的又一主要技術手段,主要係令前述可重組式容量頻寬記憶體結構的製造方法包括:
提供一第一電路層以及一第二電路層;
將複數個分隔層進行堆疊,以分別在該第一電路層以及該第二電路層形成一密封件,且在該等分隔層中的至少一層形成一訊號傳輸層;以及
在形成該密封件後,透過該密封件將該第二電路層堆疊在該第一電路層上。
透過上述記憶體結構的製造方法,將該密封件設置在該第一電路層、該第二電路層之間,並且該密封件中凸伸該訊號傳輸層,以使集成電路之間可透過該訊號傳輸層進行電性連接,如此一來,可透過單一次集成電路製程製造出符合不同用戶需求的集成電路,不須根據不同用戶需求而分批次進行集成電路製程,且後續可根據用戶需求對該集成電路進行分割,也不會發生該集成電路之間的訊號無法彼此傳遞之情形,以達到節省生產成本以及彈性擴充之目的。
關於本發明之較佳實施例,請參閱圖1所示,其中本發明係提供一可重組式容量頻寬記憶體結構10,其包括一第一電路層20、一密封件(Sealing Ring)30、一訊號傳輸層31以及一第二電路層40,該密封件30設置在該第一電路層20上,該訊號傳輸層31設置在該密封件30內且向外凸伸,該第二電路層40設置在該密封件30頂端。
在本實施例中,該密封件30包括複數個分隔層,該等分隔層從該第一電路層20的一面以及該第二電路層40的一面分別垂直堆疊形成,且該等分隔層中具有該訊號傳輸層31,該訊號傳輸層31向外凸伸,以將相鄰的該第一電路層20以及該第二電路層40進行電性連接。
詳細來說,該第二電路層40堆疊在該第一電路層20的上方,該等分隔層分別從該第一電路層20的一面朝向該第二電路層40堆疊,以形成該密封件30以及從該第二電路層40的一面朝向該第一電路層20堆疊,以形成該密封件30,並分別與該第一電路層20以及該第二電路層40垂直連接。在本實施例中,該密封件30可成一封閉環狀。
在本實施例中,該第一電路層20係一邏輯電路層20’或一記憶體晶體層40’,而該第二電路層40係一邏輯電路層20’或一記憶體晶體層40’。
在本實施例中,如圖2所示,當該第一電路層20或該第二電路層40係所述邏輯電路層20’時,該邏輯電路層20’進一步包括一邏輯電路21,該邏輯電路21設置在該邏輯電路層20’的一面且在該密封件30的該封閉環狀內。在本實施例中,該邏輯電路21包括一互補式金屬氧化物半導體(Complementary Metal-Oxide-Semiconductor, CMOS)、一微機電系統(Micro Electro Mechanical Systems, MEMS)。
在本實施例中,當該第一電路層20或該第二電路層40係所述記憶體晶體層40’時,該記憶體晶體層40’進一步包括一記憶體41,該記憶體41設置在該記憶體晶體層40’的一面且在該密封件30的該封閉環狀內,並與該邏輯電路21相對設置。
在本實施例中,該可重組式容量頻寬記憶體結構10更包括一金屬墊50,該金屬墊50分別設置在該邏輯電路21以及該記憶體41上。
在本實施例中,該可重組式容量頻寬記憶體結構10還包括一導電件51,該導電件51設置在該訊號傳輸層31與該金屬墊50之間,且與該訊號傳輸層31以及該金屬墊50進行電性連接,以使該邏輯電路21以及該記憶體41透過該金屬墊50、該導電件51與該訊號傳輸層31進行訊號傳輸。在本實施例中,該導電件51係包括複數個導電層進行堆疊形成。
在本實施例中,該訊號傳輸層31的長度大於該等分隔層的長度,以從該密封件30向外凸伸。
為進一步說明本發明的應用方式,舉例來說,如圖3所示係一集成電路60的仰視剖面結構圖,當一個記憶體41的一記憶體容量係1GB時,若用戶所需求的該記憶體容量係2GB時,此時,基於各記憶體41彼此可透過該訊號傳輸層31進行訊號傳輸,故,可在包括二個記憶體41的劃線槽(Scribe Line)進行切割,以形成該集成電路60,使得用戶所得到的該集成電路60的該記憶體容量係由二個記憶體41所形成的該記憶體容量係2GB,同時,該集成電路60也包括二邏輯電路21,以提供更多的運算能力。
根據上述實施例及具體應用方式,本發明可進一步的歸納出一可重組式容量頻寬記憶體結構的製造方法,如圖4所示,該方法包括以下步驟:
提供一第一電路層20以及一第二電路層40(S41);
將複數個分隔層進行堆疊,以分別在該第一電路層20以及該第二電路層40形成一密封件30,且在該等分隔層中的至少一層形成一訊號傳輸層(S42);以及
在形成該密封件後,透過該密封件將該第二電路層40堆疊在該第一電路層上(S43)。
綜上所述,透過在該密封件30設置該訊號傳輸層31,以使各邏輯電路21以及各記憶體41之間可進行連通,使得後續各集成電路之間可透過該訊號傳輸層31進行電性連接,如此一來,可透過單一次集成電路製程製造出符合不同客戶需求的集成電路,不須根據不同用戶需求而分批次進行集成電路製程,且當用戶需要多個邏輯電路以及多個記憶體構成一集成電路時,可根據需求,對該可重組式容量頻寬記憶體結構進行分割,而不會發生該集成電路之間的訊號無法彼此傳遞之情形,以達到節省生產成本以及彈性擴充之目的。
10:可重組式容量頻寬記憶體結構
20:第一電路層
20’:邏輯電路層
21:邏輯電路
30:密封件
31:訊號傳輸層
40:第二電路層
40’:記憶體晶體層
41:記憶體
50:金屬墊
51:導電件
60:集成電路
圖1係本發明之可重組式容量頻寬記憶體結構的結構圖;
圖2係本發明之可重組式容量頻寬記憶體結構的具體實施例結構圖;
圖3係本發明之可重組式容量頻寬記憶體結構的仰視剖面結構圖;以及
圖4係本發明之可重組式容量頻寬記憶體結構的製造方法流程圖。
10:可重組式容量頻寬記憶體結構
20:第一電路層
30:密封件
31:訊號傳輸層
40:第二電路層
50:金屬墊
51:導電件
Claims (10)
- 一種可重組式容量頻寬記憶體結構,其包括: 一第一電路層; 一密封件,其設置在該第一電路層上; 一訊號傳輸層,其設置在該密封件內且向外凸伸;以及 一第二電路層,其設置在該密封件頂端。
- 如請求項1所述之可重組式容量頻寬記憶體結構,其中,該密封件係一封閉環狀。
- 如請求項2所述之可重組式容量頻寬記憶體結構,其中,該第一電路層係一邏輯電路層或一記憶體晶體層,而該第二電路層係該邏輯電路層或該記憶體晶體層。
- 如請求項3所述之可重組式容量頻寬記憶體結構,其中,該邏輯電路層包括: 一邏輯電路,其設置在該邏輯電路層的一面且在該密封件的該封閉環狀內。
- 如請求項4所述之可重組式容量頻寬記憶體結構,其中,該記憶體晶體層包括: 一記憶體,其設置在該記憶體晶體層的一面且在該密封件的該封閉環狀內,並與該邏輯電路相對設置。
- 如請求項5所述之可重組式容量頻寬記憶體結構,其中,該可重組式容量頻寬記憶體結構更包括: 一金屬墊,其分別設置在該邏輯電路以及該記憶體上。
- 如請求項6所述之可重組式容量頻寬記憶體結構,其中,該可重組式容量頻寬記憶體結構,還包括: 一導電件,其設置在該訊號傳輸層以及該金屬墊之間,且與該訊號傳輸層以及該金屬墊電性連接。
- 如請求項7所述之可重組式容量頻寬記憶體結構,其中,該密封件係由複數個分隔層堆疊形成。
- 如請求項8所述之可重組式容量頻寬記憶體結構,其中,該訊號傳輸層的長度大於該等分隔層的長度。
- 一種可重組式容量頻寬記憶體結構的製造方法,該方法包括: 提供一第一電路層以及一第二電路層; 將複數個分隔層進行堆疊,以分別在該第一電路層以及該第二電路層形成一密封件,且在該等分隔層中的至少一層形成一訊號傳輸層;以及 在形成該密封件後,透過該密封件將該第二電路層堆疊在第一電路層上。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111139099A TWI823617B (zh) | 2022-10-14 | 2022-10-14 | 可重組式容量頻寬記憶體結構及其製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111139099A TWI823617B (zh) | 2022-10-14 | 2022-10-14 | 可重組式容量頻寬記憶體結構及其製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI823617B TWI823617B (zh) | 2023-11-21 |
TW202416272A true TW202416272A (zh) | 2024-04-16 |
Family
ID=89722750
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111139099A TWI823617B (zh) | 2022-10-14 | 2022-10-14 | 可重組式容量頻寬記憶體結構及其製造方法 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI823617B (zh) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6735755B2 (en) * | 2000-03-27 | 2004-05-11 | Jeng-Jye Shau | Cost saving methods using pre-defined integrated circuit modules |
WO2005043601A2 (en) * | 2003-11-03 | 2005-05-12 | Chipx Incorporated | Apparatus and method for forming compound integrated circuits |
TWI509745B (zh) * | 2011-10-11 | 2015-11-21 | Etron Technology Inc | 高速記憶晶片模組和具有高速記憶晶片模組的電子系統裝置 |
US11728266B2 (en) * | 2020-12-23 | 2023-08-15 | Apple Inc. | Die stitching and harvesting of arrayed structures |
-
2022
- 2022-10-14 TW TW111139099A patent/TWI823617B/zh active
Also Published As
Publication number | Publication date |
---|---|
TWI823617B (zh) | 2023-11-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104471709B (zh) | 使用可压缩结构维持多芯片模块中的对准 | |
US7829366B2 (en) | Microelectromechanical systems component and method of making same | |
CN102934224A (zh) | 微电子封装及其制造方法 | |
CN107004661B (zh) | 具有嵌入式桥接互连件的半导体封装 | |
US20090154734A1 (en) | Method for fabricating micro speaker and micro speaker fabricated by the same | |
US20150156862A1 (en) | Method for producing a mechanically autonomous microelectronic device | |
US9120668B2 (en) | Microphone package and mounting structure thereof | |
CN106744666A (zh) | 微机械结构元件 | |
CN111866676A (zh) | 可动嵌入式微结构及微型扬声器 | |
CN102238463A (zh) | 一种将硅麦克风器件与集成电路单片集成的方法及芯片 | |
CN108862185A (zh) | 制造晶圆级封装的mems组件的方法和mems组件 | |
CN102460687B (zh) | 层叠配线基板 | |
TW202416272A (zh) | 可重組式容量頻寬記憶體結構及其製造方法 | |
TW574133B (en) | Bridges for microelectromechanical structures | |
JPH08125120A (ja) | 半導体装置およびその製造方法 | |
CN111129281B (zh) | 压电装置、形成压电装置的方法及形成压电结构的方法 | |
KR20210072812A (ko) | Mems 패키징 구조 및 이의 제조 방법 | |
US9691693B2 (en) | Carrier-less silicon interposer using photo patterned polymer as substrate | |
CN111830295A (zh) | 一种测试微元件电气性能的装置 | |
CN117936514A (zh) | 可重组式容量频宽记忆体结构及其制造方法 | |
EP3180802B1 (en) | Semiconductor structure with multiple active layers in an soi wafer | |
JP6675181B2 (ja) | トランスデューサ装置及びその製造方法 | |
KR20180045790A (ko) | 반도체 소자 | |
CN108550531B (zh) | 封装基板的制造方法 | |
CN104053082A (zh) | 集成麦克风的结构和方法 |