TW202339168A - 具有分層控制的積體電路晶片介電層及其形成方法 - Google Patents

具有分層控制的積體電路晶片介電層及其形成方法 Download PDF

Info

Publication number
TW202339168A
TW202339168A TW111132136A TW111132136A TW202339168A TW 202339168 A TW202339168 A TW 202339168A TW 111132136 A TW111132136 A TW 111132136A TW 111132136 A TW111132136 A TW 111132136A TW 202339168 A TW202339168 A TW 202339168A
Authority
TW
Taiwan
Prior art keywords
layer
area
conductive
vias
disposed
Prior art date
Application number
TW111132136A
Other languages
English (en)
Other versions
TWI820879B (zh
Inventor
軍 何
黃立賢
莊曜群
王智麟
田世綱
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202339168A publication Critical patent/TW202339168A/zh
Application granted granted Critical
Publication of TWI820879B publication Critical patent/TWI820879B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5283Cross-sectional geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials
    • H01L23/53295Stacked insulating layers
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76816Aspects relating to the layout of the pattern or to the size of vias or trenches
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823475MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type interconnection or wiring or contact manufacturing related aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68345Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68359Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during manufacture of interconnect decals or build up layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/585Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries comprising conductive layers or plates or strips or rods or rings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66439Unipolar field-effect transistors with a one- or zero-dimensional channel, e.g. quantum wire FET, in-plane gate transistor [IPG], single electron transistor [SET], striped channel transistor, Coulomb blockade transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/775Field effect transistors with one dimensional charge carrier gas channel, e.g. quantum wire FET

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本發明揭露一種晶片封裝及其製作方法。該晶片封裝包含:一基板,其具有一第一區域、環繞該第一區域之一第二區域及環繞該第二區域之一第三區域;一裝置層,其安置於該基板上;一通路層,其安置於該裝置層上;一互連結構,其安置於該通路層上;及一應力緩衝層,其具有楔形側輪廓,安置於該互連結構上。該通路層在該第一區域及該第二區域上面之第一部分及第二部分包含第一組通路及第二組通路。該互連結構在該第一區域、該第二區域及該第三區域上面之第一部分、第二部分及第三部分包含連接至裝置之導電線、連接至該第二組通路之一第一組虛設金屬線,以及一第二組虛設金屬線。

Description

具有分層控制的積體電路晶片介電層及其形成方法
本發明實施例係關於具有分層控制的積體電路晶片介電層及其形成方法。
隨著半導體技術的進步,存在對較高儲存容量、較快處理系統、較高效能及較低成本之越來越多的需求。為了滿足此等需求,半導體工業不斷按比例縮小積體電路(IC)晶片中半導體裝置(諸如金屬氧化物半導體場效應電晶體(MOSFET),包含平坦MOSFET、鰭式場效應電晶體(finFET)及環繞式閘極(GAA) FET)之尺寸。此按比例縮小增加了對IC晶片進行封裝之複雜性。
根據本發明的一實施例,一種半導體結構包括:一基板,其具有一第一區域、環繞該第一區域之一第二區域及環繞該第二區域之一第三區域;一裝置層,其安置於該基板上,其中該裝置層在該第一區域上面之一部分包括裝置;一通路層,其安置於該裝置層上,其中該通路層在該第一區域上面之一第一部分包括一第一組通路且該通路層在該第二區域上面之一第二部分包括一第二組通路;一互連結構,其安置於該通路層上,其中該互連結構在該第一區域上面之一第一部分包括連接至該等裝置之導電線,該互連結構在該第二區域上面之一第二部分包括連接至該第二組通路之一第一組虛設金屬線,且該互連結構在該第三區域上面之一第三部分包括一第二組虛設金屬線;及一應力緩衝層,其具有楔形側輪廓,安置於該互連結構之該第一部分及該第二部分上。
根據本發明的一實施例,一種半導體結構包括:一基板,其具有一主動區域、環繞該主動區域之一第一虛設區域及環繞該第一虛設區域之一第二虛設區域;一裝置層,其安置於該基板上,其中該裝置層在該主動區域上面之一部分包括安置於該基板上之裝置及安置於該等裝置上之接點結構;一通路層,其安置於該裝置層上,其中該通路層在該主動區域上面之一第一部分包括一第一組通路且該通路層在該第一虛設區域中之一第二部分包括一第二組通路;一互連結構,其安置於該通路層上,其中該互連結構在該主動區域上面之一第一部分包括透過該第一組通路連接至該等接點結構之一導電結構,該互連結構在該第一虛設區域上面之一第二部分包括連接至該第二組通路之一金屬結構,且該互連結構在該第二虛設區域上面之一第三部分包括一導電堆疊陣列;及一重佈層,其安置於該互連結構上。
根據本發明的一實施例,一種製作一IC晶片封裝之方法包括:在具有一第一晶粒及一第二晶粒之一基板上形成一裝置層;在該裝置層上形成一通路層;在該通路層上形成一互連結構,包括:形成該互連結構之一第一部分,該第一部分具有與該裝置層中之裝置接觸之導電線;及形成該互連結構之一第二部分,該第二部分具有與該通路層中之通路接觸之一第一組虛設金屬線;在該互連結構上沉積一絕緣層;及執行一晶粒單粒化製程,包括:對一聚合物層執行一微影製程以分別在該第一晶粒及該第二晶粒上形成具有楔形側輪廓之第一緩衝層及第二緩衝層;執行一雷射開槽製程以在該基板中且在該第一緩衝層與該第二緩衝層之間形成一溝槽;及穿過該溝槽執行一切割製程以將該第一晶粒與該第二晶粒分離。
以下揭露提供用於實施所提供標的物之不同構件之許多不同實施例或實例。下文闡述組件及配置之特定實例以簡化本揭露。當然,此等僅係實例且並非意欲係限制性的。舉例而言,在以下說明中一第一構件在一第二構件上方形成可包含其中第一構件與第二構件直接接觸地形成之實施例且亦可包含其中額外構件可形成於第一構件與第二構件之間使得第一構件與第二構件可不直接接觸之實施例。如本文中所使用,一第一構件在一第二構件上形成意指第一構件形成為與第二構件直接接觸。另外,本揭露可在各種實例中重複元件符號及/或字母。此重複本身不指定所論述之各種實施例及/或組態之間的一關係。
可在本文中為易於說明而使用空間相對術語(諸如「底下」、「下面」、「下部」、「上面」、「上部」及諸如此類)來闡述一個元件或構件與另一(些)元件或構件之關係,如各圖中所圖解說明。該等空間相對術語意欲涵蓋除圖中所繪示定向之外裝置在使用或操作中之不同定向。設備可以其他方式定向(旋轉90度或以其他定向)且可因此同樣地解釋本文中所使用之空間相對描述語。
應注意,說明書中提及的「一項實施例」、「一實施例」、「一實例實施例」、「例示性」等指示所闡述之實施例可包含一特定構件、結構或特性,但每一實施例可不必包含該特定構件、結構或特性。此外,此等片語未必指代同一實施例。此外,當結合一實施例闡述一特定構件、結構或特性時,無論是否明確闡述,結合其他實施例實現此構件、結構或特性在熟習此項技術者之知識範圍內。
應理解,本文中之片語或術語係出於說明而非限制之目的,使得本說明書之術語或片語應由熟習相關技術者依據本文中之教示來解釋。
在某些實施例中,術語「約」及「實質上」可指示一給定量之一值在該值之5% (例如,該值之±1%、±2%、±3%、±4%、±5%)內變化。此等值僅係實例且並非意欲係限制性的。術語「約」及「實質上」可係指熟習相關技術者依據本文中之教示解釋的值之一百分比。
本文中所論述之鰭式結構可藉由任何適合方法來圖案化。舉例而言,鰭式結構可使用包含雙重圖案化或多重圖案化製程之一或多種光微影製程來圖案化。雙重圖案化或多重圖案化製程可將光微影與自對準製程組合,從而允許形成具有例如比可使用單個直接光微影製程以其他方式獲得之間距小的間距之圖案。舉例而言,在一基板上方形成一犧牲層且使用一光微影製程將該犧牲層圖案化。使用一自對準製程在經圖案化犧牲層旁邊形成間隔件。然後移除犧牲層,且然後可使用剩餘間隔件來將鰭式結構圖案化。
本揭露提供IC晶片封裝(例如,整合式扇出(InFO)封裝)之實例結構及其實例製作方法以減少或防止IC晶片中之介電層之分層且因此提高IC晶片可靠性以實現較高IC晶片效能。在某些實施例中,IC晶片封裝可包含一或多個IC晶片,其可包含一裝置區域、環繞裝置區域之一密封環區域及環繞密封環區域之一劃割道區域。在某些實施例中,裝置區域可包含:一裝置層,其安置於一基板上;一通路層,其安置於裝置層上;一互連結構,其安置於通路層上;鈍化層,其安置於互連結構上;及一應力緩衝層,其安置於鈍化層上。在某些實施例中,裝置層在裝置區域中之一部分可包含電主動半導體裝置(例如,GAA FET、finFET或MOSFET)。在某些實施例中,裝置層在密封環區域及劃割道區域中之部分不包含半導體裝置。在某些實施例中,裝置層在劃割道區域中之部分可包含測試結構及/或非電主動(「虛設」)半導體裝置。
在某些實施例中,互連結構在裝置區域中之一部分可包含可連接至電源供應器及/或電主動裝置之導電線及導電通路之一導電結構。在某些實施例中,互連結構在密封環區域中之一部分可包含一密封環金屬結構(「SR金屬結構」),且互連結構在劃割道區域中之一部分可包含一劃割道金屬結構(「SL金屬結構」)。SR金屬結構及SL金屬結構可包含不連接至電源供應器或電主動裝置之虛設金屬線及虛設金屬通路。
在某些實施例中,SR金屬結構可在IC晶片之製作及/或封裝期間保護裝置區域中之結構。在某些實施例中,SR金屬結構安置於通路層中之金屬通路上且實體地連接至該等金屬通路。SR金屬結構與金屬通路進行實體連接可防止或減少互連結構中及裝置層中之介電層之分層。介電層之分層可由於在IC晶片製作之一晶粒單粒化製程期間在互連結構及裝置層接近於IC晶片之拐角及側邊緣之部分中誘發之橫向機械及/或熱應力而發生。在某些實施例中,實體地連接至SR金屬結構的通路層中之金屬通路之數目係大於10且每一金屬通路之寬度係約20 nm至約60 nm以充分地防止介電層發生分層或減小介電層中之分層長度。
在某些實施例中,SL金屬結構可包含導電堆疊之一陣列,該等導電堆疊中之每一者可包含呈各種組態之一堆疊虛設金屬線及虛設金屬通路。基於劃割道區域中之導電堆疊之配置,可防止或減少互連結構中及裝置層中之介電層之分層。在某些實施例中,導電堆疊可在劃割道區域中配置成(i)在毗鄰的導電堆疊之間具有約40 nm至約160 nm之一距離且(ii)覆蓋小於或等於劃割道區域之總表面積之約50% (例如,約30%至約50%)以充分防止介電層發生分層或減小介電層中之分層長度。
在某些實施例中,藉由(i)將SR金屬結構實體地連接至通路層中之超過10個金屬通路、(ii)使SL金屬結構之導電堆疊彼此間隔開約40 nm至約160 nm之一距離及/或(iii)將導電堆疊配置成覆蓋小於或等於劃割道區域之總表面積之約50%,與不具有SR金屬結構及SL金屬結構之上文所闡述組態之IC晶片相比,可將介電層中之分層長度減小約80%至約90% (例如,可自約7 µm減小至小於約1 µm)。
在某些實施例中,用於製作IC晶片之實例方法可包含在一晶圓上形成裝置層、通路層、互連結構、鈍化層及應力緩衝層,後續接著三階段晶粒單粒化製程及一封裝製程。在某些實施例中,晶粒單粒化製程之一第一階段可包含使用一微影製程自劃割道區域移除應力緩衝層之部分。在某些實施例中,晶粒單粒化製程之一第二階段可包含在晶圓中藉由使用一雷射開槽製程自劃割道區域移除鈍化層、互連結構、通路層、裝置層及晶圓之部分而沿著劃割道區域形成一溝槽。在某些實施例中,晶粒單粒化製程之一第三階段可包含使用一晶圓鋸割製程穿過溝槽切割晶圓。
藉由使用具有微影製程之三階段晶粒單粒化製程,與在不包含一微影製程之一兩階段晶粒單粒化製程中使用之一雷射相比,可針對第二階段中之雷射開槽製程使用一較低功率密度雷射(例如,低約30%至約50%)。在兩階段晶粒單粒化製程中,使用一較高功率密度雷射,此乃因使用該雷射來在晶圓鋸割製程之前連同鈍化層、互連結構、通路層、裝置層及晶圓之部分移除應力緩衝層之部分。在三階段晶粒單粒化製程期間降低雷射功率密度可實質上減少或防止互連結構中及裝置層中之介電層之分層及空隙在IC晶片中之互連結構之金屬線中之形成。因此,與在兩階段晶粒單粒化製程之後形成之IC晶片相比,在三階段晶粒單粒化製程之後形成之IC晶片具有較尖銳邊緣輪廓及高出約10倍之IC晶片可靠性。
圖1A圖解說明根據某些實施例具有一第一IC晶片封裝101及一第二IC晶片封裝102之一IC晶片封裝100之一剖面圖。在某些實施例中,IC晶片封裝100可具有其中第一IC晶片封裝101堆疊於第二IC晶片封裝102上之一整合式扇出(InFO)封裝上封裝(PoP)之一封裝結構。在某些實施例中,第一IC晶片封裝101與第二IC晶片封裝102可彼此類似或不同。在某些實施例中,第一IC晶片封裝101可包含一系統單晶片(SoC)封裝且第二IC晶片封裝102可包含一記憶體晶片封裝(例如,一動態隨機存取記憶體(DRAM)晶片封裝)。在某些實施例中,第一IC晶片封裝101與第二IC晶片封裝102可透過封裝間連接件103、第一IC晶片封裝101之貫穿通路105及第二IC晶片封裝之接點墊107彼此機械及電耦合。在某些實施例中,封裝間連接件103可包含導電接合結構。在某些實施例中,一密封層109可安置於第一IC晶片封裝101與第二IC晶片封裝102之間未由封裝間連接件103佔據之區域中。在某些實施例中,密封層109可包含具有二氧化矽粒子之一樹脂材料、一環氧樹脂材料或其他適合密封劑材料。
在某些實施例中,第一IC封裝101可包含:(i)一IC晶片111;(ii)一介電層115,其安置於IC晶片111之一前側表面上;(iii)重佈層(RDL) 119,其安置於介電層115中;(iv)金屬接點墊121,其安置於介電層115上且與RDL 119電接觸;(v)導電接合結構123,其安置於金屬接點墊121上;(vi)一成型層125,其環繞IC晶片111;(vii)導電貫穿通路105,其安置於成型層125中且毗鄰於IC晶片111;及(viii)晶粒附接膜127,其安置於IC晶片111之一背側表面上。
在某些實施例中,RDL 119可透過IC晶片111之導電通路143 (論述於下文中)電連接至IC晶片111之裝置層129 (論述於下文中)之半導體裝置且可透過導電貫穿通路105及導電通路143將該等半導體裝置電連接至第二IC晶片封裝102。RDL 119可經組態以自IC晶片111扇出,使得IC晶片111上之I/O連接(未展示)可重佈至比IC晶片111大之一區,且因此增加IC晶片111之I/O連接之數目。在某些實施例中,導電接合結構123可透過金屬接點墊121電連接至RDL 119。在某些實施例中,導電接合結構123可將第一IC晶片封裝101電連接至一印刷電路板(PCB)。
在某些實施例中,導電貫穿通路105、金屬接點墊121及RDL 119可包含彼此類似或不同之一材料。在某些實施例中,導電貫穿通路105、金屬接點墊121及RDL 119可包含一金屬(諸如銅及鋁)、一金屬合金(諸如銅合金及鋁合金)或其一組合。在某些實施例中,導電貫穿通路105、金屬接點墊121及RDL 119可包含一鈦襯層及一銅填料。鈦襯層可安置於導電貫穿通路105、金屬接點墊121及RDL 119之底部表面及側壁上。在某些實施例中,介電層115可包含一介電層堆疊。在某些實施例中,成型層125可包含一樹脂材料或一環氧樹脂材料。
參考圖1A至圖1J闡述IC晶片111。圖1B至圖1D係根據某些實施例之圖1A之區域111A之放大圖。圖1B圖解說明根據某些實施例之區域111A中之結構之一等軸視圖。圖1C及圖1D圖解說明根據某些實施例之沿著圖1B之線B-B之不同剖面圖,具有圖1B中為了簡單起見未展示之額外結構。圖1E圖解說明根據某些實施例之IC晶片111之一部分之一不同剖面圖。圖1F至圖1H圖解說明根據某些實施例之沿著圖1C之線C-C的IC晶片111之不同俯視圖。圖1I至圖1J圖解說明根據某些實施例之沿著圖1A之線A-A的IC晶片111之不同俯視圖。圖1A至圖1J中具有相同註釋之元件之論述彼此適用,除非另外提及。
在某些實施例中,IC晶片111可包含:(i)一裝置區域108A;(ii)一密封環區域108B,其環繞裝置區域108A;及(iii)一劃割道區域108C,其環繞密封環區域108B。如下文詳細地闡述,在某些實施例中,裝置區域108A可包含電主動裝置及結構,且密封環區域108B及劃割道區域108C可包含非電主動(「虛設」)金屬結構。在某些實施例中,密封環區域108B及劃割道區域108C不包含電主動裝置及結構。在某些實施例中,劃割道區域108C可包含測試結構及/或虛設半導體裝置。在某些實施例中,密封環區域108B中之結構可藉由在IC晶片111之製作及/或封裝期間提供對處理化學劑(例如,蝕刻劑)及/或濕氣之擴散之一阻障而保護裝置區域108A中之結構。
在某些實施例中,IC晶片111可包含:(i)一基板104;(ii)一裝置層129,其安置於基板104上;(iii)一通路層138,其安置於裝置層129上;(iv)一互連結構131,其安置於通路層138上;(v)氧化物層135,其安置於互連結構131上;(vi)氮化物層137,其安置於氧化物層135上;(vii)導電墊141,其安置於互連結構131在裝置區域108A及密封環區域108B中之部分上;(viii)一聚合物層139,其安置於導電墊141上以及氮化物層137在裝置區域108A及密封環區域108B中之部分上;(ix)導電通路143,其安置於導電墊141上裝置區域108A中;及(x)一應力緩衝層145,其安置於聚合物層139上。
在某些實施例中,基板104可係一半導體材料,諸如矽、鍺(Ge)、矽鍺(SiGe)、一絕緣體上矽(SOI)結構、其他適合半導體材料及其一組合。此外,基板104可摻雜有p型摻雜劑(例如,硼、銦、鋁或鎵)或n型摻雜劑(例如,磷或砷)。
在某些實施例中,導電通路143可透過導電墊141電連接至互連結構131在裝置區域108A中之部分。在某些實施例中,密封環區域108B及劃割道區域108C不包含導電通路143,且劃割道區域108C不包含導電墊141。在某些實施例中,導電通路143可包含(i)一導電材料,諸如銅(Cu)、鋁(Al)、鎢(W)、鈦(Ti)、鉭(Ta)、氮化鈦(TiN)、氮化鉭(TaN)、鈦鋁(TiAl)、氮化鈦鋁(TiAlN)及氮化鎢(WN);(ii)一金屬合金,諸如銅合金及鋁合金;以及(iii)其一組合。在某些實施例中,導電通路143可包含一鈦(Ti)襯層及一銅(Cu)填料。鈦襯層可安置於導電通路143之底部表面及側壁上。導電通路143可具有與RDL 119進行實體接觸之頂部表面及與導電墊141進行實體接觸之底部表面。在某些實施例中,導電墊141可包含鋁。
在某些實施例中,導電通路143可藉由聚合物層139彼此電隔離。在某些實施例中,聚合物層139可包含聚苯并噁唑(PBO)、苯并環丁烯(BCB)或一適合聚合物。在某些實施例中,氧化物層135可包含氧化矽(SiO 2)或另一適合基於氧化物的介電材料。在某些實施例中,氮化物層137可包含可在上覆於氮化物層137上之結構之形成期間及/或在IC晶片111之封裝期間為互連結構131及裝置層129提供濕氣控制之氮化矽(SiN)或另一適合基於氮化物的介電材料。在某些實施例中,氧化物層135及氮化物層137可稱為鈍化層。
在某些實施例中,應力緩衝層145可減輕在IC晶片111之封裝期間(諸如在成型層125之形成期間、在RDL 119之形成期間及/或在導電接合結構123之形成期間)誘發之機械及/或熱應力。在某些實施例中,應力緩衝層145亦可減輕在用於形成IC晶片111之三階段晶粒單粒化製程(詳細地闡述於下文中)期間在導電通路143、氧化物層135、氮化物層137及/或下伏於氧化物層135下之其他介電層中誘發之熱應力。因此,應力緩衝層145可減小在三階段晶粒單粒化製程期間氧化物層135、氮化物層137及/或下伏於氧化物層135下之其他介電層發生分層之風險。在某些實施例中,應力緩衝層145可形成有用於使應力實質上均勻地分佈在下伏的層(諸如氧化物層135、氮化物層137及互連結構131之介電層)上之一楔形結構,如圖1A中所展示。應力緩衝層145之楔形側輪廓可提供比由具有垂直側輪廓之應力緩衝層提供的更均勻的應力分佈。
在某些實施例中,應力緩衝層145之楔形側壁可與聚合物層139之頂部表面或與一X軸形成角度A及B。在某些實施例中,角度A與B可彼此相等或不同。在某些實施例中,角度A及B可大於約50度且小於約90度。在某些實施例中,應力緩衝層145之底部邊緣與IC晶片111之邊緣相距距離D1及D2,如圖1A中所展示。在某些實施例中,距離D1與D2可彼此類似或不同並且可大於約1 µm且小於約10 µm。此等尺寸範圍可將應力緩衝層145組態成使在IC晶片111之封裝期間及/或在三階段晶粒單粒化製程期間誘發之應力得到充分緩衝及/或實質上均勻地分佈。
在某些實施例中,應力緩衝層145可包含一介電材料,諸如具有小於約3.5之一介電常數(k)之一低介電係數材料、一未摻雜矽酸鹽玻璃(USG)及氟化二氧化矽玻璃(FSG)。在某些實施例中,應力緩衝層145可包含一聚合物材料,諸如聚醯亞胺、聚苯并噁唑(PBO)、一基於環氧樹脂的聚合物、一基於苯酚的聚合物及苯并環丁烯(BCB)。在某些實施例中,應力緩衝層145可包含一光敏材料,該光敏材料可利用一微影製程圖案化以形成圖1A中所展示之結構。
參考圖1A,在某些實施例中,裝置層129在裝置區域108A中之部分可包含可利用淺溝槽隔離(STI)區域133彼此隔離之半導體裝置,諸如GAA FET、finFET及MOSFET。在某些實施例中,裝置層129在密封區域108B及劃割道區域108C中之部分不包含半導體裝置。
圖1B圖解說明根據某些實施例之圖1A之區域111A中之裝置層129、通路層138及互連結構131之一FET 147的一等軸視圖。圖1B中為了簡單起見未展示互連結構131之元件。在某些實施例中,FET 147可表示n型FET 147 (NFET 147)或p型FET 147 (PFET 147)且對FET 147之論述適用於NFET 147及PFET 147兩者,除非另外提及。在某些實施例中,FET 147可形成於基板104上且可包含安置於一鰭式結構106上之閘極結構112之一陣列及安置於鰭式結構106未被閘極結構112覆蓋之部分上之S/D區域110A至110C之一陣列(S/D區域110A在圖1B中可見;S/D區域110A至110C在圖1C及圖1D中可見)。在某些實施例中,鰭式結構106可包含類似於基板104之一材料且沿著一X軸延伸。在某些實施例中,FET 147可進一步包含閘極間隔件114、STI區域116、蝕刻停止層(ESL) 117A及層間介電(ILD)層118A至118B。在某些實施例中,閘極間隔件114、STI區域116、ESL 117A及ILD層118A至118B可包含一絕緣材料,諸如氧化矽、氮化矽(SiN)、氮化矽碳(SiCN)、氧碳氮化矽(SiOCN)及氧化矽鍺。
參考圖1C,在某些實施例中,FET 147可係一GAA FET 147且可包含:(i) S/D區域110A至110C;(ii)接點結構130,其安置於S/D區域110A至110C上;(iii)通路結構136,其安置於接點結構130上;(iv)奈米結構式通道區域120,其安置於鰭式結構106上;及(v)閘極結構112,其環繞奈米結構式通道區域120。如本文中所使用,術語「奈米結構式」定義具有小於約100 nm (例如約90 nm、約50 nm或約10 nm)之一水平尺寸(例如,沿著一X軸及/或Y軸)及/或一垂直尺寸(例如,沿著一Z軸)之一結構、層及/或區域;小於約100 nm之其他值係在本揭露之範疇內。在某些實施例中,FET 147可係一finFET 147,如圖1D中所展示。
在某些實施例中,奈米結構式通道區域120可包含與基板104類似或不同之半導體材料。在某些實施例中,奈米結構式通道區域120可包含Si、SiAs、磷化矽(SiP)、SiC、SiCP、SiGe、矽鍺硼(SiGeB)、鍺硼(GeB)、矽鍺錫硼(SiGeSnB)、一III-V族半導體化合物或其他適合半導體材料。儘管展示奈米結構式通道區域120之矩形剖面,但奈米結構式通道區域120可具有具其他幾何形狀(例如,圓形、橢圓形、三角形或多邊形)之剖面。環繞奈米結構式通道區域120之閘極結構112之閘極部分可藉由內部間隔件113與毗鄰的S/D區域110A至110C電隔離。內部間隔件113可包含一絕緣材料,諸如SiO x、SiN、SiCN、SiOCN及其他適合絕緣材料。
閘極結構112中之每一者可包含:(i)一界面氧化物(IO)層122;(ii)一高介電係數(HK)閘極介電層124,其安置於IO層122上;(iii)一功函數金屬(WFM)層126,其安置於HK閘極介電層124上;及(iv)一閘極金屬填充層128,其安置於WFM層126上。如本文中所使用,術語「高介電係數」係指一高介電常數。在半導體裝置結構及製造製程領域中,高介電係數係指大於SiO 2之介電常數(例如,大於約3.9)之一介電常數。IO層122可包含氧化矽(SiO 2)、氧化矽鍺(SiGeO x)、氧化鍺(GeO x)或其他適合氧化物材料。HK閘極介電層124可包含一高介電係數材料,諸如氧化鉿(HfO 2)、氧化鈦(TiO 2)、氧化鉿鋯(HfZrO)、氧化鉭(Ta 2O 3)、鉿矽酸鹽(HfSiO 4)、氧化鋯(ZrO 2)、鋯矽酸鹽(ZrSiO 2)及其他適合高介電係數材料。
針對NFET 147,WFM層126可包含鈦鋁(TiAl)、碳化鈦鋁(TiAlC)、鉭鋁(TaAl)、碳化鉭鋁(TaAlC)、摻雜Al的Ti、摻雜Al的TiN、摻雜Al的Ta、摻雜Al的TaN、其他適合基於Al的導電材料或其一組合。針對PFET 147,WFM層126可包含實質上無Al (例如,不具有Al)的基於Ti或基於Ta的氮化物或合金,諸如氮化鈦(TiN)、氮化鈦矽(TiSiN)、鈦金(Ti-Au)合金、鈦銅(Ti-Cu)合金、氮化鉭(TaN)、氮化鉭矽(TaSiN)、鉭金(Ta-Au)合金、鉭銅(Ta-Cu)、其他適合實質上無Al導電材料或其一組合。閘極金屬填充層128可包含一導電材料,諸如鎢(W)、Ti、銀(Ag)、釕(Ru)、鉬(Mo)、銅(Cu)、鈷(Co)、Al、銥(Ir)、鎳(Ni)、金屬合金、其他適合導電材料及其一組合。
針對NFET 147,S/D區域110A至110C中之每一者可包含一磊晶生長的半導體材料,諸如Si,及n型摻雜劑,諸如磷及其他適合n型摻雜劑。針對PFET 147,S/D區域110A至110C中之每一者可包含一磊晶生長的半導體材料,諸如Si及SiGe,以及p型摻雜劑,諸如硼及其他適合p型摻雜劑。在某些實施例中,接點結構130中之每一者可包含:(i)矽化物層132,其安置於S/D區域110A至110C中之每一者內;及(ii)一接點插塞134,其安置於矽化物層132上。在某些實施例中,矽化物層132可包含一金屬矽化物。在某些實施例中,接點插塞134可包含具有低電阻率(例如,約50 μΩ-cm、約40 μΩ-cm、約30 μΩ-cm、約20 μΩ-cm或約10 μΩ-cm之電阻率)之導電材料,諸如鈷(Co)、鎢(W)、釕(Ru)、銥(Ir)、鎳(Ni)、鋨(Os)、銠(Rh)、鋁(Al)、鉬(Mo)、具有低電阻率之其他適合導電材料及其一組合。在某些實施例中,通路結構136可安置於接點結構130上且可包含導電材料,諸如Ru、Co、Ni、Al、Mo、W、Ir、Os、Cu及Pt。接點結構130可透過通路結構136電連接至上覆的互連結構131。
參考圖1A至圖1D,在某些實施例中,通路層138可包含:(i) ESL 117B及117C;(ii) ILD層136C,其安置於ESL 117B與117C之間;(iii)通路136A,其安置於ILD層136C以及ESL 117B及117C在裝置區域108A中之部分中;及(iv)通路136B,其安置於ILD層136C以及ESL 117B及117C在密封環區域108B中之部分中。通路層138在劃割道區域108C中不具有通路。在某些實施例中,通路層138可透過通路136A將裝置層中之半導體裝置(例如,FET 147)電連接至互連結構131在裝置區域108A中之部分。在某些實施例中,通路136A及136B可包含一導電材料,諸如Ru、Co、Ni、Al、Mo、W、Ir、Os、Cu及Pt。ILD層136C以及ESL 117B及117C可包含一絕緣材料,諸如氧化矽、氮化矽(SiN)、氮化矽碳(SiCN)、氧碳氮化矽(SiOCN)及氧化矽鍺。
參考圖1A至圖1D,在某些實施例中,互連結構131可安置於通路層138上。在某些實施例中,互連結構131可包含互連層M1至M7。儘管參考圖1A及圖1C至圖1E論述七個互連層M1至M7,但互連結構131可具有任何數目個互連層。互連層M1至M7中之每一者可包含一ESL 140及一ILD層142。ESL 140可包含具有介於自約4至約10之範圍內之一介電常數之一介電材料,諸如氧化鋁(Al xO y)、摻雜氮的碳化矽(SiCN)及摻雜氧的碳化矽(SiCO)。
在某些實施例中,ILD層142可包含具有比氧化矽之介電常數低之一介電常數(例如,介於約2與約3.7之間的介電常數)之一低介電係數(LK)或超低介電係數(ELK)材料。LK或ELK介電材料可減小互連層M1至M7之間的寄生電容。在某些實施例中,LK或ELK介電材料可包含碳氧化矽(SiOC)、摻雜氮的碳化矽(SiCN)、氧碳氮化矽(SiCON)或摻雜氧的碳化矽。在某些實施例中,ILD層142可包含具有小於約2 (例如,介於自約1至約1.9之範圍內)之一低介電常數之一或多個絕緣碳材料層。在某些實施例中,該一或多個絕緣碳材料層可包含具有介於自約1至約1.5之範圍內之一介電常數之一或多個氟化石墨烯層,或者可包含一或多個石墨烯氧化物層。
在某些實施例中,互連結構131在裝置區域108A中之部分可包含(i)互連層M1、M3、M5及M7中之每一者中之電主動導電線146A及(ii)互連層M2、M4及M6中之每一者中之電主動導電通路144A。導電線146A及導電通路144A可電連接至電源供應器及/或主動裝置。導電線146A及導電通路144A之佈局係例示性的且非限制性的,並且導電線146A及導電通路144A之其他佈局變化係在本揭露之範疇內。互連層M1至M7中之每一者中之導電線146A及導電通路144A之數目及配置可不同於圖1A及圖1C至圖1D中所展示之數目及配置。FET 147與互連結構131在裝置區域中之部分之間的佈線(亦稱為「電連接」)係例示性的且非限制性的。FET 147與互連層M1至M7之間可存在圖1A及圖1C至圖1D之剖面圖中不可見之佈線。
導電線146A中之每一者可安置於ILD層142內,且導電通路144A中之每一者可安置於ILD層142內並且一對ESL 140安置於對應ILD層142之頂部及底部表面上。導電通路144A提供毗鄰的互連層之導電線146A之間的電連接。在某些實施例中,導電通路144A可包含一導電材料,諸如Cu、Ru、Co、Mo、一Cu合金(例如,Cu-Ru、Cu-Al或銅-錳(CuMn))、碳奈米管、石墨烯層及任何其他適合導電材料。在某些實施例中,導電線146可包含導電材料,諸如Cu、Ru、Co、Mo、碳奈米管、石墨烯層及任何其他適合導電材料。在某些實施例中,導電線146A及導電通路144A可包含一金屬襯層(未展示),導電材料安置於該金屬襯層上。該金屬襯層可包含一金屬,諸如鉭、鈷及其他適合金屬或金屬氮化物,諸如氮化鈦、氮化鉭及其他適合金屬氮化物。互連層M1至M7中之一或多者之導電線146A及導電通路144A可係單鑲嵌結構或雙鑲嵌結構。在某些實施例中,導電線146A之厚度T1至T4可彼此實質上相等或不同。
在某些實施例中,互連結構131在密封環區域108B中之部分可包含(i)互連層M1、M3、M5及M7中之每一者中之虛設金屬線146B及(ii)互連層M2、M4及M6中之每一者中之虛設金屬通路144B。虛設金屬線146B及虛設金屬通路144B之佈局係例示性的且非限制性的。互連層M1至M7中之每一者之虛設金屬線146B及虛設金屬通路144B之數目及配置可不同於圖1A及圖1C至圖1D中所展示之數目及配置。虛設金屬線146B及虛設金屬通路144B不電連接至電源供應器及/或主動裝置。在某些實施例中,由虛設金屬線146B及虛設金屬通路144B形成之金屬結構可藉由在IC晶片111之製作及/或封裝期間提供對處理化學劑(例如,蝕刻劑)及/或濕氣之擴散之一阻障而保護裝置區域108A中之結構。
在某些實施例中,互連層M1中之虛設金屬線146B可實體地連接至通路136B以防止介電層發生分層或減小介電層(例如,ILD層142、136、118A及/或118B)中之分層長度。儘管圖1A及圖1C至圖1D展示一個通路136B連接至互連層M1中之一個虛設金屬線146B,但互連層M1中之虛設金屬線146B中之每一者可連接至一或多個通路136B。在某些實施例中,互連層M1中之一或多個虛設金屬線146B可不連接至通路136B。藉由將虛設金屬線146B及虛設金屬通路144B之堆疊實體地連接至通路136B,可防止或最小化在IC晶片製作期間(例如,在一晶粒單粒化製程期間)在互連結構131及裝置層129接近於IC晶片111之拐角及側邊緣之部分中應力誘發的損壞之橫向傳播。因此,介電層中之應力誘發的分層長度可減小至小於約1 µm。
在某些實施例中,在密封環區域108B中且連接至互連層M1中之虛設金屬線146B之通路136B之總數目可大於約10 (例如,約11至約50)且通路136B可具有約20 nm至約60 nm之一寬度W1。在通路136B之此等尺寸範圍及數量範圍內,在不危及IC晶片之大小及製造成本之情況下,可充分地防止介電層發生分層或可顯著減小介電層中之分層長度。
在某些實施例中,互連結構131在劃割道區域108C中之部分可包含(i)互連層M1、M3、M5及M7中之每一者中之虛設金屬線146C及(ii)互連層M2、M4及M6中之每一者中之虛設金屬通路144C。虛設金屬線146C及虛設金屬通路144C之佈局係例示性的且非限制性的。互連層M1至M7中之每一者中之虛設金屬線146C及虛設金屬通路144C之數目及配置可不同於圖1A及圖1C至圖1D中所展示之數目及配置。虛設金屬線146C及虛設金屬通路144C不電連接至電源供應器及/或主動裝置。
在某些實施例中,劃割道區域108C可包含導電堆疊148A至148D (亦稱為「金屬塔148A至148D」),該等導電堆疊中之每一者由彼此連接之虛設金屬線146C及虛設金屬通路144C之一堆疊形成。在某些實施例中,導電堆疊148A至148D可藉由ILD層142在劃割道區域108C中之部分而彼此分隔開。在某些實施例中,每一導電堆疊148A至148D在互連層M1、M3、M5及M7中之虛設金屬線146C可彼此對準(未展示)或可彼此不對準,如圖1A及圖1C至圖1D中所展示。導電堆疊148A至148B之毗鄰的虛設金屬線146C可分隔開距離D3至D6,如圖1C至圖1D中所展示。在某些實施例中,距離D3至D6可彼此類似或不同。在某些實施例中,替代圖1A及圖1C至圖1D中所展示之堆疊配置,每一導電堆疊148A至148D可具有如圖1E中所展示的虛設金屬線146C及虛設金屬通路144C之一堆疊配置。導電堆疊148A至148D之堆疊配置係例示性的且非限制性的。
在某些實施例中,劃割道區域108C可具有導電堆疊148A至148J之一陣列,如圖1F中所展示,圖1F圖解說明沿著圖1C之線C-C之一俯視圖。在某些實施例中,圖1A及圖1C至圖1D中之導電堆疊148A至148B之剖面圖可沿著圖1F之線D-D。在某些實施例中,劃割道區域108C可包含用於在IC晶片製作之一化學機械拋光(CMP)製程期間控制表面均勻度的控制金屬條150之一陣列,如圖1F中所展示。在某些實施例中,一列控制金屬條150 (展示於圖1F中)或兩列控制金屬條150 (展示於圖1G中)可放置於導電堆疊148A至148B之陣列中之導電堆疊之毗鄰列之間。在某些實施例中,兩列的控制金屬條150可彼此間隔開約10 nm至約20 nm之一距離D9,如圖1G中所展示。在某些實施例中,替代圖1F至圖1G中所展示的導電堆疊148A至148J之配置,劃割道區域108C中之導電堆疊148A至148J可如圖1H中所展示而配置。
在某些實施例中,導電堆疊148A至148D以及其他類似導電堆疊可如圖1I至圖1J中所展示而配置在劃割道區域108C中,圖1I至圖1J圖解說明沿著圖1A之線A-A之不同俯視圖。在某些實施例中,圖1A及圖1C至圖1D中之IC晶片111之剖面圖可沿著圖1I之線E-E或圖1J之線F-F。圖1I至圖1J中為了簡單起見未展示裝置區域108A及密封環區域108B之元件。如圖1I中所展示,在某些實施例中,導電堆疊148A至148D以及其他類似導電堆疊可配置在劃割道區域108C在IC晶片111之拐角處之部分中,或者可配置在劃割道區域108C在IC晶片111之拐角處及沿著IC晶片111之側面之部分中。
劃割道區域108C中之導電堆疊之數目及配置係例示性的且非限制性的。在某些實施例中,劃割道區域108C可在以下限制下具有導電堆疊之任何數目及配置:(i)劃割道區域108C由導電堆疊覆蓋之總表面積大於劃割道區域108C之總表面積之約30%且小於其約50%,及(ii)毗鄰的導電堆疊之毗鄰的虛設金屬線146C之間的距離(例如,距離D3至D8)係約40 nm至約160 nm。在某些實施例中,距離D3至D8可彼此類似或不同。
在此等尺寸範圍內,在不危及IC晶片之大小及製造成本之情況下,虛設金屬線146C及虛設金屬通路144C之導電堆疊可充分防止介電層發生分層或顯著減小介電層中之分層長度。此等尺寸範圍提供一導電堆疊密度,該導電堆疊密度可沿著一Z軸提供對在IC晶片製作期間(例如,在一晶粒單粒化製程期間)在互連結構131及裝置層129接近於IC晶片111之拐角及側邊緣之部分中誘發之應力之應力鬆弛。因此,可藉由控制虛設金屬線146C及虛設金屬通路144C之密度而防止或最小化沿著一X軸之應力誘發的損壞(例如,介電層中之應力誘發的分層)。
若導電堆疊覆蓋大於劃割道區域108C之總表面積之約50%及/或毗鄰的導電堆疊之毗鄰的虛設金屬線146C之間的距離(例如,距離D3至D8)小於約40 nm,則歸因於導電堆疊之高密度而無法防止或最小化介電層中之應力誘發的分層之橫向傳播,此防止沿著一Z軸之應力鬆弛。另一方面,若導電堆疊覆蓋小於劃割道區域108C之總表面積之約30%及/或毗鄰的導電堆疊之毗鄰的虛設金屬線146C之間的距離(例如,距離D3至D8)大於約160 nm,則跨越IC晶片111之不同區域之表面非均勻度在IC晶片製作之一CMP製程期間增加。
圖1K圖解說明根據某些實施例之一IC晶片封裝100*之一剖面圖。圖1A至圖1J中具有相同註釋之元件之論述彼此適用,除非另外提及。類似於IC晶片封裝100,IC晶片封裝100*可具有一InFO封裝結構,但IC晶片封裝100*不具有一PoP結構。在某些實施例中,IC晶片封裝100*之IC晶片111可安置於一半導體基板149上而非另一IC晶片封裝上。
圖1L圖解說明根據某些實施例之一IC晶片封裝100**之一剖面圖。圖1A至圖1J中具有相同註釋之元件之論述彼此適用,除非另外提及。IC晶片封裝100**可具有一InFO封裝結構,但IC晶片封裝100**不具有一PoP結構。不同於IC晶片封裝100,IC晶片封裝100**可包含背側介電層115*中之背側RDL 119*及安置於背側接點墊121*上之背側導電接合結構123*。對RDL 119、介電層115、導電接合結構123及接點墊121之論述分別適用於背側RDL 119*、背側介電層115*、背側導電接合結構123*及背側接點墊121*,除非另外提及。
在某些實施例中,IC晶片111*可具有一裝置層129*。對裝置層129之論述適用於裝置層129*,除非另外提及。在某些實施例中,安置於裝置層129*之前側表面129f上之結構類似於安置於裝置層129中之結構。不同於IC晶片111,IC晶片111*可包含:(i)一背側通路層138*,其安置於裝置層129*之背側表面129b上;(ii)一背側互連結構131*,其安置於背側通路層138*上;(iii)一背側氧化物層135*,其安置於背側互連結構131*上;(iv)一背側氮化物層137*,其安置於背側氧化物層135*上;(v)背側導電墊141*,其安置於背側互連結構131*在裝置區域108A及密封環區域108B中之部分上;(vi)一背側聚合物層139*,其安置於背側導電墊141*上及背側氮化物層137*在裝置區域108A及密封環區域108B中之部分上;(vii)背側導電通路143*,其在裝置區域108A中安置於背側導電墊141*上;及(viii)一背側應力緩衝層145*,其安置於背側聚合物層139*上。對通路層138、互連結構131、氧化物層135、氮化物層137、導電墊141、聚合物層139、導電通路143、及應力緩衝層145之論述分別適用於背側通路層138*、背側互連結構131*、背側氧化物層135*、背側氮化物層137*、背側導電墊141*、背側聚合物層139*、背側導電通路143*、及背側應力緩衝層145*,除非另外提及。在某些實施例中,互連結構131與131*中線及通路之數目及配置可彼此類似或不同。
圖2係根據某些實施例用於IC晶片封裝100之一實例方法200之一流程圖。出於說明性目的,將參考如圖3至圖17中所圖解說明之用於製作IC晶片封裝100之實例製作製程闡述圖2中所圖解說明之操作。圖3至圖17係根據某些實施例之IC晶片封裝100在各種製作階段處之剖面圖。取決於特定應用,操作可以一不同次序執行或不執行。應注意,方法200可不產生一完整IC晶片封裝100。因此,應理解,可在方法200之前、期間及之後提供額外製程,且本文中可僅簡要地闡述某些其他製程。上文闡述了圖3至圖17中具有與圖1A至圖1D中之元件相同之註釋之元件。
參考圖2,在操作205中,在一晶圓上形成一裝置層,在裝置層上形成一通路層,且在通路層上形成一互連結構。舉例而言,如圖3中所展示,在晶圓104*上形成裝置層129,在裝置層129上形成通路層138,且在通路層138上形成互連結構131。在某些實施例中,可在裝置層129中形成半導體裝置,諸如GAA FET、finFET及MOSFET。儘管圖3展示兩個晶粒311及311*,但晶圓104*可具有任何數目個晶粒。
參考圖2,在操作210中,在互連結構上沉積氧化物層。舉例而言,如圖3中所展示,在互連結構131上沉積氧化物層135。在某些實施例中,沉積氧化物層135可包含在互連結構131上沉積一層氧化矽或另一適合絕緣氧化物材料以形成圖3之結構。
參考圖2,在操作215中,在互連結構上形成導電墊。舉例而言,如圖4中所展示,在互連結構131上形成導電著陸墊141。形成導電著陸墊141可包含以下順序操作:(i)在氧化物層135中藉由利用一微影製程及一蝕刻製程選擇性地移除氧化物層135之部分而形成開口(未展示)以暴露互連結構131之頂部表面;(ii)在該等開口中沉積一金屬層(未展示);及(iii)利用一微影製程及一蝕刻製程選擇性地移除該金屬層之部分。
參考圖2,在操作220中,在氧化物層及導電墊上沉積氮化物層。舉例而言,如圖4中所展示,在氧化物層135及導電墊141上沉積氮化物層137。在某些實施例中,沉積氮化物層137可包含在氧化物層135及導電墊141上沉積一層氮化矽或另一適合絕緣氮化物材料以形成圖4之結構。
參考圖2,在操作225中,在導電墊上形成導電通路。舉例而言,如參考圖5至圖6所闡述,在導電墊141上形成導電通路143。形成導電通路143可包含以下順序操作:(i)蝕刻氮化物層137之部分以暴露導電著陸墊141之頂部表面;(ii)形成聚合物層139,如圖5中所展示;(iii)在圖5之結構上沉積一金屬層(未展示);及(iv)利用一微影製程及一蝕刻製程選擇性地移除該金屬層之部分以形成圖6之結構。
參考圖2,在操作230中,執行三階段晶粒單粒化製程以形成第一及第二IC晶片。舉例而言,如參考圖7至圖10所闡述,執行三階段晶粒單粒化製程以形成第一IC晶片111及一第二IC晶片111*。
在某些實施例中,晶粒單粒化製程之第一階段可包含在晶粒311及311*中之每一者上形成應力緩衝層145,如圖8中所展示。形成應力緩衝層145可包含以下順序操作:(i)在圖6之結構上沉積一光敏材料層745,如圖7中所展示;(ii)利用一光微影製程將光敏材料層745圖案化以形成應力緩衝層145之楔形結構,如圖8中所展示;及(iii)對圖8之應力緩衝層145執行一固化製程。在某些實施例中,光敏材料層745可包含一聚合物材料,且固化製程可藉由交聯聚合物材料之聚合物鏈而使聚合物材料韌化或硬化。在某些實施例中,可在約250℃至約400℃之一溫度下執行固化製程達約1小時至約4小時之一持續時間。晶粒單粒化製程之第一階段可後續接著一晶圓薄化製程。
在某些實施例中,晶粒單粒化製程之第二階段可包含在劃割道區域108C中沿著劃割道形成溝槽956,如圖9中所展示。形成溝槽956可包含在劃割道區域108C中利用一雷射開槽製程移除氮化物層137、氧化物層135、互連結構131、通路層138、裝置層129及晶圓104*之部分。在某些實施例中,溝槽956向晶圓104*中延伸約1 µm至約5 µm之一距離D10以減小或防止在用於晶粒單粒化製程之第三階段中之一晶圓鋸割製程期間在氮化物層137、氧化物層135、互連結構131、通路層138及裝置層129上誘發之應力。
在某些實施例中,雷射開槽製程可包含使用具有約0.4 J/mm 2至約1.2 J/mm 2之一功率密度及約300 nm至約500 nm之一波長之一雷射954。此雷射功率密度比用於兩階段晶粒單粒化製程之一雷射開槽製程中之雷射功率密度低約30%至約50%。在兩階段晶粒單粒化製程中,在使用雷射開槽製程之前不利用一微影製程自劃割道區域移除應力緩衝層。而是,使用一雷射開槽製程自劃割道區域移除應力緩衝層以及氧化物層、氮化物層、互連結構、裝置層及晶圓以形成溝槽。因此,在兩階段晶粒單粒化製程之雷射開槽製程中需要一較高雷射功率密度。藉由在晶粒單粒化製程之第二階段期間使用一較低雷射功率密度,可實質上減少或消除熱損壞(諸如氮化物層137、氧化物層135、互連結構131之ILD層142之分層)及空隙在互連結構131及導電通路143中之形成。
在某些實施例中,晶粒單粒化製程之第三階段可包含將晶粒311與311*彼此分離開以形成IC晶片111及111*,如圖10中所展示。在某些實施例中,分離晶粒311與311*可包含使用一機械鋸1058穿過溝槽956鋸割晶圓104*。
參考圖2,在操作235中,在一載體基板上形成導電貫穿通路。舉例而言,如參考圖11至圖12所闡述,在一載體基板1160上形成導電貫穿通路105。形成導電貫穿通路105可包含以下順序操作:(i)在載體基板1160上沉積一解除接合層1162,如圖11中所展示;(ii)形成具有開口(未展示)之一經圖案化光阻劑層1166;(iii)在該等開口中沉積導電貫穿通路105之一金屬層以形成圖11之結構,及(iv)移除經圖案化光阻劑層1166以形成圖12之結構。
參考圖2,在操作240中,將第一IC晶片接合至載體基板。舉例而言,如圖13中所展示,利用一晶粒附接膜127將第一IC晶片111接合至載體基板1160。對第一IC晶片111進行接合可後續接著沉積成型層125以囊封第一IC晶片111及導電貫穿通路105以便形成圖13之結構。對成型層125進行沉積可後續接著一研磨製程或一CMP製程以將應力緩衝層145及成型層125之頂部表面實質上平坦化且暴露導電通路143之頂部表面,如圖14中所展示。
參考圖2,在操作245中,在第一IC晶片及導電貫穿通路上形成重佈層。舉例而言,如圖15中所展示,在第一IC晶片111及導電貫穿通路105上形成介電層115內之RDL 119。形成RDL 119可後續接著形成金屬接點墊121及導電接合結構123,如圖15中所展示。
參考圖2,在操作250中,將載體基板解除接合且將一IC晶片封裝耦合至導電貫穿通路。舉例而言,如參考圖16至圖17所闡述,將載體基板1160與第一IC晶片111解除接合且利用封裝間連接件103將第二IC晶片封裝102電耦合至導電貫穿通路105。對第二IC晶片封裝進行耦合可後續接著用密封層109之材料填充第一IC晶片封裝101與第二IC晶片封裝102之間的區域1664 (展示於圖16中),如圖17中所展示。
本揭露提供IC晶片封裝(例如,IC晶片封裝100、100*或100**)之實例結構及其實例製作方法以減少或防止IC晶片中之介電層之分層且因此提高IC晶片可靠性以實現較高IC晶片效能。在某些實施例中,IC晶片封裝可包含一或多個IC晶片(例如,IC晶片111),其可包含一裝置區域(例如,裝置區域108A)、環繞裝置區域之一密封環區域(例如,密封環區域108B)及環繞密封環區域之一劃割道區域(例如,劃割道區域108C)。在某些實施例中,裝置區域可包含:一裝置層(例如,裝置層129),其安置於一基板上;一通路層(例如,通路層138),其安置於裝置層上;一互連結構(例如,互連結構131),其安置於通路層上;鈍化層(例如,氧化物層135及氮化物層137),其安置於互連結構上;及一應力緩衝層(例如,應力緩衝層145),其安置於鈍化層上。在某些實施例中,裝置層在裝置區域中之一部分可包含電主動半導體裝置(例如,GAA FET、finFET或MOSFET)。在某些實施例中,裝置層在密封環區域及劃割道區域中之部分不包含半導體裝置。在某些實施例中,裝置層在劃割道區域中之部分可包含測試結構及/或非電主動(「虛設」)半導體裝置。
在某些實施例中,互連結構在裝置區域中之一部分可包含可連接至電源供應器及/或電主動裝置之導電線及導電通路之一導電結構。在某些實施例中,互連結構在密封環區域中之一部分可包含一SR金屬結構,且互連結構在劃割道區域中之一部分可包含一SL金屬結構。SR金屬結構及SL金屬結構可包含不連接至電源供應器或電主動裝置之虛設金屬線(例如,虛設金屬線146B及146C)及虛設金屬通路(例如,虛設金屬通路144B及144C)。
在某些實施例中,SR金屬結構實體地連接至通路層中之金屬通路(例如,通路136B)。SR金屬結構與金屬通路進行實體連接可防止或減少互連結構中及裝置層中之介電層之分層。在某些實施例中,實體地連接至SR金屬結構的通路層中之金屬通路之數目係大於10且每一金屬通路之寬度係約20 nm至約60 nm以充分地防止介電層發生分層或減小介電層中之分層長度。
在某些實施例中,SL金屬結構可包含導電堆疊(例如,導電堆疊148A至148J)之一陣列,該等導電堆疊中之每一者可包含呈各種組態之一堆疊虛設金屬線(例如,虛設金屬線146C)及虛設金屬通路(例如,虛設金屬通路144C)。基於劃割道區域中之導電堆疊之配置,可防止或減少互連結構中及裝置層中之介電層之分層。在某些實施例中,導電堆疊可在劃割道區域中配置成(i)在毗鄰的導電堆疊之間具有約40 nm至約160 nm之一距離且(ii)覆蓋小於或等於劃割道區域之總表面積之約50% (例如,約30%至約50%)以充分防止介電層發生分層或減小介電層中之分層長度。
在某些實施例中,藉由(i)將SR金屬結構實體地連接至通路層中之超過10個金屬通路、(ii)使SL金屬結構之導電堆疊彼此間隔開約40 nm至約160 nm之一距離及/或(iii)將導電堆疊配置成覆蓋小於或等於劃割道區域之總表面積之約50%,與不具有SR金屬結構及SL金屬結構之上文所闡述組態之IC晶片相比,可將介電層中之分層長度減小約80%至約90% (例如,可自約7 µm減小至小於約1 µm)。
在某些實施例中,一種結構包含:一基板,其具有一第一區域、環繞該第一區域之一第二區域及環繞該第二區域之一第三區域;一裝置層,其安置於該基板上;一通路層,其安置於該裝置層上;一互連結構,其安置於該通路層上;及一應力緩衝層,其具有楔形側輪廓,安置於該互連結構之第一部分及第二部分上。該裝置層在該第一區域上面之一部分包含裝置,該通路層在該第一區域上面之一第一部分包含一第一組通路,且該通路層在該第二區域上面之一第二部分包含一第二組通路。該互連結構在該第一區域上面之一第一部分包含連接至該等裝置之導電線,該互連結構在該第二區域上面之一第二部分包含連接至該第二組通路之一第一組虛設金屬線,且該互連結構在該第三區域上面之一第三部分包含一第二組虛設金屬線。
在某些實施例中,一種結構包含:一基板,其具有一主動區域、環繞該主動區域之一第一虛設區域及環繞該第一虛設區域之一第二虛設區域;一裝置層安置於該基板上;一通路層,其安置於該裝置層上;一互連結構,其安置於該通路層上;及一重佈層,其安置於該互連結構上。該裝置層在該主動區域上面之一部分包含安置於該基板上之裝置及安置於該等裝置上之接點結構。該通路層在該主動區域上面之一第一部分包含一第一組通路且該通路層在該第一虛設區域中之一第二部分包含一第二組通路。該互連結構在該主動區域上面之一第一部分包含透過該第一組通路連接至該等接點結構之一導電結構,該互連結構在該第一虛設區域上面之一第二部分包含連接至該第二組通路之一金屬結構,且該互連結構在該第二虛設區域上面之一第三部分包含一導電堆疊陣列。
在某些實施例中,一種方法包含:在具有一第一晶粒及一第二晶粒之一基板上形成一裝置層;在該裝置層上形成一通路層;及在該通路層上形成一互連結構。形成該互連結構包含:形成該互連結構之一第一部分,該第一部分具有與該裝置層中之裝置接觸之導電線;及形成該互連結構之一第二部分,該第二部分具有與該通路層中之通路接觸之一第一組虛設金屬線。該方法進一步包含在該互連結構上沉積一絕緣層及執行一晶粒單粒化製程。執行該晶粒單粒化製程包含:對一聚合物層執行一微影製程以分別在該第一晶粒及該第二晶粒上形成具有楔形側輪廓之第一緩衝層及第二緩衝層;執行一雷射開槽製程以在該基板中且在該第一緩衝層與該第二緩衝層之間形成一溝槽;及穿過該溝槽執行一切割製程以將該第一晶粒與該第二晶粒分離。
前述揭露概述數項實施例之構件,使得熟習此項技術者可較佳地理解本揭露之態樣。熟習此項技術者應瞭解,其可容易地使用本揭露作為設計或修改用於實施與本文中介紹之實施例相同之目的及/或實現與該等實施例相同之優點之其他製程及結構之一基礎。熟習此項技術者亦應認識到,此類等效構造並不背離本揭露之精神及範疇,且其可在不背離本揭露之精神及範疇之情況下在本文中做出各種改變、替代及更改。
100:積體電路晶片封裝 100*:積體電路晶片封裝 100**:積體電路晶片封裝 101:第一積體電路晶片封裝/第一積體電路封裝 102:第二積體電路晶片封裝 103:封裝間連接件 104:基板 104*:晶圓 105:貫穿通路/導電貫穿通路 106:鰭式結構 107:接點墊 108A:裝置區域 108B:密封環區域/密封區域 108C:劃割道區域 109:密封層 110A-110C:S/D區域 111:積體電路晶片/第一積體電路晶片 111*:積體電路晶片/第二積體電路晶片 111A:區域 112:閘極結構 113:內部間隔件 114:閘極間隔件 115:介電層 115*:背側介電層 116:淺溝槽隔離區域 117A:蝕刻停止層 117B:蝕刻停止層 117C:蝕刻停止層 118A:層間介電層 118B:層間介電層 119:重佈層 119*:背側重佈層 120:奈米結構式通道區域 121:金屬接點墊/接點墊 121*:背側接點墊 122:界面氧化物層 123:導電接合結構 123*:背側導電接合結構 124:高介電係數閘極介電層 125:成型層 126:功函數金屬層 127:晶粒附接膜 128:閘極金屬填充層 129:裝置層 129*:裝置層 129b:背側表面 129f:前側表面 130:接點結構 131:互連結構 131*:互連結構/背側互連結構 132:矽化物層 133:淺溝槽隔離區域 135:氧化物層 135*:背側氧化物層 136A:通路 136B:通路 136C:層間介電層 137:氮化物層 137*:背側氮化物層 138:通路層 138*:背側通路層 139:聚合物層 139*:背側聚合物層 140:蝕刻停止層 141:導電墊/導電著陸墊 141*:背側導電墊 142:層間介電層 143:導電通路 143*:背側導電通路 144A:電主動導電通路/導電通路 144B:虛設金屬通路 144C:虛設金屬通路 145:應力緩衝層 145*:背側應力緩衝層 146A:電主動導電線/導電線 146B:虛設金屬線 146C:虛設金屬線 147:場效應電晶體/n型場效應電晶體/p型場效應電晶體/鰭式場效應電晶體/環繞式閘極場效應電晶體 148A-148D:導電堆疊/金屬塔 148J:導電堆疊 149:半導體基板 150:控制金屬條 200:實例方法/方法 205:操作 210:操作 215:操作 220:操作 225:操作 230:操作 235:操作 240:操作 245:操作 250:操作 311:晶粒 311*:晶粒 745:光敏材料層 954:雷射 956:溝槽 1058:機械鋸 1160:載體基板 1162:解除接合層 1166:經圖案化光阻劑層 1664:區域 A:角度 A-A:線 B:角度 B-B:線 C-C:線 D-D:線 D1:距離 D2:距離 D3-D8:距離 D9:距離 D10:距離 E-E:線 F-F:線 M1-M7:互連層 T1-T4:厚度 W1:寬度
當與附圖一起閱讀時,自以下詳細說明最佳地理解本揭露之態樣。
圖1A圖解說明根據某些實施例之一IC晶片封裝之一剖面圖。
圖1B至圖1D圖解說明根據某些實施例之一IC晶片封裝之一半導體裝置及一互連結構之等軸視圖及剖面圖。
圖1E圖解說明根據某些實施例之一IC晶片封裝之一互連結構之一剖面圖。
圖1F至圖1H圖解說明根據某些實施例之IC晶片封裝之一互連結構之俯視圖。
圖1I至圖1J圖解說明根據某些實施例之一IC晶片封裝之一IC晶片之俯視圖。
圖1K至圖1L圖解說明根據某些實施例之IC晶片封裝之剖面圖。
圖2係根據某些實施例用於製作一IC晶片封裝之一方法之一流程圖。
圖3至圖17圖解說明根據某些實施例之一IC晶片封裝在其製作製程之各種階段處之剖面圖。
現在將參考隨附圖式闡述說明性實施例。在圖式中,相似元件符號通常指示相同、功能上類似及/或結構上類似的元件。
100:積體電路晶片封裝
101:第一積體電路晶片封裝/第一積體電路封裝
102:第二積體電路晶片封裝
103:封裝間連接件
104:基板
105:貫穿通路/導電貫穿通路
107:接點墊
108A:裝置區域
108B:密封環區域/密封區域
108C:劃割道區域
109:密封層
111:積體電路晶片/第一積體電路晶片
111A:區域
115:介電層
119:重佈層
121:金屬接點墊/接點墊
123:導電接合結構
125:成型層
127:晶粒附接膜
129:裝置層
130:接點結構
131:互連結構
133:淺溝槽隔離區域
135:氧化物層
136A:通路
136B:通路
137:氮化物層
138:通路層
139:聚合物層
141:導電墊/導電著陸墊
143:導電通路
145:應力緩衝層
147:場效應電晶體/n型場效應電晶體/p型場效應電晶體/鰭式場效應電晶體/環繞式閘極場效應電晶體
148A-148D:導電堆疊/金屬塔
A:角度
A-A:線
B:角度
D1:距離
D2:距離
M1-M7:互連層

Claims (20)

  1. 一種半導體結構,其包括: 一基板,其具有一第一區域、環繞該第一區域之一第二區域及環繞該第二區域之一第三區域; 一裝置層,其安置於該基板上,其中該裝置層在該第一區域上面之一部分包括裝置; 一通路層,其安置於該裝置層上,其中該通路層在該第一區域上面之一第一部分包括一第一組通路且該通路層在該第二區域上面之一第二部分包括一第二組通路; 一互連結構,其安置於該通路層上,其中該互連結構在該第一區域上面之一第一部分包括連接至該等裝置之導電線,該互連結構在該第二區域上面之一第二部分包括連接至該第二組通路之一第一組虛設金屬線,且該互連結構在該第三區域上面之一第三部分包括一第二組虛設金屬線;及 一應力緩衝層,其具有楔形側輪廓,安置於該互連結構之該第一部分及該第二部分上。
  2. 如請求項1之結構,其中該第二組虛設金屬線中之毗鄰的虛設金屬線之間的一距離係約40 nm至約160 nm。
  3. 如請求項1之結構,其中該第二組虛設金屬線覆蓋該第三區域之一總表面積之約30%至約50%。
  4. 如請求項1之結構,其中該第二組通路中之每一通路之一寬度係約20 nm至約60 nm。
  5. 如請求項1之結構,其中該第二組通路中之通路之一總數目係大於10。
  6. 如請求項1之結構,其中該第一組通路安置於該裝置層之接點結構上且與該等接點結構進行實體接觸。
  7. 如請求項1之結構,其中該第二組通路安置於一介電層上且與該介電層進行實體接觸。
  8. 如請求項1之結構,其中該第一組虛設金屬線中之至少一個虛設金屬線與該第二組通路中之複數個通路進行實體接觸。
  9. 如請求項1之結構,其中該第一區域係一裝置區域,該第二區域係一密封環區域,且該第三區域係一劃割道區域。
  10. 如請求項1之結構,其中該應力緩衝層之側壁與一水平軸形成大於約50度且小於約90度之角度。
  11. 一種半導體結構,其包括: 一基板,其具有一主動區域、環繞該主動區域之一第一虛設區域及環繞該第一虛設區域之一第二虛設區域; 一裝置層,其安置於該基板上,其中該裝置層在該主動區域上面之一部分包括安置於該基板上之裝置及安置於該等裝置上之接點結構; 一通路層,其安置於該裝置層上,其中該通路層在該主動區域上面之一第一部分包括一第一組通路且該通路層在該第一虛設區域中之一第二部分包括一第二組通路; 一互連結構,其安置於該通路層上,其中該互連結構在該主動區域上面之一第一部分包括透過該第一組通路連接至該等接點結構之一導電結構,該互連結構在該第一虛設區域上面之一第二部分包括連接至該第二組通路之一金屬結構,且該互連結構在該第二虛設區域上面之一第三部分包括一導電堆疊陣列;及 一重佈層,其安置於該互連結構上。
  12. 如請求項11之結構,其中該導電堆疊陣列中之毗鄰的導電堆疊之間的一距離係約40 nm至約160 nm。
  13. 如請求項11之結構,其中該導電堆疊陣列覆蓋該第三區域之一總表面積之約30%至約50%。
  14. 如請求項11之結構,其中該第二組通路中之每一通路之一寬度係約20 nm至約60 nm。
  15. 如請求項11之結構,其中該第二組通路中之通路之一總數目係大於10。
  16. 如請求項11之結構,其進一步包括具有楔形側輪廓之一應力緩衝層,該應力緩衝層安置於該互連結構之該第一部分及該第二部分上且不安置於該互連結構之該第三部分上,其中該應力緩衝層之側壁與一水平軸形成大於約50度且小於約90度之角度。
  17. 一種製作一IC晶片封裝之方法,其包括: 在具有一第一晶粒及一第二晶粒之一基板上形成一裝置層; 在該裝置層上形成一通路層; 在該通路層上形成一互連結構,包括: 形成該互連結構之一第一部分,該第一部分具有與該裝置層中之裝置接觸之導電線;及 形成該互連結構之一第二部分,該第二部分具有與該通路層中之通路接觸之一第一組虛設金屬線; 在該互連結構上沉積一絕緣層;及 執行一晶粒單粒化製程,包括: 對一聚合物層執行一微影製程以分別在該第一晶粒及該第二晶粒上形成具有楔形側輪廓之第一緩衝層及第二緩衝層; 執行一雷射開槽製程以在該基板中且在該第一緩衝層與該第二緩衝層之間形成一溝槽;及 穿過該溝槽執行一切割製程以將該第一晶粒與該第二晶粒分離。
  18. 如請求項17之方法,其中形成該互連結構進一步包括形成該互連結構之具有一第二組虛設金屬線之一第三部分。
  19. 如請求項17之方法,其進一步包括對該第一緩衝層及該第二緩衝層執行一固化製程。
  20. 如請求項17之方法,其中沉積該絕緣層包括沉積氧化物層及氮化物層。
TW111132136A 2021-12-06 2022-08-25 具有分層控制的積體電路晶片介電層及其形成方法 TWI820879B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202163286404P 2021-12-06 2021-12-06
US63/286,404 2021-12-06
US17/832,489 US20230178475A1 (en) 2021-12-06 2022-06-03 Delamination control of dielectric layers of integrated circuit chips
US17/832,489 2022-06-03

Publications (2)

Publication Number Publication Date
TW202339168A true TW202339168A (zh) 2023-10-01
TWI820879B TWI820879B (zh) 2023-11-01

Family

ID=86608036

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111132136A TWI820879B (zh) 2021-12-06 2022-08-25 具有分層控制的積體電路晶片介電層及其形成方法

Country Status (3)

Country Link
US (1) US20230178475A1 (zh)
CN (1) CN219610427U (zh)
TW (1) TWI820879B (zh)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9299640B2 (en) * 2013-07-16 2016-03-29 Taiwan Semiconductor Manufacturing Co., Ltd. Front-to-back bonding with through-substrate via (TSV)
DE102018124695A1 (de) * 2017-11-15 2019-05-16 Taiwan Semiconductor Manufacturing Co., Ltd. Integrieren von Passivvorrichtungen in Package-Strukturen
US10608642B2 (en) * 2018-02-01 2020-03-31 iCometrue Company Ltd. Logic drive using standard commodity programmable logic IC chips comprising non-volatile radom access memory cells

Also Published As

Publication number Publication date
US20230178475A1 (en) 2023-06-08
TWI820879B (zh) 2023-11-01
CN219610427U (zh) 2023-08-29

Similar Documents

Publication Publication Date Title
TWI650821B (zh) 半導體裝置及其製造方法
TWI764411B (zh) 封裝半導體元件及其形成方法
US11664374B2 (en) Backside interconnect structures for semiconductor devices and methods of forming the same
US11342326B2 (en) Self-aligned etch in semiconductor devices
US11799002B2 (en) Semiconductor devices and methods of forming the same
US10170414B2 (en) Semiconductor device and a method for fabricating the same
KR102568602B1 (ko) 반도체 디바이스 및 방법
US20240021684A1 (en) Semiconductor devices and methods of forming the same
US20220367454A1 (en) Backside Interconnect Structures for Semiconductor Devices and Methods of Forming the Same
TWI787083B (zh) 半導體裝置以及其形成方法
US20230187307A1 (en) Heat-Dissipating Structures for Semiconductor Devices and Methods of Manufacture
US20240194559A1 (en) Thermal dissipation in semiconductor devices
US11990404B2 (en) Heat dissipation for semiconductor devices and methods of manufacture
TWI820879B (zh) 具有分層控制的積體電路晶片介電層及其形成方法
US20230268355A1 (en) Integrated circuit device and method for fabricating the same
US11862561B2 (en) Semiconductor devices with backside routing and method of forming same
US9478489B2 (en) Semiconductor dies with reduced area consumption
TWI842071B (zh) 一種積體電路晶片的邊緣輪廓控制之方法及其裝置
CN219575611U (zh) 用于集成电路芯片的边缘轮廓控制的装置
US20240074315A1 (en) Semiconductor structure and manufacturing method thereof
US20240222229A1 (en) Back side contacts for semiconductor devices
CN220021083U (zh) 半导体结构
US20240063121A1 (en) Backside contact for semiconductor device
US20230290705A1 (en) Semiconductor structure with improved heat dissipation
US20240072133A1 (en) Backside and frontside contacts for semiconductor device