TW202327021A - 具有複合中介結構的光學半導體元件 - Google Patents

具有複合中介結構的光學半導體元件 Download PDF

Info

Publication number
TW202327021A
TW202327021A TW111109350A TW111109350A TW202327021A TW 202327021 A TW202327021 A TW 202327021A TW 111109350 A TW111109350 A TW 111109350A TW 111109350 A TW111109350 A TW 111109350A TW 202327021 A TW202327021 A TW 202327021A
Authority
TW
Taiwan
Prior art keywords
die
layer
disposed
sensor
optical semiconductor
Prior art date
Application number
TW111109350A
Other languages
English (en)
Other versions
TWI817390B (zh
Inventor
薛宇涵
Original Assignee
南亞科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南亞科技股份有限公司 filed Critical 南亞科技股份有限公司
Publication of TW202327021A publication Critical patent/TW202327021A/zh
Application granted granted Critical
Publication of TWI817390B publication Critical patent/TWI817390B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14634Assemblies, i.e. Hybrid structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1462Coatings
    • H01L27/14621Colour filter arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1462Coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14625Optical elements or arrangements associated with the device
    • H01L27/14627Microlenses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14625Optical elements or arrangements associated with the device
    • H01L27/14629Reflectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1463Pixel isolation structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1464Back illuminated imager structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • H01L27/14645Colour imagers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14685Process for coatings or optical elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14689MOS based technologies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/1469Assemblies, i.e. hybrid integration

Landscapes

  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Optical Couplings Of Light Guides (AREA)
  • Led Devices (AREA)
  • Led Device Packages (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Light Receiving Elements (AREA)

Abstract

本揭露提供一種具有複合中介結構的光學半導體元件。該光學半導體元件具有一邏輯晶粒,包括一核心電路區以及一邏輯周圍電路區;一記憶體晶粒,設置在該邏輯晶粒上並包括一記憶體胞區以及一記憶體周圍區,且一第一晶粒內通孔設置在該記憶體周圍區中並電性連接到該邏輯周圍電路區;以及一感測器晶粒,設置在該記憶體晶粒上並包括一感測器畫素區以及一感測器周圍區,一第一晶粒間通孔設置在該感測器周圍區中並經由該第一晶粒內通孔而電性耦接到該邏輯周圍電路區,且一第二晶粒間通孔設置在該感測器周圍區中。該中介結構設置在該記憶體晶粒的該後表面上。

Description

具有複合中介結構的光學半導體元件
本申請案主張美國第17/551,427號專利申請案之優先權(即優先權日為「2021年12月15日」),其內容以全文引用之方式併入本文中。
本揭露關於一種光學半導體元件。特別是有關於一種具有一複合中介結構的光學半導體元件。
光學半導體元件使用在不同的電子應用,例如個人電腦、手機、數位相機,或其他電子設備。光學半導體元件的尺寸逐漸地縮減,以符合計算能力所逐漸增加的需求。然而,在尺寸縮減的製程期間,增加不同的問題,且如此的問題持續增加。因此,仍然持續著在達到改善品質、良率、效能與可靠度以及降低複雜度方面的挑戰。
上文之「先前技術」說明僅提供背景技術,並未承認上文之「先前技術」說明揭示本揭露之標的,不構成本揭露之先前技術,且上文之「先前技術」之任何說明均不應作為本案之任一部分。
本揭露之一實施例提供一種光學半導體元件,包括一邏輯晶粒,包括一核心電路區以及一邏輯周圍電路區;一記憶體晶粒,設置在該邏輯晶粒上並包括一記憶體胞區以及一記憶體周圍區;以及一第一晶粒內通孔,設置在該記憶體周圍區中且電性連接到該邏輯周圍電路區;以及一感測器晶粒,設置在該記憶體晶粒上並包括一感測器畫素區以及一感測器周圍區;一第一晶粒間通孔,設置在該感測器周圍區中且經由該第一晶粒內通孔而電性耦接到該邏輯周圍電路區;以及一第二晶粒間通孔,設置在該感測器周圍區中。該第一晶粒間通孔的一高度大於該第二晶粒間通孔的一高度。
本揭露之另一實施例提供一種光學半導體元件,包括一邏輯晶粒,包括一前表面;一記憶體晶粒,包括一前表面,設置在該邏輯晶粒的該前表面上;以及一後表面,相對該記憶體晶粒的該前表面設置;以及一感測器晶粒,包括一前表面,設置在該記憶體晶粒的該後表面上;一後表面,相對該感測器晶粒的該前表面設置;一感測器單元,設置在該感測器晶粒的該後表面處;一彩色濾光片,設置在該感測器晶粒的該後表面上;以及一微透鏡,設置在彩色濾光片上。
本揭露之另一實施例提供一種光學半導體元件,包括一邏輯晶粒,包括一核心電路區以及一邏輯周圍電路區;一記憶體晶粒,設置在該邏輯晶粒上並包括一記憶體胞區以及一記憶體周圍區;一第一晶粒內通孔,設置在該記憶體周圍區中;一著陸墊,設置在該第一晶粒內通孔上;以及一感測器晶粒,設置在該記憶體晶粒上並包括一感測器畫素區以及一感測器周圍區,一第一晶粒間通孔設置在該感測器周圍區中。該第一晶粒內通孔與該第一晶粒間通孔經由該著陸墊並以一串接(cascade)方式而電性耦接。
由於本揭露該光學半導體元件的設計,藉由使用該第一晶粒內通孔、該第一晶粒間通孔以及該第二晶粒間通孔,產生在該感測器晶粒中的該訊號可傳輸到該邏輯晶粒的多個功能電路,以執行通常需要複雜電路的不同處理。意即,該感測器晶粒只能保留光學感測功能的多個基本元件,以便可簡化該感測器晶粒之製造的複雜度。因此,可改善該光學半導體元件的良率。此外,該第一晶粒內通孔、該第一晶粒間通孔以及該第二晶粒間通孔亦可縮短不同晶粒的該等功能電路之間的訊號路徑,以便降低訊號傳輸的能量消耗。再者,藉由更進一步的整合該記憶體晶粒,可輕易地儲存該中間處理訊號或是後處理訊號。
上文已相當廣泛地概述本揭露之技術特徵及優點,俾使下文之本揭露詳細描述得以獲得較佳瞭解。構成本揭露之申請專利範圍標的之其它技術特徵及優點將描述於下文。本揭露所屬技術領域中具有通常知識者應瞭解,可相當容易地利用下文揭示之概念與特定實施例可作為修改或設計其它結構或製程而實現與本揭露相同之目的。本揭露所屬技術領域中具有通常知識者亦應瞭解,這類等效建構無法脫離後附之申請專利範圍所界定之本揭露的精神和範圍。
以下描述了組件和配置的具體範例,以簡化本揭露之實施例。當然,這些實施例僅用以例示,並非意圖限制本揭露之範圍。舉例而言,在敘述中第一部件形成於第二部件之上,可能包含形成第一和第二部件直接接觸的實施例,也可能包含額外的部件形成於第一和第二部件之間,使得第一和第二部件不會直接接觸的實施例。另外,本揭露之實施例可能在許多範例中重複參照標號及/或字母。這些重複的目的是為了簡化和清楚,除非內文中特別說明,其本身並非代表各種實施例及/或所討論的配置之間有特定的關係。
此外,為易於說明,本文中可能使用例如「之下(beneath)」、「下面(below)」、「下部的(lower)」、「上方(above)」、「上部的(upper)」等空間相對關係用語來闡述圖中所示的一個元件或特徵與另一(其他)元件或特徵的關係。所述空間相對關係 用語旨在除圖中所繪示的取向外亦囊括元件在使用或操作中的不同取向。所述裝置可具有其他取向(旋轉90度或處於其他取向)且本文中所用的空間相對關係描述語可同樣相應地進行解釋。
應當理解,當形成一個部件在另一個部件之上(on)、與另一個部件相連(connected to)、及/或與另一個部件耦合(coupled to),其可能包含形成這些部件直接接觸的實施例,並且也可能包含形成額外的部件介於這些部件之間,使得這些部件不會直接接觸的實施例。
應當理解,儘管這裡可以使用術語第一,第二,第三等來描述各種元件、部件、區域、層或區段(sections),但是這些元件、部件、區域、層或區段不受這些術語的限制。相反,這些術語僅用於將一個元件、組件、區域、層或區段與另一個區域、層或區段所區分開。因此,在不脫離本發明進步性構思的教導的情況下,下列所討論的第一元件、組件、區域、層或區段可以被稱為第二元件、組件、區域、層或區段。
除非內容中另有所指,否則當代表定向(orientation)、布局(layout)、位置(location)、形狀(shapes)、尺寸(sizes)、數量(amounts),或其他量測(measures)時,則如在本文中所使用的例如「同樣的(same)」、「相等的(equal)」、「平坦的(planar)」,或是「共面的(coplanar)」等術語(terms)並非必要意指一精確地完全相同的定向、布局、位置、形狀、尺寸、數量,或其他量測,但其意指在可接受的差異內,包含差不多完全相同的定向、布局、位置、形狀、尺寸、數量,或其他量測,而舉例來說,所述可接受的差異可因為製造流程(manufacturing processes)而發生。術語「大致地(substantially)」可被使用在本文中,以表現出此意思。舉例來說,如大致地相同的(substantially the same)、大致地相等的(substantially equal),或是大致地平坦的(substantially planar),為精確地相同的、相等的,或是平坦的,或者是其可為在可接受的差異內的相同的、相等的,或是平坦的,而舉例來說,所述可接受的差異可因為製造流程而發生。
在本揭露中,一半導體元件通常意指可藉由利用半導體特性(semiconductor characteristics)運行的一元件,而一光電元件(electro-optic device)、一發光顯示元件(light-emitting display device)、一半導體線路(semiconductor circuit)以及一電子元件(electronic device),均包括在半導體元件的範疇中。
應當理解,在本揭露的描述中,上方(above)(或之上(up))對應Z方向箭頭的該方向,而下方(below)(或之下(down))對應Z方向箭頭的相對方向。
圖1是流程示意圖,例示本揭露一實施例之光學半導體元件1A的製備方法10。圖2到圖6是剖視示意圖,例示本揭露一實施例製備光學半導體元件1A的部分流程。圖7是放大剖視示意圖,例示本揭露一實施例之光學半導體元件1A的一第一晶粒內通孔401。圖8到圖15是剖視示意圖,例示本揭露一實施例製備光學半導體元件1A的部分流程。
請參考圖1及圖2,在步驟S11,可提供一邏輯晶粒100。
請參考圖2,邏輯晶粒100可包括一第一基底101、複數個邏輯裝置元件103、複數個第一導電特徵105以及一第一介電層107。
請參考圖2,第一基底101可為一塊狀(bulk)半導體基底。舉例來說,該塊狀半導體基底可包含一元素半導體或是一化合物半導體,該元素半導體例如矽或鍺,而該化合物半導體例如矽鍺、碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦、銻化銦或是其他III-V化合物半導體或II-VI化合物半導體。
在一些實施例中,第一基底101的一厚度T1可介於大約500μm到大約700μm之間。舉例來說,第一基底101的厚度T1可為大約600μm。
請參考圖2,第一基底101可包括一核心電路區LCA以及一邏輯周圍電路區LPA。在一些實施例中,邏輯周圍電路區LPA可鄰接核心電路區LCA。在一些實施例中,從頂視圖(圖未示)來看,核心電路區LCA可為第一基底101的中心區域。邏輯周圍電路區LPA可為第一基底101圍繞該中心區域的周圍區域。
應當理解,在本揭露的描述中,核心電路區LCA可包括第一基底101的一部分以及在第一基底101之該部分上方與下方的多個空間。描述一元件設置核心電路區LCA上,意指該元件設置在第一基底101之該部分的一上表面上。描述一元件設置在核心電路區LCA中,意指該元件設置在第一基底101的該部分中;然而,該元件的一上表面可齊平於第一基底101之該部分的該上表面。描述一元件設置在核心電路區LCA上方,意指該元件設置在第一基底101之該部分的該上表面上方。描述一元件設置在核心電路區LCA下方,意指該元件設置在第一基底101之該部分的該下表面下方;其中該元件接觸第一基底101之部分的該下表面或是遠離第一基底101之該部分的該下表面。據此,邏輯周圍電路區LPA可包括第一基底101的另一部分以及在第一基底101之該另一部分上方與下方的多個空間。
請參考圖2,該等邏輯裝置元件103可形成在第一基底101上。該等邏輯裝置元件103的一些部分可形成在第一基底101中。該等邏輯裝置元件103可為電晶體,例如互補式金屬氧化物半導體電晶體、金屬氧化物半導體場效電晶體、鰭式場效電晶體、類似物或是其組合。
請參考圖2,第一介電層107可形成在第一基底101上。在一些實施例中,第一介電層107可為一堆疊層結構。第一介電層107可包括複數個隔離子層。每一個隔離子層可具有一厚度,介於大約0.5μm到大約3.0μm之間。舉例來說,該等隔離子層可包含氧化矽、硼磷矽酸鹽玻璃、未摻雜矽酸鹽玻璃、氟化矽酸鹽玻璃、低介電常數的介電材料、類似物或其組合。該等隔離子層可包含不同材料,但並不以此為限。
低介電常數的介電材料可具有一介電材料,其小於3.0或甚至小於2.5。在一些實施例中,低介電常數的介電材料可具有一介電常數,其小於2.0。該等隔離子層的製作技術可包含多個沉積製程,例如化學氣相沉積、電漿加強化學氣相沉積或是類似製程。在該等沉積製程之後,可執行多個平坦化製程,以移除多餘材料並提供一大致平坦表面給接下來的處理步驟。
應當理解,在本揭露的描述中,使用的術語「大約」(about)改變本揭露的成分、組成或反應物的數量,意指例如藉由用於製備濃縮物或溶液的典型測量以及液體處理程序而可能發生的數量變化。再者,在測量程序中的疏忽錯誤、用於製造組合物或實施方法之成分的製造、來源或純度的差異等可能會導致變化。在一方面,術語「大約」(about)是指在報告數值的10%以內。在另一個方面,術語「大約」(about)是指在報告數值的5%以內。進而,在另一方面,術語「大約」(about)是指在所報告數值的10、9、8、7、6、5、4、3、2或1%以內。
請參考圖2,複數個第一導電特徵105可形成在第一介電層107中。該等第一導電特徵105可包括多個第一導電線105L、多個第一導電通孔105V以及多個第一導電墊105P。該等第一導電線105L可相互分隔開,並可水平地沿方向Z而設置在第一介電層107中。在本實施例中,最上面的該等第一導電線105L可指定為該等第一導電墊105P。該等第一導電墊105P的各上表面以及第一介電層107的上表面可大致呈共面。該等第一導電通孔105V可沿方向Z而連接鄰近的該等第一導電線105L、連接鄰近的邏輯裝置元件103與第一導電線105L,以及連接鄰近的第一導電墊105P與第一導電線105L。在一些實施例中,舉例來說,該等第一導電特徵105可包含鎢、鈷、鋯、鉭、鈦、鋁、釕、銅、金屬碳化物(例如碳化鉭、碳化鈦、碳化鈦鎂)、金屬氮化物(例如氮化鈦)、過渡金屬鋁化物或是其組合。在第一介電層107形成期間,可形成該等第一導電特徵105。
在一些實施例中,該等邏輯裝置元件103與該等第一導電特徵105可一起配置成光學半導體元件1A的多個功能單元。在本揭露的描述中,一功能單元通常表示功能相關的電路,其已經針對多個功能目的而分割成一單獨單元(distinct unit)。在一些實施例中,舉例來說,邏輯晶粒100的該等功能電路可包括多個高度複雜電路,例如處理器核心、記憶體控制器或是加速器單元。
在一些實施例中,邏輯晶粒100的該等功能單元可包括與記憶體晶粒200相關聯的控制電路以及高速電路,將於後描述。
在一些實施例中,邏輯晶粒100的該等功能單元可包括處理器核心智力特性、類比-數位轉換器、數位-類比轉換器以及鎖相迴圈。
在一些實施例中,該等功能單元可位在核心電路區LCA處。在一些實施例中,該等功能單元可位在核心電路區LCA與邏輯周圍電路區LPA處。
應當理解,在本揭露的描述中,術語「前(front)」表面是一個技術術語,其暗示結構的主表面,而在主表面上形成多個裝置元件以及多個導電特徵。同樣,一結構的「後(back)」表面是與主表面相對設置的一面。舉例來說,第一介電層107的上表面可表示成邏輯晶粒100的前表面100F。第一基底101的下表面可表示成邏輯晶粒100的後表面100B。
應當理解,在本揭露的描述中,一元件(或是一特徵)沿方向Z位在最高垂直位面的一表面,表示該元件(或是該特徵)的一上表面。一元件(或是一特徵)沿方向Z位在最低垂直位面的一表面,表示該元件(或是該特徵)的一下表面。
請參考圖1及圖3,在步驟S13,可提供一記憶體晶粒200。
請參考圖3,記憶體晶粒200可包括一第二基底201、複數個記憶體裝置元件203、複數個第二導電特徵205、一第二介電層207以及複數個儲存單元209。
請參考圖3,第二基底201可為一塊狀(bulk)半導體基底。舉例來說,該塊狀半導體基底可包含一元素半導體或是一化合物半導體,該元素半導體例如矽或鍺,而該化合物半導體例如矽鍺、碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦、銻化銦或是其他III-V化合物半導體或II-VI化合物半導體。
在一些實施例中,第二基底201的厚度T2可介於大約500μm到大約700μm之間。舉例來說,第二基底201的厚度T2可大約為600μm。
請參考圖3,第二基底201可包括一記憶體胞區MCA以及一記憶體周圍區MPA。在一些實施例中,記憶體周圍區MPA可鄰接記憶體胞區MCA。在一些實施例中,從頂視圖(圖未示)來看,記憶體胞區MCA可為第二基底201的中心區域。記憶體周圍區MPA可為第二基底201圍繞該中心區域的周圍區域。
請參考圖3,該等記憶體裝置元件203可形成在第二基底201上。該等記憶體裝置元件203的一些部分可形成在第二基底201中。該等記憶體裝置元件203可為電晶體,例如互補式金屬氧化物半導體電晶體、金屬氧化物半導體場效電晶體、鰭式場效電晶體、類似物或是其組合。
請參考圖3,第二介電層207可形成在第二基底201上。在一些實施例中,第二介電層207可為一堆疊層結構。第二介電層207可包括複數個隔離子層。每一個隔離子層可具有一厚度,介於大約0.5μm到大約3.0μm之間。舉例來說,該等隔離子層可包含氧化矽、硼磷矽酸鹽玻璃、未摻雜矽酸鹽玻璃、氟化矽酸鹽玻璃、低介電常數的介電材料、類似物或其組合。該等隔離子層可包含不同材料,但並不以此為限。
該等隔離子層的製作技術可包含多個沉積製程,例如化學氣相沉積、電漿加強化學氣相沉積或是類似製程。在該等沉積製程之後,可執行多個平坦化製程,以移除多餘材料並提供一大致平坦表面給接下來的處理步驟。
請參考圖3,該等第二導電特徵205可形成在第二介電層207中。該等第二導電特徵205可包括多個第二導電線205L、多個第二導電通孔205V以及多個第二導電墊205P。該等第二導電線205L可相互分隔開,並可水平地沿方向Z而設置在第二介電層207中。在本實施例中,最上面的該等第二導電線205L可指定為該等第二導電墊205P。該等第二導電墊205P的各上表面以及第二介電層207的上表面可大致呈共面。該等第二導電通孔205V可沿方向Z而連接鄰近的該等第二導電線205L、連接鄰近的記憶體裝置元件203與第二導電線205L,以及連接鄰近的第二導電墊205P與第二導電線205L。在一些實施例中,舉例來說,該等第二導電特徵205可包含鎢、鈷、鋯、鉭、鈦、鋁、釕、銅、金屬碳化物(例如碳化鉭、碳化鈦、碳化鈦鎂)、金屬氮化物(例如氮化鈦)、過渡金屬鋁化物或是其組合。在第二介電層207形成期間,可形成該等第二導電特徵205。
請參考圖3,該等儲存單元209可形成在第二介電層207上以及在記憶體胞區MCA上方。每一個儲存單元209可包括一絕緣體-導體-絕緣體結構,並可分別且對應地電性耦接到該等對應的第二導電墊205P以及該等對應的記憶體裝置元件203。
在一些實施例中,該等記憶體裝置元件203、該等第二導電特徵205以及該等儲存單元209可一起配置成記憶體晶粒200的多個功能單元。在一些實施例中,記憶體單元200的該等功能單元可僅包括核心儲存電路,例如輸入/輸出(I/O)以及時脈電路(clocking circuit)。記憶體晶粒200的該等功能單元可能不包括任何控制電路或是高速電路。
請參考圖3,第二介電層207的上表面可表示成記憶體晶粒200的前表面200F。第二基底200的下表面可表示成記憶體晶粒200的後表面200B。
請參考圖1、圖4以及圖5,在步驟S15,記憶體晶粒200可接合到邏輯晶粒100上,並可對記憶體晶粒200執行一薄化製程。
請參考圖4,記憶體晶粒200可翻轉(flipped)。記憶體晶粒200的前表面200F可接合到邏輯晶粒100的前表面100F上。意即,記憶體晶粒200與邏輯晶粒100以面對面(face-to-face)方式而接合。在一些實施例中,記憶體晶粒200與邏輯晶粒100可經由一混合接合製程而進行接合。在一些實施例中,混合接合製程例如熱壓接合、鈍化-罩蓋-層輔助接合(passivation-capping-layer assisted bonding)或是表面活化接合。在一些實施例中,混合製程接合的製程壓力可介於大約100MPa到大約150MPa之間。在一些實施例中,混合製程接合的製程溫度可介於大約室溫(例如25℃)到大約400℃之間。在一些實施例中,例如濕式化學清洗以及氣體/氣相熱處理的表面處理可用於降低混合接合製程的製程溫度,或是縮短混合接合製程的時間消耗。在一些實施例中,舉例來說,混合接合製程可包括介電質對介電質接合、金屬對金屬接合以及金屬對介電質接合。
在一些實施例中,介電質對介電質接合可源自第一介電層107與第二介電層207之間的接合。金屬對金屬接合可源自該等第一導電墊105P與該等第二導電墊205P之間的接合。金屬對介電質接合可源自該等第一導電墊105P與第二介電層207之間的接合,以及源自該等第二導電墊205P與第一介電層107之間的接合。
在一些實施例中,在接合製程之後,可執行一熱退火製程,以加強介電質對介電質接合,並產生金屬對金屬接合的熱膨脹,以便進一步改善接合品質。
在一些實施例中,邏輯晶粒100與記憶體晶粒200的接合製程可以一載體(carrier)輔助,但並不以此為限。
請參考圖5,可經由一薄化製程而薄化記憶體晶粒200的第二基底201,該薄化製程是使用晶圓研磨(wafer grinding)、機械磨損(mechanical abrasion)、拋光(polishing)或類似製程,或是使用化學移除,例如一濕蝕刻。在一些實施例中,記憶體晶粒200的該薄化製程可以一載體做輔助,但並不以此為限。在薄化製程之後,第二基底201的厚度T2可介於大約5μm到大約100μm之間。
請參考圖1、圖6及圖7,在步驟S17,一第一晶粒內通孔401可沿著記憶體晶粒200而形成,並延伸到邏輯晶粒100。
請參考圖6及圖7,第一晶粒內通孔401可沿著第二基底201與第二介電層207而形成、延伸到第一介電層107、設置在相對應的第一導電線105L上,以及電性連接到相對應的第一導電線105L。在一些實施例中,第一晶粒內通孔401可沿著第二基底201與第二介電層207而形成、設置在相對應的第一導電墊105P上,以及電性連接到相對應的第一導電墊105P(圖未示)。
在一些實施例中,第一晶粒內通孔401可包括一填充層FL、一晶種層SL、一黏著層AL、一阻障層BL以及一絕緣層IL。
請參考圖7,在一些實施例中,填充層FL可沿著第二基底201與第二介電層207而形成、延伸到第一介電層107、設置在相對應的第一導電線105L上,以及電性連接到相對應的第一導電線105L。舉例來說,填充層FL可包含摻雜多晶矽、鎢、銅、奈米碳管或是焊料合金(solder alloy)。
在一些實施例中,絕緣層IL可形成在填充層FL與第二基底201之間、在填充層FL與第二介電層207之間、在填充層FL與第一介電層107之間,以及形成在第一導電線105L上。在一些實施例中,舉例來說,絕緣層IL可包含氧化矽、氮化矽、氮氧化矽或是四乙基矽酸鹽(tetra-ethyl ortho-silicate)。絕緣層IL可具有一厚度,其介於大約50nm到大約200nm之間。在一些實施例中,舉例來說,絕緣層IL可包含聚對二甲苯(parylene,商品名為帕里綸)、環氧樹脂(epoxy)或是聚對二甲苯(poly(p-xylene))。絕緣層IL可具有一厚度,其介於大約1μm到大約5μm之間。絕緣層IL可保證填充層FL在記憶體晶粒200與邏輯晶粒100中是電性絕緣的。
請參考圖7,在一些實施例中,晶種層SL可具有一U形剖面輪廓。晶種層SL可形成在填充層FL與絕緣層IL之間。在一些實施例中,晶種層SL可具有一厚度,其介於大約10nm到大約40nm之間。在一些實施例中,舉例來說,晶種層SL可包含銅。晶種層SL可降低在填充層FL形成期間之一開口的一電阻率(resistivity)。
請參考圖7,在一些實施例中,黏著層AL可具有一U形剖面輪廓。黏著層AL可形成在晶種層SL與絕緣層IL之間。舉例來說,晶種層SL可包含鈦、鉭、鈦鎢或氮化錳(manganese nitride)。晶種層SL可改善在晶種層SL與阻障層BL之間的黏性。
請參考圖7,在一些實施例中,阻障層BL可具有一U形剖面輪廓。阻障層BL可在黏著層AL與絕緣層IL之間。舉例來說,阻障層BL可包含鉭、氮化鉭、鈦、氮化鈦、錸(rhenium)、硼化鎳(nickel boride)或是氮化鉭/鉭層。阻障層BL可禁止填充層FL之導電材料擴散進入第二基底201、第二介電層207以及第一介電層107中。
請參考圖1及圖8到圖10,在步驟S19,一中介結構(intervening structure)500可形成在記憶體晶粒200上,且一著陸墊503可形成在中介結構500中以及在第一晶粒內通孔401上。在一些實施例中,中介結構500包括一第一層501A、一第二層501B以及一第三層501C,第一層501A設置在記憶體晶粒200上,第二層501B設置在第一層501A上,第三層501C設置在第二層501B上。
在一些實施例中,第一層501A與第三層501C包括相同材料,同時第二層501B包括不同於第一層501A的材料。在一些實施例中,第一介電層包括氧化矽或是氮化矽,第二層501B包括矽,而第三層501C包括氧化矽或氮化矽。
請參考圖8,中介結構500可形成在第二基底201上。在一些其他實施例中,中介結構500可為一介電層。該介電層可包括如氮化矽的一氮化物、如氧化矽的一氧化物、如氮氧化矽的一氮氧化物、氧化氮化矽、磷矽酸鹽(phosphosilicate)玻璃、硼矽酸鹽(borosilicate)玻璃、摻雜硼的磷矽酸鹽(boron-doped phosphosilicate)玻璃、或是類似物、或是其組合。在一些實施例中,中介結構500可包括聚苯並惡唑(polybenzoxazole)、聚醯亞胺(polyimide)、苯並環丁烯(benzocyclobutene)、味之素增層膜(ajinomoto buildup film)、阻焊劑膜(solder resist film)、類似物或是其組合。包含聚合物材料的中介結構500可具有許多有吸引力的特徵,例如填滿高深寬比之開口的能力、一相對低的介電常數(大約3.2)、一簡單的沉積製程、尖銳特徵或是在下層中之揭體的減少,以及在固化期間耐高溫。
在一些實施例中,舉例來說,中介結構500的製作技術可包含旋轉塗佈、層壓(lamination)、沉積或類似製程。該沉積可包括化學氣相沉積,例如電漿加強化學氣相沉積。電漿加強化學氣相沉積的製程溫度可介於大約350℃到大約450℃之間。電漿加強化學氣相沉積的製程壓力可介於大約2.0Torr到大約2.8Torr之間。電漿加強化學氣相沉積的製程時間區間可介於大約8秒到大約12秒之間。
請參考圖9及圖10,一著陸墊開口501O可形成在中介結構500中,並形成一導電材料而填滿著陸墊開口501O,以形成著陸墊503。著陸墊開口501O的製作技術可包含一顯影製程以及接續的一蝕刻製程。第一晶粒內通孔401可經由著陸墊開口501O而暴露。在填滿該導電材料之後,可執行例如化學機械研磨的一平坦化製程,以移除多餘材料並提供一大致平坦表面給接下來的處理步驟。舉例來說,導電材料可為銅或是其他可應用的導電材料。
請參考圖1及圖11,在步驟S21,可提供一感測器晶粒300。
請參考圖11,感測器晶粒300可包括一第三基底301、複數個感測器裝置元件303、複數個感測器導電特徵305以及一第三介電層307。
請參考圖11,第三基底301可包含一半導體或是化合物半導體。舉例來說,第三基底301可包括矽、鍺、碳化矽、砷化鎵、砷化銦或是磷化銦。第三基底301可包括如在其中摻雜有一雜質之一井(well)的一導電區,或是摻雜有一雜質的一結構。而且,第三基底301可具有各式不同的絕緣結構,例如一淺溝隔離結構或是一深溝隔離結構。
在一些實施例中,第三基底301的厚度T3可介於大約500μm到大約700μm之間。舉例來說,第三基底301的厚度T3可為大約600μm。
請參考圖11,第三基底301可包括一感測器畫素區SCA以及一感測器周圍區SPA。在一些實施例中,感測器周圍區SPA可鄰接感測器畫素區SCA。在一些實施例中,從頂視圖(圖未示)來看,感測器畫素區SCA可為第三基底301的中心區域。感測器周圍區SPA可為第三基底301圍繞該中心區域的周圍區域。
請參考圖11,該等感測器裝置元件303可形成在第三基底301上。該等感測器裝置元件303的一些部分可形成在第三基底301中。在一些實施例中,該等感測器裝置元件303可包括多個轉移閘極303G、多個感測器單元303S、多個浮動擴散單元303F以及多個電晶體,而該等電晶體例如互補式金屬氧化物半導體電晶體、金屬氧化物半導體場效電晶體、鰭式場效電晶體。
為了簡潔、清楚以及便於描述,僅描述一個轉移閘極303G、一個感測器單元303S以及一個浮動擴散單元303F。在一些實施例中,轉移閘極303G、感測器單元303S以及浮動擴散單元303F位在感測器畫素區SCA處。在一些實施例中,感測器單元303S可為一光二極體,並可電性耦接到轉移閘極303G的源極。浮動擴散單元303F可形成在第三基底301中,例如經由植入到基底中以形成一p-n接面。在一些實施例中,浮動擴散單元303F可形成在轉移閘極303G的汲極303D。意即,浮動擴散單元303F可電性耦接到轉移閘極303G的汲極303D。在一些實施例中,其他電晶體可配置成列選擇器、源極跟隨器(source followers)以及重置電晶體(reset transistors)。
請參考圖11,第三介電層307可形成在第三基底301上。在一些實施例中,第三介電層307可為一堆疊層結構。第三介電層307可包括複數個隔離子層。每一個隔離子層可具有一厚度,介於大約0.5μm到大約3.0μm之間。舉例來說,該等隔離子層可包含氧化矽、硼磷矽酸鹽玻璃、未摻雜矽酸鹽玻璃、氟化矽酸鹽玻璃、低介電常數的介電材料、類似物或其組合。該等隔離子層可包含不同材料,但並不以此為限。
請參考圖11,該等感測器導電特徵305可形成在第三介電層307中。該等感測器導電特徵305可分別且對應電性耦接到該等感測器裝置元件303。該等感測器導電特徵305可包括多個第三導電線305L、多個第三導電通孔305V以及多個第三導電墊305P。該等第三導電線305L可相互分隔開,並可水平地沿方向Z而設置在第三介電層307中。在本實施例中,最上面的該等第三導電線305L可指定為該等第三導電墊305P。該等第三導電墊305P的各上表面以及第三介電層307的上表面可大致呈共面。該等第三導電通孔305V可沿方向Z而連接鄰近的該等第三導電線305L、連接鄰近的感測器裝置元件303與第三導電線305L,以及連接鄰近的第三導電墊305P與第三導電線305L。在一些實施例中,舉例來說,該等第三導電特徵305可包含鎢、鈷、鋯、鉭、鈦、鋁、釕、銅、金屬碳化物(例如碳化鉭、碳化鈦、碳化鈦鎂)、金屬氮化物(例如氮化鈦)、過渡金屬鋁化物或是其組合。在第三介電層307形成期間,可形成該等第三導電特徵305。
請參考圖11,第三介電層307的上表面可表示成感測器晶粒300的前表面300F。感測器晶粒300的下表面可表示成感測器晶粒300的後表面300B。
請參考圖1及圖12,在步驟S23,感測器晶粒300可接合到中介結構500上。
請參考圖12,感測器晶粒300可翻轉(flipped)。感測器晶粒300的前表面300F可經由一接合製程而接合到中介結構500上。在一些實施例中,該接合製程可為經由介電質對介電質接合的一氧化物接合製程,而介電質對介電質接合源自第三介電層307與中介結構500。
請參考圖1、圖13及圖14,在步驟S25,可對感測器晶粒300執行一薄化製程,一第一晶粒間(first intra-die)通孔403可形成在感測器晶粒300中,一第二晶粒間通孔405可形成在感測器晶粒300中。
請參考圖13,感測器晶粒300的第三基底301可經由一薄化製程而進行薄化,而薄化製程是使用晶圓研磨(wafer grinding)、機械磨損(mechanical abrasion)、拋光(polishing)或類似製程,或是使用化學移除,例如一濕蝕刻。在一些實施例中,感測器晶粒300的該薄化製程可以一載體做輔助,但並不以此為限。在薄化製程之後,第三基底301的厚度T3可介於大約5μm到大約100μm之間。由於第三基底301具有一小厚度,所以光可從後表面300B穿透到第三基底301中,並到達感測器單元303S。
請參考圖14,第一晶粒間通孔403可沿著第三基底301與第三介電層307而形成,以及設置在著陸墊503上。第一晶粒間通孔403可電性連接到著陸墊503。意即,第一晶粒間通孔403可經由著陸墊503以及第一晶粒內通孔401而電性耦接到邏輯晶粒100。第二晶粒間通孔405可沿著第三基底301而形成、延伸到第三介電層307,以及形成在對應的第三導電線305L上。第一晶粒間通孔403的高度D1可大於第二晶粒間通孔405的高度D2。在一些實施例中,第一晶粒間通孔403之高度D1對第二晶粒間通孔405之高度D2的高度比,可介於大約10:3到大約5:4之間。在一些實施例中,第一晶粒間通孔403與第二晶粒間通孔405可相互電性耦接。
在一些實施例中,第一晶粒間通孔403與第二晶粒間通孔405可具有類似於第一晶粒內通孔401的結構,且在文中不再重複其描述。
請參考圖1及圖15,在步驟S27,一上層505可形成在感測器晶粒300上,複數個彩色濾光片507可形成在上層505上,且複數個微透鏡509可形成在複數個彩色濾光片507上。
請參考圖15,上層505可形成在感測器畫素區SCA上。在頂視圖(圖未示)中,上層505可覆蓋該等感測器單元303S。在一些實施例中,上層505可包括以下其中一或多個:一下抗反射塗佈、一氧化矽層以及一氮化矽層。
請參考圖15,舉例來說,該等彩色濾光片507可包括一紅色濾光片、一藍色濾光片以及一綠色濾光片。在一些實施例中,該等彩色濾光片507可包括一青色(cyan)濾光片、一黃色濾光片以及一洋紅色(magenta)濾光片。彩色濾光片507可在形貌上(topographically)對準對應的感測器單元303S。感測器單元303S可偵測入射光相互分離的成分,以實現彩色。該等微透鏡509可將入射光集中到在感測器單元303S上的感測器畫素區SCA中。當該等感測器單元303S包括光二極體(photodiodes)時,該等微透鏡509可將入射光集中到在該等光二極體上的感測器畫素區SCA中。
應當理解,在本揭露的描述中,一個x-y-z座標系統則假設x與y表示平行於該結構之主表面的平面內之方向(dimensions,維度),而z則表示垂直於該平面的一方向(維度),且當二特徵具有大致相同的x、y座標時,那些特徵則在形貌上對準。
請參考圖15,邏輯晶粒100、記憶體晶粒200、感測器晶粒300、第一晶粒內通孔401、第一晶粒間通孔403、第二晶粒間通孔405、中介結構500、著陸墊503、上層505、該等彩色濾光片507以及微透鏡509一起配置成光學半導體元件1A。
在一些實施例中,光學半導體元件1A可配置成一光學感測器元件,以檢測影像。感測器單元303S(例如光二極體)可從外面接收光(例如可見光線或是紅外光線),並可依據所接收的光而產生光電荷(photocharges)。由感測器單元303S所產生的該等光電荷可經由轉移閘極303G的通道而傳輸到浮動擴散單元303F,而由感測器單元303S所產生的該等光電荷可儲存到浮動擴散單元303F中。
在一些實施例中,感測器晶粒300的重置電晶體可接收一重置訊號。當該重置訊號啟動時,累積在浮動擴散單元303F中的該等電荷可進行放電,以重置浮動擴散單元303F。
在一些實施例中,邏輯晶粒100的該等功能單元可執行各式不同的操作,以提供來自該等影像的一數位影像訊號,而該等影像是由光學半導體元件1A所拍攝。舉例來說,可藉由邏輯晶粒100而執行不同的後處理演算法。後處理演算法的例子包括對比增強(contrast enhancement)、銳利度增強(sharpness enhancement)或是雜訊降低(noise reduction),但並不以此為限。從邏輯晶粒100的一輸出可由一視訊編碼解碼處理器(video codec processor)。由視訊編碼解碼處理器所處理的一影像可輸出到顯示器或是儲存到記憶體晶粒200中。
藉由利用第一晶粒內通孔401、第一晶粒間通孔403以及第二晶粒間通孔405,在感測器晶粒300中所產生的訊號可傳輸到邏輯晶粒100的該等功能電路,以執行通常需要複雜電路的各式不同處理。換言之,感測器電路300可僅保留用於光學感測功能的該等基本元件,以簡化感測器晶粒300之製造的複雜度。因此,可改善光學半導體元件1A的良率。此外,第一晶粒內通孔401、第一晶粒間通孔403以及第二晶粒間通孔405亦可縮短不同晶粒的該等功能電路之間的訊號路徑,以便減少用於訊號傳輸的能量消耗。再者,藉由進一步整合記憶體晶粒200,可輕易地儲存中間處理訊號或是後處理訊號。
在一些實施例中,邏輯晶粒100、記憶體晶粒200以及感測器晶粒300的接合可為晶圓級。在晶圓級的接合中,可分別包括邏輯晶粒100、記憶體晶粒200以及感測器晶粒300的多個晶圓可接合在一起,且然後可切割成多個晶粒。替代地,該接合可在晶片級執行。
圖16是剖視示意圖,例示本揭露另一實施例的光學半導體元件1B。
請參考圖16,光學半導體元件1B可具有類似於在圖15中所描述的一結構。在圖16中相同於或類似於如圖15的元件已經以類似的元件編號進行標示,且已經省略其重複描述。光學半導體元件1B可包括複數個輔助導電墊511,設置在中介結構500中並分別且對應接觸該等第三導電墊305P。舉例來說,該等輔助導電墊511可包含鎢、鈷、鋯、鉭、鈦、鋁、釕、銅、金屬碳化物(例如碳化鉭、碳化鈦、碳化鈦鎂)、金屬氮化物(例如氮化鈦)、過渡金屬鋁化物或是其組合。該等輔助導電墊511可改善中介結構500與感測器晶粒300之間藉由提供額外之金屬對金屬接合的接合強度。
圖17及圖18是剖視示意圖,例示本揭露另一實施例製備光學半導體元件1C的部分流程。
請參考圖17,一中間光學半導體元件可以類似於如圖2到圖12所描述的一程序進行製造,且在文中不再重複其描述。邏輯晶粒100的第一基底101可經由一薄化製程而進行薄化,該薄化製程是使用晶圓研磨(wafer grinding)、機械磨損(mechanical abrasion)、拋光(polishing)或類似製程,或是使用化學移除,例如一濕蝕刻。在一些實施例中,第一基底101的該薄化製程並未用一載體而執行。記憶體晶粒200、中介結構500以及感測器晶粒300可當作一暫時載體,以避免邏輯晶粒100破裂,即使在第一基底101的該薄化製程期間或之後,邏輯晶粒100具有一小厚度。在該薄化製程之後,第一基底101的厚度T1可介於大約5μm到大約100μm之間,或是小於大約10μm。
請參考圖18,第三基底301的薄化製程、第一晶粒間通孔403、第二晶粒間通孔405、上層505、該等彩色濾光片507以及微透鏡509的製造,可類似於如圖13到圖15所描述的一程序,且在文中不再重複其描述。因為在第一基底101的薄化製程期間不需要一載體,所以可改善光學半導體元件1C的製造成本以及製造的處理複雜度。
圖19到圖21是剖視示意圖,例示本揭露另一實施例製備光學半導體元件1D的部分流程。
請參考圖19,一中間光學半導體元件可以類似於如圖2到圖6所描述的一程序進行製造,且在文中不再重複其描述。可如圖11提供感測器晶粒300,且在文中不再重複其描述。感測器晶粒300可翻轉並直接接合到記憶體晶粒200上。
請參考圖20,第三基底301可以類似於如圖13所描述的一程序進行薄化,且在文中不再重複其描述。第一晶粒間通孔403可沿著第三基底301以及第三介電層307而形成,並直接形成在第一晶粒間通孔401上。換言之,第一晶粒內通孔401與第一晶粒間通孔403在形貌上對準,且第一晶粒內通孔401與第一晶粒間通孔403電性連接。第二晶粒間通孔405可以類似於如圖14所描述的一程序而形成,且在文中不再重複其描述。
請參考圖21,上層505、該等彩色濾光片507以及微透鏡509可以類似於如圖15所描述的一程序而形成,且在文中不再重複其描述。
圖22到圖29是剖視示意圖,例示本揭露另一實施例製備光學半導體元件1E的部分流程。
請參考圖22,可提供如圖2所描述的邏輯晶粒100。在邏輯周圍電路區LPA上方,其中一個第一導電線105L、其中一個第一導電通孔105V以及其中一個第一導電墊105P可在形貌上對準。換言之,第一導電線105L、第一導電通孔105V以及第一導電通孔105V沿著方向Z而垂直設置。
請參考圖23,可提供如圖3所描述的記憶體晶粒200。在記憶體周圍區MPA上方,其中一個第二導電通孔205V以及其中一個第二導電墊205P可在形貌上對準。換言之,第二導電通孔205V以及第二導電墊205P沿著方向Z而垂直設置。
請參考圖24,邏輯晶粒100與記憶體晶粒200可以類似於如圖4所描述之一面對面方式的一程序進行接合。在接合之後,位在記憶體周圍區MPA處的第二導電通孔205V與第二導電墊205P可在形貌上對準位在邏輯周圍電路區LPA處的第一導電線105L、第一導電通孔105V以及第一導電墊105P。意即,在邏輯周圍電路區LPA處以及在記憶體周圍區MPA處,第一導電線105L、第二導電通孔105V、第一導電墊105P、第二導電墊205P以及第二導電通孔205V沿著方向Z而垂直設置,且一起配置成第一晶粒內通孔401,其可連通記憶體晶粒200與邏輯晶粒100。
請參考圖25,記憶體晶粒200的第二基底201可以類似於如圖5所描述的一程序進行薄化,且在文中不再重複其描述。著陸墊503可形成在第二基底201中以及在第一晶粒內通孔401上。
請參考圖26,可提供如圖11所描述的感測器晶粒300,且在文中不再重複其描述。感測器晶粒300可翻轉並直接接合在記憶體晶粒200上。
請參考圖27到圖29,第三基底301的薄化製程、第一晶粒間通孔403、第二晶粒間通孔405、上層505、該等彩色濾光片507以及微透鏡509的製造,可類似於如圖13到圖15所描述的一程序,且在文中不再重複其描述。
圖30及圖31是剖視示意圖,例示本揭露另一實施例製備光學半導體元件1F的部分流程。
請參考圖30,一中間光學半導體元件可以類似於如圖22到圖26所描述的一程序進行製造,且在文中不再重複其描述。邏輯晶粒100的第一基底101可經由一薄化製程而進行薄化,該薄化製程是使用晶圓研磨(wafer grinding)、機械磨損(mechanical abrasion)、拋光(polishing)或類似製程,或是使用化學移除,例如一濕蝕刻。在一些實施例中,第一基底101的該薄化製程並未用一載體而執行。記憶體晶粒200以及感測器晶粒300可當作一暫時載體,以避免邏輯晶粒100破裂,即使在第一基底101的該薄化製程期間或之後,邏輯晶粒100具有一小厚度。在該薄化製程之後,第一基底101的厚度T1可介於大約5μm到大約100μm之間,或是小於大約10μm。
請參考圖31,第三基底301的薄化製程、第一晶粒間通孔403、第二晶粒間通孔405、上層505、該等彩色濾光片507以及微透鏡509的製造,可類似於如圖13到圖15所描述的一程序,且在文中不再重複其描述。因為在第一基底101的薄化製程期間不需要一載體,所以可改善光學半導體元件1F的製造成本以及製造的處理複雜度。
本揭露之一實施例提供一種光學半導體元件,包括一邏輯晶粒,包括一核心電路區以及一邏輯周圍電路區;一記憶體晶粒,設置在該邏輯晶粒上並包括一記憶體胞區以及一記憶體周圍區;以及一第一晶粒內通孔,設置在該記憶體周圍區中且電性連接到該邏輯周圍電路區;以及一感測器晶粒,設置在該記憶體晶粒上並包括一感測器畫素區以及一感測器周圍區;一第一晶粒間通孔,設置在該感測器周圍區中且經由該第一晶粒內通孔而電性耦接到該邏輯周圍電路區;以及一第二晶粒間通孔,設置在該感測器周圍區中。該第一晶粒間通孔的一高度大於該第二晶粒間通孔的一高度。
本揭露之另一實施例提供一種光學半導體元件,包括一邏輯晶粒,包括一前表面;一記憶體晶粒,包括一前表面,設置在該邏輯晶粒的該前表面上;以及一後表面,相對該記憶體晶粒的該前表面設置;以及一感測器晶粒,包括一前表面,設置在該記憶體晶粒的該後表面上;一後表面,相對該感測器晶粒的該前表面設置;一感測器單元,設置在該感測器晶粒的該後表面處;一彩色濾光片,設置在該感測器晶粒的該後表面上;以及一微透鏡,設置在彩色濾光片上。
本揭露之另一實施例提供一種光學半導體元件,包括一邏輯晶粒,包括一核心電路區以及一邏輯周圍電路區;一記憶體晶粒,設置在該邏輯晶粒上並包括一記憶體胞區以及一記憶體周圍區;一第一晶粒內通孔,設置在該記憶體周圍區中;一著陸墊,設置在該第一晶粒內通孔上;以及一感測器晶粒,設置在該記憶體晶粒上並包括一感測器畫素區以及一感測器周圍區,一第一晶粒間通孔設置在該感測器周圍區中。該第一晶粒內通孔與該第一晶粒間通孔經由該著陸墊並以一串接(cascade)方式而電性耦接。
由於本揭露該光學半導體元件的設計,藉由使用第一晶粒內通孔401、第一晶粒間通孔403以及第二晶粒間通孔405,產生在感測器晶粒300中的該訊號可傳輸到邏輯晶粒100的多個功能電路,以執行通常需要複雜電路的不同處理。意即,感測器晶粒300只能保留光學感測功能的多個基本元件,以便可簡化感測器晶粒300之製造的複雜度。因此,可改善光學半導體元件1A的良率。此外,第一晶粒內通孔401、第一晶粒間通孔403以及第二晶粒間通孔405亦可縮短不同晶粒的該等功能電路之間的訊號路徑,以便降低訊號傳輸的能量消耗。再者,藉由更進一步的整合記憶體晶粒200,可輕易地儲存該間處理訊號或是後處理訊號。
雖然已詳述本揭露及其優點,然而應理解可進行各種變化、取代與替代而不脫離申請專利範圍所定義之本揭露的精神與範圍。例如,可用不同的方法實施上述的許多製程,並且以其他製程或其組合替代上述的許多製程。
再者,本申請案的範圍並不受限於說明書中所述之製程、機械、製造、物質組成物、手段、方法與步驟之特定實施例。該技藝之技術人士可自本揭露的揭示內容理解可根據本揭露而使用與本文所述之對應實施例具有相同功能或是達到實質上相同結果之現存或是未來發展之製程、機械、製造、物質組成物、手段、方法、或步驟。據此,此等製程、機械、製造、物質組成物、手段、方法、或步驟包含於本申請案之申請專利範圍內。
1A:光學半導體元件 1B:光學半導體元件 1C:光學半導體元件 1D:光學半導體元件 1E:光學半導體元件 1F:光學半導體元件 10:製備方法 100:邏輯晶粒 100B:後表面 100F:前表面 101:第一基底 103:邏輯裝置元件 105:第一導電特徵 105L:第一導電線 105P:第一導電墊 105V:第一導電通孔 107:第一介電層 200:記憶體晶粒 200B:後表面 200F:前表面 201:第二基底 203:記憶體裝置元件 205:第二導電特徵 205L:第二導電線 205P:第二導電墊 205V:第二導電通孔 207:第二介電層 209:儲存單元 300:感測器晶粒 300B:後表面 300F:前表面 301:第三基底 303:感測器裝置元件 303D:汲極 303F:浮動擴散單元 303G:轉移閘極 303S:感測器單元 305:感測器導電特徵 305L:第三導電線 305P:第三導電墊 305V:第三導電通孔 307:第三介電層 401:第一晶粒內通孔 403:第一晶粒間通孔 405:第二晶粒間通孔 500:中介結構 501A:第一層 501B:第二層 501C:第三層 501O:著陸墊開口 503:著陸墊 505:上層 507:彩色濾光片 509:微透鏡 511:輔助導電墊 AL:黏著層 BL:阻障層 D1:高度 D2:高度 FL:填充層 IL:絕緣層 LCA:核心電路區 LPA:邏輯周圍電路區 MCA:記憶體胞區 MPA:記憶體周圍區 S11:步驟 S13:步驟 S15:步驟 S17:步驟 S19:步驟 S21:步驟 S23:步驟 S25:步驟 S27:步驟 SCA:感測器畫素區 SL:晶種層 SPA:感測器周圍區 T1:厚度 T2:厚度 T3:厚度 Z:方向
參閱實施方式與申請專利範圍合併考量圖式時,可得以更全面了解本申請案之揭示內容,圖式中相同的元件符號指相同的元件。 圖1是流程示意圖,例示本揭露一實施例之光學半導體元件的製備方法。 圖2到圖6是剖視示意圖,例示本揭露一實施例製備光學半導體元件的部分流程。 圖7是放大剖視示意圖,例示本揭露一實施例之光學半導體元件的一第一晶粒內通孔。 圖8到圖15是剖視示意圖,例示本揭露一實施例製備光學半導體元件的部分流程。 圖16是剖視示意圖,例示本揭露另一實施例的光學半導體元件。 圖17及圖18是剖視示意圖,例示本揭露另一實施例製備光學半導體元件的部分流程。 圖19到圖21是剖視示意圖,例示本揭露另一實施例製備光學半導體元件的部分流程。 圖22到圖29是剖視示意圖,例示本揭露另一實施例製備光學半導體元件的部分流程。 圖30及圖31是剖視示意圖,例示本揭露另一實施例製備光學半導體元件的部分流程。
100:邏輯晶粒
100B:後表面
100F:前表面
101:第一基底
103:邏輯裝置元件
105:第一導電特徵
105L:第一導電線
105P:第一導電墊
105V:第一導電通孔
107:第一介電層
200:記憶體晶粒
200B:後表面
200F:前表面
201:第二基底
203:記憶體裝置元件
205:第二導電特徵
205L:第二導電線
205P:第二導電墊
205V:第二導電通孔
207:第二介電層
209:儲存單元
401:第一晶粒內通孔
500:中介結構
501A:第一層
501B:第二層
501C:第三層
LCA:核心電路區
LPA:邏輯周圍電路區
MCA:記憶體胞區
MPA:記憶體周圍區
Z:方向

Claims (20)

  1. 一種光學半導體元件,包括: 一邏輯晶粒,包括: 一核心電路區以及一邏輯周圍電路區; 一記憶體晶粒,設置在該邏輯晶粒上並包括: 一記憶體胞區以及一記憶體周圍區;以及 一第一晶粒內通孔,設置在該記憶體周圍區中且電性連接到該邏輯周圍電路區; 一中介結構,設置在該記憶體晶粒上;以及 一感測器晶粒,設置在該記憶體晶粒上並包括: 一感測器畫素區以及一感測器周圍區; 一第一晶粒間通孔,設置在該感測器周圍區中且經由該第一晶粒內通孔而電性耦接到該邏輯周圍電路區;以及 一第二晶粒間通孔,設置在該感測器周圍區中; 其中該第一晶粒間通孔的一高度大於該第二晶粒間通孔的一高度。
  2. 如請求項1所述之光學半導體元件,其中該中介結構包括一第一層、一第二層以及一第三層,該第一層設置在該記憶體晶粒上,該第二層設置在該第一層上,該第三層設置在該第二層上。
  3. 如請求項2所述之光學半導體元件,其中該第一層與該第二層包含一第一材料,同時該第二層包含一第二材料,該第二材料不同於該第一材料。
  4. 如請求項3所述之光學半導體元件,其中該第一層包含氧化矽或是氮化矽,該第二層包含矽,而該第三層包含氧化矽或是氮化矽。
  5. 如請求項1所述之光學半導體元件,其中該第一晶粒間通孔與該第二晶粒間通孔為電性耦接。
  6. 如請求項1所述之光學半導體元件,其中該第二晶粒間通孔電性連接到該感測器晶粒的一導電線。
  7. 如請求項1所述之光學半導體元件,其中該第一晶粒間通孔在形貌上對準該第一晶粒內通孔,並直接設置在該第一晶粒內通孔上。
  8. 如請求項1所述之光學半導體元件,其中該感測器晶粒包括: 一介電層,設置在該記憶體晶粒上; 一基底,設置在該感測器晶粒的該介電層上;以及 一感測器單元,設置在該感測器晶粒的該基底中; 其中該第一晶粒間通孔沿著該感測器晶粒的該基底以及該感測器晶粒的該介電層穿過而設置。
  9. 如請求項8所述之光學半導體元件,還包括一轉移閘極,設置在該感測器晶粒的該介電層中。
  10. 如請求項9所述之光學半導體元件,還包括一浮動擴散單元,設置在該感測器晶粒的該基底中,並設置在該轉移閘極的一汲極中。
  11. 如請求項10所述之光學半導體元件,還包括一彩色濾光片,設置在該感測器晶粒的該基底上以及在該感測器單元上方。
  12. 如請求項11所述之光學半導體元件,還包括一微透鏡,設置在該彩色濾光片上。
  13. 如請求項12所述之光學半導體元件,還包括一上層,設置在該彩色濾光片與該感測器晶粒的該基底之間;其中該上層包括一下抗反射塗佈。
  14. 如請求項1所述之光學半導體元件,其中該第一晶粒間通孔之一高度對該第二晶粒間通孔之一高度的一高度比率,介於大約10:3到大約5:4之間。
  15. 如請求項1所述之光學半導體元件,其中該第一晶粒內通孔包括: 一填充層,設置在該記憶體周圍區中且電性連接到該邏輯周圍電路區;以及 一絕緣層,覆蓋該填充層的兩側壁。
  16. 一種光學半導體元件,包括: 一邏輯晶粒,包括一前表面; 一記憶體晶粒,包括: 一前表面,設置在該邏輯晶粒的該前表面上;以及 一後表面,相對該記憶體晶粒的該前表面設置; 一中介結構,設置在該記憶體晶粒的該後表面上,其中該中介結構具有一第一層、一第二層以及一第三層,該第一層設置在該記憶體晶粒的該後表面上,該第二層設置在該第一層上,該第三層設置在該第二層上;以及 一感測器晶粒,包括: 一前表面,設置在該中介結構上; 一後表面,相對該感測器晶粒的該前表面設置; 一感測器單元,設置在該感測器晶粒的該後表面處; 一彩色濾光片,設置在該感測器晶粒的該後表面上;以及 一微透鏡,設置在彩色濾光片上。
  17. 如請求項16所述之光學半導體元件,其中該第一層與該第二層包含一第一材料,同時該第二層包含一第二材料,該第二材料不同於該第一材料。
  18. 如請求項17所述之光學半導體元件,其中該第一層包含氧化矽或是氮化矽,該第二層包含矽,而該第三層包含氧化矽或是氮化矽。
  19. 如請求項16所述之光學半導體元件,其中該感測器單元、該彩色濾光片以及該微透鏡在形貌上對準。
  20. 如請求項19所述之光學半導體元件,還包括一上層,設置在該感測器晶粒的該後表面與該彩色濾光片之間;其中該上層包括一下抗反射塗佈。
TW111109350A 2021-12-15 2022-03-15 具有複合中介結構的光學半導體元件 TWI817390B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/551,427 2021-12-15
US17/551,427 US20230187465A1 (en) 2021-12-15 2021-12-15 Optical semiconductor device with composite intervening structure

Publications (2)

Publication Number Publication Date
TW202327021A true TW202327021A (zh) 2023-07-01
TWI817390B TWI817390B (zh) 2023-10-01

Family

ID=86695021

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111109350A TWI817390B (zh) 2021-12-15 2022-03-15 具有複合中介結構的光學半導體元件

Country Status (3)

Country Link
US (1) US20230187465A1 (zh)
CN (1) CN116264237A (zh)
TW (1) TWI817390B (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015142067A (ja) * 2014-01-30 2015-08-03 ソニー株式会社 固体撮像装置およびその製造方法、半導体装置、並びに電子機器
KR102600196B1 (ko) * 2017-04-04 2023-11-09 소니 세미컨덕터 솔루션즈 가부시키가이샤 고체 촬상 장치, 및 전자 기기
JP2019040893A (ja) * 2017-08-22 2019-03-14 ソニーセミコンダクタソリューションズ株式会社 固体撮像装置およびその製造方法、並びに電子機器
JP2019126013A (ja) * 2018-01-19 2019-07-25 ソニーセミコンダクタソリューションズ株式会社 固体撮像素子
US20220123040A1 (en) * 2019-03-07 2022-04-21 Sony Semiconductor Solutions Corporation Semiconductor device and imaging unit
JP2021082803A (ja) * 2019-11-18 2021-05-27 ソニーセミコンダクタソリューションズ株式会社 撮像素子および撮像素子の製造方法

Also Published As

Publication number Publication date
CN116264237A (zh) 2023-06-16
US20230187465A1 (en) 2023-06-15
TWI817390B (zh) 2023-10-01

Similar Documents

Publication Publication Date Title
US10680027B2 (en) Stacked semiconductor dies with a conductive feature passing through a passivation layer
US11296252B2 (en) Method and apparatus for CMOS sensor packaging
US9748304B2 (en) Image sensor devices, methods of manufacture thereof, and semiconductor device manufacturing methods
TWI632656B (zh) 半導體裝置及半導體裝置製造方法
TWI685957B (zh) 影像感測裝置、其形成方法及影像感測系統
US20100090304A1 (en) Bonding process for cmos image sensor
US11996368B2 (en) Pad structure for enhanced bondability
US20230395573A1 (en) Semiconductor package and method of manufacturing semiconductor package
US20230387172A1 (en) Anchor Structures And Methods For Uniform Wafer Planarization And Bonding
US20230197760A1 (en) Stacked image sensor device and method of forming same
TWI803238B (zh) 具有整合晶粒的光學半導體元件
TWI817434B (zh) 具有串接導通孔的光學半導體元件
TWI817390B (zh) 具有複合中介結構的光學半導體元件
TWI833176B (zh) 具有實現晶粒內連接之積體通孔的光學半導體元件
US11594571B2 (en) Stacked image sensor device and method of forming same
TW202220068A (zh) 半導體元件及製造其的方法