TW202244732A - 資料存取方法、記憶體控制電路單元以及記憶體儲存裝置 - Google Patents

資料存取方法、記憶體控制電路單元以及記憶體儲存裝置 Download PDF

Info

Publication number
TW202244732A
TW202244732A TW110117140A TW110117140A TW202244732A TW 202244732 A TW202244732 A TW 202244732A TW 110117140 A TW110117140 A TW 110117140A TW 110117140 A TW110117140 A TW 110117140A TW 202244732 A TW202244732 A TW 202244732A
Authority
TW
Taiwan
Prior art keywords
bit
memory
data
voltage level
ratio
Prior art date
Application number
TW110117140A
Other languages
English (en)
Inventor
楊宇翔
林緯
曾士家
劉安城
許祐誠
Original Assignee
群聯電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 群聯電子股份有限公司 filed Critical 群聯電子股份有限公司
Priority to TW110117140A priority Critical patent/TW202244732A/zh
Priority to US17/336,347 priority patent/US20220365706A1/en
Publication of TW202244732A publication Critical patent/TW202244732A/zh

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • G06F3/0619Improving the reliability of storage systems in relation to data integrity, e.g. data losses, bit errors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0638Organizing or formatting or addressing of data
    • G06F3/064Management of blocks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/02Detection or location of defective auxiliary circuits, e.g. defective refresh counters
    • G11C29/021Detection or location of defective auxiliary circuits, e.g. defective refresh counters in voltage or current generators
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/02Detection or location of defective auxiliary circuits, e.g. defective refresh counters
    • G11C29/028Detection or location of defective auxiliary circuits, e.g. defective refresh counters with adaption or trimming of parameters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/44Indication or identification of errors, e.g. for repair
    • G11C29/4401Indication or identification of errors, e.g. for repair for self repair
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/76Masking faults in memories by using spares or by reconfiguring using address translation or modifications
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1006Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Read Only Memory (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

一種資料存取方法、記憶體控制電路單元以及記憶體儲存裝置。所述方法包括:讀取實體程式化單元儲存的碼字,並計算所述碼字包括的虛擬資料中位元值發生變化的位元變化比例;根據所述位元變化比例調整讀取電壓準位或對數可能性比值;以及利用調整後的所述讀取電壓準位或調整後的所述對數可能性比值對所述碼字進行解碼操作。

Description

資料存取方法、記憶體控制電路單元以及記憶體儲存裝置
本發明是有關於一種記憶體資料存取技術,且特別是有關於一種資料存取方法、記憶體控制電路單元以及記憶體儲存裝置。
數位相機、手機與MP3在這幾年來的成長十分迅速,使得消費者對儲存媒體的需求也急速增加。由於可複寫式非揮發性記憶體(rewritable non-volatile memory module)(例如,快閃記憶體)具有資料非揮發性、省電、體積小、無機械結構、讀寫速度快等特性,最適於可攜式電子產品,例如筆記型電腦。固態硬碟就是一種以快閃記憶體作為儲存媒體的記憶體儲存裝置。因此,近年快閃記憶體產業成為電子產業中相當熱門的一環。
許多記憶體控制器配置有錯誤檢查與校正電路。此錯誤檢查與校正電路用以對從可複寫式非揮發性記憶體模組中讀取出的資料進行錯誤檢查與更正。然而,資料位元處於抹除狀態的臨界電壓分布通常會異於處於其他程式化狀態的臨界電壓分布,造成某些錯誤不容易被找到,使得解碼失敗的機率增加。
本發明提供一種資料存取方法、記憶體控制電路單元以及記憶體儲存裝置,可提高解碼效率。
本發明的範例實施例提供一種資料存取方法,用於可複寫式非揮發性記憶體模組。所述可複寫式非揮發性記憶體模組包括多個實體抹除單元,所述多個實體抹除單元的每一實體抹除單元具有多個實體程式化單元。所述資料存取方法包括:讀取實體程式化單元儲存的碼字,並計算所述碼字包括的虛擬資料中位元值發生變化的位元變化比例;根據所述位元變化比例調整讀取電壓準位或對數可能性比值;以及利用調整後的所述讀取電壓準位或調整後的所述對數可能性比值對所述碼字進行解碼操作。
在本發明的一範例實施例中,上述根據所述位元變化比例調整所述讀取電壓準位或所述對數可能性比值的步驟包括:根據所述位元變化比例決定補償值,並根據所述補償值調整所述讀取電壓準位。
在本發明的一範例實施例中,上述根據所述位元變化比例調整所述讀取電壓準位或所述對數可能性比值的步驟包括:根據所述位元變化比例決定補償值,並根據所述補償值調整所述對數可能性比值。
在本發明的一範例實施例中,上述虛擬資料為位元全為“1”的資料。
在本發明的一範例實施例中,上述位元變化比例包括所述虛擬資料中位元“1”變化為“0”的比例。
在本發明的一範例實施例中,上述解碼操作包括硬位元模式解碼操作。所述資料存取方法包括:利用調整後的所述讀取電壓準位讀取所述實體程式化單元儲存的所述碼字,並對所述碼字進行所述硬位元模式解碼操作。
在本發明的一範例實施例中,上述解碼操作包括軟位元模式解碼操作。所述資料存取方法包括:根據調整後的所述對數可能性比值對所述碼字進行所述軟位元模式解碼操作。
本發明的範例實施例提供一種記憶體控制電路單元,用於控制可複寫式非揮發性記憶體模組。所述記憶體控制電路單元包括主機介面、記憶體介面、錯誤檢查與校正電路以及記憶體管理電路。所述主機介面用以耦接至主機系統。所述記憶體介面用以耦接至所述可複寫式非揮發性記憶體模組,其中所述可複寫式非揮發性記憶體模組包括多個實體抹除單元,所述多個實體抹除單元的每一實體抹除單元具有多個實體程式化單元。所述記憶體管理電路耦接至所述主機介面、所述記憶體介面以及所述錯誤檢查與校正電路。所述記憶體管理電路用以讀取實體程式化單元儲存的碼字,並計算所述碼字包括的虛擬資料中位元值發生變化的位元變化比例。所述記憶體管理電路更用以根據所述位元變化比例調整讀取電壓準位或對數可能性比值。並且,所述錯誤檢查與校正電路更用以利用調整後的所述讀取電壓準位或調整後的所述對數可能性比值對所述碼字進行解碼操作。
在本發明的一範例實施例中,上述根據所述位元變化比例調整所述讀取電壓準位或所述對數可能性比值的操作包括:根據所述位元變化比例決定補償值,並根據所述補償值調整所述讀取電壓準位。
在本發明的一範例實施例中,上述根據所述位元變化比例調整所述讀取電壓準位或所述對數可能性比值的操作包括:根據所述位元變化比例決定補償值,並根據所述補償值調整所述對數可能性比值。
在本發明的一範例實施例中,上述虛擬資料為位元全為“1”的資料。
在本發明的一範例實施例中,上述位元變化比例包括所述虛擬資料中位元“1”變化為“0”的比例。
在本發明的一範例實施例中,上述解碼操作包括硬位元模式解碼操作。所述錯誤檢查與校正電路更用以利用調整後的所述讀取電壓準位讀取所述實體程式化單元儲存的所述碼字,並對所述碼字進行所述硬位元模式解碼操作。
在本發明的一範例實施例中,上述解碼操作包括軟位元模式解碼操作,所述錯誤檢查與校正電路更用以根據調整後的所述對數可能性比值對所述碼字進行所述軟位元模式解碼操作。
本發明的範例實施例提供一種記憶體儲存裝置,包括連接介面單元、可複寫式非揮發性記憶體模組以及記憶體控制電路單元。所述連接介面單元用以耦接至主機系統。所述可複寫式非揮發性記憶體模組包括多個實體抹除單元,所述多個實體抹除單元的每一實體抹除單元具有多個實體程式化單元。所述記憶體控制電路單元耦接至所述連接介面單元與所述可複寫式非揮發性記憶體模組。所述記憶體控制電路單元用以讀取實體程式化單元儲存的碼字,並計算所述碼字包括的虛擬資料中位元值發生變化的位元變化比例。所述記憶體控制電路單元更用以根據所述位元變化比例調整讀取電壓準位或對數可能性比值。所述記憶體控制電路單元更用以利用調整後的所述讀取電壓準位或調整後的所述對數可能性比值對所述碼字進行解碼操作。
在本發明的一範例實施例中,上述根據所述位元變化比例調整所述讀取電壓準位或所述對數可能性比值的操作包括:根據所述位元變化比例決定補償值,並根據所述補償值調整所述讀取電壓準位。
在本發明的一範例實施例中,上述根據所述位元變化比例調整所述讀取電壓準位或所述對數可能性比值的操作包括:根據所述位元變化比例決定補償值,並根據所述補償值調整所述對數可能性比值。
在本發明的一範例實施例中,上述虛擬資料為位元全為“1”的資料。
在本發明的一範例實施例中,上述位元變化比例包括所述虛擬資料中位元“1”變化為“0”的比例。
在本發明的一範例實施例中,上述解碼操作包括硬位元模式解碼操作,所述記憶體控制電路單元更用以利用調整後的所述讀取電壓準位讀取所述實體程式化單元儲存的所述碼字,並對所述碼字進行所述硬位元模式解碼操作。
在本發明的一範例實施例中,上述解碼操作包括軟位元模式解碼操作,所述記憶體控制電路單元更用以根據調整後的所述對數可能性比值對所述碼字進行所述軟位元模式解碼操作。
基於上述,本發明實施例會根據虛擬資料的位元變化比例調整讀取電壓準位或對數可能性比值,並根據調整後的讀取電壓準位或對數可能性比值執行解碼操作。據此,可提升解碼效率,進而提升讀取資料的效率與正確性。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
一般而言,記憶體儲存裝置(亦稱,記憶體儲存系統)包括可複寫式非揮發性記憶體模組與控制器(亦稱,控制電路單元)。通常記憶體儲存裝置是與主機系統一起使用,以使主機系統可將資料寫入至記憶體儲存裝置或從記憶體儲存裝置中讀取資料。
圖1是根據一範例實施例所繪示的主機系統、記憶體儲存裝置及輸入/輸出(I/O)裝置的示意圖,並且圖2是根據另一範例實施例所繪示的主機系統、記憶體儲存裝置及輸入/輸出(I/O)裝置的示意圖。
請參照圖1與圖2,主機系統11一般包括處理器111、隨機存取記憶體(random access memory, RAM)112、唯讀記憶體(read only memory, ROM)113及資料傳輸介面114。處理器111、隨機存取記憶體112、唯讀記憶體113及資料傳輸介面114皆耦接至系統匯流排(system bus)110。
在本範例實施例中,主機系統11是透過資料傳輸介面114與記憶體儲存裝置10耦接。例如,主機系統11可經由資料傳輸介面114將資料寫入至記憶體儲存裝置10或從記憶體儲存裝置10中讀取資料。此外,主機系統11是透過系統匯流排110與I/O裝置12耦接。例如,主機系統11可經由系統匯流排110將輸出訊號傳送至I/O裝置12或從I/O裝置12接收輸入訊號。
在本範例實施例中,處理器111、隨機存取記憶體112、唯讀記憶體113及資料傳輸介面114是可設置在主機系統11的主機板20上。資料傳輸介面114的數目可以是一或多個。透過資料傳輸介面114,主機板20可以經由有線或無線方式耦接至記憶體儲存裝置10。記憶體儲存裝置10可例如是隨身碟201、記憶卡202、固態硬碟(Solid State Drive, SSD)203或無線記憶體儲存裝置204。無線記憶體儲存裝置204可例如是近距離無線通訊(Near Field Communication Storage, NFC)記憶體儲存裝置、無線傳真(WiFi)記憶體儲存裝置、藍牙(Bluetooth)記憶體儲存裝置或低功耗藍牙記憶體儲存裝置(例如,iBeacon)等以各式無線通訊技術為基礎的記憶體儲存裝置。此外,主機板20也可以透過系統匯流排110耦接至全球定位系統(Global Positioning System, GPS)模組205、網路介面卡206、無線傳輸裝置207、鍵盤208、螢幕209、喇叭210等各式I/O裝置。例如,在一範例實施例中,主機板20可透過無線傳輸裝置207存取無線記憶體儲存裝置204。
在一範例實施例中,所提及的主機系統為可實質地與記憶體儲存裝置配合以儲存資料的任意系統。雖然在上述範例實施例中,主機系統是以電腦系統來作說明,然而,圖3是根據另一範例實施例所繪示的主機系統與記憶體儲存裝置的示意圖。請參照圖3,在另一範例實施例中,主機系統31也可以是數位相機、攝影機、通訊裝置、音訊播放器、視訊播放器或平板電腦等系統,而記憶體儲存裝置30可為其所使用的SD卡32、CF卡33或嵌入式儲存裝置34等各式非揮發性記憶體儲存裝置。嵌入式儲存裝置34包括嵌入式多媒體卡(embedded MMC, eMMC)341及/或嵌入式多晶片封裝儲存裝置(embedded Multi Chip Package, eMCP)342等各類型將記憶體模組直接耦接於主機系統的基板上的嵌入式儲存裝置。
圖4是根據一範例實施例所繪示的主機系統與記憶體儲存裝置的概要方塊圖。
請參照圖4,記憶體儲存裝置10包括連接介面單元402、記憶體控制電路單元404與可複寫式非揮發性記憶體模組406。
在本範例實施例中,連接介面單元402是相容於序列先進附件(Serial Advanced Technology Attachment, SATA)標準。然而,必須瞭解的是,本發明不限於此,連接介面單元402亦可以是符合並列先進附件(Parallel Advanced Technology Attachment, PATA)標準、電氣和電子工程師協會(Institute of Electrical and Electronic Engineers, IEEE)1394標準、高速周邊零件連接介面(Peripheral Component Interconnect Express, PCI Express)標準、通用序列匯流排(Universal Serial Bus, USB)標準、超高速一代(Ultra High Speed-I, UHS-I)介面標準、超高速二代(Ultra High Speed-II, UHS-II)介面標準、安全數位(Secure Digital, SD)介面標準、記憶棒(Memory Stick, MS)介面標準、多晶片封裝(Multi-Chip Package)介面標準、多媒體儲存卡(Multi Media Card, MMC)介面標準、嵌入式多媒體儲存卡(Embedded Multimedia Card, eMMC)介面標準、通用快閃記憶體(Universal Flash Storage, UFS)介面標準、嵌入式多晶片封裝(embedded Multi Chip Package, eMCP)介面標準、小型快閃(Compact Flash, CF)介面標準、整合式驅動電子介面(Integrated Device Electronics, IDE)標準或其他適合的標準。在本範例實施例中,連接介面單元402可與記憶體控制電路單元404封裝在一個晶片中,或者連接介面單元402是佈設於一包含記憶體控制電路單元之晶片外。
記憶體控制電路單元404用以執行以硬體型式或韌體型式實作的多個邏輯閘或控制指令,並且根據主機系統11的指令在可複寫式非揮發性記憶體模組406中進行資料的寫入、讀取與抹除等運作。
可複寫式非揮發性記憶體模組406是耦接至記憶體控制電路單元404,並且用以儲存主機系統11所寫入之資料。可複寫式非揮發性記憶體模組406具有實體抹除單元410(0)~410(N)。例如,實體抹除單元410(0)~410(N)可屬於同一個記憶體晶粒(die)或者屬於不同的記憶體晶粒。每一實體抹除單元分別具有複數個實體程式化單元,其中屬於同一個實體抹除單元之實體程式化單元可被獨立地寫入且被同時地抹除。然而,必須瞭解的是,本發明不限於此,每一實體抹除單元是可由64個實體程式化單元、256個實體程式化單元或其他任意個實體程式化單元所組成。
更詳細來說,實體抹除單元為抹除之最小單位。亦即,每一實體抹除單元含有最小數目之一併被抹除之記憶胞。實體程式化單元為程式化的最小單元。即,實體程式化單元為寫入資料的最小單元。每一實體程式化單元通常包括資料位元區與冗餘位元區。資料位元區包含多個實體存取位址用以儲存使用者的資料,而冗餘位元區用以儲存系統的資料(例如,控制資訊與錯誤更正碼)。在本範例實施例中,每一個實體程式化單元的資料位元區中會包含8個實體存取位址,且一個實體存取位址的大小為512位元組(byte)。然而,在其他範例實施例中,資料位元區中也可包含數目更多或更少的實體存取位址,本發明並不限制實體存取位址的大小以及個數。例如,在一範例實施例中,實體抹除單元為實體區塊,並且實體程式化單元為實體頁面(physical page)或實體扇區,但本發明不以此為限。
在本範例實施例中,可複寫式非揮發性記憶體模組406可以是單階記憶胞(Single Level Cell, SLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存1個資料位元的快閃記憶體模組)、多階記憶胞(Multi Level Cell, MLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存2個資料位元的快閃記憶體模組)、三階記憶胞(Triple Level Cell, TLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存3個資料位元的快閃記憶體模組)、其他快閃記憶體模組或其他具有相同特性的記憶體模組。
圖5是根據一範例實施例所繪示的記憶體控制電路單元的概要方塊圖。
請參照圖5,記憶體控制電路單元404包括記憶體管理電路502、主機介面504、記憶體介面506、緩衝記憶體508、電源管理電路510與錯誤檢查與校正電路512。
記憶體管理電路502用以控制記憶體控制電路單元404的整體運作。具體來說,記憶體管理電路502具有多個控制指令,並且在記憶體儲存裝置10運作時,此些控制指令會被執行以進行資料的寫入、讀取與抹除等運作。以下說明記憶體管理電路502的操作時,等同於說明記憶體控制電路單元404的操作。
在本範例實施例中,記憶體管理電路502的控制指令是以韌體型式來實作。例如,記憶體管理電路502具有微處理器單元(未繪示)與唯讀記憶體(未繪示),並且此些控制指令是被燒錄至此唯讀記憶體中。當記憶體儲存裝置10運作時,此些控制指令會由微處理器單元來執行以進行資料的寫入、讀取與抹除等運作。
圖6與圖7是根據一範例實施例所繪示的管理實體抹除單元的範例示意圖。
必須瞭解的是,在此描述可複寫式非揮發性記憶體模組406之實體抹除單元的運作時,以「提取」、「分組」、「劃分」、「關聯」等詞來操作實體抹除單元是邏輯上的概念。也就是說,可複寫式非揮發性記憶體模組之實體抹除單元的實際位置並未更動,而是邏輯上對可複寫式非揮發性記憶體模組的實體抹除單元進行操作。
請參照圖6,記憶體管理電路502會將實體抹除單元410(0)~410(N)邏輯地分組為資料區602、閒置區604、系統區606與取代區608。
邏輯上屬於資料區602與閒置區604的實體抹除單元是用以儲存來自於主機系統11的資料。具體來說,資料區602的實體抹除單元是被視為已儲存資料的實體抹除單元,而閒置區604的實體抹除單元是用以替換資料區602的實體抹除單元。也就是說,當從主機系統11接收到寫入指令與欲寫入之資料時,記憶體管理電路502會使用從閒置區604中提取實體抹除單元來寫入資料,以替換資料區602的實體抹除單元。
邏輯上屬於系統區606的實體抹除單元是用以記錄系統資料。例如,系統資料包括關於可複寫式非揮發性記憶體模組的製造商與型號、可複寫式非揮發性記憶體模組的實體抹除單元數、每一實體抹除單元的實體程式化單元數等。
邏輯上屬於取代區608中的實體抹除單元是用於壞實體抹除單元取代程序,以取代損壞的實體抹除單元。具體來說,倘若取代區608中仍存有正常之實體抹除單元並且資料區602的實體抹除單元損壞時,記憶體管理電路502會從取代區608中提取正常的實體抹除單元來更換損壞的實體抹除單元。
特別是,資料區602、閒置區604、系統區606與取代區608之實體抹除單元的數量會根據不同的記憶體規格而有所不同。此外,必須瞭解的是,在記憶體儲存裝置10的運作中,實體抹除單元關聯至資料區602、閒置區604、系統區606與取代區608的分組關係會動態地變動。例如,當閒置區604中的實體抹除單元損壞而被取代區608的實體抹除單元取代時,則原本取代區608的實體抹除單元會被關聯至閒置區604。
請參照圖7,記憶體管理電路502會配置邏輯區塊位址LBA(0)~LBA(H)以映射資料區602的實體抹除單元,其中每一邏輯區塊位址具有多個邏輯位址以映射對應之實體抹除單元的實體程式化單元。並且,當主機系統11欲寫入資料至邏輯位址或更新儲存於邏輯位址中的資料時,記憶體管理電路502會從閒置區604中提取一個實體抹除單元作為作動實體抹除單元來寫入資料,以輪替資料區602的實體抹除單元。並且,當此作為作動實體抹除單元的實體抹除單元被寫滿時,記憶體管理電路502會再從閒置區604中提取空的實體抹除單元作為作動實體抹除單元,以繼續寫入對應來自於主機系統11之寫入指令的更新資料。此外,當閒置區604中可用的實體抹除單元的數目小於預設值時,記憶體管理電路502會執行垃圾蒐集(garbage collection)操作(亦稱為,有效資料合併操作)來整理資料區602中的有效資料,以將資料區602中無儲存有效資料的實體抹除單元重新關聯至閒置區604。
為了識別每個邏輯位址的資料被儲存在哪個實體程式化單元,在本範例實施例中,記憶體管理電路502會記錄邏輯位址與實體程式化單元之間的映射關係。例如,在本範例實施例中,記憶體管理電路502會在可複寫式非揮發性記憶體模組406中儲存邏輯至實體映射表來記錄每一邏輯位址所映射的實體程式化單元。當欲存取資料時記憶體管理電路502會將邏輯至實體映射表載入至緩衝記憶體508來維護,並且依據邏輯至實體映射表來寫入或讀取資料。
值得一提的是,由於緩衝記憶體508的容量有限無法儲存記錄所有邏輯位址之映射關係的映射表,因此,在本範例實施例中,記憶體管理電路502會將邏輯區塊位址LBA(0)~LBA(H)分組為多個邏輯區域LZ(0)~LZ(M),並且為每一邏輯區域配置一個邏輯至實體映射表。特別是,當記憶體管理電路502欲更新某個邏輯區塊位址的映射時,對應此邏輯區塊位址所屬之邏輯區域的邏輯至實體映射表會被載入至緩衝記憶體508來被更新。具體來說,若對應此邏輯區塊位址所屬之邏輯區域的邏輯至實體映射表未被暫存在緩衝記憶體508中(即,緩衝記憶體508中所暫存的邏輯至實體映射表未記錄欲更新之邏輯區塊位址的映射時,記憶體管理電路502會執行映射表交換操作(mapping table swapping operation)以將目前暫存在緩衝記憶體508中邏輯至實體映射表回存至可複寫式非揮發性記憶體模組406,並且將記錄有欲更新之邏輯區塊位址所映射的邏輯至實體映射表載入至緩衝記憶體508中。
在本發明另一範例實施例中,記憶體管理電路502的控制指令亦可以程式碼型式儲存於可複寫式非揮發性記憶體模組406的特定區域(例如,記憶體模組中專用於存放系統資料的系統區)中。此外,記憶體管理電路502具有微處理器單元(未繪示)、唯讀記憶體(未繪示)及隨機存取記憶體(未繪示)。特別是,此唯讀記憶體具有驅動碼,並且當記憶體控制電路單元404被致能時,微處理器單元會先執行此驅動碼段來將儲存於可複寫式非揮發性記憶體模組406中之控制指令載入至記憶體管理電路502的隨機存取記憶體中。之後,微處理器單元會運轉此些控制指令以進行資料的寫入、讀取與抹除等運作。
此外,在本發明另一範例實施例中,記憶體管理電路502的控制指令亦可以一硬體型式來實作。例如,記憶體管理電路502包括微控制器、記憶胞管理電路、記憶體寫入電路、記憶體讀取電路、記憶體抹除電路與資料處理電路。記憶胞管理電路、記憶體寫入電路、記憶體讀取電路、記憶體抹除電路與資料處理電路是耦接至微控制器。其中,記憶胞管理電路用以管理可複寫式非揮發性記憶體模組406的實體抹除單元;記憶體寫入電路用以對可複寫式非揮發性記憶體模組406下達寫入指令以將資料寫入至可複寫式非揮發性記憶體模組406中;記憶體讀取電路用以對可複寫式非揮發性記憶體模組406下達讀取指令以從可複寫式非揮發性記憶體模組406中讀取資料;記憶體抹除電路用以對可複寫式非揮發性記憶體模組406下達抹除指令以將資料從可複寫式非揮發性記憶體模組406中抹除;而資料處理電路用以處理欲寫入至可複寫式非揮發性記憶體模組406的資料以及從可複寫式非揮發性記憶體模組406中讀取的資料。
請再參照圖5,主機介面504是耦接至記憶體管理電路502並且用以耦接至連接介面單元402,以接收與識別主機系統11所傳送的指令與資料。也就是說,主機系統11所傳送的指令與資料會透過主機介面504來傳送至記憶體管理電路502。在本範例實施例中,主機介面504是相容於SATA標準。然而,必須瞭解的是本發明不限於此,主機介面504亦可以是相容於PATA標準、IEEE 1394標準、PCI Express標準、USB標準、UHS-I介面標準 、UHS-II介面標準、SD標準 、MS標準、MMC標準、CF標準、IDE標準或其他適合的資料傳輸標準。
記憶體介面506是耦接至記憶體管理電路502並且用以存取可複寫式非揮發性記憶體模組406。也就是說,欲寫入至可複寫式非揮發性記憶體模組406的資料會經由記憶體介面506轉換為可複寫式非揮發性記憶體模組406所能接受的格式。
緩衝記憶體508是耦接至記憶體管理電路502並且用以暫存來自於主機系統11的暫存資料與指令或來自於可複寫式非揮發性記憶體模組406的資料。
電源管理電路510是耦接至記憶體管理電路502並且用以控制記憶體儲存裝置10的電源。
錯誤檢查與校正電路512是耦接至記憶體管理電路502並且用以執行錯誤檢查與校正程序以確保資料的正確性。例如,當記憶體管理電路502從主機系統11中接收到寫入指令時,錯誤檢查與校正電路512會為對應此寫入指令的資料產生對應的錯誤檢查與校正碼(Error Checking and Correcting Code, ECC Code),並且記憶體管理電路502會將對應此寫入指令的資料與對應的錯誤檢查與校正碼寫入至可複寫式非揮發性記憶體模組406中。之後,當記憶體管理電路502從可複寫式非揮發性記憶體模組406中讀取資料時會同時讀取此資料對應的錯誤檢查與校正碼,並且錯誤檢查與校正電路512會根據此錯誤檢查與校正碼對所讀取的資料執行錯誤檢查與校正程序。
圖8是根據一範例實施例所繪示的記憶胞的臨界電壓分布的示意圖。圖9是根據一範例實施例所繪示的從記憶胞中讀取資料的示意圖。請參照圖8與圖9,以MLC NAND型快閃記憶體為例,基於不同的臨界電壓,每一記憶胞具有4種儲存狀態,並且此些儲存狀態分別地代表“11”、“10”、“01”與“00”等位元。換言之,每一個儲存狀態包括LSB以及MSB。在本範例實施例中,每一個儲存狀態中從左側算起之第1個位元為LSB,而從左側算起之第2個位元為MSB。因此,在此範例實施例中,每一記憶胞可儲存2個位元。必須瞭解的是,圖8所繪示的臨界電壓及其儲存狀態的對應僅為一個範例。在另一範例實施例中,臨界電壓與儲存狀態的對應亦可是隨著臨界電壓越大而以“11”、“10”、“00”與“01”排列,或是其他排列。此外,在另一範例實施例中,亦可定義從左側算起之第1個位元為MSB,而從左側算起之第2個位元為LSB。
記憶胞的讀取運作是藉由施予讀取電壓於控制閘極,藉由記憶胞通道的導通狀態,來識別記憶胞儲存之資料。以MLC NAND型快閃記憶體為例,驗證位元(VA)是用以指示施予讀取電壓VA時記憶胞通道是否為導通;驗證位元(VB)是用以指示施予讀取電壓VB時,記憶胞通道是否為導通;驗證位元(VC)是用以指示施予讀取電壓VC時,記憶胞通道是否為導通。在此假設驗證位元是“1”時表示對應的記憶胞通道導通,而驗證位元是“0”時表示對應的記憶胞通道沒有導通。如圖9所示,透過驗證位元(VA)~(VC)可以判斷記憶胞是處於哪一個儲存狀態,進而取得所儲存的位元。
圖10是根據另一範例實施例所繪示的從記憶胞中讀取資料的示意圖。請參照圖10,以TLC NAND型快閃記憶體為例,每一個儲存狀態代表一個記憶胞所儲存的3個位元。例如,在本範例實施例中,每一個儲存狀態包括從左側算起之第1個位元的LSB、從左側算起之第2個位元的中間有效位元(Center Significant Bit, CSB)以及從左側算起之第3個位元的MSB。在此範例實施例中,依照不同的臨界電壓,記憶胞具有8種儲存狀態(即,“111”、“110”、“101”、“100”、“011”、“010”、“001”與“000”)。藉由施加讀取電壓VA~VG於控制閘極,可以識別記憶胞所儲存的位元。其中,值得說明的是,此8種儲存狀態之排列順序,可依製造商之設計而訂,本發明不加以限制。此外,在另一範例實施例中,一個記憶胞所儲存的3個位元中的某一個位元為LSB、CSB或MSB,可視實務上需求調整。
須注意的是,為了說明方便,在以下範例實施例中,若某一個記憶胞可儲存2個位元,則假設這2個位元中從左側算起之第1個位元為LSB並且屬於下實體程式化單元,而從左側算起之第2個位元為MSB並且屬於上實體程式化單元。此外,若某一個記憶胞可儲存3個位元,則假設這3個位元中從左側算起之第1個位元為LSB並且屬於下實體程式化單元,從左側算起之第2個位元為CSB並且屬於中實體程式化單元,並且從左側算起之第3個位元為MSB並且屬於上實體程式化單元。
當記憶體管理電路502從可複寫式非揮發性記憶體模組406中讀取 n個資料位元(形成一個碼字)時,則記憶體管理電路502也會取得每一個資料位元的可靠度資訊(亦稱為通道可靠度資訊)。此可靠度資訊是用以表示對應的資料位元被解碼為位元“1”或是“0”的機率(或稱信心度)。錯誤檢查與校正電路512會根據可靠度資訊來執行解碼操作。例如,此解碼操作會包括迭代解碼操作。
以低密度奇偶檢查校正碼(Low-density parity-check code, LDPC code)為例,在低密度奇偶檢查校正碼中,是用一個奇偶檢查矩陣來定義有效的碼字。碼字包括了訊息位元與奇偶位元。以下將訊息位元與奇偶位元統稱為資料位元。一般來說,奇偶檢查矩陣可以表示為二分圖(bipartite graph),其包括奇偶節點與訊息節點。每一個奇偶節點是對應到一個校驗子,而每一個訊息節點是對應一個資料位元。資料位元與校驗子之間的對應關係(即,訊息節點與奇偶節點之間的連結)是根據奇偶檢查矩陣所產生。具體來說,若奇偶檢查矩陣中第 i列(row)第 j行(column)的元素為1,則第i個奇偶節點便會連接到第 j個訊息節點,其中 ij為正整數。
當記憶體管理電路502從可複寫式非揮發性記憶體模組406中讀取 n個資料位元(形成一個碼字)時,在二分圖中,訊息節點也會接收到對應的可靠度資訊。錯誤檢查與校正電路512會根據二分圖的結構與可靠度資訊來執行解碼操作。例如,此解碼操作會包括迭代解碼操作。在迭代解碼操作中,訊息節點會計算出可靠度資訊給奇偶節點,並且奇偶節點也會計算出可靠度資訊給訊息節點。這些可靠度資訊會沿著這些二分圖中的邊(edge)來傳送。這些可靠度資訊是用來表示一個節點認為某一個資料位元被解碼為“1”或是“0”的機率(即,信心度)。此外,訊息節點與奇偶節點的可靠度資訊來計算輸出的可靠度資訊,其近似於計算一個資料位元被解碼為“1”或是“0”的條件機率。因此,上述傳送可靠度資訊的過程又被稱為置信傳播(belief propagation)。
基於不同的演算法,訊息節點及/或奇偶節點會計算出不同的可靠度資訊。例如,錯誤檢查與校正電路512可以採用總和-乘積演算法(Sum-Product Algorithm)、最小值-總和演算法(Min-Sum Algorithm)、或是位元翻轉(bit-flipping Algorithm)等演算法,本發明不加以限制。
在迭代解碼操作的每一次迭代中,訊息節點會傳遞可靠度資訊給奇偶節點,並且奇偶節點也會傳遞可靠度資訊給訊息節點。在每一次迭代過後,訊息節點會根據目前的可靠度資訊計算出每一個資料位元應該被解碼為位元“1”或是“0”。在對這些計算出的資料位元執行奇偶檢查程序(例如,將資料位元所形成的碼字與奇偶檢查矩陣相乘)後,可判斷該碼字是否為有效的碼字。若所產生的碼字為有效的碼字,表示解碼成功並且迭代解碼操作會停止。然而,若所產生的碼字不是有效的碼字,則會進行下一次的迭代。若迭代解碼操作的迭代次數達到一個預設值,則表示解碼失敗並且迭代解碼操作也會停止。
在一範例實施例中,可靠度資訊包括對數可能性比值(Log Likelihood Ratio,LLR)。一般來說,某一個資料位元的對數可能性比值(可能是正或負的)的絕對值越大,表示此資料位元的可靠度越高。因此,此資料位元當前的位元值就有越高的機率被視為是正確的。反之,某一個資料位元的對數可能性比值的絕對值越小,則表示此資料位元的可靠度越低。因此,此資料位元當前的位元值就有越高的機率被視為是錯誤的並且在當前的迭代解碼操作中被更正。在一範例實施例中,迭代解碼操作中使用的可靠度資訊(例如,對數可能性比值)是藉由查表而獲得。然後,在另一範例實施例中,迭代解碼操作中使用的可靠度資訊亦可以是在迭代解碼操作中根據特定的演算法而動態地計算產生。
在可複寫式非揮發性記憶體模組406對於記憶胞的程式化操作中,若欲程式化的資料(即,欲儲存的資料)是正確的,則被程式化的記憶胞的臨界電壓可能會因不同記憶胞的損耗程度不一而發生小幅度的偏移。受到此偏移影響,後續從此記憶胞讀取的資料可能會存在錯誤。一般來說,這種錯誤有很高的機率可以由錯誤檢查與校正電路512執行解碼操作來加以更正。例如,錯誤檢查與校正電路512可以藉由小幅度地調整用於讀取此記憶胞的讀取電壓準位或執行幾次的迭代解碼操作即可有效糾錯。
圖11是根據一範例實施例所繪示的記憶胞的臨界電壓分布發生變化的示意圖。請參照圖11,假設一開始可複寫式非揮發性記憶體模組406中的多個記憶胞的損耗程度很低(例如,此些記憶胞的P/E計數很小)。因此,在程式化可複寫式非揮發性記憶體模組406中的多個記憶胞後,假設一部分儲存狀態處於抹除狀態的記憶胞的臨界電壓分布為分布1110,而另一部分儲存狀態處於被程式化的記憶胞的臨界電壓分布為分布1120。若要讀取此些記憶胞中的至少一記憶胞所儲存的資料,記憶體管理電路502會發送一個讀取指令序列至可複寫式非揮發性記憶體模組406。根據此讀取指令序列,可複寫式非揮發性記憶體模組406會使用一個(預設的)讀取電壓準位V default來讀取此些記憶胞並且將所獲得的資料位元傳送給記憶體管理電路502。以每一個記憶胞儲存一個位元的位元資料為例,若某一個記憶胞的臨界電壓小於讀取電壓準位V default(例如,臨界電壓屬於分布1110的記憶胞),則記憶體管理電路502可能會讀到位元“1”;或者,若某一個記憶胞的臨界電壓大於讀取電壓準位V default(例如,臨界電壓屬於分布1120的記憶胞),則記憶體管理電路502可能會讀到位元“0”。
然而,隨著可複寫式非揮發性記憶體模組406的使用時間增加(例如,P/E計數增加)及/或操作環境改變,可複寫式非揮發性記憶體模組406中的記憶胞可能會發生性能衰退(degradation)。例如,在屬於分布1110與1120的記憶胞發生性能衰退後,分布1110與1120可能會逐漸相互靠近甚至相互重疊。例如,分布1111與1121分別用來表示性能衰退後的分布1110與1120。相對於分布1110與1120,分布1111與1121包含一個重疊區域1131(以斜線表示)。
發生性能衰退後,若持續使用相同的讀取電壓準位V default來讀取此些記憶胞,則讀取到的資料位元可能會包含許多錯誤。例如,此些錯誤包括將屬於分布1111的記憶胞誤判為屬於分布1121,及/或將屬於分布1121的記憶胞誤判為屬於分布1111。在一範例實施例中,錯誤檢查與校正電路508會根據所獲得的資料位元執行一預設解碼操作(亦稱為第一預設解碼操作),從而嘗試快速地更正資料位元中的錯誤。在一範例實施例中,第一預設解碼操作亦稱為硬位元模式(hard-bit mode)解碼操作,並且硬位元模式解碼操作是用於解碼所讀取的硬位元。
圖12是根據一範例實施例所繪示的硬位元模式解碼操作的示意圖。請參照圖12,假設可複寫式非揮發性記憶體模組406中一部分儲存狀態處於抹除狀態的記憶胞的臨界電壓分布為分布1210,而另一部分儲存狀態處於被程式化的記憶胞的臨界電壓分布為分布1220。當欲讀取儲存於此些記憶胞中的資料時,記憶體管理電路502會發送一個讀取指令序列(亦稱為硬決策讀取指令序列)至可複寫式非揮發性記憶體模組406。根據此硬決策讀取指令序列,可複寫式非揮發性記憶體模組406會使用一個硬決策讀取電壓準位(例如,讀取電壓準位V H1)來讀取此些記憶胞並且將所獲得的資料位元(例如,硬位元HB 1)傳送給記憶體管理電路502。
錯誤檢查與校正電路512會根據所獲得的硬位元HB 1執行硬位元模式解碼操作,以嘗試更正此些硬位元HB 1中可能存在的錯誤。若錯誤皆被更正,表示解碼成功,則錯誤檢查與校正電路512會輸出解碼成功的位元。若錯誤並未全部被更正,表示解碼失敗,則記憶體管理電路502會調整硬決策讀取電壓準位(例如,將硬決策讀取電壓準位從讀取電壓準位V H1調整為讀取電壓準位V H2)並且發送另一個硬決策讀取指令序列至可複寫式非揮發性記憶體模組406。根據此硬決策讀取指令序列,可複寫式非揮發性記憶體模組406會使用讀取電壓準位V H2來再次讀取此些記憶胞並且將所獲得的資料位元(例如,硬位元HB 2)傳送給記憶體管理電路502。
錯誤檢查與校正電路512會根據所獲得的硬位元HB 2再次執行硬位元模式解碼操作,以嘗試更正此些硬位元HB 2中可能存在的錯誤。若錯誤皆被更正,表示解碼成功,則錯誤檢查與校正電路512會輸出解碼成功的位元。此外,若錯誤並未全部被更正,則記憶體管理電路502可再次調整用來讀取此些記憶胞的硬決策讀取電壓準位並且更多的硬位元模式解碼操作可被執行。
請回到圖11,對於臨界電壓屬於分布1111與1121的記憶胞來說,若持續地使用此些記憶胞,則此些記憶胞可能會持續地發生性能衰退。例如,分布1111與1121可能會進一步改變為分布1112與1122。例如,分布1112與1122包含一個重疊區域1141(以斜線表示)。重疊區域1141的面積會大於重疊區域1131的面積。或者,臨界電壓屬於重疊區域1141的記憶胞之總數會多於臨界電壓屬於重疊區域1131的記憶胞之總數。此時,受限於硬位元模式解碼操作的解碼能力(或錯誤更正能力),即便使用再多的硬決策讀取電壓準位來讀取記憶胞並對應執行再多次的硬解碼程序,可能都無法藉由單次讀取的硬位元來更正所有錯誤。
在一範例實施例中,對於臨界電壓屬於分布1112與1122(或類似分布)的記憶胞,錯誤檢查與校正電路512會根據所獲得的資料位元執行另一預設解碼操作(亦稱為第二預設解碼操作),從而嘗試使用更多資訊來偵錯。在一範例實施例中,第二預設解碼操作亦稱為軟位元模式(soft-bit mode)解碼操作,並且軟位元模式解碼操作是用於解碼所讀取的軟位元。
圖13是根據一範例實施例所繪示的軟位元模式解碼操作的示意圖。請參照圖13,記憶體管理電路502會發送一個讀取指令序列(亦稱為軟決策讀取指令序列)至可複寫式非揮發性記憶體模組406。根據此軟決策讀取指令序列,可複寫式非揮發性記憶體模組406會使用多個讀取電壓準位V S1~V S5(亦稱為軟決策讀取電壓準位)來讀取此些記憶胞並且將所獲得的資料位元(例如,軟位元資訊1331)傳送給記憶體管理電路502。其中,所獲得的軟位元資訊1331會包含從某一個記憶胞讀取的多個軟位元SB 1~SB 5。此外,軟位元資訊1331也可以用來判斷某一個記憶胞的臨界電壓是屬於圖13中的電壓區間1301~1306中的哪一個。
在圖13的一範例實施例中,讀取電壓準位V S1~V S5的其中之一會被設定為正負號(sign)讀取電壓準位。此正負號讀取電壓準位是用來決定資料位元的位元值。例如,若讀取電壓準位V S3為正負號讀取電壓,則資料位元的位元值會相同於軟位元SB 3的位元值;若讀取電壓準位V S2為正負號讀取電壓,則資料位元的位元值會相同於軟位元SB 2的位元值,以此類推。
在一範例實施例中,錯誤檢查與校正電路512會根據某一個資料位元所對應的軟位元資訊來獲得此資料位元的可靠度資訊。例如,在圖13的一範例實施例中,若對應於某一個資料位元的軟位元資訊為“11111”,則錯誤檢查與校正電路512會根據此軟位元資訊查詢一查找表,以獲得對應於電壓區間1301的對數可能性比值。此對數可能性比值會被視為是此資料位元的可靠度資訊。舉例來說,錯誤檢查與校正電路512可根據軟位元資訊1331查詢查找表1332,以獲得對應於電壓區間1301的對數可能性比值-7。
然後,錯誤檢查與校正電路512會根據此資料位元與此資料位元的可靠度資訊執行軟位元模式解碼操作。此外,此資料位元的可靠度資訊亦可能在軟位元模式解碼操作中經由查詢其他的查找表或動態產生而被更新至少一次。關於軟位元模式解碼操作的細節可參照前述根據二分圖的結構與可靠度資訊來執行解碼操作的實施例,在此便不贅述。
須注意的是,根據上述關於硬位元模式解碼操作與軟位元模式解碼操作的說明可知,若資料位元中的錯誤只是單純地因為記憶胞的臨界電壓發生小幅度的偏移而產生(例如,存在於圖11中重疊區域1131或1141),則錯誤檢查與校正電路512執行硬位元模式解碼操作或軟位元模式解碼操作可有效地加以更正。以圖13為例,若某一個資料位元所對應的記憶胞的臨界電壓越接近分布1310與1320之間的V形處(例如,位於電壓區間1303或1304),則配置給此資料位元的對數可能性比值的絕對值可能會越小;反之,若某一個資料位元所對應的記憶胞的臨界電壓越遠離分布1310與1320之間的V形處(例如,位於電壓區間1301或1306),則配置給此資料位元的對數可能性比值的絕對值可能會越大。
圖14A及圖14B是根據一範例實施例所繪示的將寫入資料、對應於寫入資料的虛擬資料寫入至實體程式化單元的範例。
請參照圖14A,在本範例實施例中,每一個實體程式化單元會包括資料位元區1420與冗餘位元區1440。其中,冗餘位元區可包括一或多個記錄區。例如,本範例實施例的冗餘位元區1440包括第一記錄區1442與第二記錄區1444。
在本範例實施例中,當主機系統11傳送寫入指令與對應此寫入指令的資料D1-1給記憶體儲存裝置10時,記憶體管理電路502會產生對應資料D1-1的虛擬資料(dummy data)。例如,虛擬資料可以是位元全為“1”的資料,本發明不在此限制。
如圖14A所示,記憶體管理電路502會產生對應資料D1-1的虛擬資料U1-1,並且自閒置區604提取實體抹除單元410(F)作為作動實體抹除單元。之後,記憶體管理電路502會將此資料D1-1以及對應此資料D1-1的虛擬資料U1-1依序地寫入至實體抹除單元410(F)的第0個實體程式化單元中。也就是說,資料D1-1是被程式化至實體抹除單元410(F)的第0個實體程式化單元的資料位元區1420中,且虛擬資料U1-1是被程式化至冗餘位元區1440的第一記錄區1442。此外,第二記錄區1444可寫入對應資料D1-1的其他資料。例如,錯誤檢查與校正碼、實體程式化單元的好壞標記等,本發明不在此限制。
請參照圖14B,當主機系統11傳送另一個寫入指令與對應此寫入指令的資料D1-2給記憶體儲存裝置10時,記憶體管理電路502會產生對應此資料D1-2的虛擬資料U1-2。在此,記憶體管理電路502會將此資料D1-2以及對應此資料D1-2的虛擬資料U1-2依序地寫入至實體抹除單元410(F)的第1個實體程式化單元中。也就是說,資料D1-2是被程式化至實體抹除單元410(F)的第1個實體程式化單元的資料位元區1420中,且虛擬資料U1-2是被程式化至冗餘位元區1440的第一記錄區1442。
在本範例實施例中,當主機系統11欲從記憶體儲存裝置10讀取資料D1-1時,記憶體管理電路502會從資料D1-1寫入的實體抹除單元410(F)的第0個實體程式化單元中讀取多個資料位元以形成碼字。並且,錯誤檢查與校正電路512會對碼字執行解碼操作。此解碼操作會包括迭代解碼操作。具體來說,記憶體管理電路502將所欲解碼的碼字傳送至錯誤檢查與校正電路512以進行對應的迭代解碼操作,進而解碼對應於此碼字的資料D1-1。在接收到此碼字時,錯誤檢查與校正電路512會對所接收的碼字進行迭代解碼操作以辨識所接收的碼字的多個資料位元。在一範例實施例中,解碼操作可包括硬位元模式解碼操作與軟位元模式解碼操作。
接著,錯誤檢查與校正電路512會判斷解碼操作是否成功。如前所述,若經由迭代解碼操作所產生的碼字為有效的碼字,表示解碼成功並且迭代解碼操作會停止。然而,若所產生的碼字不是有效的碼字,則會進行下一次的迭代。若迭代解碼操作的迭代次數達到一個預設值,則表示解碼失敗。此預設值可由廠商設置,本發明不在此限制。需說明的是,本範例實施例所述的解碼操作失敗,可以是硬位元模式解碼操作、軟位元模式解碼操作或是兩者皆失敗的情形,本發明不在此限制。
在本範例實施例中,若判斷解碼操作失敗,記憶體管理電路502會從碼字中取得對應資料D1-1寫入的實體抹除單元410(F)的第0個實體程式化單元中第一記錄區1442的虛擬資料U1-1。接著,記憶體管理電路502計算所取得的虛擬資料U1-1中位元值發生變化的位元變化比例,並根據位元變化比例調整解碼參數。解碼參數可以是在解碼操作中使用的任何參數,包括但不限於讀取電壓準位或是對數可能性比值,本發明不在此限制。
圖15A至圖15C是根據一範例實施例所繪示的虛擬資料的範例。請參照圖15A,假設儲存資料時對應資料D1-1的虛擬資料U1-1的位元全為“1”。經過時間推移,儲存虛擬資料U1-1的記憶胞可能會損耗而使得此記憶胞的臨界電壓發生偏移,而造成虛擬資料U1-1存在錯誤。如圖15B所示,記憶體管理電路502所讀取的虛擬資料U1-1中有部分/全部的資料位元包括位元“0”,此現象表示當前臨界電壓的偏移。於此,記憶體管理電路502可計算所讀取的虛擬資料U1-1中位元“1”變化為“0”的位元變化比例(如,圖15B位元為“0”的位元變化比例為1/24)。如圖15C所示,記憶體管理電路502所讀取的虛擬資料U1-1中有6個資料位元包括位元“0”,此現象表示當前臨界電壓的偏移更為嚴重。於此,記憶體管理電路502可計算所讀取的虛擬資料U1-1中位元“1”變化為“0”的位元變化比例為6/24。
在一範例實施例中,記憶體管理電路502可根據位元變化比例決定一個補償值,並根據此補償值調整解碼參數為新的解碼參數。例如,記憶體管理電路502會根據此位元變化比例查詢一查找表,以獲得補償值。此外,記憶體管理電路502也可以根據一方程式計算此位元變化比例對應的補償值,本發明不在此限制。
以下實施例以讀取電壓準位為例進行具體說明。圖16是根據一範例實施例所繪示的記憶胞的臨界電壓分布發生變化的示意圖。請參照圖16,在程式化可複寫式非揮發性記憶體模組406中的多個記憶胞後,假設一部分儲存狀態處於抹除狀態的記憶胞的臨界電壓分布為分布1610,而另一部分儲存狀態處於被程式化的記憶胞的臨界電壓分布為分布1620。在可複寫式非揮發性記憶體模組406的記憶胞發生性能衰退後,儲存狀態處於抹除狀態的記憶胞的臨界電壓分布可能從分布1610逐漸衰退為分布1611或分布1612。在本範例實施例中,解碼操作中包括搜尋最佳讀取電壓準位演算法,記憶體管理電路502可執行此搜尋最佳讀取電壓演算法以計算用於解碼操作的讀取電壓準位V 1。在本範例實施例中,記憶體管理電路502可根據位元變化比例查詢查找表來決定補償值,並且根據此補償值調整讀取電壓準位V 1。表1示出位元變化比例與補償值的查找表範例,其中位元變化比例為位元“1”變化為“0”的比例。
表1
位元變化比例 補償值
95%
85% ∆’
以儲存狀態處於抹除狀態的記憶胞的臨界電壓分布衰退為分布1611為例。假設當前的讀取電壓準位為讀取電壓準位V 1,且記憶體管理電路502計算出的位元變化比例為95%。記憶體管理電路502會根據位元變化比例95%查詢表1來決定補償值∆,並且根據補償值∆調整讀取電壓準位V 1為讀取電壓準位V 1+∆。理想上,調整後的讀取電壓準位V 1+∆會符合分布1611的讀取電壓準位V 2。另外,若以分布1612為例,假設當前的讀取電壓準位為讀取電壓準位V 1,且記憶體管理電路502計算出的位元變化比例為85%。記憶體管理電路502會根據位元變化比例85%查詢表1來決定補償值∆’,並且根據補償值∆’調整讀取電壓準位V 1為讀取電壓準位V 1+∆’。理想上,調整後的讀取電壓準位V 1+∆’會符合分布1612的讀取電壓準位V 3。如此一來,記憶體管理電路502可根據位元變化比例決定執行搜尋最佳讀取電壓演算法得到的讀取電壓準位V 1需要做多少補償才能得到真正符合當前記憶胞的臨界電壓分布的讀取電壓準位。
在本發明另一實施例中,記憶體管理電路502也可以根據位元變化比例修正執行搜尋最佳讀取電壓演算法,以使得執行修正後的搜尋最佳讀取電壓演算法可獲得上述實施例的讀取電壓準位V 2或V 3。如此一來,下次欲搜尋讀取電壓準位時,即可執行修正後的執行搜尋最佳讀取電壓演算法來計算用於解碼操作的讀取電壓準位。
以下實施例以對數可能性比值為例進行具體說明。在本範例實施例中,解碼操作中包括對數可能性比值預測演算法,記憶體管理電路502可執行此對數可能性比值預測演算法來計算用於解碼操作的對數可能性比值。在本範例實施例中,記憶體管理電路502可根據位元變化比例查詢查找表來決定補償值,並且根據此補償值調整對數可能性比值。表2示出位元變化比例與補償值的查找表範例,其中位元變化比例為位元“1”變化為“0”的比例。
表2
位元變化比例 補償值
95% -1
85% -2
假設記憶體管理電路502執行對數可能性比值預測演算法後,當前計算出對應每個電壓區間的對數可能性比值如下表3所示,且記憶體管理電路502計算出的位元變化比例為95%。
表3
電壓區間 1 2 3 4 5 6 7 8
LLR -14 -9 -4 -1 1 4 9 14
記憶體管理電路502會根據位元變化比例95%查詢表2來決定補償值為-1,並且將對應各電壓區間的對數可能性比值減1以調整對數可能性比值為如下表4所示。在本範例實施例中,電壓區間1~4的對數可能性比值調整為正值時最高調整至+1,區間5~8的對數可能性比值調整為負值時最低調整至-1,本發明不在此限制。如此一來,記憶體管理電路502可決定執行對數可能性比值預測演算法得到的對數可能性比值需要做多少補償才能得到真正符合當前記憶胞的臨界電壓分布的對數可能性比值。
表4
電壓區間 1 2 3 4 5 6 7 8
LLR -15 -10 -5 -2 0 3 8 13
在本發明另一實施例中,記憶體管理電路502也可以根據位元變化比例修正對數可能性比值預測演算法,以使得執行修正後的對數可能性比值預測演算法可獲得如上表4的對數可能性比值。如此一來,下次欲計算對數可能性比值時,即可執行修正後的對數可能性比值預測演算法來計算用於解碼操作的對數可能性比值。
之後,錯誤檢查與校正電路512會利用調整後的讀取電壓準位或調整後的對數可能性比值對碼字進行解碼操作。具體來說,在獲得調整後的讀取電壓準位或調整後的對數可能性比值後,記憶體管理電路502可利用所述讀取電壓準位從實體程式化單元(資料D1-1寫入的實體抹除單元410(F)的第0個實體程式化單元)再次讀取多個資料位元以形成碼字,並且錯誤檢查與校正電路512對所述碼字進行硬位元模式解碼操作。此外,錯誤檢查與校正電路512也可根據所述對數可能性比值對原先讀取的所述碼字進行軟位元模式解碼操作。
需注意的是,記憶體管理電路502也可在解碼操作時即實施上述範例實施例提供的方法,本發明不限制必須在解碼操作失敗後才實施上述方法。
圖17是根據一範例實施例所繪示的資料存取方法的流程圖。
請參照圖17,在步驟S1702中,讀取實體程式化單元儲存的碼字,並計算所述碼字包括的虛擬資料中位元值發生變化的位元變化比例。在步驟S1704中,根據所述位元變化比例調整讀取電壓準位或對數可能性比值。在步驟S176中,利用調整後的所述讀取電壓準位或調整後的所述對數可能性比值對所述碼字進行所述解碼操作。
然而,圖17中各步驟已詳細說明如上,在此便不再贅述。值得注意的是,圖17中各步驟可以實作為多個程式碼或是電路,本發明不加以限制。此外,圖17的方法可以搭配以上範例實施例使用,也可以單獨使用,本發明不加以限制。
綜上所述,本發明實施例所提供的資料存取方法、記憶體控制電路單元以及記憶體儲存裝置,可在解碼時根據儲存資料時與資料一同寫入可複寫式非揮發性記憶體模組的虛擬資料的位元變化比例調整讀取電壓準位或對數可能性比值,並根據調整後的讀取電壓準位或對數可能性比值執行解碼操作。另外,本發明實施例還可在解碼失敗後根據虛擬資料的位元變化比例調整讀取電壓準位或對數可能性比值,並再次執行解碼操作。如此一來,本發明實施例可預測出符合當前記憶胞的臨界電壓分布的讀取電壓準位或對數可能性比值。此外,針對資料位元處於抹除狀態的臨界電壓分布異於處於其他程式化狀態的臨界電壓分布的問題,可藉由本發明提供的實施例獲得符合處於抹除狀態的臨界電壓分布的讀取電壓準位或對數可能性比值。據此,可提升解碼效率,進而提升讀取資料的效率與正確性。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10, 30:記憶體儲存裝置 11, 31:主機系統 110:系統匯流排 111:處理器 112:隨機存取記憶體 113:唯讀記憶體 114:資料傳輸介面 12:輸入/輸出(I/O)裝置 20:主機板 201:隨身碟 202:記憶卡 203:固態硬碟 204:無線記憶體儲存裝置 205:全球定位系統模組 206:網路介面卡 207:無線傳輸裝置 208:鍵盤 209:螢幕 210:喇叭 32:SD卡 33:CF卡 34:嵌入式儲存裝置 341:嵌入式多媒體卡 342:嵌入式多晶片封裝儲存裝置 402:連接介面單元 404:記憶體控制電路單元 406:可複寫式非揮發性記憶體模組 410(0)~410(N):實體抹除單元 502:主機介面 504:主機介面 506:記憶體介面 508:緩衝記憶體 510:電源管理電路 512:錯誤檢查與校正電路 602:資料區 604:閒置區 606:系統區 608:取代區 1110, 1120, 1111, 1121, 1112, 1122, 1210, 1220, 1310, 1320, 1610, 1620, 1611, 1612:分布 1131, 1141:重疊區域 1301, 1302, 1303, 1304, 1305, 1306:電壓區間 1331:軟位元資訊 1332:查找表 1420:資料位元區 1440:冗餘位元區 1442:第一記錄區 1444:第二記錄區 D1-1, D1-2:資料 LBA(0)~LBA(H):邏輯區塊位址 LZ(0)~LZ(M):邏輯區域 U1-1, U1-2:虛擬資料 S1702:步驟(讀取實體程式化單元儲存的碼字,並計算所述碼字包括的虛擬資料中位元值發生變化的位元變化比例) S1704:步驟(根據所述位元變化比例調整讀取電壓準位或對數可能性比值) S1706:步驟(利用調整後的所述讀取電壓準位或調整後的所述對數可能性比值對所述碼字進行所述解碼操作)
圖1是根據一範例實施例所繪示的主機系統、記憶體儲存裝置及輸入/輸出(I/O)裝置的示意圖。 圖2是根據另一範例實施例所繪示的主機系統、記憶體儲存裝置及輸入/輸出(I/O)裝置的示意圖。 圖3是根據另一範例實施例所繪示的主機系統與記憶體儲存裝置的示意圖。 圖4是根據一範例實施例所繪示的主機系統與記憶體儲存裝置的概要方塊圖。 圖5是根據一範例實施例所繪示的記憶體控制電路單元的概要方塊圖。 圖6與圖7是根據一範例實施例所繪示的管理實體抹除單元的範例示意圖。 圖8是根據一範例實施例所繪示的記憶胞的臨界電壓分布的示意圖。 圖9是根據一範例實施例所繪示的從記憶胞中讀取資料的示意圖。 圖10是根據另一範例實施例所繪示的從記憶胞中讀取資料的示意圖。 圖11是根據一範例實施例所繪示的記憶胞的臨界電壓分布發生變化的示意圖。 圖12是根據一範例實施例所繪示的硬位元模式解碼操作的示意圖。 圖13是根據一範例實施例所繪示的軟位元模式解碼操作的示意圖。 圖14A及圖14B是根據一範例實施例所繪示的將寫入資料、對應於寫入資料的虛擬資料寫入至實體程式化單元的範例。 圖15A至圖15C是根據一範例實施例所繪示的虛擬資料的範例。 圖16是根據一範例實施例所繪示的記憶胞的臨界電壓分布發生變化的示意圖。 圖17是根據一範例實施例所繪示的資料存取方法的流程圖。
S1702:步驟(讀取實體程式化單元儲存的碼字,並計算所述碼字包括的虛擬資料中位元值發生變化的位元變化比例)
S1704:步驟(根據所述位元變化比例調整讀取電壓準位或對數可能性比值)
S1706:步驟(利用調整後的所述讀取電壓準位或調整後的所述對數可能性比值對所述碼字進行所述解碼操作)

Claims (21)

  1. 一種資料存取方法,用於一可複寫式非揮發性記憶體模組,其中所述可複寫式非揮發性記憶體模組包括多個實體抹除單元,所述多個實體抹除單元的每一實體抹除單元具有多個實體程式化單元,所述資料存取方法包括: 讀取一實體程式化單元儲存的一碼字,並計算所述碼字包括的虛擬資料中位元值發生變化的一位元變化比例; 根據所述位元變化比例調整一讀取電壓準位或一對數可能性比值;以及 利用調整後的所述讀取電壓準位或調整後的所述對數可能性比值對所述碼字進行解碼操作。
  2. 如請求項1所述的資料存取方法,其中根據所述位元變化比例調整所述讀取電壓準位或所述對數可能性比值的步驟包括: 根據所述位元變化比例決定一補償值,並根據所述補償值調整所述讀取電壓準位。
  3. 如請求項1所述的資料存取方法,其中根據所述位元變化比例調整所述讀取電壓準位或所述對數可能性比值的步驟包括: 根據所述位元變化比例決定一補償值,並根據所述補償值調整所述對數可能性比值。
  4. 如請求項1所述的資料存取方法,其中所述虛擬資料為位元全為“1”的資料。
  5. 如請求項4所述的資料存取方法,其中所述位元變化比例包括所述虛擬資料中位元“1”變化為“0”的比例。
  6. 如請求項2所述的資料存取方法,其中所述解碼操作包括一硬位元模式解碼操作,所述資料存取方法包括: 利用調整後的所述讀取電壓準位讀取所述實體程式化單元儲存的所述碼字,並對所述碼字進行所述硬位元模式解碼操作。
  7. 如請求項3所述的資料存取方法,其中所述解碼操作包括一軟位元模式解碼操作,所述資料存取方法包括: 根據調整後的所述對數可能性比值對所述碼字進行所述軟位元模式解碼操作。
  8. 一種記憶體控制電路單元,用於控制一可複寫式非揮發性記憶體模組,所述記憶體控制電路單元包括: 一主機介面,用以耦接至一主機系統; 一記憶體介面,用以耦接至所述可複寫式非揮發性記憶體模組,其中所述可複寫式非揮發性記憶體模組包括多個實體抹除單元,所述多個實體抹除單元的每一實體抹除單元具有多個實體程式化單元; 一錯誤檢查與校正電路;以及 一記憶體管理電路,耦接至所述主機介面、所述記憶體介面以及所述錯誤檢查與校正電路, 其中所述記憶體管理電路用以讀取一實體程式化單元儲存的一碼字,並計算所述碼字包括的虛擬資料中位元值發生變化的一位元變化比例, 其中所述記憶體管理電路更用以根據所述位元變化比例調整一讀取電壓準位或一對數可能性比值,並且 其中所述錯誤檢查與校正電路更用以利用調整後的所述讀取電壓準位或調整後的所述對數可能性比值對所述碼字進行解碼操作。
  9. 如請求項8所述的記憶體控制電路單元,其中根據所述位元變化比例調整所述讀取電壓準位或所述對數可能性比值的操作包括: 根據所述位元變化比例決定一補償值,並根據所述補償值調整所述讀取電壓準位。
  10. 如請求項8所述的記憶體控制電路單元,其中根據所述位元變化比例調整所述讀取電壓準位或所述對數可能性比值的操作包括: 根據所述位元變化比例決定一補償值,並根據所述補償值調整所述對數可能性比值。
  11. 如請求項8所述的記憶體控制電路單元,其中所述虛擬資料為位元全為“1”的資料。
  12. 如請求項11所述的記憶體控制電路單元,其中所述位元變化比例包括所述虛擬資料中位元“1”變化為“0”的比例。
  13. 如請求項9所述的記憶體控制電路單元,其中所述解碼操作包括一硬位元模式解碼操作,所述錯誤檢查與校正電路更用以利用調整後的所述讀取電壓準位讀取所述實體程式化單元儲存的所述碼字,並對所述碼字進行所述硬位元模式解碼操作。
  14. 如請求項10所述的記憶體控制電路單元,其中所述解碼操作包括一軟位元模式解碼操作,所述錯誤檢查與校正電路更用以根據調整後的所述對數可能性比值對所述碼字進行所述軟位元模式解碼操作。
  15. 一種記憶體儲存裝置,包括: 一連接介面單元,用以耦接至一主機系統; 一可複寫式非揮發性記憶體模組,其中所述可複寫式非揮發性記憶體模組包括多個實體抹除單元,所述多個實體抹除單元的每一實體抹除單元具有多個實體程式化單元;以及 一記憶體控制電路單元,耦接至所述連接介面單元與所述可複寫式非揮發性記憶體模組, 其中所述記憶體控制電路單元用以讀取一實體程式化單元儲存的一碼字,並計算所述碼字包括的虛擬資料中位元值發生變化的一位元變化比例, 其中所述記憶體控制電路單元更用以根據所述位元變化比例調整一讀取電壓準位或一對數可能性比值,並且 其中所述記憶體控制電路單元更用以利用調整後的所述讀取電壓準位或調整後的所述對數可能性比值對所述碼字進行解碼操作。
  16. 如請求項15所述的記憶體儲存裝置,其中根據所述位元變化比例調整所述讀取電壓準位或所述對數可能性比值的操作包括: 根據所述位元變化比例決定一補償值,並根據所述補償值調整所述讀取電壓準位。
  17. 如請求項15所述的記憶體儲存裝置,其中根據所述位元變化比例調整所述讀取電壓準位或所述對數可能性比值的操作包括: 根據所述位元變化比例決定一補償值,並根據所述補償值調整所述對數可能性比值。
  18. 如請求項15所述的記憶體儲存裝置,其中所述虛擬資料為位元全為“1”的資料。
  19. 如請求項18所述的記憶體儲存裝置,其中所述位元變化比例包括所述虛擬資料中位元“1”變化為“0”的比例。
  20. 如請求項16所述的記憶體儲存裝置,其中所述解碼操作包括一硬位元模式解碼操作,所述記憶體控制電路單元更用以利用調整後的所述讀取電壓準位讀取所述實體程式化單元儲存的所述碼字,並對所述碼字進行所述硬位元模式解碼操作。
  21. 如請求項17所述的記憶體儲存裝置,其中所述解碼操作包括一軟位元模式解碼操作,所述記憶體控制電路單元更用以根據調整後的所述對數可能性比值對所述碼字進行所述軟位元模式解碼操作。
TW110117140A 2021-05-12 2021-05-12 資料存取方法、記憶體控制電路單元以及記憶體儲存裝置 TW202244732A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW110117140A TW202244732A (zh) 2021-05-12 2021-05-12 資料存取方法、記憶體控制電路單元以及記憶體儲存裝置
US17/336,347 US20220365706A1 (en) 2021-05-12 2021-06-02 Data accessing method, memory controlling circuit unit, and memory storage device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110117140A TW202244732A (zh) 2021-05-12 2021-05-12 資料存取方法、記憶體控制電路單元以及記憶體儲存裝置

Publications (1)

Publication Number Publication Date
TW202244732A true TW202244732A (zh) 2022-11-16

Family

ID=83998613

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110117140A TW202244732A (zh) 2021-05-12 2021-05-12 資料存取方法、記憶體控制電路單元以及記憶體儲存裝置

Country Status (2)

Country Link
US (1) US20220365706A1 (zh)
TW (1) TW202244732A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11663079B2 (en) * 2021-02-07 2023-05-30 Micron Technology, Inc. Data recovery using a combination of error correction schemes

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4909824B2 (ja) * 2007-06-29 2012-04-04 株式会社東芝 誤り訂正処理装置及び誤り訂正処理方法
US8099652B1 (en) * 2010-12-23 2012-01-17 Sandisk Corporation Non-volatile memory and methods with reading soft bits in non uniform schemes
US9450610B1 (en) * 2013-03-15 2016-09-20 Microsemi Storage Solutions (Us), Inc. High quality log likelihood ratios determined using two-index look-up table
WO2020257977A1 (en) * 2019-06-24 2020-12-30 Micron Technology, Inc. Memory device with parity data system and method

Also Published As

Publication number Publication date
US20220365706A1 (en) 2022-11-17

Similar Documents

Publication Publication Date Title
TWI649754B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
TWI595498B (zh) 解碼方法、記憶體儲存裝置及記憶體控制電路單元
US10108490B1 (en) Decoding method, memory storage device and memory control circuit unit
US10803973B2 (en) Memory management method and storage controller
TWI672698B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
TW202009942A (zh) 資料存取方法、記憶體控制電路單元與記憶體儲存裝置
US10324787B2 (en) Decoding method, memory storage device and memory control circuit unit
TWI691962B (zh) 解碼方法、記憶體控制電路單元與記憶體儲存裝置
TWI670725B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
TW202244732A (zh) 資料存取方法、記憶體控制電路單元以及記憶體儲存裝置
TW202036571A (zh) 資料讀取方法、儲存控制器與儲存裝置
TWI597731B (zh) 記憶體管理方法、記憶體儲存裝置及記憶體控制電路單元
CN107025935B (zh) 译码方法、内存储存装置及内存控制电路单元
TWI721842B (zh) 解碼方法、記憶體儲存裝置及記憶體控制電路單元
TWI764602B (zh) 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元
CN112837728B (zh) 存储器控制方法、存储器存储装置及存储器控制电路单元
CN111258791B (zh) 存储器控制方法、存储器存储装置及存储器控制电路单元
US11962328B1 (en) Decoding method, memory storage device and memory control circuit unit
TWI836877B (zh) 讀取電壓校正方法、記憶體儲存裝置及記憶體控制電路單元
US11817172B2 (en) Table management method, memory storage device and memory control circuit unit
CN113129968A (zh) 数据存取方法、存储器控制电路单元以及存储器存储装置
TWI738390B (zh) 資料保護方法、記憶體儲存裝置及記憶體控制電路單元
TWI705449B (zh) 電壓識別方法、記憶體控制電路單元以及記憶體儲存裝置
TWI675374B (zh) 位元判斷方法、記憶體控制電路單元以及記憶體儲存裝置
CN118051182A (zh) 存储器管理方法、存储器存储装置及存储器控制电路单元