TW202236420A - 依序電漿及熱處理 - Google Patents

依序電漿及熱處理 Download PDF

Info

Publication number
TW202236420A
TW202236420A TW111102888A TW111102888A TW202236420A TW 202236420 A TW202236420 A TW 202236420A TW 111102888 A TW111102888 A TW 111102888A TW 111102888 A TW111102888 A TW 111102888A TW 202236420 A TW202236420 A TW 202236420A
Authority
TW
Taiwan
Prior art keywords
silicon
containing dielectric
dielectric layer
material layer
readable medium
Prior art date
Application number
TW111102888A
Other languages
English (en)
Inventor
李寧
張帥迪
米海拉A 巴賽諾
高琦
拉傑什 普拉薩德
北島知彦
姜昌錫
戴文馬修瑞杰 米塔爾
揆夏 沈
Original Assignee
美商應用材料股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商應用材料股份有限公司 filed Critical 美商應用材料股份有限公司
Publication of TW202236420A publication Critical patent/TW202236420A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02337Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour
    • H01L21/0234Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour treatment by exposure to a plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/0217Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/04Coating on selected surface areas, e.g. using masks
    • C23C16/045Coating cavities or hollow spaces, e.g. interior of tubes; Infiltration of porous substrates
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/34Nitrides
    • C23C16/345Silicon nitride
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/56After-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/02274Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/0228Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02345Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to radiation, e.g. visible light
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67184Apparatus for manufacturing or treating in a plurality of work-stations characterized by the presence of more than one transfer chamber
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Plasma & Fusion (AREA)
  • General Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)
  • Formation Of Insulating Films (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

提供了製造記憶體元件的多種方法。該等方法改善選擇性地沉積的含矽介電層的品質。該方法包括在膜堆疊的凹陷區域中選擇性地沉積含矽介電層。然後,將該選擇性沉積的含矽介電層暴露於在高於800℃的溫度下退火的高密度電漿,以提供濕蝕刻速率小於4埃/分的含矽介電膜。

Description

依序電漿及熱處理
本案揭示內容的實施例屬於電子元件領域以及用於製造電子元件的方法和設備。更特定而言,本案揭示內容的實施例提供用於形成具有高品質含矽介電層的3D-NAND元件的方法。
半導體技術已以快速的步調進展,並且元件尺寸已隨著進展的技術而縮小,以提供更快的處理及每單位空間的儲存量。在NAND元件中,串電流需要足夠高以獲得足夠的電流以區分ON和OFF單元。串電流取決於載子遷移率,而載子遷移率是藉由擴大矽通道的晶粒尺寸而增強。
在3D-NAND的製造中所運用的當前製程是使用高溫原子層沉積(ALD)或化學氣相沉積(CVD)氮化矽(SiN),及後續的額外圖案化步驟。SiN的選擇性沉積能夠消除圖案化步驟。然而,選擇性沉積需要相對低的沉積溫度,這會產生品質不佳的膜。
因此,此技術中需要有具高品質SiN膜的3D-NAND元件。此外,此技術中需要用於形成3D-NAND元件的方法和設備。
本案揭示內容的一個或多個實施例涉及一種處理方法。在一個實施例中,一種處理方法包括:在膜堆疊的凹陷區域中選擇性地沉積含矽介電層,該膜堆疊包括第一材料層和第二材料層的多個交替層,並且具有延伸穿過該膜堆疊的記憶體孔洞;將該含矽介電層在小於或等於500℃之溫度及小於1托耳的壓力暴露於高密度電漿;以及在大於800℃的溫度退火該含矽介電層,以提供濕蝕刻速率小於4埃/分(Å/min)的含矽介電膜。
本案揭示內容的進一步實施例涉及處理工具。在一個實施例中,一種非暫態電腦可讀媒體包括多個指令,當由處理腔室的控制器執行該等指令時,使該處理腔室執行以下操作:在膜堆疊的凹陷區域中選擇性地沉積含矽介電層,該膜堆疊包括第一材料層和第二材料層的多個交替層,並且具有延伸穿過該膜堆疊的記憶體孔洞;將該含矽介電層在小於或等於500℃之溫度及小於1托耳的壓力暴露於高密度電漿;以及在大於800℃的溫度退火該含矽介電層,以提供濕蝕刻速率小於4埃/分的含矽介電膜。
在描述本案揭示內容的數個示範性實施例之前,應理解本案揭示內容不限於下文描述中所提出的構造或製程步驟的細節。本案揭示內容能夠具有其他實施例並且能夠以各種方式實踐或執行。
一個或多個實施例提供一種處理方法,該處理方法包括在整合處理工具中的基於電漿的摻雜(PLAD)和退火,以容許穿過3D NAND單元膜堆疊中的高深寬比(aspect ratio)記憶體孔洞在凹陷的多晶矽側壁上低溫選擇性沉積含矽介電膜(例如氮化矽)。
含矽介電膜(例如氮化矽)的選擇性沉積是造成品質不佳的膜的低溫製程。不受理論的束縛,認為若品質不佳的選擇性沉積的含矽介電膜不能轉換成高品質的含矽膜,則選擇性沉積的含矽膜(特別是氮化矽)無法用於形成3D NAND單元結構。
圖1繪示示範性方法10的流程圖,該方法10用於形成記憶體元件。熟悉此技術之人士會認識到方法10能夠包括所繪示的任何或所有製程。此外,對於某些部分而言,個別製程的順序能夠有所變化。方法10能夠從任何列舉的製程開始,但不偏離本案揭示內容。參考圖1,在操作12,提供膜堆疊。如本文所用,術語「提供」是意味使基板可用於處理(例如,定位在處理腔室中)。在操作14,含矽介電層選擇性地沉積在膜堆疊的凹陷區域中。在操作16,將含矽介電層暴露於高密度電漿,並且在操作18,使含矽介電層在大於800℃的溫度退火,而提供具有濕蝕刻速率小於4埃/分的含矽介電膜。
圖2至圖5繪示記憶體元件100的一部分,其依循針對圖1中的方法10所繪示的製程流程。圖2繪示根據本案揭示內容的一個或多個實施例的電子元件100。在一些實施例中,圖2中所示的電子元件100以多層的形式形成於裸基板105上,如所繪示。圖2的電子元件是由基板105、半導體層110、視情況任選的(optional)犧牲層120、記憶體堆疊130、和視情況任選的氧化物層140所組成。
基板105能夠是熟悉此技術之人士所知的任何合適的材料。如在本說明書和所附之申請專利範圍中所用,術語「基板」是上面有製程所作用的表面(或表面的一部分)。熟悉此技術之人士也會理解,除非上下文另有明確指示,否則對基板的指涉能僅指基板的一部分。此外,對在基板上沉積的指涉能夠意味裸基板以及上面沉積或形成有一或多個膜或特徵的基板。
如本文所用,「基板」是指在製造製程期間,在上面執行膜處理的任何基板或形成在基板上的材料表面。例如,能夠在上面執行處理的基板表面包括諸如下述材料:矽、氧化矽、應變矽、絕緣體上覆矽(SOI)、碳摻雜氧化矽、非晶矽、摻雜矽、鍺、砷化鎵、玻璃、藍寶石,以及任何其他材料,例如金屬、金屬氮化物、金屬合金,和其他導電材料,視應用而定。基板包括但不限於半導體晶圓。基板可暴露於預處理製程,以研磨、蝕刻、還原、氧化、羥基化、退火和/或烘烤基板表面。除了直接在基板本身的表面上進行薄膜處理外,在本案揭示內容中,也可在如下文更詳細揭示的形成於基板上的下層(under-layer)上執行所揭示的薄膜處理步驟之任一者,且希望術語「基板表面」包括上下文所指示此類下層。因此,例如,當膜/層或部分膜/層已沉積到基板表面上時,新沉積的膜/層的暴露表面成為基板表面。
在一個或多個實施例中,半導體層110在基板105上。在一些實施例中,半導體層110也可以稱為公共源極線(common source line)。半導體層110能夠透過熟悉此技術之人士已知的任何合適的技術形成並且可以由包括但不限於多晶矽(poly-Si)的任何合適的材料製成。在一些實施例中,半導體層110是由導電或半導體材料製成的公共源極線。
在一個或多個實施例中,視情況任選的犧牲層120形成在半導體層110上並且能夠由任何合適的材料製成。在一些實施例中,在後續製程中移除及替換犧牲層120。在一些實施例中,犧牲層120並未被移除,且保留在記憶體元件100內。在此情況,術語「犧牲」具有擴大的含義以包括永久層並且能夠稱作導電層。在一個或多個實施例中,視情況任選的犧牲層120包括相對於相鄰的半導體層110和第二材料層132能夠選擇性地被移除的材料。
在一個或多個實施例中,記憶體堆疊130形成在視情況任選的犧牲層120上。所繪示的實施例中的記憶體堆疊130包括複數個交替的第二材料層132和第一材料層134。在一個或多個實施例中,第一材料層134包括氮化物層,且第二材料層132包括氧化物層。在一些實施例中,記憶體堆疊130包括非替換(non-replacement)閘極,諸如交替的氧化物和多晶矽,或氧化物和金屬,或氧化物和犧牲層。第一材料層134包括相對於第二材料層132具有蝕刻選擇性的材料,如此則能夠移除第一材料層134且實質上不影響第二材料層132。在一個或多個實施例中,第一材料層134包括多晶矽、氮化矽(SiN)、碳化矽(SiC)、碳氧化矽(SiOC)、鍺(Ge)和氮化鈦(TiN)中的一或多者。在一個或多個實施例中,第一材料層134包括氮化矽。在一個或多個實施例中,第二材料層132包括氧化矽。
可將個別的交替層形成達任何合適的厚度。在一些實施例中,每個第二層132的厚度大致相等。在一個或多個實施例中,每個第二層132具有第一第二層厚度。在一些實施例中,每個第一層134的厚度大致相等。如在這方面所用,大約相等的厚度在彼此的+/-5%以內。在一些實施例中,矽層(未圖示)形成於第二材料層132和第一材料層134之間。相較於第二材料層132或第一材料層134的層厚度,該矽層的厚度可相對地薄。
在一個或多個實施例中,記憶體孔洞通道150穿過記憶體堆疊130開啟。在一些實施例中,開啟記憶體孔洞通道150包括:蝕刻穿過氧化物層140、記憶體堆疊130、犧牲層120,且進入半導體層110。參考圖2B(其為區域103的放大視圖),記憶體孔洞通道150具有延伸穿過記憶體堆疊130的側壁,而暴露第二材料層132的表面138和第一材料層134的表面139。
在一個或多個實施例中,記憶體孔洞通道150具有高深寬比。如本文所用,術語「高深寬比」是指具有大於或等於約10、20或50或更大的高度:寬度比的特徵。
在一個或多個實施例中,視情況任選的犧牲層120具有表面122,該表面122暴露為記憶體孔洞通道150的側壁。記憶體通道孔洞150延伸一距離至半導體層110中,使得記憶體孔洞通道150的側壁表面112和底部114形成在半導體層110內。記憶體孔洞通道150的底部114能夠形成在半導體層110的厚度內的任何點處。在一些實施例中,記憶體孔洞通道150延伸一厚度至半導體層110中,達半導體層110之厚度的約10%至約90%的範圍內、或約20%至約80%的範圍內、或約30%至約70%的範圍內、或約40%至約60%的範圍內。在一些實施例中,記憶體孔洞通道150延伸一距離至半導體層110中達大於或等於10%、20%、30%、40%、50%、60%、70% 或 80% 的半導體層110之厚度。
圖3繪示透過記憶體孔洞通道150使第一材料層134相對於第二材料層132凹陷。在一個或多個實施例中,形成凹陷區域142。可根據熟悉此技術之人士已知的任何合適的製程使第一材料層134凹陷。在其他實施例中,記憶體孔洞通道150能夠在結構上形成,例如:能夠將多晶矽通道材料沉積在SiN/SiO/SiN堆疊的記憶體孔洞中,在這之後,移除SiN且修整SiO,留下SiO結構,該SiO結構具有向多晶矽通道開啟的凹部。在此情況,134並非僅僅凹陷,而是被完全移除,且暴露出填充的通道材料。
圖4顯示操作14,其中將含矽介電層152選擇性地沉積在凹陷區域142中。在一個或多個實施例中,能夠藉由熟悉此技術之人士已知的任何合適的手段沉積含矽介電層152。在一個或多個實施例中,含矽介電層152在低於500℃的溫度沉積,例如透過原子層沉積(ALD)或化學氣相沉積(CVD)。在其他實施例中,含矽介電層152是在下述溫度沉積:低於500℃,包括低於490℃、低於450℃、低於400℃、低於350℃、及低於300℃。
含矽介電層152可包括熟悉此技術之人士已知的任何合適的材料介電材料。如本文所用,術語「介電材料」是指這樣的材料層:能夠在電場中極化的電絕緣體。在一個或多個實施例中,含矽介電層152包括下述一或多者:氮化矽(SiN)、碳氮化矽(SiCN)、氧氮化矽(SiON)、氧碳氮化矽(SiOCN)、硼化矽(SiB)和氮化硼矽(SiBN)。在特定實施例中,含矽介電層152包括氮化矽(SiN)。
在一個或多個實施例中,含矽介電層152的沉積對第一材料層134具選擇性,甚於第二材料層132,使得含矽介電層152沉積在凹陷區域142中。
在一個或多個實施例中,含矽介電層152的厚度在從大於0埃到25埃的範圍內。
不受理論的束縛,認為相對低的沉積溫度(即,小於490℃)造成品質不佳的含矽介電層152。因此,品質不佳的含矽介電層152具有大於300埃的不佳的濕蝕刻速率(WER)。
圖5顯示操作16和操作18,其中含矽介電層152暴露於高密度電漿,然後將該含矽介電層152退火以提供高品質的含矽介電膜154。在一些實施例中,含矽介電層152可在小於或等於500℃的溫度暴露至電漿,該溫度包括500℃、475℃、450℃、425℃、400℃、350℃、300℃、250℃、200℃、150℃、100℃、及50℃。在一些實施例中,含矽介電層152可在400℃至500℃範圍內的溫度暴露至電漿,該溫度包括400至450的範圍、或420至490的範圍、或420至475的範圍,或420到490的範圍。在一個或多個實施例中,含矽介電層152可以在一溫度暴露至電漿,該溫度包括:400℃、405℃、410℃、415℃、420℃、425℃、430℃、435℃、440℃、445℃、450℃、455℃、460℃、465℃、470℃、475℃、480℃、485℃、490℃、495℃、和500℃。
在一個或多個實施例中,使用電漿摻雜(PLAD)是因為記憶體孔洞通道150的深寬比非常高並且視情況任選地使用共形摻雜製程將雜質穿過非常高AR的記憶體孔洞從頂層至底層的方式注射於含矽介電層152的側壁中。這只能夠由PLAD完成。不受理論的束縛,認為電漿處理效果是由惰性離子轟擊含矽介電層152所致。
在一個或多個實施例中,電漿包括稀有氣體(noble gas)。在一些實施例中,電漿選自氦(He)、氫(H 2)、氖(Ne)、氬(Ar)、氪(Kr)和氙(Xe)中的一或多者。
在一些實施例中,含矽介電層152可以在小於1托耳的壓力下暴露至電漿,該壓力包括下述壓力:在從大於0毫托耳到小於1托耳的範圍內、在從大於0毫托耳到100毫托耳的範圍內、在從大於0毫托耳到500毫托耳的範圍內。
在一個或多個實施例中,電漿處理包括電漿摻雜製程,其中將含矽介電層152暴露於在水上具有高負電壓DC偏壓的高密度電漿。在一些實施例中,高壓脈衝是在-0.2kV至-10kV的範圍內,時間長度為20μs至150μs,頻率為0.5kHz至10kHz。
在一個或多個實施例中,在操作18,選擇性地沉積的含矽介電層152透過使用快速熱處理(RTP)進行退火。在一個或多個實施例中,含矽介電層152在高於800℃的溫度下退火,以提供含矽介電膜154。在一些實施例中,含矽介電層152在高於1000℃的溫度下退火,以提供含矽介電膜154。在一個或多個實施例中,在電漿處理和退火後,含矽介電膜154是高品質膜,且具有小於4埃/分的濕蝕刻速率,包括小於3埃/分、小於2埃/分、和小於1埃/分的濕蝕刻速率。
在一個或多個實施例中,含矽介電膜154的厚度在從大於0埃到25埃的範圍內。
一個或多個實施例的方法是整合方法。在一個或多個實施例中,該方法可以在一或多個處理腔室中不破真空地執行。
本案揭示內容的另外的實施例涉及用於形成所描述的記憶體元件和方法的處理工具900,如圖6所示。
集群工具900包括至少一個中央移送站921、931,該中央移送站921、931具有複數個側面。機器人925、935定位在中央移送站921、931內,且配置成將機器人葉片和晶圓移動至複數個側面中的每一者。
集群工具900包括連接到中央移送站的複數個處理腔室902、904、906、908、910、912、914、916和918,也稱為處理站。各種處理腔室提供與相鄰處理站隔離的單獨處理區域。處理腔室能夠是任何合適的腔室,包括但不限於預清潔腔室、緩衝腔室、移送空間、晶圓定向/脫氣腔室、低溫冷卻腔室、沉積腔室、退火腔室、蝕刻腔室、選擇性氧化腔室、氧化層薄化腔室或字元線沉積腔室。處理腔室和部件的特定佈置能夠根據集群工具而有所不同,且不應被視為限制本案揭示內容的範疇。
在一些實施例中,集群工具900包括選擇性沉積腔室、電漿處理腔室和退火腔室。在一些實施例中,電漿處理和退火腔室是來自美國加州Santa Clara的應用材料公司的Varian VIISTa ®PLAD TM和Vantage ®Vulcan ®RTP。
在圖6所示的實施例中,工廠界面950連接集群工具900的前部。工廠界面950包括在工廠界面950的前部951上的裝載腔室954和卸載腔室956。雖然裝載腔室954顯示在左側,而卸載腔室956顯示在右側,但熟悉此技術之人士會理解這僅代表一種可能的配置。
裝載腔室954和卸載腔室956的尺寸和形狀能夠根據例如在集群工具900中處理的基板而有所不同。在所示的實施例中,裝載腔室954和卸載腔室956的尺寸設計成保持晶圓匣,該晶圓匣內定位有複數個晶圓。
機器人952是在工廠界面950內,並且能夠在裝載腔室954和卸載腔室956之間移動。機器人952能夠將晶圓從裝載腔室954中的匣透過工廠界面950移送至裝載閘(load lock)腔室960。機器人952也能夠將晶圓從裝載閘腔室962透過工廠界面950移送至卸載腔室956中的匣。如熟悉此技術之人士所理解,工廠界面950能夠具有超過一個機器人952。例如,工廠界面950可具有:第一機器人,該第一機器人在裝載腔室954和裝載腔室960之間移送晶圓;以及,第二機器人,該第二機器人在裝載閘962和卸載腔室956之間移送晶圓。
所示的集群工具900具有第一區段920和第二區段930。第一區段920透過裝載閘腔室960、962連接工廠界面950。第一區段920包括第一移送腔室921,該第一移送腔室921中定位有至少一個機器人925。機器人925也稱為機器人晶圓傳送機構。第一移送腔室921相對於裝載閘腔室960、962、處理腔室902、904、916、918和緩衝腔室922、924位於中心。一些實施例的機器人925是多臂式機器人,能夠一次獨立移動超過一個晶圓。在一些實施例中,第一移送腔室921包括超過一個的機器人晶圓傳送機構。第一移送腔室921中的機器人925配置成在第一移送腔室921周圍的腔室之間移動晶圓。個別晶圓搭載於晶圓傳送葉片上,該晶圓傳送葉片位於第一機器人機構遠端。
在第一區段920中處理晶圓後,能夠將晶圓透過穿過腔室(pass-through chamber)傳送至第二區段930。例如,腔室922、924能夠是單向或雙向穿過腔室。例如,穿過腔室922、924能夠用於例如在第二區段930中進行處理之前對晶圓進行低溫冷卻,或者在移回第一區段920之前容許晶圓冷卻或進行後處理。
系統控制器990與第一機器人925、第二機器人935、第一複數個處理腔室902、904、916、918和第二複數個處理腔室906、908、910、912、914通訊。系統控制器990能夠是任何合適的部件,該部件能夠控制處理腔室和機器人。例如,系統控制器990能夠是電腦,該電腦包括中央處理單元、記憶體、合適的電路與儲存器。
製程一般而言可儲存於系統控制器990的記憶體中作為軟體常式,當由處理器執行時,引發處理腔室執行本案揭示內容的製程。軟體常式也可以由第二處理器(未圖示)儲存及/或執行,該第二處理器位在處理器控制的硬體的遠端。本案揭示內容的一些或全部方法也可在硬體中執行。就此而言,該製程可以軟體實現,且使用電腦系統在硬體中執行,作為例如應用專一的積體電路或其他類型的硬體實現方式,或作為軟體與硬體之組合。當由處理器執行時,軟體常式將通用電腦轉換為控制腔室操作的專用電腦(控制器),從而執行製程。
在一些實施例中,系統控制器990具有一配置方式,以控制選擇性沉積腔室以在低於490℃的溫度下在膜堆疊的凹陷區域中選擇性地沉積含矽介電層。在一些實施例中,控制器990具有一配置方式以啟動電漿處理腔室,將含矽介電層在400℃至500℃範圍內的溫度及小於1托耳的壓力下暴露至高密度電漿。在其他實施例中,控制器990具有一配置方式,以控制退火腔室以高於800℃的溫度對含矽介電層進行退火,而提供濕蝕刻速率小於4埃/分的含矽介電膜。
在一個或多個實施例中,一種處理工具包括:中央移送站,包括:機器人,配置為移動晶圓;複數個處理站,每一處理站連接該中央移送站且提供與相鄰處理站之處理區域分開的處理區域,該複數個處理站包括選擇性沉積腔室、電漿處理腔室和退火腔室;以及,控制器,連接該中央移送站和該複數個處理站,該控制器配置成啟動該機器人以在處理站之間移動該晶圓,並且控制在該等處理站之每一者中發生的製程。
在描述本文所討論的材料和方法的上下文中(尤其是在下文的申請專利範圍的上下文中),術語「一」和「該」及類似指代詞的使用解釋為涵蓋單數和複數,除非本文另有指示或與上下文明顯牴觸。除非在本文中另有指示,否則本文對數值範圍的記載僅旨在用作單獨提及落入該範圍內的每一單獨值的速記方法,並且每一單獨值併入說明書中,宛如其於本文中單獨記載。除非本文另有指示或與上下文明顯牴觸,否則本文所述的所有方法都能夠以任何合適的順序執行。除非另有聲明,否則本文提供的任何和所有範例或示範性文字(例如,「諸如」)的使用僅旨在更佳地說明材料和方法,並且不對範圍加諸限制。說明書中的任何文字都不應被理解成指示任何未主張的要素(non-claimed element)對於所揭示之材料和方法的實行是不可或缺的。
此說明書全文中,對「一個實施例」、「某些實施例」、「一或多個實施例」或「一實施例」的指涉意味著結合該實施例描述的特定特徵、結構、材料或特性被包括在本案揭示內容的至少一個實施例中。因此,在整個說明書中多處出現的詞彙「在一或多個實施例中」、「在某些實施例中」、「在一個實施例中」或「在一實施例中」不必然全部都是指本案揭示內容的相同實施例。在一或多個實施例中,特定的特徵、結構、材料或特性可以任何合適的方式組合。
雖然已經參考特定實施例描述了本案揭示內容,但應理解,這些實施例僅是對本案揭示內容的原理和應用的說明。對熟悉此技術之人士而言,明瞭在不脫離本案揭示內容的精神和範疇的情況下,可以對本案揭示內容的方法和設備進行各種修改和變化。因此,希望本案揭示內容包括在所附之申請專利範圍內的修改例與變化例及其等效例。
10:方法 12~18:操作 100:記憶體元件 103:區域 105:基板 110:半導體層 112:側壁表面 114:底部 120:犧牲層 122:表面 130:記憶體堆疊 132:第二材料層 134:第一材料層 138:表面 139:表面 140:氧化物層 142:凹陷區域 150:記憶體孔洞通道 152:含矽介電層 154:含矽介電膜 900:群集工具 901:前部 902,904,906,908,910,912,914,916,918:處理腔室 920:第一區段 921,931:移送站/移送腔室 922,924:緩衝腔室/穿過腔室 925,935:機器人 930:第二區段 950:工廠界面 952:機器人 954:裝載腔室 956:卸載腔室 960,962:裝載閘腔室 990:系統控制器
為了能夠詳細理解本案揭示內容的上述特徵的方式,可藉由參考實施例(其中一些繪示於所附的圖式中)獲得對上文簡要總結的本案揭示內容的更特定的描述。然而,應注意,所附之圖式僅說明本案揭示內容的典型實施例,因此不應被認為是對其範圍的限制,因為本案揭示內容可容許其他等效實施例。在所附圖式的該等圖中,以範例之方式(而非限制)說明本文所描述的實施例,圖中相同的元件符號是指相似的元件。
圖1描繪根據本文描述的實施例的方法的一個實施例的流程圖;
圖2A繪示根據一個或多個實施例的元件的剖視圖;
圖2B繪示根據一個或多個實施例的圖2A之基板的剖視區域103;
圖3繪示根據一個或多個實施例的元件的剖面視圖;
圖4繪示根據一個或多個實施例的元件的剖面視圖;
圖5繪示根據一個或多個實施例的元件的剖面視圖;以及
圖6繪示根據一個或多個實施例的集群工具。
國內寄存資訊(請依寄存機構、日期、號碼順序註記) 無 國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記) 無
100:記憶體元件
105:基板
110:半導體層
120:犧牲層
130:記憶體堆疊
132:第二材料層
134:第一材料層
140:氧化物層
150:記憶體孔洞通道
152:含矽介電層
154:含矽介電膜

Claims (20)

  1. 一種處理方法,包括: 在一膜堆疊的一凹陷區域中選擇性地沉積一含矽介電層,該膜堆疊包括一第一材料層和一第二材料層的多個交替層,並且具有延伸穿過該膜堆疊的一記憶體孔洞; 將該含矽介電層在小於或等於500℃之一溫度及小於1托耳的一壓力暴露於一高密度電漿;以及 在大於800℃的一溫度退火該含矽介電層,以提供一濕蝕刻速率小於4埃/分(Å/min)的一含矽介電膜。
  2. 如請求項1所述之方法,其中該第二材料層包括一氧化物層。
  3. 如請求項1所述之方法,其中該凹陷區域是藉由下述方式形成:穿過該記憶體孔洞,使該第一材料層相對於該第二材料層凹陷。
  4. 如請求項1所述之方法,其中該第一材料層包括下述一或多者:多晶矽、氮化矽、碳化矽、碳氮化矽、鍺、及氮化鈦。
  5. 如請求項1所述之方法,其中該含矽介電層包括下述一或多者:氮化矽(SiN)、碳氮化矽(SiCN)、氧氮化矽、氧碳氮化矽、硼化矽(SiB)和氮化硼矽(SiBN)。
  6. 如請求項5所述之方法,其中該含矽介電層包括氮化矽。
  7. 如請求項1所述之方法,其中選擇性地沉積該含矽介電層包括在低於500℃之一溫度沉積。
  8. 如請求項1所述之方法,其中該含矽介電膜的一濕蝕刻速率為小於1埃/分。
  9. 如請求項1所述之方法,其中該高密度電漿選自下述一或多者:氦(He)、氫(H 2)、氖(Ne)、氬(Ar)、氪(Kr)和氙(Xe)。
  10. 如請求項1所述之方法,其中該含矽介電膜的一厚度是在大於0埃至25埃的範圍。
  11. 如請求項1所述之方法,其中該方法是在一處理腔室中不破真空地執行。
  12. 一種非暫態電腦可讀媒體,包括多個指令,當由一處理腔室的一控制器執行該等指令時,使該處理腔室執行以下操作: 在一膜堆疊的一凹陷區域中選擇性地沉積一含矽介電層,該膜堆疊包括一第一材料層和一第二材料層的多個交替層,並且具有延伸穿過該膜堆疊的一記憶體孔洞; 將該含矽介電層在小於或等於500℃之一溫度及小於1托耳的一壓力暴露於一高密度電漿;以及 在大於800℃的一溫度退火該含矽介電層,以提供一濕蝕刻速率小於4埃/分的一含矽介電膜。
  13. 如請求項12所述之非暫態電腦可讀媒體,其中該第一材料層包括一氧化物層。
  14. 如請求項12所述之非暫態電腦可讀媒體,其中該凹陷區域是藉由下述方式形成:穿過該記憶體孔洞,使該第二材料層相對於該第一材料層凹陷。
  15. 如請求項12所述之非暫態電腦可讀媒體,其中該第二材料層包括下述一或多者:多晶矽、氮化矽、碳化矽、碳氮化矽、鍺、及氮化鈦。
  16. 如請求項12所述之非暫態電腦可讀媒體,其中該含矽介電層包括下述一或多者:氮化矽(SiN)、碳氮化矽(SiCN)、氧氮化矽、氧碳氮化矽、硼化矽(SiB)和氮化硼矽(SiBN)。
  17. 如請求項16所述之非暫態電腦可讀媒體,其中該含矽介電層包括氮化矽。
  18. 如請求項12所述之非暫態電腦可讀媒體,其中選擇性地沉積該含矽介電層包括在低於500℃之一溫度沉積。
  19. 如請求項12所述之非暫態電腦可讀媒體,其中該含矽介電膜的一濕蝕刻速率為大於50埃/分。
  20. 如請求項12所述之非暫態電腦可讀媒體,其中該高密度電漿選自下述一或多者:氦(He)、氫(H 2)、氖(Ne)、氬(Ar)、氪(Kr)和氙(Xe)。
TW111102888A 2021-02-17 2022-01-24 依序電漿及熱處理 TW202236420A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US202163150157P 2021-02-17 2021-02-17
US63/150,157 2021-02-17

Publications (1)

Publication Number Publication Date
TW202236420A true TW202236420A (zh) 2022-09-16

Family

ID=82800519

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111102888A TW202236420A (zh) 2021-02-17 2022-01-24 依序電漿及熱處理

Country Status (7)

Country Link
US (1) US20220262619A1 (zh)
EP (1) EP4295386A1 (zh)
JP (1) JP2024508711A (zh)
KR (1) KR20220117841A (zh)
CN (1) CN116941011A (zh)
TW (1) TW202236420A (zh)
WO (1) WO2022177811A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024064526A1 (en) * 2022-09-13 2024-03-28 Lam Research Corporation Method for etching features in a stack

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101774506B1 (ko) * 2010-10-11 2017-09-05 삼성전자주식회사 3차원 반도체 메모리 장치 및 그 제조 방법
US10541246B2 (en) * 2017-06-26 2020-01-21 Applied Materials, Inc. 3D flash memory cells which discourage cross-cell electrical tunneling
US11164882B2 (en) * 2019-02-14 2021-11-02 Applied Materials, Inc. 3-D NAND control gate enhancement
US10700078B1 (en) * 2019-02-18 2020-06-30 Sandisk Technologies Llc Three-dimensional flat NAND memory device having curved memory elements and methods of making the same
KR20200141257A (ko) * 2019-06-10 2020-12-18 에스케이하이닉스 주식회사 메모리 장치 및 그 제조 방법

Also Published As

Publication number Publication date
KR20220117841A (ko) 2022-08-24
JP2024508711A (ja) 2024-02-28
CN116941011A (zh) 2023-10-24
EP4295386A1 (en) 2023-12-27
WO2022177811A1 (en) 2022-08-25
US20220262619A1 (en) 2022-08-18

Similar Documents

Publication Publication Date Title
US11189635B2 (en) 3D-NAND mold
JP7270740B2 (ja) 3dnand応用のためのメモリセルの製造
US11127760B2 (en) Vertical transistor fabrication for memory applications
JP5458177B2 (ja) 半導体装置の製造方法および装置
TWI787702B (zh) 使用pvd釕的方法與裝置
US11908696B2 (en) Methods and devices for subtractive self-alignment
TW202236420A (zh) 依序電漿及熱處理
US8994089B2 (en) Interlayer polysilicon dielectric cap and method of forming thereof
US10818507B2 (en) Method of etching silicon nitride layers for the manufacture of microelectronic workpieces
US10854511B2 (en) Methods of lowering wordline resistance
TWI716441B (zh) 用於製造對於半導體應用的水平環繞式閘極裝置的奈米線的方法
US11189479B2 (en) Diffusion barrier layer
JP2001068670A (ja) 半導体装置の製造方法
TW202230805A (zh) 用於降低接觸電阻之金屬蓋
TW202213735A (zh) 用於3d nand之選擇閘極隔離
TW202341254A (zh) 在半導體基板的頂部和底部表面上的選擇性碳沉積
TW202409321A (zh) 用於高品質選擇性氮化矽沉積的集成方法及工具
TW202418371A (zh) 使用循環沉積和蝕刻進行高深寬比間隙填充