TW202224057A - 用於低傾角溝槽蝕刻的薄遮蔽環 - Google Patents
用於低傾角溝槽蝕刻的薄遮蔽環 Download PDFInfo
- Publication number
- TW202224057A TW202224057A TW110128147A TW110128147A TW202224057A TW 202224057 A TW202224057 A TW 202224057A TW 110128147 A TW110128147 A TW 110128147A TW 110128147 A TW110128147 A TW 110128147A TW 202224057 A TW202224057 A TW 202224057A
- Authority
- TW
- Taiwan
- Prior art keywords
- shadow ring
- annular body
- substrate
- substrate support
- inner diameter
- Prior art date
Links
- 238000005530 etching Methods 0.000 title claims description 21
- 239000000758 substrate Substances 0.000 claims abstract description 148
- 238000012545 processing Methods 0.000 claims abstract description 51
- 238000000034 method Methods 0.000 claims description 50
- 230000008569 process Effects 0.000 claims description 47
- 230000001154 acute effect Effects 0.000 claims description 15
- 239000007789 gas Substances 0.000 description 27
- 210000002381 plasma Anatomy 0.000 description 23
- 239000004065 semiconductor Substances 0.000 description 11
- 235000012431 wafers Nutrition 0.000 description 9
- 238000004519 manufacturing process Methods 0.000 description 7
- 230000000694 effects Effects 0.000 description 6
- 238000009616 inductively coupled plasma Methods 0.000 description 6
- 239000000203 mixture Substances 0.000 description 6
- 238000000151 deposition Methods 0.000 description 5
- 230000008021 deposition Effects 0.000 description 5
- 238000005452 bending Methods 0.000 description 4
- 238000010438 heat treatment Methods 0.000 description 4
- 230000007704 transition Effects 0.000 description 4
- 238000000231 atomic layer deposition Methods 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 238000005240 physical vapour deposition Methods 0.000 description 3
- 238000012546 transfer Methods 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 239000000919 ceramic Substances 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 238000004140 cleaning Methods 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 238000005137 deposition process Methods 0.000 description 2
- -1 etc.) Substances 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 239000011261 inert gas Substances 0.000 description 2
- 230000000977 initiatory effect Effects 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000000376 reactant Substances 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 1
- 239000012159 carrier gas Substances 0.000 description 1
- 229910010293 ceramic material Inorganic materials 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 230000005284 excitation Effects 0.000 description 1
- 239000012530 fluid Substances 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 239000010410 layer Substances 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- SIWVEOZUMHYXCS-UHFFFAOYSA-N oxo(oxoyttriooxy)yttrium Chemical compound O=[Y]O[Y]=O SIWVEOZUMHYXCS-UHFFFAOYSA-N 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 238000010926 purge Methods 0.000 description 1
- 238000010791 quenching Methods 0.000 description 1
- 230000000171 quenching effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32623—Mechanical discharge control means
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/458—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for supporting substrates in the reaction chamber
- C23C16/4582—Rigid and flat substrates, e.g. plates or discs
- C23C16/4583—Rigid and flat substrates, e.g. plates or discs the substrate being supported substantially horizontally
- C23C16/4585—Devices at or outside the perimeter of the substrate support, e.g. clamping rings, shrouds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32623—Mechanical discharge control means
- H01J37/32642—Focus rings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32623—Mechanical discharge control means
- H01J37/32651—Shields, e.g. dark space shields, Faraday shields
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32715—Workpiece holder
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/306—Chemical or electrical treatment, e.g. electrolytic etching
- H01L21/3065—Plasma etching; Reactive-ion etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67017—Apparatus for fluid treatment
- H01L21/67063—Apparatus for fluid treatment for etching
- H01L21/67069—Apparatus for fluid treatment for etching for drying etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
- H01L21/68735—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by edge profile or support profile
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
- H01L21/68742—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a lifting arrangement, e.g. lift pins
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
- H01L21/68785—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by the mechanical construction of the susceptor, stage or support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2237/00—Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
- H01J2237/32—Processing objects by plasma generation
- H01J2237/33—Processing objects by plasma generation characterised by the type of processing
- H01J2237/334—Etching
- H01J2237/3341—Reactive etching
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Plasma & Fusion (AREA)
- Analytical Chemistry (AREA)
- Materials Engineering (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Organic Chemistry (AREA)
- Mechanical Engineering (AREA)
- Metallurgy (AREA)
- General Chemical & Material Sciences (AREA)
- Drying Of Semiconductors (AREA)
Abstract
一種用於基板處理系統的薄遮蔽環包含環形主體,該環形主體具有內直徑及外直徑。內直徑及外直徑在該內直徑與該外直徑之間定義環形主體的剖面寬度。至少二突出部從環形主體向外徑向延伸。內直徑與外直徑之間之環形主體的剖面寬度小於1.0英吋。
Description
[相關案之交互參考]本申請案主張2020年7月31日申請的美國臨時申請案第63/059,936號及2020年8月21日申請的美國臨時申請案第63/068,677號的權利。上述申請案的整體揭露內容併入於此,以供參考。
本揭露內容關於一種用於半導體處理系統的遮蔽環。
本文中提供的背景描述係用於概括性呈現本揭露內容脈絡的目的。就本先前技術部分所描述的範圍而言,目前列名之發明人的工作,以及在提交申請時不可以其他方式作為先前技術之描述的實施態樣皆不明示地或暗示地被認為係抵觸本揭露內容的先前技術。
在例如半導體晶圓的基板的製造期間,蝕刻製程及沉積製程可在處理腔室內執行。基板係設置在處理腔室中的基板支撐件上,基板支撐件例如為靜電卡盤(ESC,electrostatic chuck)或基座。引入製程氣體,以及在處理腔室中激發電漿。
一些基板處理系統可配置成用來執行深矽蝕刻(DSiE,deep silicon etch)處理及/或快速交替製程(RAP,rapid alternating process),其中包括在蝕刻及沉積製程之間快速切換。例如,RAP可用於微電機械系統 (MEMS,microelectromechanical system) 蝕刻、DSiE處理等。
一種用於基板處理系統的薄遮蔽環包含環形主體,該環形主體具有內直徑及外直徑。內直徑及外直徑在該內直徑與該外直徑之間定義環形主體的剖面寬度。至少二突出部從環形主體向外徑向延伸。內直徑與外直徑之間之環形主體的剖面寬度小於1.0英吋。
在其他特徵中,內直徑與外直徑之間環形主體的剖面寬度小於0.5英吋。內直徑與外直徑之間之環形主體的剖面寬度小於0.25英吋。至少二突出部包含從環形主體向外徑向延伸之至少三突出部。二突出部其中至少一突出部包含延伸穿過該突出部的開口。二突出部其中至少一突出部的下表面包含凹陷部,該凹陷部配置成接收升降銷。環形主體的上表面係傾斜的。
在其他特徵中,基板支撐件包含薄遮蔽環,且更包含至少二升降銷,該至少二升降銷配置成與薄遮蔽環的至少二突出部接合,以使該薄遮蔽環抬升及下降。薄遮蔽環的二突出部其中至少一者在基板支撐件的外邊緣上方延伸。基板支撐件配置成支撐具有外直徑的基板,且環形主體的內直徑小於基板的外直徑。基板支撐件的上表面定義凹陷部,該凹陷部配置成接收基板,且薄遮蔽環的環形主體的一部分與凹陷部重疊。
在其他特徵中,一銳角係定義於環形主體的內直徑處,位於環形主體的上表面與環形主體的下表面之間。上表面與下表面在遮蔽環的內邊緣處形成銳利隅角,內邊緣係圓弧的,內邊緣具有介於0.0與0.025英吋之間的半徑,銳角介於1與35度之間,或內邊緣的厚度小於0.01英吋。
基板支撐件用於基板處理系統,該基板處理系統配置成執行深溝槽蝕刻及淺溝槽蝕刻,該基板支撐件包含凹陷部,該凹陷部定義於基板支撐件的上表面中。凹陷部配置成接收基板。遮蔽環包含具有內直徑及外直徑的環形主體。該內直徑及該外直徑在該內直徑與該外直徑之間定義環形主體的剖面寬度。至少二突出部從環形主體向外徑向延伸於基板支撐件的外邊緣上方。內直徑與外直徑之間之環形主體的剖面寬度小於1.0英吋,且環形主體的內直徑小於凹陷部的外直徑。升降銷與遮蔽環的至少二突出部其中一者對齊。升降銷配置成使遮蔽環在下降位置與抬升位置之間移動。
在其他特徵中,內直徑與外直徑之間之環形主體的剖面寬度小於0.5英吋。內直徑與該外直徑之間之環形主體的剖面寬度小於0.25英吋。遮蔽環包含至少三突出部。二突出部其中至少一突出部包含延伸穿過該突出部的開口。環形主體的上表面係傾斜的。環形主體的內直徑小於基板的外直徑。
在其他特徵中,基板處理系統包含基板支撐件。基板處理系統配置成驅動升降銷,以在淺溝槽蝕刻製程期間使遮蔽環抬升至抬升位置,以及在深溝槽蝕刻製程期間使遮蔽環下降至下降位置。
在其他特徵中,銳角係定義於環形主體的內直徑處,位於環形主體的上表面與環形主體的下表面之間。該上表面與該下表面在遮蔽環的內邊緣處形成銳利隅角,內邊緣係圓弧的,內邊緣具有介於0.0與0.025英吋之間的半徑,銳角介於1與35度之間,或內邊緣的厚度小於0.01英吋。
用於基板處理系統的遮蔽環包含環形主體、內直徑、外直徑、下表面、及定義在內直徑與外直徑之間的上表面。上表面包含外部分及內部分,內部分係傾斜的,上表面的內部分與遮蔽環的下表面相交,以在遮蔽環的內直徑處定義內邊緣,且銳角係定義在內部分與下表面之間的內邊緣處。
在其他特徵中,上表面的內部分與下表面在內邊緣處形成銳利隅角。內邊緣係圓弧。內邊緣具有0.0與0.025英吋之間的半徑。銳角介於1與35度之間。內邊緣的厚度小於0.01英吋。上表面的外部分係水平的。內部分係平坦的。
在其他特徵中,內直徑與外直徑在該內直徑與該外直徑之間定義環形主體的剖面寬度,且在該內直徑與該外直徑之間的環形主體的剖面寬度小於1.0英吋。在該內直徑與該外直徑之間的環形主體的剖面寬度小於0.5英吋。在該內直徑與該外直徑之間的環形主體的剖面寬度小於0.25英吋。
在其他特徵中,遮蔽環更包含至少二突出部,該至少二突出部從環形主體向外徑向延伸。基板支撐件包含遮蔽環,且更包含至少二升降銷,該至少二升降銷配置成與遮蔽環的至少二突出部接合,以使遮蔽環抬升及下降。遮蔽環的二突出部其中至少一者在基板支撐件的外邊緣上方延伸。基板支撐件配置成支撐具有外直徑的基板,且其中環形主體的內直徑小於基板的外直徑。基板支撐件的上表面定義凹陷部,該凹陷部配置成接收基板,且其中遮蔽環的內邊緣與凹陷部重疊。
用於基板處理系統的基板支撐件配置成執行深溝槽蝕刻及淺溝槽蝕刻。基板支撐件包含凹陷部,該凹陷部定義於基板支撐件的上表面中,且配置成接收基板。基板支撐件更包含遮蔽環,該遮蔽環包含具有內直徑、外直徑、下表面、及上表面的環形主體,上表面係定義於內直徑與外直徑之間。上表面包含外部分及內部分,內部分係傾斜的,上表面的內部分與遮蔽環的下表面相交,以在遮蔽環的內直徑處定義內邊緣,且銳角係定義在內部分與下表面之間的內邊緣處。內直徑及外直徑在該內直徑與該外直徑之間定義環形主體的剖面寬度,內直徑與外直徑之間之環形主體的剖面寬度小於1.0英吋,且環形主體的內直徑小於凹陷部的外直徑。
在其他特徵中,上表面的內部分與下表面在內邊緣處形成銳利隅角。內邊緣係圓弧。內邊緣具有0.0與0.025英吋之間的半徑。銳角介於1與35度之間。內邊緣的厚度小於0.01英吋。上表面的外部分係水平的。內部分係平坦的。在內直徑與外直徑之間的環形主體的剖面寬度小於0.5英吋。在內直徑與外直徑之間的環形主體的剖面寬度小於0.25英吋。
本揭露內容的應用的進一步範圍將從詳細描述、申請專利範圍、及圖式變得顯而易見。詳細描述及特定範例僅用於說明的目的,且不意圖限制本揭露內容的範圍。
一些基板支撐件(例如,用來執行深溝槽蝕刻製程的基板處理系統中的基板支撐件)可包括遮蔽環。在蝕刻製程期間,基板係設置在基板支撐件上。基板的外邊緣處的斜角部可能曝露於蝕刻。遮蔽環可用於保護基板的斜角部免受蝕刻。例如,可抬升遮蔽環,以協助基板往基板支撐件的轉移,然後下降遮蔽環。遮蔽環的內直徑與基板的外邊緣重疊,以保護斜角部在深溝槽蝕刻期間免受蝕刻。
遮蔽環可能干擾基板上方製程氣體的流動,以及導致電漿鞘的彎曲,這可能引發蝕刻溝槽的傾斜。儘管深溝槽蝕刻製程通常沒有嚴格的傾斜要求,但其他蝕刻製程(例如,淺溝槽蝕刻製程)可能有嚴格的傾斜要求。相反,淺溝槽蝕刻製程可能不需要斜角部保護。因此,在用來蝕刻深溝槽及淺溝槽二者的處理腔室中,遮蔽環可在深溝槽蝕刻製程期間下降(以保護基板的斜角部),且在淺溝槽蝕刻或其他製程期間抬升(以使傾斜最小化)。
雖然抬升遮蔽環減少製程氣流的干擾及電漿鞘的彎曲,但遮蔽環的存在仍引發傾斜。例如,常見的遮蔽環可具有2.0與4.0英寸(50.8與101.6mm)之間的均勻的剖面寬度。因此,遮蔽環干擾來自位於基板支撐件上方的噴淋頭的氣流。當處於下降位置時,遮蔽環可能藉由使電漿鞘彎曲而引發傾斜。相反,當處於抬升位置時,遮蔽環可能藉由干擾製程氣流而引發傾斜。
根據本揭露內容的遮蔽環係設置成使電漿鞘的彎曲及對製程氣流的干擾最小化。在一些實施例中,遮蔽環的寬度(即,遮蔽環的剖面的寬度)沿著該遮蔽環的環形主體的一些部分減小,以在處於抬升位置時使對製程氣流的干擾最小化,且在下降位置時仍然保護基板的斜角部。
現在參考圖1A,其顯示根據本揭露內容的基板處理系統10的範例。基板處理系統10包括線圈驅動電路11。如圖所示,線圈驅動電路11包括RF源12及調諧電路13。調諧電路13可直接連接到一或更多感應式變壓器耦合電漿(TCP,transformer coupled plasma)。或者,調諧電路13可藉由可選的反向電路15連接到線圈16的一或更多者。調諧電路13將RF源12的輸出調諧到期望的頻率及/或期望的相位,用來匹配線圈16的阻抗,以及在TCP線圈16之間分配功率。反向電路15用於選擇性地切換通過一或更多TCP線圈16的電流的極性。在一些範例中,線圈驅動電路11採用變壓器耦合電容式調諧(TCCT,transformer coupled capacitive tuning)匹配網路來驅動TCP線圈16。
氣體分配裝置(例如,在其中定義一或更多氣室的噴淋頭20)設置在介電窗24及處理腔室28之間。例如,介電窗24包括陶瓷。在一些實施例中,噴淋頭20包括陶瓷或另一介電材料。處理腔室28更包括基板支撐件(或基座)32。基板支撐件32可包括靜電卡盤(ESC,electrostatic chuck)、或機械卡盤、或其他類型的卡盤。
製程氣體經由噴淋頭20供應到處理腔室28,以及在處理腔室28內產生電漿40。例如,RF訊號從TCP線圈通過介電窗24傳輸到處理腔室28的內部。RF訊號激發處理腔室28內的氣體分子來產生電漿40。電漿40蝕刻基板34的曝露表面。RF源50及偏置匹配電路52可用於在操作期間使基板支撐件32偏置,以控制離子能量。
氣體輸送系統56可用於向處理腔室28供應製程氣體混合物。氣體輸送系統56可包括製程及惰性氣體源57(例如包括沉積氣體、蝕刻氣體、載體氣體、惰性氣體等)、氣體計量系統58-1及58-2(例如閥及流量比控制器(例如,質流控制器(MFC,mass flow controller)))、以及相應的歧管59-1及59-2。例如,氣體計量系統58-1及歧管59-1可設置成在蝕刻期間向處理腔室28提供蝕刻氣體混合物,而氣體計量系統58-2及歧管59-2可設置成在沉積期間向處理腔室28提供沉積氣體混合物。例如,可通過線圈16且經由介電窗24中分別的通道向噴淋頭20的氣室提供蝕刻及沉積氣體混合物。加熱器/冷卻器64可用於加熱/冷卻基板支撐件32至預定的溫度。排氣系統65包括閥66及泵67,以藉由吐淨或排空來將反應物從處理腔室28移除。
控制器54可用於控制蝕刻製程。控制器54監控系統參數,且控制氣體混合物的輸送、激發、維持、及熄滅電漿、反應物的移除等。此外,控制器54可控制線圈驅動電路11、RF源50、及偏置匹配電路52等的諸多態樣。在一些實施例中,基板支撐件32係溫度可調的。在某些實施例中,溫度控制器68可連接到設置在基板支撐件32中的複數加熱元件70,例如熱控制元件(TCE,thermal control element)。溫度控制器68可用於控制複數加熱元件70,以控制基板支撐件32及基板34的溫度。
現在參考圖1B及1C,且繼續參考圖1A,根據本揭露內容的一些實施例,基板支撐件32包括薄遮蔽環100。薄遮蔽環100具有比習知遮蔽環小得多的剖面寬度W1。在一些實施例中,薄遮蔽環100可由陶瓷材料構成,例如氧化鋁(例如,Al
2O
3)。在一些實施例中,薄遮蔽環100被覆蓋於例如氧化釔的抗電漿材料中。如圖1B及1C所示,根據一些實施例,薄遮蔽環100配置成在下降位置(如圖1B所示)與抬升位置(如圖1C所示)之間移動。
根據本揭露內容一些實施例,薄遮蔽環100的主體104的寬度W1可小於約1.0英寸(25.4mm)。在一些實施例中,寬度W1約為0.20及0.5英寸(5.08及12.7mm)之間。因此,薄遮蔽環100的主體104的面對噴淋頭20的上表面面積顯著減小。當薄遮蔽環100處於抬升位置時(例如,如圖1C所示),寬度的減小使得對噴淋頭20及基板34之間的製程氣流的干擾最小化。在下降位置,薄遮蔽環100的內邊緣128與基板34重疊,且保護基板34的邊緣132免受蝕刻(例如,如圖1B所示)。在某些實施例中,薄遮蔽環100與基板34的邊緣132重疊約1.0~2.0mm。換言之,如果基板34具有外直徑Dsub,薄遮蔽環100的環形主體104的內直徑小於 Dsub。基板支撐件32的上表面可定義凹陷部134,該凹陷部134係用來接收基板34,且薄遮蔽環100與凹陷部134的一部分重疊。在一些實施例中,薄遮蔽環100的主體104的上表面係傾斜的,從而在抬升位置時用來促進薄遮蔽環100周圍的製程氣體流動。
在一些實施例中,薄遮蔽環100包括從薄遮蔽環100的主體104向外徑向延伸的臂部或突出部136。在一些實施例中,薄遮蔽環100包括三個突出部136。在一些實施例中,薄遮蔽環100包括少於或多於三個的突出部136(例如,兩個)。突出部136在基板支撐件32的外邊緣140上方延伸。換言之,突出部136所定義的外直徑可大於基板支撐件32的外直徑。在一些實施例中,突出部136在基板支撐件32上方延伸且與升降銷144對齊。以此方式,突出部136可接合一或更多升降銷144,以抬升及下降薄遮蔽環100。致動器148(例如,響應於控制器54的線性致動器)使升降銷144抬升及下降,以抬升及下降薄遮蔽環100。
在一些實施例中,突出部136的垂直厚度小於主體104的垂直厚度(例如,小於主體104垂直厚度的50%、60%、70%、80%、90%)。在其他實施例中,突出部136的垂直厚度可較接近於主體104的垂直厚度(例如,在主體104垂直厚度增減5%、10%之範圍內)。
現在參考圖2A、2B、及2C,其顯示根據本揭露內容的薄遮蔽環200的例示性實施例。在圖2A中,薄遮蔽環200顯示為設置在基板支撐件204上的等視角圖。圖2B及2C顯示薄遮蔽環200的平面圖。薄遮蔽環200包括環形主體208及從主體208向外徑向延伸的複數突出部212(例如,三個突出部212)。如圖2A所示,突出部212在基板支撐件204的外直徑或周邊上延伸。
雖然顯示為具有大致三角形的形狀,但突出部212可具有其他合適的形狀(例如,矩形、半圓形等)。突出部212的數量及突出部212的上表面216的表面積係最小化,以使突出部212對周圍製程氣流的干擾最小化。在一些實施例中,如圖2A及2B所示,突出部212的上表面216係連續的。在一些實施例中,如圖2C所示,上表面216包括穿過突出部212的開口220。在一些實施例中,遮蔽環可包含具有連續表面的一或更多突出部及具有開口220的一或更多突出部(未顯示)。在圖2C中,每一突出部212可包括定義開口220的外邊緣224。開口220允許製程氣體從噴淋頭20向下流過突出部212。因此,開口220減少對突出部212周圍製程氣流的干擾,且使對應於突出部212位置的基板34的位置處的傾斜最小化。
圖2D係薄遮蔽環200的仰視圖,其顯示圖2C中突出部212的下表面228。在一些實施例中,下表面228包括凹陷部232,該凹陷部232係設置成接收升降銷144中的相應一者(如圖1B及1C所示)。在一些實施例中,凹陷部232有利於薄遮蔽環200與升降銷144及基板支撐件204的對齊。
如圖1B及1C所示,一些遮蔽環具有方形的內直徑或邊緣(即,方形輪廓)。如圖1B及1C所示,薄遮蔽環100的內邊緣128實質上係垂直的。僅舉例來說,內邊緣128的高度或厚度約為0.125英寸(3.175mm)或更大。遮蔽環的內直徑的方形輪廓影響基板外直徑或邊緣處的電漿鞘的輪廓。例如,方形輪廓可改變電漿鞘,且在所蝕刻特徵部中導致傾斜。雖然傾斜在一些製程中可最小化,但傾斜在高深寬比蝕刻製程中係被放大的,且可能導致溝槽側壁損壞。
在本揭露內容一些實施例中,修改遮蔽環的內直徑,以減少對電漿鞘的影響,且使傾斜最小化。例如,如下文更詳細描述,修改內直徑的輪廓,以具有高度減小的銳利、圓角(即,圓弧)、或方形的輪廓。
現在參考圖3A、3B、3C、3D、及3E,其顯示根據本揭露內容的遮蔽環300的實施例的剖面(即,側視圖)。如上圖1B、1C、及2A~2D中所示,遮蔽環300對應於薄遮蔽環,其具有減小的剖面寬度。在圖3A中,薄遮蔽環300係顯示為設置在基板支撐件304上。為簡單起見,在圖3B、3C、3D、及3E中,在沒有基板支撐件304的情況下顯示薄遮蔽環300。
如圖3A所示,薄遮蔽環300的上表面包括外部、大致水平的部分308及內部、傾斜的部分312。雖然傾斜部分312顯示大致上為平面(即平坦),但在一些實施例中,傾斜部分312可為凸或凹。在基板320外直徑上方延伸的薄遮蔽環300的內邊緣316係「銳利」的。在一些實施例中,「銳利」可定義為在遮蔽環的傾斜部分312的上表面與下表面324之間定義銳利點或銳利隅角。在其他實施例中,「銳利」可定義為具有約0.0與0.025英寸(例如,0.0與0.635mm)之間的半徑。遮蔽環傾斜部分312的上表面與下表面324相交,以定義銳角θ。換言之,銳角係定義在傾斜部分312與下表面324之間的交叉處。例如,角度θ介於約1與35度之間。在一實施例中,角度θ約為20度(例如,19~21度)。
如圖所示,從薄遮蔽環300的主體336延伸的臂部或突出部332的高度或厚度小於主體336的高度或厚度。換言之,臂部332的上表面係相對於主體336的上表面呈向下階梯狀。在其他範例中,臂部332的厚度與主體336的厚度大致相同(即,臂部332的上表面與主體336的上表面共面)。
在圖3B所示的另一實施例中,薄遮蔽環300的內邊緣316具有約0.025與0.0625英寸(例如,0.635與1.5875mm)之間的半徑。因此,圖3B所示的內邊緣316的厚度稍微大於圖3A所示的內邊緣316的厚度,但相較於具有相同或較大厚度的方形輪廓,對電漿鞘仍提供減小的影響。
在圖3C所示的實施例中,薄遮蔽環300的內邊緣316通常係方形,但具有減小的厚度(例如,小於約0.025英寸(0.635mm))。換句話說,雖然內邊緣316大致上為方形,但內邊緣316的厚度相對於上述內邊緣128的厚度(例如,約0.125英寸)係顯著減小的。因此,根據圖 3C之大致上方形的內邊緣 316可定義為「銳利」。換句話說,圖3C所示的內邊緣316的厚度稍微大於圖3A所示的內邊緣316的厚度,但相較於具有較大厚度的方形輪廓,對電漿鞘仍提供減小的影響。
在圖3D所示的實施例中,傾斜部分312過渡到內部的、大致水平的擱板部分328。擱板部分328的厚度小於約0.0625英寸(1.5875mm)。因此,圖3D所示的薄遮蔽環300的內邊緣316具有小於約0.0625英寸(1.5875mm)的厚度。內邊緣316可為圓弧形(例如,具有約0.025與0.0625英寸(例如,0.635及1.5875mm)之間的半徑),或者可具有方形輪廓。因此,根據圖3D的圓弧形或大致方形的內邊緣316可定義為「銳利」。換言之,如圖3D所示的內邊緣316的厚度稍微大於如圖3A所示的內邊緣316的厚度,但相較於具有較大厚度的方形輪廓,對電漿鞘仍提供減小的影響。擱板部分328相對於主體336的長度可改變。
在圖3E所示的實施例中,傾斜部分312過渡到內部的、大致水平的擱板部分328。擱板部分328的厚度小於約0.05英寸(1.27mm)。因此,如圖3D所示的薄遮蔽環300的內邊緣316具有小於約0.05英寸(1.27 mm)的厚度。如圖所示,內邊緣316的角為圓弧的。因此,根據圖3E的圓弧形內邊緣316可定義為「銳利」。換句話說,如圖3E所示的內邊緣316的厚度稍微大於如圖3A所示的內邊緣316的厚度,但相較於具有較大厚度的圓形或方形輪廓,對電漿鞘仍提供減小的影響。擱板部分328相對於主體336的長度可變化。
因此,如圖3A~3E所示,薄遮蔽環300在內邊緣316處的厚度係顯著減小的(例如,在一些實施例中,減小到約為0),及/或修改內邊緣316的輪廓形狀,以使對電漿鞘的影響最小化。
在一些實施例中,選擇薄遮蔽環300的內直徑,以提供約0.5mm的基板320重疊(例如,11.771英寸(299mm)的內直徑)。在其他實施例中,薄遮蔽環300的內直徑係選擇成提供約1.0mm的基板320重疊(例如,11.732英寸(298mm)的內直徑)、或2.0mm的基板320重疊(例如,11.654 英寸(296mm)的內直徑)。薄遮蔽環300的內邊緣316的輪廓及重疊量可選擇成使得對基板320外直徑的保護最佳化,以及減少對電漿鞘的影響。
現在參考圖4A、4B、4C、4D、及4E,其顯示根據本揭露內容原理的遮蔽環400的另一實施例的一部分的剖面(即,側視圖)。在圖4A中,遮蔽環400顯示為設置在基板支撐件404上。為簡單起見,在圖4B、4C、4D、及4E中,在沒有基板支撐件404的情況下顯示遮蔽環400。在這些實施例中,遮蔽環400沒有上述遮蔽環300的減小的剖面寬度。換言之,遮蔽環400的外直徑可在圖1B及1C所示的基板支撐件32的外邊緣140上方延伸。
如圖4A所示,遮蔽環400的上表面包括外部的、大致上水平的部分408及內部的、傾斜的部分412。雖然傾斜部分412顯示大致上為平面(即平坦),但在一些實施例中,傾斜部分412可為凸或凹。如以上相關於圖3A~3E所定義,在基板420外直徑上方延伸的薄遮蔽環400的內邊緣416為「銳利」的。例如,「銳利」可定義為在遮蔽環的傾斜部分412的上表面與下表面424之間定義銳利點或銳利隅角,其具有約0.0與0.025英寸(例如,0.0與0.635mm)之間的半徑。遮蔽環傾斜部分412的上表面與下表面424相交,以定義銳角θ。換言之,銳角係定義在傾斜部分412與下表面424之間的交叉處。例如,角度θ係介於約1與35度之間。在一實施例中,角度θ約為20度(例如,19~21度)。因此,遮蔽環400在內邊緣416處的厚度顯著減小(例如,在一些實施例中,減小至實質上為0(小於約0.01英寸)),以使對電漿鞘的影響最小化。
在圖4B所示的另一實施例中,遮蔽環400的內邊緣416具有約0.025與0.0625英寸(例如,0.635與1.5875mm)之間的半徑。因此,如圖4B所示的內邊緣416的厚度大於如圖4A所示的內邊緣416的厚度,但相較於具有相同或較大厚度的方形輪廓,對電漿鞘仍提供減小的影響。
在圖4C所示的實施例中,遮蔽環400的內邊緣416通常係方形,但具有減小的厚度(例如,小於約0.025英寸(0.635mm))。因此,如圖4C所示的內邊緣416相對於具有較大厚度的方形輪廓,對電漿鞘仍提供減小的影響。
在圖4D所示的實施例中,傾斜部分412過渡到內部的、大致水平的擱板部分428。擱板部分428的厚度小於約0.0625英寸(1.5875mm)。因此,圖4D所示的遮蔽環400的內邊緣416具有小於約0.0625英寸(1.5875 mm)的厚度。內邊緣316可為圓弧形(例如,具有約0.025與0.0625英寸(例如,0.635及1.5875mm)之間的半徑),或者可具有方形輪廓。
在圖4E所示的實施例中,傾斜部分412過渡到內部的、大致水平的擱板部分428。擱板部分428的厚度小於約0.05英寸(1.27mm)。因此,如圖4D所示的內邊緣416具有小於約0.05英寸(1.27 mm)的厚度。如圖所示,內邊緣416的角係圓弧的。
在一些實施例中,選擇遮蔽環400的內直徑,以提供約0.5mm的基板420重疊(例如,11.771英寸(299mm)的內直徑)。在其他實施例中,選擇遮蔽環400的內直徑,以提供約1.0mm的基板420重疊(例如,11.732英寸(298mm)的內直徑)、或2.0mm的基板420重疊(例如,11.654 英寸(296 mm)的內直徑)。遮蔽環400的內邊緣416的輪廓及重疊量可選擇成使得對基板420的外直徑的保護最佳化,以及減少對電漿鞘的影響。
現在參考圖5,在使用具有不同內直徑的遮蔽環執行蝕刻之後,基板500的邊緣的圖像顯示基板邊緣處的特徵部的傾斜。傾斜是指垂直特徵部(例如溝槽)的側壁相對於期望方向(例如,完全垂直或90度)的傾斜。特徵部傾斜可表示為偏離90度(即,相對於基板的水平表面)的程度。傾斜降低半導體裝置的性能,且過度的傾斜降低良率。
上述遮蔽環300及400減少了半導體基板邊緣處的傾斜。例如,當使用具有較厚方形內直徑的遮蔽環(亦即,非圖3A~3E或4A~4E中所述的減小的厚度;例如,具有約0.125英寸或更大厚度的方形內直徑)時,其邊緣傾斜顯示在504處。當使用具有銳利或減小厚度內直徑的遮蔽環(例如,小於0.05英寸,分別對應於圖3B或4B中所示的內邊緣316或416)且與基板500重疊1.0 mm時,其邊緣傾斜顯示在508處。在該範例中,相對於504處顯示的邊緣傾斜,邊緣傾斜得到改善(例如,測量側壁角從88.49度到89.75度,傾斜改善約1.26度。換言之,傾斜效應降低,且特徵部現在更垂直於基板的上表面)。
當使用具有銳利或減小厚度內直徑的遮蔽環(例如,小於0.05英寸,分別對應於圖3B或4B中所示的內邊緣316或416)且與基板500重疊0.5 mm時,其邊緣傾斜顯示在512處。在該範例中,相對於504處顯示的邊緣傾斜,邊緣傾斜亦得到改善(例如,測量側壁角從88.49度到90.34度,傾斜改善1.17度)。進一步講,將重疊從1.0mm減少到0.5mm使側壁損壞減少。
雖然圖5所示的範例顯示根據本揭露內容的兩遮蔽環配置的傾斜改善,但進一步減小遮蔽環在內直徑處的厚度可進一步減少傾斜。可進一步調整內直徑的厚度及重疊量,以針對不同應用、處理腔室、及製程獲得期望的傾斜改善結果。
前述說明在本質上僅是說明性的,且不意圖限制本揭露內容、其應用、或用途。本揭露內容的廣泛教示可以多種形式加以實施。因此,雖然本揭露內容包括特定的範例,但本揭露內容的真正範圍不應受到如此限制,因為經研究圖式、說明書及、以下請求項,其他修改將變得顯而易見。應理解,在不改變本揭露內容原理的情況下,方法內的一或更多步驟可按不同的順序(或同時)執行。進一步講,以上每一實施例係描述為具有某些特徵,但關於本揭露內容之任何實施例所描述的該些特徵中的任何一或更多者可在任何其他實施例中實施,及/或與任何其他實施例的特徵結合,即使該組合並未明確描述亦然。換言之,所描述的實施例不是相互排斥的,且一或更多實施例彼此的排列屬於本揭露內容的範圍。
元件之間(例如,模組之間、電路元件之間、半導體層之間等)的空間及功能關係係使用諸多用語加以描述,包括「連接」、「接合」、「耦接」、「鄰近」 、「接近」、「在頂部上」、「以上」、「以下」、及「設置」。除非明確描述為「直接」,否則在上述揭露內容中,當描述第一及第二元件之間的關係時,該關係可為在第一及第二元件之間不存在其他中間元件的直接關係,也可為在第一及第二元件之間存在一或更多(空間上或功能上)中間元件的間接關係。如本文所用,片語「A、B 、及 C其中至少一者」應解讀為意指邏輯「A或B或C」,其使用非排除性的邏輯「或」,且不應解讀為意指「A的至少一者、B的至少一者、及C的至少一者」。進一步講,片語「A、B 、或C」應解讀為意指邏輯「A或B或C」,其使用非排除性的邏輯「或」,且不應解讀為意指「A或B或C其中僅一者」。用語「約」係定義於所指數值的10%以內。
在一些實施例中,控制器為系統的一部分,該系統可為以上描述範例的一部分。如此系統可包括半導體處理設備,該半導體處理設備包括(複數)處理工具、(複數)腔室、(複數)處理平台、及/或特定的處理元件(晶圓基座、氣體流動系統等)。該等系統可與電子設備整合,以在半導體晶圓或基板的處理之前、期間、以及之後,控制該等系統的運作。該電子設備可稱為「控制器」,其可控制系統或複數系統的諸多元件或子部件。取決於處理條件及/或系統類型,控制器可程式設計成控制本文揭露製程的任何者,包括處理氣體的傳送、溫度設定(例如,加熱及/或冷卻)、壓力設定、真空設定、功率設定、射頻(RF)產生器設定、RF匹配電路設定、頻率設定、流速設定、流體傳送設定、位置和操作設定、晶圓轉移(進出與特定系統相連接或相接合之工具及其他轉移工具、及/或裝載室)。
廣泛地講,控制器可定義為電子設備,其具有用以接收指令、發佈指令、控制操作、啟動清洗操作、啟動終點量測以及類似者的諸多積體電路、邏輯、記憶體、及/或軟體。積體電路可包括:儲存程式指令之韌體形式的晶片、數位訊號處理器(DSP,digital signal processor)、定義為特定用途積體電路(ASIC,application specific integrated circuits )的晶片、及/或一或更多微處理器、或執行程式指令(例如,軟體)的微控制器。程式指令可為以諸多單獨設定(或程式檔案)之形式而傳達至控制器或系統的指令,該單獨設定(或程式檔案)為實行特定的製程(在半導體晶圓上,或針對半導體晶圓)定義操作參數。在一些實施例中,操作參數可為由製程工程師為了在一或更多以下者的製造期間實現一或更多處理步驟而定義之配方的一部分:層、材料、金屬、氧化物、矽、二氧化矽、表面、電路、以及/或者晶圓的晶粒。
在一些實施例中,控制器可為電腦的一部分,或耦接至電腦,該電腦與系統整合、耦接至系統、以其他網路的方式接至系統、或其組合的方式而接至系統。舉例而言,控制器可在「雲端」或廠房主機電腦系統的全部、或部分中,其可容許遠端存取晶圓處理。電腦可使系統能夠遠端存取,以監控製造操作的目前進度、檢查過去製造操作的歷史、自複數的製造操作而檢查其趨勢或效能度量,以改變目前處理的參數、設定目前處理之後的處理步驟、或開始新的處理。在一些範例中,遠端電腦(例如,伺服器)可通過網路提供製程配方至系統,該網路可包括局域網路或網際網路。遠端電腦可包括使得可以進入參數及/或設定、或對參數及/或設定進行程式設計的使用者界面,然後該參數及/或設定自遠端電腦而傳達至系統。在一些範例中,控制器以資料的形式接收指令,該指令為即將於一或更多操作期間進行執行之處理步驟的每一者指定參數。應理解,參數可特定地針對待執行之製程的類型、以及控制器與之接合或加以控制之工具的類型。因此如上所述,控制器可為分散式,例如藉由包括以網路的方式接在一起、且朝向共同之目的(例如,本文所描述之處理及控制)而運作的一或更多的分離的控制器。用於如此目的之分散式控制器的範例將是腔室上與位於遠端的一或更多積體電路(例如,在作業平臺位準處、或作為遠端電腦的一部分)進行通訊的一或更多積體電路,兩者相結合以控制腔室上之製程。
例示性系統可包括但不限於以下者:電漿蝕刻腔室或模組、沉積腔室或模組、旋轉淋洗腔室或模組、金屬電鍍腔室或模組、清洗腔室或模組、斜角緣部蝕刻腔室或模組、物理氣相沉積沉積(PVD,physical vapor deposition)腔室或模組、化學氣相沉積(CVD ,chemical vapor deposition )腔室或模組、原子層沉積(ALD ,atomic layer deposition )腔室或模組、原子層蝕刻(ALE ,atomic layer etch)腔室或模組、離子植入腔室或模組、徑跡腔室(track chamber)或模組、以及可在半導體晶圓的製造及和/或加工中相關聯的、或使用的任何其他半導體處理系統。
如以上所提及,取決於待藉由工具而執行之(複數)製程步驟,控制器可與半導體加工工廠中之一或更多的以下者進行通訊:其他工具電路或模組、其他工具元件、叢集工具(cluster tools)、其他工具界面、鄰近的工具、相鄰的工具、遍及工廠而分布的工具、主電腦、另一控制器、或材料輸送中使用之工具,該材料輸送中使用之工具將晶圓容器帶至工具位置及/或裝載埠,或自工具位置及/或裝載埠帶來晶圓容器。
10:基板處理系統
11:驅動電路
12:RF源
13:調諧電路
15:反向電路
16:線圈
20:噴淋頭
24:介電窗
28:處理腔室
32:基板支撐件
34:基板
40:電漿
50:RF源
52:匹配電路
54:控制器
56:氣體輸送系統
57:氣體源
58-1:氣體計量系統
58-2:氣體計量系統
59-1:歧管
59-2:歧管
64:加熱器/冷卻器
65:排氣系統
66:閥
67:泵
68:溫度控制器
70:加熱元件
100:遮蔽環
104:主體
128:邊緣
132:邊緣
134:凹陷部
136:突出部
140:邊緣
144:升降銷
148:致動器
200:遮蔽環
204:基板支撐件
208:主體
212:突出部
216:上表面
220:開口
224:邊緣
232:凹陷部
300:遮蔽環
304:基板支撐件
308:部分
312:部分
316:邊緣
320:基板
324:下表面
328:擱板部分
332:臂部或突出部
336:主體
400:遮蔽環
404:基板支撐件
408:部分
412:部分
416:邊緣
420:基板
424:下表面
428:擱板部分
500:基板
504:邊緣
512:邊緣
W1:寬度
通過詳細描述及附圖,將更全面地理解本揭露內容,其中:
圖1A係基板處理系統的功能方框圖,根據本揭露內容的基板處理系統包括例示性遮蔽環。
圖1B顯示根據本揭露內容一些實施例的處於下降位置的例示性遮蔽環。
圖1C顯示根據本揭露內容一些實施例的處於抬升位置的例示性遮蔽環。
圖2A顯示根據本揭露內容一些實施例的例示性遮蔽環的等視角圖。
圖2B及2C顯示根據本揭露內容一些實施例的例示性遮蔽環的平面圖。
圖2D顯示根據本揭露內容一些實施例的例示性遮蔽環的仰視圖。
圖3A、3B、3C、3D、及3E顯示根據本揭露內容一些實施例的具有修改內直徑的例示性薄遮蔽環的側視圖。
圖4A、4B、4C、4D、及4E顯示根據本揭露內容一些實施例的具有修改內直徑的例示性遮蔽環的側視圖。以及
圖5繪示根據本揭露內容一些實施例的修改內直徑對邊緣傾斜對稱性的影響。
在圖式中,參考數字可重複使用,以標識相似及/或相同的元件。
200:遮蔽環
204:基板支撐件
208:主體
212:突出部
216:上表面
Claims (21)
- 一種用於基板處理系統的薄遮蔽環,該薄遮蔽環包含: 一環形主體,該環形主體具有一內直徑及一外直徑,其中該內直徑及該外直徑在該內直徑與該外直徑之間定義該環形主體的一剖面寬度;以及 至少二突出部,該至少二突出部從該環形主體向外徑向延伸,其中該內直徑與該外直徑之間之該環形主體的該剖面寬度小於1.0英吋。
- 如請求項1之用於基板處理系統的薄遮蔽環,其中該內直徑與該外直徑之間之該環形主體的該剖面寬度小於0.5英吋。
- 如請求項1之用於基板處理系統的薄遮蔽環,其中該內直徑與該外直徑之間之該環形主體的該剖面寬度小於0.25英吋。
- 如請求項1之用於基板處理系統的薄遮蔽環,其中該至少二突出部包含從該環形主體向外徑向延伸之至少三突出部。
- 如請求項1之用於基板處理系統的薄遮蔽環,其中該至少二突出部其中至少一者包含延伸穿過該突出部的一開口。
- 如請求項1之用於基板處理系統的薄遮蔽環,其中該至少二突出部其中至少一者的一下表面包含一凹陷部,該凹陷部配置成接收一升降銷。
- 如請求項1之用於基板處理系統的薄遮蔽環,其中該環形主體的一上表面係傾斜的。
- 一種基板支撐件,該基板支撐件包含如請求項1之薄遮蔽環,且該基板支撐件更包含: 至少二升降銷,該至少二升降銷配置成與該薄遮蔽環的該至少二突出部接合,以使該薄遮蔽環抬升及下降。
- 如請求項8之基板支撐件,其中該薄遮蔽環的該至少二突出部其中至少一者在該基板支撐件的一外邊緣上方延伸。
- 如請求項8之基板支撐件,其中該基板支撐件配置成支撐具有一外直徑的一基板,且其中該環形主體的內直徑小於該基板的該外直徑。
- 如請求項8之基板支撐件,其中該基板支撐件的一上表面定義一凹陷部,該凹陷部配置成接收一基板,且其中該薄遮蔽環的該環形主體的一部分與該凹陷部重疊。
- 如請求項1之用於基板處理系統的薄遮蔽環,其中一銳角係定義於該環形主體的該內直徑處,位於該環形主體的一上表面與該環形主體的一下表面之間,且其中 該上表面與該下表面在該薄遮蔽環的一內邊緣處形成一銳利隅角; 該內邊緣係圓弧的; 該內邊緣具有介於0.0與0.025英吋之間的一半徑; 該銳角介於1與35度之間;或 該內邊緣的一厚度小於0.01英吋。
- 一種基板支撐件,該基板支撐件用於一基板處理系統,該基板處理系統配置成執行深溝槽蝕刻及淺溝槽蝕刻,該基板支撐件包含: 一凹陷部,該凹陷部定義於該基板支撐件的一上表面中,其中該凹陷部配置成接收一基板; 一遮蔽環,該遮蔽環包含具有一內直徑及一外直徑的一環形主體,其中該內直徑及該外直徑在該內直徑與該外直徑之間定義該環形主體的一剖面寬度,以及該遮蔽環包含至少二突出部,該至少二突出部從該環形主體向外徑向延伸於該基板支撐件的一外邊緣上方,其中該內直徑與該外直徑之間之該環形主體的該剖面寬度小於1.0英吋,且其中該環形主體的該內直徑小於該凹陷部的一外直徑;以及 一升降銷,該升降銷與該遮蔽環的該至少二突出部其中一者對齊,其中該升降銷配置成使該遮蔽環在一下降位置與一抬升位置之間移動。
- 如請求項13之基板支撐件,其中該內直徑與該外直徑之間之該環形主體的該剖面寬度小於0.5英吋。
- 如請求項13之基板支撐件,其中該內直徑與該外直徑之間之該環形主體的該剖面寬度小於0.25英吋。
- 如請求項13之基板支撐件,其中該遮蔽環包含至少三突出部。
- 如請求項13之基板支撐件,其中該至少二突出部其中至少一者包含延伸穿過該突出部的一開口。
- 如請求項13之基板支撐件,其中該環形主體的一上表面係傾斜的。
- 如請求項13之基板支撐件,其中該環形主體的該內直徑小於該基板的一外直徑。
- 一種基板處理系統,該基板處理系統包含如請求項13之基板支撐件,其中該基板處理系統配置成驅動該升降銷,以在一淺溝槽蝕刻製程期間使該遮蔽環抬升至該抬升位置,以及在一深溝槽蝕刻製程期間使該遮蔽環下降至該下降位置。
- 如請求項13之基板支撐件,其中一銳角係定義於該環形主體的該內直徑處,位於該環形主體的一上表面與該環形主體的一下表面之間,且其中 該上表面與該下表面在該遮蔽環的一內邊緣處形成一銳利隅角; 該內邊緣係圓弧的; 該內邊緣具有介於0.0與0.025英吋之間的一半徑; 該銳角介於1與35度之間;或 該內邊緣的一厚度小於0.01英吋。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US202063059936P | 2020-07-31 | 2020-07-31 | |
US63/059,936 | 2020-07-31 | ||
US202063068677P | 2020-08-21 | 2020-08-21 | |
US63/068,677 | 2020-08-21 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW202224057A true TW202224057A (zh) | 2022-06-16 |
Family
ID=80036096
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110128147A TW202224057A (zh) | 2020-07-31 | 2021-07-30 | 用於低傾角溝槽蝕刻的薄遮蔽環 |
Country Status (7)
Country | Link |
---|---|
US (1) | US20230298929A1 (zh) |
EP (1) | EP4189731A4 (zh) |
JP (1) | JP2023536154A (zh) |
KR (1) | KR20230043981A (zh) |
CN (1) | CN116157909A (zh) |
TW (1) | TW202224057A (zh) |
WO (1) | WO2022026813A1 (zh) |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6168668B1 (en) * | 1998-11-25 | 2001-01-02 | Applied Materials, Inc. | Shadow ring and guide for supporting the shadow ring in a chamber |
US20030217693A1 (en) * | 2002-05-22 | 2003-11-27 | Applied Materials, Inc. | Substrate support assembly having an edge protector |
JP4858395B2 (ja) * | 2007-10-12 | 2012-01-18 | パナソニック株式会社 | プラズマ処理装置 |
US8920564B2 (en) * | 2010-07-02 | 2014-12-30 | Applied Materials, Inc. | Methods and apparatus for thermal based substrate processing with variable temperature capability |
WO2012133585A1 (ja) * | 2011-03-29 | 2012-10-04 | 東京エレクトロン株式会社 | プラズマエッチング装置及びプラズマエッチング方法 |
US9997381B2 (en) * | 2013-02-18 | 2018-06-12 | Lam Research Corporation | Hybrid edge ring for plasma wafer processing |
US20140273460A1 (en) * | 2013-03-13 | 2014-09-18 | Applied Materials, Inc. | Passive control for through silicon via tilt in icp chamber |
JP6494451B2 (ja) * | 2015-07-06 | 2019-04-03 | 株式会社ディスコ | チャックテーブル及び洗浄装置 |
SG11202005688TA (en) * | 2018-01-08 | 2020-07-29 | Lam Res Corp | Components and processes for managing plasma process byproduct materials |
WO2019204754A1 (en) * | 2018-04-20 | 2019-10-24 | Lam Research Corporation | Edge exclusion control |
-
2021
- 2021-07-30 WO PCT/US2021/043873 patent/WO2022026813A1/en active Application Filing
- 2021-07-30 TW TW110128147A patent/TW202224057A/zh unknown
- 2021-07-30 US US18/017,208 patent/US20230298929A1/en active Pending
- 2021-07-30 JP JP2023506173A patent/JP2023536154A/ja active Pending
- 2021-07-30 EP EP21849906.9A patent/EP4189731A4/en active Pending
- 2021-07-30 KR KR1020237006993A patent/KR20230043981A/ko active Search and Examination
- 2021-07-30 CN CN202180058320.0A patent/CN116157909A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
EP4189731A1 (en) | 2023-06-07 |
EP4189731A4 (en) | 2024-09-04 |
KR20230043981A (ko) | 2023-03-31 |
US20230298929A1 (en) | 2023-09-21 |
CN116157909A (zh) | 2023-05-23 |
WO2022026813A1 (en) | 2022-02-03 |
JP2023536154A (ja) | 2023-08-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102378582B1 (ko) | 플라즈마 프로세싱을 위한 가변하는 두께를 갖는 상부 전극 | |
KR102383779B1 (ko) | 이동 가능한 에지 링 및 가스 주입 조정을 사용하여 웨이퍼 상 cd 균일성의 제어 | |
TWI773351B (zh) | 可運動的邊緣環設計 | |
KR102430432B1 (ko) | 개방 볼륨 이퀄라이제이션 통로들 및 측면 밀폐부를 가진 평면형 기판 에지 콘택트 | |
WO2005038081A2 (en) | Substrate heater assembly | |
KR20210062094A (ko) | 베벨 에칭기 (bevel etcher) 를 위한 하부 플라즈마 배제 존 링 | |
TW202224057A (zh) | 用於低傾角溝槽蝕刻的薄遮蔽環 | |
TWI848010B (zh) | 用於斜面蝕刻器的下電漿排除區域環 | |
TWI760111B (zh) | 底部和中間邊緣環 | |
TW202231136A (zh) | 用於浮動變壓器耦合電漿腔室氣體板的承載環 | |
TWM645894U (zh) | 邊緣環系統以及其蓋環、可動頂環、及底環 |