TW202209648A - 包括電浮接體電晶體的記憶體裝置 - Google Patents

包括電浮接體電晶體的記憶體裝置 Download PDF

Info

Publication number
TW202209648A
TW202209648A TW110119529A TW110119529A TW202209648A TW 202209648 A TW202209648 A TW 202209648A TW 110119529 A TW110119529 A TW 110119529A TW 110119529 A TW110119529 A TW 110119529A TW 202209648 A TW202209648 A TW 202209648A
Authority
TW
Taiwan
Prior art keywords
buried
region
memory cell
floating body
layer
Prior art date
Application number
TW110119529A
Other languages
English (en)
Inventor
阿森 阿塞諾夫
瓦萊里 內貝斯尼
尤諾歐德 魏迪傑
韓珍優
塔帕斯 杜塔
菲克魯 阿達萊馬
Original Assignee
美商季諾半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商季諾半導體股份有限公司 filed Critical 美商季諾半導體股份有限公司
Publication of TW202209648A publication Critical patent/TW202209648A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • H01L21/26533Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors of electrically inactive species in silicon to make buried insulating layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/20DRAM devices comprising floating-body transistors, e.g. floating-body cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76264SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
    • H01L21/76267Vertical isolation by silicon implanted buried insulating layers, e.g. oxide layers, i.e. SIMOX techniques
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Ceramic Engineering (AREA)
  • Semiconductor Memories (AREA)

Abstract

半導體記憶體胞包含浮接體區,其組態以被充電到指示該記憶體胞的狀態的準位。第一區與該浮接體區電接觸。第二區與該浮接體區電接觸且與該第一區間隔開。閘極位在該第一區和第二區之間。埋層被提供在該浮接體區下面。絕緣層被組態以將該記憶體胞與在第一方向上相鄰的多個記憶體胞絕緣。埋絕緣層被組態以將該記憶體胞與在垂直於該第一方向的第二方向上相鄰的多個記憶體胞絕緣。

Description

包括電浮接體電晶體的記憶體裝置
本發明係有關一種半導體記憶體技術。更具體地,本發明係有關一種包括電浮接體電晶體的半導體記憶體裝置。
半導體記憶體裝置廣泛用於儲存資料。記憶體裝置可以根據兩種一般類型進行表徵:揮發性和非揮發性。諸如靜態隨機存取記憶體(SRAM)和動態隨機存取記憶體(DRAM)之類的揮發性記憶體裝置在沒有持續供電時丟失儲存在其中的資料。
之前已經研究過不帶有電容器的DRAM胞。這種記憶體消除了傳統1T/1C記憶體胞中使用的電容器,因此更容易擴展到更小的特徵尺寸。此外,與傳統的1T/1C記憶體胞相比,這種記憶體允許更小的胞尺寸。查特吉(Chatterjee)等人在『錐形隔離動態增益RAM胞』("Taper Isolated Dynamic Gain RAM Cell", P.K. Chatterjee et al., pp. 698-699, International Electron Devices Meeting, 1978 (“Chatterjee-1”))、『用於VLSI記憶體的錐形隔離動態增益RAM胞的電路優化』("Circuit Optimization of the Taper Isolated Dynamic Gain RAM Cell for VLSI Memories", P.K. Chatterjee et al., pp. 22-23, IEEE International Solid-State Circuits Conference, February 1979 (“Chatterjee-2”))、以及『使用錐形隔離動態RAM胞的dRAM設計』("dRAM Design Using the Taper-Isolated Dynamic RAM Cell", J.E. Leiss et al., pp. 337-344, IEEE Journal of Solid-State Circuits, vol. SC-17, no. 2, April 1982 (“Leiss”))中提出了錐形隔離DRAM胞概念,這些所有在此藉由引用將其整體併入。電洞被儲存在局部電位最小值中,看起來像保齡球球道,其中為所儲存的電洞提供了電位障壁。錐形隔離DRAM胞的通道區含有深n型植入和淺p型植入。如『高密度動態RAM胞概念概覽』("A Survey of High-Density Dynamic RAM Cell Concepts", P.K. Chatterjee et al., pp. 827-839, IEEE Transactions on Electron Devices, vol. ED-26, no. 6, June 1979 (“Chatterjee-3”))所示,其全部內容藉由引用合併於此,深n型植入隔離淺p型植入並連接n型源極和汲極區。
寺田(Terada)等人已在『使用電容耦合(CC)胞的新型VLSI記憶體胞』("A New VLSI Memory Cell Using Capacitance Coupling (CC) Cell", K. Terada et al., pp. 1319-1324, IEEE Transactions on Electron Devices, vol. ED-31, no. 9, September 1984 (“Terada”))中提出電容耦合 (CC)胞,而Erb在『分層充電記憶體』("Stratified Charge Memory", D.M. Erb, pp. 24-25, IEEE International Solid-State Circuits Conference, February 1978 (“Erb”))中提出了分層電荷記憶體,二者的全部內容都藉由引用併入本文。
已經在絕緣體上矽(SOI)基板(參見例如『SOI電晶體在低溫下的多穩態電荷控制記憶體效應』("The Multistable Charge-Controlled Memory Effect in SOI Transistors at Low Temperatures", Tack et al., pp. 1373-1382, IEEE Transactions on Electron Devices, vol. 37, May 1990 (“Tack”))、『無電容1T-DRAM胞』("A Capacitor-less 1T-DRAM Cell", S. Okhonin et al., pp. 85-87,  IEEE Electron Device Letters, vol. 23, no. 2, February 2002)以及『在SOI上使用單電晶體增益胞的記憶體設計』("Memory Design Using One-Transistor Gain Cell on SOI", T. Ohsawa et al., pp. 152-153, Tech. Digest, 2002 IEEE International Solid-State Circuits Conference, February 2002),所有這些在此藉由引用以其整體併入本文),以及在塊狀矽(參見例如『用於低成本和高密度eDRAM的塊狀基板(1T-Bulk)上的單電晶體胞』("A one transistor cell on bulk substrate (1T-Bulk) for low-cost and high density eDRAM", R. Ranica et al., pp. 128-129, Digest of Technical Papers, 2004 Symposium on VLSI Technology, June 2004 (“Ranica-1”))、『採用 CMOS 90nm 技術構建的用於低成本eDRAM應用的縮小的1T-Bulk裝置』("Scaled 1T-Bulk Devices Built with CMOS 90nm Technology for Low-Cost eDRAM Applications", R. Ranica et al., 2005 Symposium on VLSI Technology, Digest of Technical Papers (“Ranica-2”))、『進一步深入了解浮接體無電容器的DRAMa的實體和建模』("Further Insight Into the Physics and Modeling of Floating-Body Capacitorless DRAMs", A. Villaret et al, pp. 2447-2454, IEEE Transactions on Electron Devices, vol. 52, no. 11, November 2005 (“Villaret”))、『模擬未來塊狀基板上無電容器eDRAM的固有雙極電晶體機制』("Simulation of intrinsic bipolar transistor mechanisms for future capacitor-less eDRAM on bulk substrate)", R. Pulicani et al., pp. 966-969, 2010 17th IEEE International Conference on Electronics, Circuits, and Systems (ICECS) (“Pulicani”)),所有這些在此藉由引用以其整體併入本文)兩者中提出了基於電浮接體效應的DRAM。
Widjaja和Or-Bach描述了一種併入浮接體電晶體的雙穩態SRAM胞,其中每個記憶體胞都存在一個以上的穩定狀態(例如,如描述在Widjaja等人的美國專利第8,130,548號,標題為『具有浮接體電晶體的半導體記憶體和操作方法』("Semiconductor Memory Having Floating Body Transistor and Method of Operating") (“Widjaja-1”)、美國專利第8,077,536號『使用可控矽整流器原理操作帶有浮接體電晶體的半導體記憶體裝置的方法』("Method of Operating Semiconductor Memory Device with Floating Body Transistor Using Silicon Controlled Rectifier Principle")(“Widjaja-2”)、美國專利第9,230,651號『具有電浮接體電晶體的記憶體』("Memory Device Having Electrically Floating Body Transistor")(“Widjaja-3”),所有這些在此藉由引用整體併入本文)。由於施加的反偏置導致碰撞游離並產生電洞以補償電荷洩漏電流和復合,來實現雙穩態。
根據本發明的一個態樣,一種半導體記憶體胞,其包含:浮接體區,其組態以被充電到指示該記憶體胞的狀態的準位;第一區,其與該浮接體區電接觸;第二區,其與該浮接體區電接觸且與該第一區間隔開;閘極,其位在該第一區和第二區之間;埋層,其在該浮接體區下面;絕緣層,其組態以將該記憶體胞與在第一方向上相鄰的多個記憶體胞絕緣;以及 埋絕緣層,其組態以將該記憶體胞與在垂直於該第一方向的第二方向上相鄰的多個記憶體胞絕緣。
在至少一個實施方式中,該埋絕緣層未延伸到該記憶體胞的表面,而是埋在該第一和第二區下面。
在至少一個實施方式中,該埋層被組態以向該浮接體區注入電荷或從該浮接體區提取電荷以維持該記憶體胞的該狀態。
在至少一個實施方式中,該第一區具有選自p型導電類型和n型導電類型的第一導電類型;該浮接體區具有選自該p型和n型導電類型的第二導電類型,該第二導電類型與該第一導電類型不同;該第二區具有該第一導電類型;以及該埋層具有該第一導電類型。
在至少一個實施方式中,該半導體記憶體進一步包含在該埋層下面的基板,該基板具有選自p型導電類型和n型導電類型的第一導電類型;其中,該第一區具有選自該p型和n型導電類型的第二導電類型,該第二導電類型與該第一導電類型不同;其中,該浮接體區具有該第一導電類型;其中,該第二區具有該第二導電類型;以及其中,該埋層具有該第二導電類型且位在該浮接體區和該基板之間。
在至少一個實施方式中,該埋絕緣層的底部終止於該埋層內;以及該絕緣層的底部終止於該埋層內。
在至少一個實施方式中,該埋絕緣層的底部延伸到該埋層的底部之下;以及該絕緣層的底部終止於該埋層內。
在至少一個實施方式中,一種半導體記憶體陣列包括複數個上述任何半導體記憶體胞。
根據本發明的一個態樣,一種半導體記憶體胞,其包含:雙穩態浮接體電晶體和存取電晶體,其等串聯連接;該雙穩態浮接體電晶體包括第一浮接體區和與該第一浮接體區電接觸的第一區;該存取電晶體包括第二體區和與該第二體區接觸的第二區;第三區,其與該第一浮接體區和該第二體區接觸;閘極,其位在該第一區和該第二區之間;埋層,其在該第一浮接體區下面;絕緣層,其組態以將該記憶體胞與在第一方向上相鄰的多個記憶體胞絕緣;以及埋絕緣層,其組態以將該第一浮接體區與在垂直於該第一方向的第二方向上相鄰的記憶體胞絕緣,以及將該第一浮接體區與該第二體區絕緣。
在至少一個實施方式中,該埋絕緣層被附加提供在該第二區下面,以在該埋絕緣層將該第二體區與該第一浮接體區絕緣的一側相反的一側上使該第二體區絕緣。
在至少一個實施方式中,該埋層也被提供在該第二體區下面。
在至少一個實施方式中,該埋絕緣層未延伸到該記憶體胞的表面。
在至少一個實施方式中,在至少一個實施方式中,該埋層被組態以向該第一浮接體區注入電荷或從該第一浮接體區提取電荷以維持該記憶體胞的該狀態。
在至少一個實施方式中,半導體記憶體胞進一步包含在該埋層下面的基板。
在至少一個實施方式中,該埋絕緣層的底部終止於該埋層內;以及該絕緣層的底部終止於該埋層內。
在至少一個實施方式中,該埋絕緣層的底部延伸到該埋層的底部之下;以及該絕緣層的底部終止於該埋層內。
在至少一個實施方式中,一種半導體記憶體陣列包含複數個上述任何類型的半導體記憶體胞。
根據本發明的一個態樣,一種製造半導體記憶體胞的方法,其包含:執行氧離子植入和熱退火以形成多個埋絕緣層;形成鰭;形成埋層區;藉由氧化矽沉積然後藉由平坦化和回蝕形成絕緣層;以及形成閘極介電質、閘極、以及源極和汲極區。
根據本發明的一個態樣,一種製造半導體記憶體胞的方法,其包含:該方法包括:藉由離子植入,磊晶生長或經由固態擴散製程在基板中形成埋層;形成鰭;形成多個絕緣層;執行氧離子植入和熱退火以形成多個埋絕緣層;形成閘極介電質和閘極;以及形成源極和汲極區。
根據本發明的一個態樣,一種製造半導體記憶體胞的方法,其包含:藉由離子植入製程或磊晶生長或經由固態擴散製程在基板中形成埋層;藉由遮蔽該基板的區和蝕刻與被遮蔽的該區相鄰的多個區形成鰭區;用犧牲層填充相鄰的多個鰭區之間的多個區;遮蔽不形成多個埋絕緣層的區;形成間隔物遮罩以保護該鰭;蝕刻該犧牲層以暴露該鰭的底部部分;以及執行熱氧化和退火直到該鰭的該底部部分被消耗到該埋絕緣層中。
根據本發明的一個態樣,一種製造半導體記憶體胞的方法,其包含:遮蔽基板中不形成多個埋絕緣層的區;蝕刻該基板;用氧化矽填充物填充藉由該蝕刻所形成的多個空隙以形成該多個埋絕緣層;以及移除該遮蔽。
在至少一個實施方式中,該方法進一步包含:以遮蔽該基板中不形成鰭的部分;在與被遮蔽的該部分相鄰的未遮蔽位置處蝕刻該基板;用氧化矽在該鰭的兩側上填充所蝕刻出的區;移除該遮蔽;以及磊晶和橫向過度生長矽以生長該鰭。
根據本發明的一個態樣,一種製造半導體記憶體胞中的埋絕緣體層的方法,其包含:在基板上分別磊晶生長SiGe和Si區;蝕刻待形成該埋絕緣體層的該SiGe和Si區;磊晶生長矽;平坦化磊晶生長的該矽;形成鰭;蝕刻該SiGe區;以及形成該埋絕緣體層。
本領域技術人員在閱讀以下更全面描述的產品和方法的細節後,本發明的這些和其他優點和特徵將變得顯而易見。
在描述本案記憶體胞、陣列和方法之前,應當理解,本發明不限於所描述的特定實施方式,因此當然可以變化。還應當理解,因為本發明的範圍將僅由所附申請專利範圍限制,所以這裡使用的用語僅用於描述特定實施方式的目的,並不旨在限制。
在提供一系列數值之情況下,應理解的是,除非上下文另有明確規定,否則亦具體揭示在該範圍的上限和下限之間的每個中間值,至該下限單位的十分之一。在該陳述之範圍內的任何陳述值或中間值之間的每個較小範圍和該陳述之範圍內的任何其他陳述值或中間值均包含在本發明內。這些較小範圍的上限和下限可獨立地包括在該範圍內或排除在該範圍外,且視乎該陳述之範圍內任何具體排除之限值而定,其中該較小範圍中包括任一限值、不包括任一限值或同時包括二個限值的每一個範圍亦包含在本發明內。當該陳述之範圍包括一或二個限值時,排除所包括之限值的其中一者或二者的範圍亦包括在本發明中。
除非另外定義,否則本文使用之所有技術和科學術語具有與本發明所屬技藝之一般技術人士所通常理解者相同的含義。雖可使用與本文所描述者類似或等同之任何方法和材料來實行或測試本發明,然現在描述較佳之方法和材料。本文提及之所有出版物均以引用併入本文以揭示和描述與所列出之出版物相關的方法和/或材料。
應注意的是,除非上下文另有明確說明,如本文和所附之申請專利範圍中所使用之單數形式“一(a、an)”和“該(the)”包含複數指示物。因此,例如,提及“一個胞”包含複數個這樣的胞並且提及“該區”包含提及一個或多個區及其本領域技術人員已知的等同物,等等。
本文討論之出版物僅提供本申請案提交日之前的揭示內容。所提供之出版日期可能與可能需要獨立確認之實際出版日期不同。
圖1圖示了雙穩態SRAM記憶體胞50,例如,如Widjaja-1、Widjaja-2和Widjaja-3中所述。例如,記憶體胞50包含諸如p型的第一導電類型的基板12。基板12通常由矽製成,但也可以包括例如鍺、矽鍺、砷化鎵、碳奈米管及/或其他半導體材料。在本發明的一些實施方式中,基板12可以是半導體晶圓的塊狀材料。在圖2所示的另一個實施方式中,第一導電類型(例如,p型)的基板12A可以是嵌入第二導電類型(例如n型)的阱29中的第一導電類型的阱。阱29又可以是第一導電類型(例如,p型)的基板12B內部的另一個阱。在另一個實施方式中,阱12A可以嵌入第二導電類型(例如,n型)的半導體晶圓的塊內部。這些配置允許對連接到區12A的基板端子78進行分段。為了簡化描述,基板12通常被繪製為半導體塊狀材料,如圖1所示。
記憶體胞50還包含第二導電類型的埋層區22,諸如n型;第一導電類型的浮接體區24,諸如p型;以及第二導電類型源極/汲極區16和18,諸如n型,舉例來說。
可以藉由離子植入製程在基板12的材料上形成埋層22。或者,可以在基板12的頂部上磊晶生長埋層22或經由固態擴散製程形成埋層22。
第一導電類型的浮接體區24在頂部以源極線區16、汲極區18和絕緣層62(或通常以表面14)為界,在側面以絕緣層26為界,在底部以埋層22為界。如果埋層22被植入,則浮接體24可以是埋層22之上的原始基板12的部分。或者,可以磊晶生長浮接體24。根據埋層22和浮接體24的形成方式,如果在其他實施方式中需要的話,浮接體24在一些實施方式中可以具有與基板12相同的摻雜或不同的摻雜。
例如,具有諸如n型的第二導電類型的源極線區16設置在浮接體區24中,以便以上述方式界定浮接體區的頂部的一部分,並且在表面14被暴露。根據本領域中已知和通常使用的任何植入製程,可以藉由在構成基板12的材料上的植入製程來形成源極線區16。或者,可以使用固態擴散或選擇性磊晶生長製程來形成源極線區16。
例如,具有第二導電類型(諸如n型)的位元線區18(也稱為汲極區18),也提供在浮接體區24中,以便以上述方式界定浮接體區的頂部的一部分,並且在胞表面14被暴露。根據本領域中已知和通常使用的任何植入製程,可以藉由在構成基板12的材料上的植入製程來形成為位元線區18。或者,可以使用固態擴散或選擇性磊晶生長製程來形成位元線區18。
閘極60位於源極線區16和汲極區18之間,在浮接體區24之上。閘極60藉由絕緣層62與浮接體區24絕緣。絕緣層62可由氧化矽及/或其他介電材料製成,包含高K介電質材料,例如但不限於過氧化鉭、氧化鈦、氧化鋯、氧化鉿及/或氧化鋁。閘極60可以由例如多晶矽材料或金屬閘極電極製成,例如鎢、鉭、鈦及其氮化物。
絕緣層26(像是例如,淺溝槽隔離(STI))可以由例如氧化矽製成,但也可以使用其他絕緣材料。絕緣層26使記憶體胞50與相鄰的記憶體胞50絕緣。絕緣層26的底部可以駐存於埋區22內部,允許埋區22連續,如圖1和2所示。或者,如圖3A所示,絕緣層26的底部可以駐存於埋區22之下。這需要較淺的絕緣層28,其將浮接體區24絕緣,但允許埋層22在一個方向上連續,例如圖3A中所示的橫截面視圖的垂直方向,如圖3B所示的示意性布局視圖。結果,不同的偏置條件可以被應用到由絕緣層26隔離的不同埋層區22。圖3C圖示了由絕緣層26隔離的兩個埋層區22a和22b,它們可以連接到不同的端子並獨立偏置。為簡單起見,此後將僅示出在所有方向上具有連續的埋區22的記憶體胞50。
胞50包含幾個端子:電連接到閘極60的字線(WL)端子70、電連接到位元線區18的位元線(BL)端子74、電連接到源極線區16的源極線(SL)端子72、電連接到埋層22的埋阱(BW)端子76、以及電連接到基板12的基板端子78。或者,SL端子72可以電連接到區18並且BL端子74可以電連接到區16。
圖4A示出了根據本發明實施方式的記憶體胞150的橫截面視圖。記憶體胞150包含浮接體區24,其在一個方向(例如圖4A中所示的橫截面視圖的垂直方向)上以絕緣層26(像是例如,淺溝槽隔離(STI))為界,以及在另一個方向(例如圖4A中所示的橫截面視圖平面的方向)上以埋絕緣層30為界與相鄰的記憶體胞150接壤。與圖1至3C的先前技術的胞50的絕緣層26不同,埋絕緣層30不延伸到胞表面14。相反,絕緣層30分別埋在區16和18之下,從而允許胞150以比用胞50可實現的更緊湊的組態配置。埋絕緣層30的底部和絕緣層26的底部可以在埋層22內部對齊。或者,埋絕緣層30的底部和絕緣層28的底部可以如圖4B所示不對齊。例如,如圖4B所示,埋絕緣層30的底部可以駐存於埋區22之下。這需要較淺的絕緣層28,其將浮接體區24絕緣,但允許埋層22在一個方向上連續,例如圖4B中所示的橫截面視圖的垂直方向。
可以使用氧植入形成埋絕緣層30,舉例來說,如He等人之『用局部SIMOX技術製作的絕緣體MOSFET的汲極和源極的實驗結果』(“Experimental results on drain and source on insulator MOSFETs fabricated by local SIMOX technology”, Solid-State Electronics 47, pp. 1061-1067, 2003)、Koonath等人之『在矽中雕刻三維奈米光學結構』(“Sculpting of three-dimensional nano-optical structure in silicon”, Applied Physics Letter, vol. 83, no. 24, pp. 4909-4911, 2003)、以及Lv等人之『局部SIMOX技術在帶有介電質袋的絕緣體MOSFET上製作自對準汲極和源極』(“Fabrication of Self-aligned Drain and Source on Insulator MOSFET with Dielectric Pocket by Local SIMOX Technology”, IEEE International SOI Conference, pp. 99-100, 2005)中所述的藉由植入氧的局部分離(SIMOX)製程,所有這些在此藉由引用整體併入本文;在SiGe磊晶之後選擇性SiGe移除和介電質填充,舉例來說,如Jurczak等人之『無矽(SON)-先進CMOS的創新製程』(“Silicon-on-Nothing (SON) - an Innovative Process for Advanced CMOS”, IEEE Transactions on Electron Devices, vol. 47, no. 11, pp. 2179-2187, November 2000)、Oh等人之『用於最終多位元操作的4位元雙SONOS記憶體(DSM),每個胞帶有4個儲存節點』(“A 4-Bit Double SONOS Memory (DSM) with 4 Storage Nodes per Cell for Ultimate Multi-Bit Operation”, Symposium on VLSI Technology, 2006)、Kim等人之『矽替代絕緣體(SRI)浮接體胞(FBC)記憶體』(“Silicon on Replacement Insulator (SRI) Floating Body Cell (FBC) Memory”, Symposium on VLSI Technology, pp. 165-166, 2010)、以及U.S. Patent No. 8,264,875之『具有電浮接體電晶體的半導體記憶體裝置』(“Semiconductor Memory Device Having an Electrically Floating Body Transistor”)中描述的無基矽(SON)製程,所有這些在此藉由引用整體併入本文;SiGe和Si磊晶生長和選擇性SiGe移除,舉例來說,如Yeo 等人之『部分絕緣場效應電晶體(PiFET)作為縮小電晶體的候補者』(“A Partially Insulated Field-Effect Transistor (PiFET) as a Candidate for Scaled Transistors”, IEEE Electron Device Letters, vol, 25, no. 6, pp. 387-389, June 2004)所述的部分絕緣場效應電晶體(PiFET),其在此藉由引用整體併入本文;局部選擇性矽氧化,舉例來說,如Song, Yi等人之『在體矽基板上製造的環柵奈米線n型和p型MOSFET的性能突破』(“Performance breakthrough in gate-all-around nanowire n-and p-type MOSFETs fabricated on bulk silicon substrate” IEEE transactions on electron devices 59.7 (2012): 1885-1890)、Tian, Yu等人之『採用無磊晶兼容CMOS技術製造的塊狀基板上新型自對準矽奈米線電晶體:製程整合、載體傳輸和低頻噪音的實驗表徵』(“New self-aligned silicon nanowire transistors on bulk substrate fabricated by epi-free compatible CMOS technology: Process integration, experimental characterization of carrier transport and low frequency noise.” 2007 IEEE International Electron Devices Meeting. IEEE, 2007)中所述,所有這些在此藉由引用整體併入本文;氧化物上的受限磊晶橫向過度生長,舉例來說,如Czornomaz, L等人之『受限磊晶橫向過度生長(CELO):在大面積Si基板上可縮小整合CMOS兼容InGaAs絕緣體上MOSFET的新概念』(“Confined epitaxial lateral overgrowth (CELO): A novel concept for scalable integration of CMOS-compatible InGaAs-on-insulator MOSFETs on large-area Si substrates.” 2015 Symposium on VLSI Technology (VLSI Technology). IEEE, 2015)、Convertino, Clarissa等人之『藉由在氧化物腔中選擇性生長,InGaAs FinFET直接整合在矽上』(“InGaAs FinFETs directly integrated on silicon by selective growth in oxide cavities.” Materials 12.1 (2019): 87)中所述,所有這些在此藉由引用整體併入本文。
圖5A圖示了包括複數個列和行的記憶體胞150的記憶體陣列190的布局視圖。記憶體胞150由DIFF或鰭130、POLY 160、和BNWL層170形成。圖5A中還示出了CONT 140,其連接到由MTL1層(如圖5B所示)界定的導電元件,形成源極線區16、位元線區18分別到SL端子72和BL端子74之間的連接。層DIFF或鰭130、POLY 160、BNWL 170、CONT 140和MTL1是在光微影步驟中用於在半導體製造製程期間形成圖案的示例性遮罩層。為簡單起見,圖5B中未示出閘極區60和WL端子70、埋層22和BW端子76以及基板12和基板端子78之間的連接。
DIFF或FIN層130界定了記憶體胞150的主動區,其包括浮接體區24、源極線區16和位元線區18。絕緣層26由DIFF或FIN層130之間的空間所界定。閘極區60由POLY層160所界定。BNWL層170界定形成埋層區22的區。CONT層140界定導電元件73(例如,參見圖6),其經由藉由MTL1層180(其隨後可以經由VIA1層142連接到其他導電元件(例如,由MTL2層182所界定者),如圖5C所示)所界定的導電元件將源極線區16連接到SL端子72,並且將位線區18連接到BL端子74。埋絕緣層30形成在圖5A至5C中相鄰的POLY層160之間的區中並且可以在圖6的橫截面圖示中看到。VIA1和MTL2層是用於形成記憶體陣列190的其他示例性遮罩層。
圖60示出記憶體陣列190的橫截面視圖,其顯示沿圖5A至5C中所顯示的I-I'方向的複數個“n”記憶體胞150,其中“n”為正整數,其範圍可介於8與128之間。然而,該實施方式不限於所述範圍,因為可以形成少於八個或多於一百二十八個。
圖7A示出了圖5A至6的記憶體陣列190的等效電路表示法,其中記憶體胞150配置在柵格中,記憶體陣列的列由WL端子70(70a、70b、……、70m、70n)所界定,而行由BL端子74(74a、74b、……、74p)所界定。
根據本發明的實施方式,在圖7B至7D中示出了對記憶體胞150的讀取和寫入操作的示例。可以藉由施加以下偏置條件來執行讀取操作:將正電壓施加到BW端子76,將零電壓施加到SL端子72,將正電壓施加到選定的BL端子74(例如,圖7B中的74a),並且將大於施加到所選BL端子74的正電壓的正電壓施加到所選WL端子70(例如,圖7B中的70a),並且將零電壓施加到SUB端子78。未選擇的BL端子將保持在零電壓,而未選擇的WL端子將保持在零或負電壓。
圖7B示出了對所選記憶體胞150a執行的讀取操作。在一個特定的非限制性實施方式中,大約0.0伏特被施加到SL端子72,大約+0.4伏特被施加到所選擇的BL端子74(在該示例中為74a),大約+1.0伏特被施加到所選擇的WL端子70(在該示例中為70a),大約+1.5伏特被施加到BW端子76,並且大約0.0伏特被施加到SUB端子。未選擇的BL端子74保持在0.0伏特並且未選擇的WL端子70保持在0.0伏特。然而,這些電壓準位可能會有所不同。
寫入“1”操作可以藉由向WL端子70施加正電壓、向BL端子74施加正電壓、向SL端子72施加零或正電壓、向BW端子76施加零或正電壓、以及向SUB端子78施加零電壓來執行。未選擇的BL端子將保持在零電壓,而未選擇的WL端子將保持在零或負電壓。
圖7C示出了對所選記憶體胞150a執行的寫入“1”操作。在一個特定的非限制性實施方式中,以下偏置條件被施加到選定的記憶體胞150a:大約0.0伏特的電位被施加到SL端子72,大約+1.0伏特的電位被施加到選定的BL端子74a,大約+1.0伏特的電位被施加到選定的WL端子70a,大約+1.5伏特被施加到BW端子76,並且大約0.0伏特被施加到SUB端子78;而大約0.0伏特被施加到SL端子72,大約0.0伏特被施加到BL端子74,大約0.0伏特被施加到WL端子70,並且大約+1.5伏特被施加到未選擇的記憶體胞的BW端子76。然而,這些電壓準位可能會有所不同。
寫入“0”操作可以藉由向WL端子70施加負電壓、向BL端子74施加負電壓、向SL端子72施加零或正電壓、向BW端子76施加零或正電壓、以及向SUB端子78施加零電壓來執行。未選擇的BL端子將保持在零電壓,而未選擇的WL端子將保持在零或負電壓。
圖7D示出了對所選記憶體胞150a執行的寫入“0”操作。在一個特定的非限制性實施方式中,以下偏置條件被施加到選定的記憶體胞150a:大約0.0伏特的電位被施加到SL端子72ab,大約-0.3V伏特的電位被施加到BL端子74a,大約-0.3V伏特的電位被施加到WL端子70a,大約+1.5伏特被施加到BW端子76,並且大約0.0伏特被施加到SUB端子78;而大約0.0伏特被施加到SL端子72,大約0.0伏特被施加到BL端子74,大約0.0伏特被施加到WL端子70,並且大約+1.5伏特被施加到未選擇的記憶體胞的BW端子76。然而,這些電壓準位可能會有所不同。
圖8A和8B示出了根據本發明另一實施方式的記憶體陣列192的布局視圖。在記憶體陣列192中,MTL1層180以如圖8A所示的交替模式界定到兩個相鄰CONT 140的連接。由MTL1層所界定的導電元件然後可以經由VIA1層142連接到其他導電元件,例如由MTL2層182所界定的,如圖8B所示。
圖9圖示了沿圖8A和8B中所示的I-I'方向的記憶體陣列192的橫截面視圖,而圖10圖示了記憶體陣列192的等效電路表示法,其中記憶體胞150被配置在柵格中,記憶體陣列的列由WL端子70所界定,而行由BL端子74所界定。
圖11A、11B和12說明根據本發明另一實施方式的記憶體胞250。記憶體胞250包括兩個串聯連接的電晶體:電晶體250M是具有浮接體區24和存取電晶體250A的雙穩態浮接體電晶體。與記憶體胞50和記憶體胞150類似,浮接體區24儲存記憶體胞250的狀態。浮接體區24在頂部以源極線區16、中間區20和絕緣層62(或通常以表面14)為界、在底部以埋層22為界、在側面以絕緣層26和埋絕緣區30為界。舉例來說,在美國專利第9,905,564號『包含第一和第二電晶體的記憶體胞和操作方法』("Memory Cell Comprising First and Second Transistors and Methods of Operating")和美國專利第10,079,301號『包括電浮接體電晶體的記憶體裝置和使用方法』("Memory Device Comprising an Electrically Floating Body Transistor and Methods of Using")已經描述了具有包括浮接體電晶體和存取電晶體的至少兩個穩定狀態的記憶體胞,其等在此藉由引用以其整體併入。
圖11A示出了記憶體胞250,其中埋絕緣層30的底部和絕緣層26的底部在埋層22內對齊。埋絕緣層30的底部和絕緣層26的底部都可以駐存於埋區22內部,從而允許埋區22連續,如圖11A所示。
或者,埋絕緣層30的底部和絕緣層26的底部可以如圖11B所示不對齊。例如,如圖11B所示,埋絕緣層30的底部可以駐存於埋區22之下。這需要較淺的絕緣層28,其將浮接體區24絕緣,但允許埋層22在一個方向上連續,例如圖11B中所示的橫截面視圖的垂直方向。這還允許將埋層22分開:記憶體電晶體250M內的埋層22M和存取電晶體250A內的埋層22A。不同的電壓可以施加到埋層22M和埋層22A。例如,操作雙穩態記憶體電晶體的正電壓可以施加到埋層22M,而0V或不同於施加到22M的電壓的其他電壓可以施加到埋層22A以便不儲存過量電荷在存取電晶體250A的體區23中。
浮接體電晶體250M和存取電晶體250A可以具有相同的導電類型,例如,兩個電晶體都可以是n型電晶體。在另一實施方式中,浮接體電晶體250M與存取電晶體250A可具有不同的導電類型,例如浮接體電晶體250M可為n型電晶體而存取電晶體250A可為p型電晶體。
記憶體胞250包含電連接至浮接體電晶體250M的閘極60的字線(WL)端子70、電連接至存取電晶體250A的閘極64的選擇閘極(SG)端子71、電連接到源極線區16的源極線(SL)端子72、電連接到位元線區18的位元線(BL)端子74、電連接到埋層22的埋阱(BW)端子76、以及電連接到基板區12的基板(SUB)端子78。
存取電晶體250A的體區23可以如圖11A至11B所示在兩側以埋絕緣區30為界,或者可以如圖12所示僅在一側以埋絕緣區30為界。圖12中的存取電晶體250A可以被鏡像,這導致體區23對於兩個相鄰存取電晶體250A是共用的。兩個相鄰存取電晶體250A的共用體區23然後可以在兩側以埋絕緣區30為界。
圖13和14示出了根據兩個不同變體的記憶體陣列290的橫截面視圖,示出了複數個“n”個記憶體胞250,其中“n”是正整數,其範圍可以在8和128之間。然而,該實施方式和變體不限於所述範圍,因為可以形成少於八個或多於一百二十八個。圖13圖示了具有記憶體胞250的陣列290,其中每個存取電晶體250A的體區23在兩側以絕緣區30為界,而圖14圖示了具有記憶體胞250的陣列290,其中兩個存取電晶體250A的體區23以絕緣區30為界。例如,在圖14中,體區23bc在存取電晶體250Ab和250Ac之間是共用的(圖14中未示出存取電晶體250Ac),並且體區23bc以多個絕緣區30為界。
圖15示出了根據本發明實施方式的記憶體陣列290的示例性組態,其中記憶體胞250配置在柵格中,記憶體陣列的列由WL端子70、SG端子71和SL端子72所界定,而行由BL端子74所界定。
圖16示出了根據本發明另一實施方式的記憶體陣列290的示例性組態,其中記憶體胞250配置在柵格中,記憶體陣列的列由WL端子70、SG端子71所界定,而行由BL端子74所界定。
記憶體胞150和250可以在平面半導體基板中製造或者可以包括鰭結構。圖17至20說明了形成具有埋絕緣層30的記憶體胞150和250的示例性製造步驟。
圖17A至17E示出根據本發明的實施方式形成記憶體胞150和250的方法。如圖17A所示,遮罩330用於阻擋沒有形成埋絕緣層30的區。然後進行氧離子植入和熱退火以形成埋絕緣層30,隨後移除遮罩330。
隨後,參考圖17B描述示例性鰭形成步驟,其中遮罩340用於界定鰭區,接著蝕刻基板區,留下鰭區52,接著移除遮罩340。
可以在關於圖17B描述的鰭形成步驟之前或之後形成埋層22。為簡單起見,圖17A至17E中未示出埋層22。
圖17C示出了經由氧化矽沉積形成絕緣層26,然後進行平坦化和回蝕。隨後是閘極介電質62和閘極60的形成步驟(圖17D)以及源極和汲極區16和18的形成(圖17E)。
圖18A至18E示出了根據本發明另一實施方式在具有鰭結構的記憶體胞150和250中形成埋絕緣層30的方法。埋層22可以藉由離子植入製程或磊晶生長形成或經由固態擴散製程形成,並且為簡單起見,未在圖18A至18E中示出。
圖18A說明鰭形成步驟,使用遮罩340來界定鰭區52,接著蝕刻基板區,留下鰭區52,接著移除遮罩340。隨後,如圖18B所示形成絕緣層26。然後使用遮罩330來阻擋沒有形成埋絕緣層的區,如圖18C所示。然後進行氧離子植入和熱退火以形成埋絕緣區30,然後移除遮罩330。
圖18D示出了回蝕的絕緣層26(為了清楚起見,圖18D中未示出絕緣層26,以便顯示埋絕緣區30),接著是閘極介電質62和閘極60的形成步驟,接著是源極和汲極區16和18的形成,如圖18E所示。
圖19A至19E示出了根據本發明另一實施方式在具有鰭結構的記憶體胞150和250中形成埋絕緣層30的方法。埋層22可以藉由離子植入製程或磊晶生長形成或經由固態擴散製程形成,並且為簡單起見,未在圖19A至19E中示出。
圖19A說明鰭形成步驟,使用遮罩340來界定鰭區52。然後使用犧牲層350來填充相鄰鰭52之間的區。然後使用遮罩330來阻擋沒有形成埋絕緣層的區,如圖19B所示。圖19C示出了間隔物遮罩形成360以保護鰭52,隨後蝕刻剩餘的犧牲層350以暴露鰭52的底部。
隨後,執行熱氧化和退火直到鰭的底部被消耗到埋絕緣層30中,如圖19D所示。圖19E示出了遮罩和犧牲層移除以及絕緣層26的形成的後續步驟。圖19F示出了閘極氧化物62、閘極60、以及源極和汲極區16和18的形成。
圖20A至20F示出了根據本發明另一實施方式在具有鰭結構的記憶體胞150和250中形成埋絕緣層30的方法。埋層22可以藉由離子植入製程或磊晶生長形成或經由固態擴散製程形成,並且為簡單起見,未在圖20A至20F中示出。
如圖20A所示,遮罩330用於阻擋沒有形成埋絕緣層30的區。然後蝕刻矽基板,接著是氧化矽填充以形成埋絕緣層30並移除遮罩330。
圖20B顯示了使用遮罩340的鰭形成步驟,其中蝕刻矽基板。隨後,鰭兩側的區(即相鄰鰭之間的區)填充有氧化矽,然後移除遮罩340,如圖20C所示。然後執行矽的受限制的磊晶橫向過度生長以生長鰭區52,如圖20D所示(為了繪圖清晰,移除了氧化矽26的前層)。在受限制的磊晶橫向過度生長之後,如圖20E所示執行平坦化步驟。然後是絕緣層26回蝕和形成閘極氧化物62、閘極60、源極和汲極區16和18,如圖20F所示。
圖21A至21F示出了根據本發明另一實施方式在具有鰭結構的記憶體胞150和250中形成埋絕緣層30的方法。埋層22可以藉由離子植入製程或磊晶生長形成或經由固態擴散製程形成,並且為簡單起見,未在圖21A至21F中示出。
SiGe和Si磊晶生長分別用於生長SiGe區310和Si區312,如圖21A所示。然後使用遮罩330對將要形成埋絕緣層30的區域進行圖案化和蝕刻,如圖21B所示。在移除遮罩330之後,執行矽磊晶和平坦化,如圖21C所示。
圖21D示出了使用遮罩340的鰭52形成步驟。在移除遮罩340之後,隨後蝕刻SiGe 310。然後用氧化矽填充由SiGe留下的間隙區以形成絕緣層30,如圖21E所示。然後是絕緣層26的形成(為清楚起見,圖21E中未示出絕緣層26以顯示埋絕緣層30)和回蝕以及形成閘極氧化物62、閘極60、源極和汲極區16和18,如圖21F所示。
從上文可以看出,已經描述了具有電浮接體的記憶體胞。雖然前面對本發明的書面描述使普通技術人員能夠製作和使用目前被認為是其最佳模式的內容,但普通技術人員將理解並理解本文的具體實施方式、方法和實施例的變化、組合和等同物的存在。因此,本發明不應受上述實施方式、方法和實施例的限制,而應受所要求保護的本發明範圍內的所有實施方式和方法的限制。
雖然已經參考本發明的特定實施例描述了本發明,但是本領域技術人員應該理解,在不脫離本發明的真實範圍的情況下,可以進行各種改變並且可以替換等同物。另外,可以進行許多修改以使特定情況、材料、物質組成、製程、製程步驟或步驟適應本發明的目的和範圍。所有這些修改都在所附申請專利範圍的範圍內。
12:基板 12A:基板 12B:基板 14:表面 16:源極線區 16ab:源極線區 16cd:源極線區 16mn:源極線區 18:汲極區 18a:汲極區 18b:汲極區 18c:汲極區 18d:汲極區 18m:汲極區 18n:汲極區 18o:汲極區 20:中間區 22:埋層 22A:埋層 22a:埋層區 22b:埋層區 22M:埋層 23:體區 23a:體區 23bc:體區 23n:體區 24:浮接體區 24a:浮接體區 24b:浮接體區 24c:浮接體區 24l:浮接體區 24m:浮接體區 24n:浮接體區 26:絕緣層 28:絕緣層 29:阱 30:埋絕緣層 50:記憶體胞 52:鰭區 60:閘極 60a:閘極 60b:閘極 60c:閘極 60l:閘極 60m:閘極 60n:閘極 62:絕緣層 64:閘極 64a:閘極 64b:閘極 64n:閘極 66:絕緣層 70:字線端子 70a:字線端子 70b:字線端子 70c:字線端子 70l:字線端子 70m:字線端子 70n:字線端子 71:選擇閘極端子 71a:選擇閘極端子 71b:選擇閘極端子 71m:選擇閘極端子 71n:選擇閘極端子 72:源極線端子 72ab:源極線端子 72mn:源極線端子 73:導電元件 74:位元線端子 74a:位元線端子 74b:位元線端子 74c:位元線端子 74d:位元線端子 74m:位元線端子 74n:位元線端子 74o:位元線端子 74p:位元線端子 76:埋阱端子 78:基板端子 130:鰭 140:CONT 142:VIA1層 150:記憶體胞 150a:記憶體胞 150b:記憶體胞 150c:記憶體胞 150d:記憶體胞 150l:記憶體胞 150m:記憶體胞 150n:記憶體胞 160:POLY 170:BNWL層 180:MTL1層 182:MTL2層 190:記憶體陣列 192:記憶體陣列 250:記憶體胞 250a:記憶體胞 250b:記憶體胞 250c:記憶體胞 250d:記憶體胞 250n:記憶體胞 250A:電晶體 250Aa:電晶體 250Ab:電晶體 250An:電晶體 250M:電晶體 250Ma:電晶體 250Mb:電晶體 250Mn:電晶體 290:記憶體陣列 310:SiGe區 312:Si區 330:遮罩 340:遮罩 350:犧牲層 360:間隔物遮罩形成
在下面的詳細描述過程中,將參考圖式。這些圖式示出了本發明的不同態樣,並且在適當的情況下,不同圖中示出類似結構、組件、材料及/或元件的標號被相類似地標記。應當理解,結構、組件、材料及/或元件的各種組合,除了具體示出的那些之外,都是預期的並且在本發明的範圍內。
[圖1、2和3A]示出了先前技術中描述的記憶體胞的橫截面視圖。
[圖3B和3C]說明了圖3A中所示的先前技術記憶體胞的布局視圖。
[圖4A和4B]示意性地示出了根據本發明實施方式的記憶體胞的橫截面視圖。
[圖5A至5C]是由圖4A和4B中所示的記憶體胞形成的記憶體陣列的示意性布局視圖。
[圖6]是沿圖5A至5C所示的I-I'方向的複數個記憶體胞的示意性橫截面圖示。
[圖7A]是由圖4A和4B所示的記憶體胞形成的記憶體陣列的等效電路表示法。
[圖7B至7D]圖示了根據本發明的實施方式應用於圖7A中所示的記憶體陣列以對記憶體胞執行讀取和寫入操作的示例性偏置條件。
[圖8A至8B]是根據本發明另一實施方式的由圖4A和4B所示的記憶體胞形成的記憶體陣列的示意性布局視圖。
[圖9]是沿圖8A至8B中所示的I-I'方向的複數個記憶體胞的示意性橫截面圖示。
[圖10]是圖8A至8B所示記憶體陣列的等效電路表示法。
[圖11A、11B和12]示意性地示出了根據本發明另一實施方式的具有浮接體電晶體和存取電晶體的記憶體胞的橫截面視圖。
[圖13]是圖11A中所示的複數個記憶體胞的示意性橫截面圖示。
[圖14]是圖12中所示的複數個記憶體胞的示意性橫截面圖示。
[圖15]是由圖11A、11B和12所示的記憶體胞形成的記憶體陣列的等效電路表示法。
[圖16]是根據本發明另一實施方式的記憶體陣列的等效電路表示法,由圖11A、11B和12所示的記憶體胞所形成。
[圖17A至17E]示出了根據本發明實施方式的記憶體胞的製造步驟。
[圖18A至18E]示出了根據本發明另一實施方式的記憶體胞的製造步驟。
[圖19A至19F]示出根據本發明另一實施方式的記憶體胞的製造步驟。
[圖20A至20F]示出根據本發明另一實施方式的記憶體胞的製造步驟。
[圖21A至21F]示出根據本發明另一實施方式的記憶體胞的製造步驟。
12:基板
14:表面
16:源極線區
18:汲極區
22:埋層
24:浮接體區
26:絕緣層
30:埋絕緣層
60:閘極
62:絕緣層
70:字線端子
72:源極線端子
74:位元線端子
76:埋阱端子
78:基板端子
150:記憶體胞

Claims (23)

  1. 一種半導體記憶體胞,包括: 浮接體區,其組態以被充電到指示該記憶體胞的狀態的準位; 第一區,其與該浮接體區電接觸; 第二區,其與該浮接體區電接觸且與該第一區間隔開; 閘極,其位在該第一區和第二區之間; 埋層,其在該浮接體區下面; 絕緣層,其組態以將該記憶體胞與在第一方向上相鄰的多個記憶體胞絕緣;以及 埋絕緣層,其組態以將該記憶體胞與在垂直於該第一方向的第二方向上相鄰的多個記憶體胞絕緣。
  2. 如請求項1之半導體記憶體胞,其中,該埋絕緣層未延伸到該記憶體胞的表面,而是埋在該第一和第二區下面。
  3. 如請求項1或2之半導體記憶體胞,其中,該埋層被組態以向該浮接體區注入電荷或從該浮接體區提取電荷以維持該記憶體胞的該狀態。
  4. 如請求項1或2之半導體記憶體胞,其中,該第一區具有選自p型導電類型和n型導電類型的第一導電類型; 該浮接體區具有選自該p型和n型導電類型的第二導電類型,該第二導電類型與該第一導電類型不同; 該第二區具有該第一導電類型;以及 該埋層具有該第一導電類型。
  5. 如請求項1或2之半導體記憶體胞,進一步包括在該埋層下面的基板,該基板具有選自p型導電類型和n型導電類型的第一導電類型; 其中,該第一區具有選自該p型和n型導電類型的第二導電類型,該第二導電類型與該第一導電類型不同; 其中,該浮接體區具有該第一導電類型; 其中,該第二區具有該第二導電類型;以及 其中,該埋層具有該第二導電類型且位在該浮接體區和該基板之間。
  6. 如請求項1或2之半導體記憶體胞,其中, 該埋絕緣層的底部終止於該埋層內;以及 該絕緣層的底部終止於該埋層內。
  7. 如請求項1或2之半導體記憶體胞,其中: 該埋絕緣層的底部延伸到該埋層的底部之下;以及 該絕緣層的底部終止於該埋層內。
  8. 一種半導體記憶體陣列,包括以列和行的矩陣排列的複數個如請求項1或2之半導體記憶體胞。
  9. 一種半導體記憶體胞,包括: 雙穩態浮接體電晶體和存取電晶體,其等串聯連接; 該雙穩態浮接體電晶體包括第一浮接體區和與該第一浮接體區電接觸的第一區; 該存取電晶體包括第二體區和與該第二體區接觸的第二區; 第三區,其與該第一浮接體區和該第二體區接觸; 閘極,其位在該第一區和該第三區之間; 埋層,其在該第一浮接體區下面; 絕緣層,其組態以將該記憶體胞與在第一方向上相鄰的多個記憶體胞絕緣;以及 埋絕緣層,其組態以將該第一浮接體區與在垂直於該第一方向的第二方向上相鄰的記憶體胞絕緣,以及將該第一浮接體區與該第二體區絕緣。
  10. 如請求項9之半導體記憶體胞,其中,該埋絕緣層被附加提供在該第二區下面,以在該埋絕緣層將該第二體區與該第一浮接體區絕緣的一側相反的一側上使該第二體區絕緣。
  11. 如請求項9或10之半導體記憶體胞,其中,該埋層也被提供在該第二體區下面。
  12. 如請求項9或10之半導體記憶體胞,其中,該埋絕緣層未延伸到該記憶體胞的表面。
  13. 如請求項9或10之半導體記憶體胞,其中,該埋層被組態以向該第一浮接體區注入電荷或從該第一浮接體區提取電荷以維持該記憶體胞的該狀態。
  14. 如請求項9或10之半導體記憶體胞,進一步包括在該埋層下面的基板。
  15. 如請求項9或10之半導體記憶體胞,其中, 該埋絕緣層的底部終止於該埋層內;以及 該絕緣層的底部終止於該埋層內。
  16. 如請求項9或10之半導體記憶體胞,其中: 該埋絕緣層的底部延伸到該埋層的底部之下;以及 該絕緣層的底部終止於該埋層內。
  17. 一種半導體記憶體陣列,包括以列和行的矩陣排列的複數個如請求項9或10之半導體記憶體胞。
  18. 一種製造半導體記憶體胞的方法,該方法包括: 執行氧離子植入和熱退火以形成多個埋絕緣層; 形成鰭; 形成埋層區; 藉由氧化矽沉積然後藉由平坦化和回蝕形成絕緣層;以及 形成閘極介電質、閘極、以及源極和汲極區。
  19. 一種製造半導體記憶體胞的方法,該方法包括: 藉由離子植入,磊晶生長或經由固態擴散製程在基板中形成埋層; 形成鰭; 形成多個絕緣層; 執行氧離子植入和熱退火以形成多個埋絕緣層; 形成閘極介電質和閘極;以及 形成源極和汲極區。
  20. 一種製造半導體記憶體胞的方法,該方法包括: 藉由離子植入或磊晶生長製程或經由固態擴散製程在基板中形成埋層; 藉由遮蔽該基板的區和蝕刻與被遮蔽的該區相鄰的多個區形成鰭區; 用犧牲層填充相鄰的多個鰭區之間的多個區; 遮蔽不形成多個埋絕緣層的區; 形成間隔物遮罩以保護該鰭; 蝕刻該犧牲層以暴露該鰭的底部部分;以及 執行熱氧化和退火直到該鰭的該底部部分被消耗到該埋絕緣層中。
  21. 一種製造半導體記憶體胞的方法,該方法包括: 遮蔽基板中不形成多個埋絕緣層的區; 蝕刻該基板; 用氧化矽填充物填充藉由該蝕刻所形成的多個空隙以形成該多個埋絕緣層;以及 移除該遮蔽。
  22. 如請求項21的方法,進一步包括: 遮蔽該基板中不形成鰭的部分; 在與被遮蔽的該部分相鄰的未遮蔽位置處蝕刻該基板; 用氧化矽在該鰭的兩側上填充所蝕刻出的區; 移除該遮蔽;以及 磊晶和橫向過度生長矽以生長該鰭。
  23. 一種在半導體記憶體胞製造埋絕緣體層的方法,該方法包括: 在基板上分別磊晶生長SiGe和Si區; 蝕刻待形成該埋絕緣體層的該SiGe和Si區; 磊晶生長矽; 平坦化磊晶生長的該矽; 形成鰭; 蝕刻該SiGe區;以及 形成該埋絕緣體層。
TW110119529A 2020-05-28 2021-05-28 包括電浮接體電晶體的記憶體裝置 TW202209648A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US202063031069P 2020-05-28 2020-05-28
US63/031,069 2020-05-28

Publications (1)

Publication Number Publication Date
TW202209648A true TW202209648A (zh) 2022-03-01

Family

ID=78745351

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110119529A TW202209648A (zh) 2020-05-28 2021-05-28 包括電浮接體電晶體的記憶體裝置

Country Status (3)

Country Link
US (1) US20230171944A1 (zh)
TW (1) TW202209648A (zh)
WO (1) WO2021242721A1 (zh)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4755946B2 (ja) * 2006-07-11 2011-08-24 株式会社東芝 半導体記憶装置およびその製造方法
US9230651B2 (en) * 2012-04-08 2016-01-05 Zeno Semiconductor, Inc. Memory device having electrically floating body transitor
US8148780B2 (en) * 2009-03-24 2012-04-03 Micron Technology, Inc. Devices and systems relating to a memory cell having a floating body
FR2955200B1 (fr) * 2010-01-14 2012-07-20 Soitec Silicon On Insulator Dispositif, et son procede de fabrication, disposant d'un contact entre regions semi-conductrices a travers une couche isolante enterree
CN102468303B (zh) * 2010-11-10 2015-05-13 中国科学院微电子研究所 半导体存储单元、器件及其制备方法

Also Published As

Publication number Publication date
WO2021242721A1 (en) 2021-12-02
US20230171944A1 (en) 2023-06-01

Similar Documents

Publication Publication Date Title
US11417658B2 (en) NAND string utilizing floating body memory cell
US11488955B2 (en) Compact semiconductor memory device having reduced number of contacts, methods of operating and methods of making
US10854745B2 (en) Memory device comprising an electrically floating body transistor and methods of using
US9704870B2 (en) Compact semiconductor memory device having reduced number of contacts, methods of operating and methods of making
US10056387B2 (en) Compact semiconductor memory device having reduced number of contacts, methods of operating and methods of making
US9601493B2 (en) Compact semiconductor memory device having reduced number of contacts, methods of operating and methods of making
US20160005741A1 (en) Compact Semiconductor Memory Device Having Reduced Number of Contacts, Methods of Operating and Methods of Making
US20130301349A1 (en) Compact Semiconductor Memory Device Having Reduced Number of Contacts, Methods of Operating and Methods of Making
US20100019304A1 (en) Semiconductor memory device and manufacturing method thereof
US20080211023A1 (en) Semiconductor memory device and manufacturing method of semiconductor memory device
US7795658B2 (en) Semiconductor memory device and manufacturing method thereof
US8143656B2 (en) High performance one-transistor DRAM cell device and manufacturing method thereof
KR20100094732A (ko) 고성능 단일 트랜지스터 플로팅 바디 dram 소자 및 그 제조 방법
TW202131490A (zh) 半導體元件、記憶胞及半導體元件的製造方法
KR20170055031A (ko) 터널링 전계효과 트랜지스터를 이용한 1t 디램 셀 소자와 그 제조방법 및 이를 이용한 메모리 어레이
TW202209648A (zh) 包括電浮接體電晶體的記憶體裝置
US20040227248A1 (en) Semiconductor device