TW202114394A - 訊號偵測電路與訊號偵測方法 - Google Patents
訊號偵測電路與訊號偵測方法 Download PDFInfo
- Publication number
- TW202114394A TW202114394A TW108134857A TW108134857A TW202114394A TW 202114394 A TW202114394 A TW 202114394A TW 108134857 A TW108134857 A TW 108134857A TW 108134857 A TW108134857 A TW 108134857A TW 202114394 A TW202114394 A TW 202114394A
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- input signal
- circuit
- clock
- sampling
- Prior art date
Links
- 238000001514 detection method Methods 0.000 title claims abstract description 39
- 238000005070 sampling Methods 0.000 claims abstract description 72
- 230000007704 transition Effects 0.000 claims description 13
- 101100328957 Caenorhabditis elegans clk-1 gene Proteins 0.000 description 19
- 238000010586 diagram Methods 0.000 description 12
- 239000000872 buffer Substances 0.000 description 10
- 101100113692 Caenorhabditis elegans clk-2 gene Proteins 0.000 description 7
- 238000013461 design Methods 0.000 description 6
- 238000012545 processing Methods 0.000 description 6
- 238000005516 engineering process Methods 0.000 description 4
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/091—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector using a sampling device
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/353—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
- H03K3/356—Bistable circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/0807—Details of the phase-locked loop concerning mainly a recovery circuit for the reference signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/183—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C27/00—Electric analogue stores, e.g. for storing instantaneous values
- G11C27/02—Sample-and-hold arrangements
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
- G11C7/1084—Data input buffers, e.g. comprising level conversion circuits, circuits for adapting load
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
- G11C7/1087—Data input latches
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
- Manipulation Of Pulses (AREA)
- Burglar Alarm Systems (AREA)
- Details Of Television Scanning (AREA)
Abstract
本發明揭露了一種訊號偵測電路,其包含有一取樣電路以及一判斷電路。在該訊號偵測電路的操作中,該取樣電路使用連續多個時脈訊號來對一輸入訊號進行取樣以產生一取樣結果,其中該多個時脈訊號的相位不同,且頻率都低於該輸入訊號;該判斷電路根據該取樣結果來判斷該輸入訊號是否包含有效資料,以供判斷該輸入訊號是否為來自一晶片外的輸入訊號,其中該晶片包含該訊號偵測電路。
Description
本發明係有關於訊號偵測電路。
在一般的通訊系統的相關晶片中,通常會設置一個訊號偵測電路以供判斷是否有接收到來自其他裝置的訊號,以供進行後續的操作或是喚醒內部正在休眠的元件。上述訊號偵測電路一般可以採用整流器、開關電路取樣技術或是高增益閂鎖電路取樣技術來完成,然而,使用整流器時會由於訊號衰減而造成在輸入訊號振幅較小時具有較差的準確度;使用開關電路取樣技術時輸入訊號的振幅必須大於電晶體的導通電壓才可正常操作,而輸入訊號的振幅太小時則會因為雜訊影響而影響到準確度;且關於高增益閂鎖電路取樣技術,則是因為在輸入訊號以及時脈訊號沒有同步的情形下,會需要靠過取樣(over-sampling)才能確保不會取樣到輸入訊號的轉態時間(transition time),而過取樣代表著需要多個閂鎖電路,因而增加了輸入訊號的負載效應,影響到訊號品質,且也增加了製造成本。
因此,本發明的目的之一在於提出一種訊號偵測電路,其透過使用較低頻率的多個時脈訊號來取樣高速的輸入訊號,且在該多個時脈訊號的相位設計上可以避免連續取樣到輸入訊號的轉態時間,以解決先前技術中所述的問題。
在本發明的一個實施例中,揭露了一種訊號偵測電路,其包含有一取樣電路以及一判斷電路。在該訊號偵測電路的操作中,該取樣電路使用多個時脈訊號來對一輸入訊號來進行取樣以產生一取樣結果,其中該多個時脈訊號的相位不同,且頻率都低於該輸入訊號;且該判斷電路根據該取樣結果來判斷該輸入訊號是否包含有效資料,以供判斷該輸入訊號是否為來自一晶片外的輸入訊號,其中該晶片包含該訊號偵測電路。
在本發明的另一個實施例中,揭露了一種訊號偵測方法,其包含有以下步驟:使用多個時脈訊號來對一輸入訊號來進行取樣以產生一取樣結果,其中該多個時脈訊號的相位不同,且頻率都低於該輸入訊號;以及根據該取樣結果來判斷該輸入訊號是否包含有效資料,以供判斷該輸入訊號是否為來自一晶片外的輸入訊號。
第1圖為根據本發明一實施例之訊號偵測電路100的示意圖。如第1圖所示,訊號偵測電路100包含了一取樣電路110、一判斷電路120、一時脈訊號產生電路130。在本實施例中,訊號偵測電路100係設置在一晶片的前端電路,且用來透過該晶片的一端點102來偵測是否接收到來自另一裝置的輸入訊號Din,以供一後端處理電路140進行相關的操作。舉例來說,訊號偵測電路100可以即時地偵測端點102上是否有訊號(亦即,是否具有有效資料,或是是否具有振幅),以通知後端處理電路140中的實體層電路以及媒體存取控制電路進行回應,或是喚醒後端處理電路140中正在進行休眠的電路。
在訊號偵測電路100的操作中,時脈訊號產生電路130會產生N個具有不同相位的時脈訊號CLK_1~CLK_N,其中N為任意適合的正整數,每一個時脈訊號CLK_1~CLK_N的相位不同,且頻率都低於來自另一裝置的輸入訊號Din的頻率。此外,時脈訊號產生電路130會依序且循環地將時脈訊號CLK_1~CLK_N傳送至取樣電路110,以供取樣電路110使用時脈訊號CLK_1~CLK_N中的其一對輸入訊號Din進行取樣,以產生一取樣結果Dsam。接著,判斷電路120根據取樣結果Dsam來判斷輸入訊號Din是否包含有效資料,以供判斷輸入訊號Din是否為來自端點102外的輸入訊號,以通知後端處理電路140進行相關操作。舉例來說,若是取樣結果Dsam指出輸入訊號Din都對應到邏輯“0”的低電壓準位,則代表輸入訊號Din不具有振幅或有效資料;另外,若是取樣結果Dsam指出輸入訊號Din有部分對應到邏輯“1”的高電壓準位,則代表輸入訊號Din為來自端點102外的輸入訊號。
第2圖為根據本發明一實施例之時脈訊號產生電路130的示意圖。如第2圖所示,時脈訊號產生電路130包含了一震盪器210、多個作為延遲電路的緩衝器(在本實施例中,僅繪出三個緩衝器220_1~220_3來做為說明)以及一多工器230。在時脈訊號產生電路130的操作中,震盪器210用以產生一參考時脈訊號CLK_REF至緩衝器220_1,而緩衝器220_1~220_3的輸出即分別作為時脈訊號CLK_1~CLK_3;多工器230則會根據一控制訊號Vc以依序輸出時脈訊號CLK_1~CLK_3。第3圖繪示了時脈訊號CLK_1~CLK_3的示意圖,時脈訊號CLK_1與CLK_2之間的相位差為“d1”(亦即,緩衝器220_2所提供的延遲量),而時脈訊號CLK_2與CLK_3之間的相位差為“d2”(亦即,緩衝器220_3所提供的延遲量),其中時脈訊號CLK_1~CLK_3具有相同的頻率。需注意的是,第2圖所示之電路架構只是作為範例說明,而並非是本發明的限制,亦即只要時脈訊號產生電路130可以依序輸出具有不同相位的多個時脈訊號,相關的電路可以有不同的設計。
參考第4圖所示的實施例,假設輸入訊號Din的週期為“T1”、 輸入訊號Din的轉態時間為“T”(可為一預設值)、時脈訊號產生電路130所產生之時脈訊號CLK_1~CLK_3的週期為“T2”、且時脈訊號CLK_1~CLK_3的週期為輸入訊號Din之週期的整數倍(亦即,T2=n*T1,n為一正整數),則此時只要將緩衝器220_2所提供的延遲量設計為使得時脈訊號CLK_1與CLK_2之間的相位差“d1”介於“T”與(T1-T)之間,就可以確保在時脈訊號的兩個週期之內一定可以取樣到非轉態時間的區域,以快速且有效地偵測輸入訊號Din。
另外,參考第5圖所示的實施例,假設時脈訊號CLK_1~CLK_3的週期為輸入訊號Din之週期的整數倍減去一延遲量,而該延遲量剛好等於緩衝器220_2所提供的延遲量“d1”(亦即,T2+d1=n*T1,n為一正整數),則此時只要另外將緩衝器220_3所提供的延遲量設計為使得時脈訊號CLK_2與CLK_3之間的相位差(d2-d1)介於“T”與(T1-T)之間,就可以確保在輸入訊號Din的三個週期之內一定可以取樣到非轉態時間的區域,以快速且有效地偵測輸入訊號Din。
如上所述,透過以上實施例所述的訊號偵測電路,使用多個相位的時脈訊號CLK_1~CLK_3來對輸入訊號Din進行取樣,可以有效地避免連續取樣到輸入訊號Din的轉態時間,特別是在時脈訊號CLK_1~CLK_3對輸入訊號Din的相位並未進行同步處理的情形下。此外,由於時脈訊號CLK_1~CLK_3的頻率低於輸入訊號Din,因此在取樣電路110設計上也比較簡單,以降低訊號偵測電路100在設計與製造上的成本。
第6圖為根據本發明一實施例之取樣電路110的示意圖。在第6圖中,輸入訊號包含了作為差動訊號的一第一輸入訊號DinP以及一第二輸入訊號DinN,且取樣電路110包含了一第一閂鎖取樣電路610、一第二閂鎖取樣電路620以及一輸出電路630。在取樣電路110的操作中,第一閂鎖取樣電路610接收第一輸入訊號DinP以及一第二輸入訊號DinN,並使用時脈訊號CLK、CLKB來對第一輸入訊號DinP進行取樣以產生一第一取樣後訊號D1;而第二閂鎖取樣電路620接收第一輸入訊號DinP以及一第二輸入訊號DinN,並使用時脈訊號CLK、CLKB來對第二輸入訊號DinN進行取樣以產生一第二取樣後訊號D2,其中時脈訊號CLK係為多工器230的輸出,亦即時脈訊號CLK依序為CLK_1、CLK_2、CLK_3、…,而時脈訊號CLKB為時脈訊號CLK的反相訊號。接著,輸出電路630可以對第一取樣後訊號D1以及第二取樣後訊號D2進行一邏輯運算,例如輸出電路630可以是一或閘(OR gate),以產生取樣結果Dsam。
在本實施例中,第一閂鎖取樣電路610以及第二閂鎖取樣電路620可以是任何包含閂鎖器以進行取樣的電路,舉例來說,第7圖繪示了根據本發明一實施例之第一閂鎖取樣電路610的示意圖。如第7圖所示,第一閂鎖取樣電路610包含了一閂鎖器710、一設定/重設(set-reset,SR)閂鎖器720、兩個反相器730、740、兩個電晶體M1、M2以及多個開關SW1~SW5,其中開關SW1~SW5分別由時脈訊號CLK以及CLKB所控制。第8圖繪示了第7圖中的第一輸入訊號DinP、第二輸入訊號DinN、時脈訊號CLK、端點N1~N4以及第一取樣後訊號D1的電壓值。此外,第二閂鎖取樣電路620亦可採用類似第6圖所示之實施例來完成,而由於本領域具有通常知識者應能根據第6圖所示之實施例來實現第二閂鎖取樣電路620中對二輸入訊號DinN進行取樣的電路設計,故相關細節不再贅述。如上所述,本發明確實可以在使用簡單架構之取樣電路110的情形下,使用較低頻率之時脈訊號CLK來有效地完成訊號偵測。
第9圖為根據本發明一實施例之一種訊號偵測方法的流程圖。同時參考以上第1~8圖所揭露的內容,訊號偵測方法的流程如下所述。
步驟900:流程開始。
步驟902:使用多個時脈訊號來對一輸入訊號來進行取樣以產生一取樣結果,其中該多個時脈訊號的相位不同,且頻率都低於該輸入訊號。
步驟904:根據該取樣結果來判斷該輸入訊號是否包含有效資料,以供判斷該輸入訊號是否為來自一晶片外的輸入訊號。
簡要歸納本發明,在本發明之訊號偵測電路中,係透過閂鎖電路來使用較低頻率的時脈訊號來取樣較高頻率的輸入訊號,因此可以減少閂鎖電路的數量並降低高速輸入訊號的負載效應以改善訊號品質,並有效縮減晶片面積。此外,透過對時脈訊號進行特殊的相位設計,可以在輸入訊號與時脈訊號並未同步的情形下,也可以在三個輸入訊號的週期內至少有一次不會取樣到輸入訊號的轉態時間,以快速且有效地偵測輸入訊號。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100:訊號偵測電路
102、N1、N2、N3、N4:端點
110:取樣電路
120:判斷電路
130:時脈訊號產生電路
140:後端處理電路
210:震盪器
220_1~220_3:緩衝器
230:多工器
610:第一閂鎖電路
620:第二閂鎖電路
630:輸出電路
710:閂鎖器
720:SR閂鎖器
730、740:反相器
900~904:步驟
CLK_1、CLK_2、CLK_3、CLK_N、CLK、CLKB:時脈訊號
CLK_REF:參考時脈訊號
d1、d2:相位差
D1:第一取樣後訊號
D2:第二取樣後訊號
Din:輸入訊號
DinP:第一輸入訊號
DinN:第二輸入訊號
Dsam:取樣結果
M1、M2:電晶體
SW1~SW5:開關
Vc:控制訊號
第1圖為根據本發明一實施例之訊號偵測電路的示意圖。
第2圖為根據本發明一實施例之時脈訊號產生電路的示意圖。
第3圖繪示了多個時脈訊號的示意圖。
第4圖為根據本發明一實施例之使用多個時脈訊號來對輸入訊號進行取樣的示意圖。
第5圖為根據本發明另一實施例之使用多個時脈訊號來對輸入訊號進行取樣的示意圖。
第6圖為根據本發明一實施例之取樣電路的示意圖。
第7圖為根據本發明一實施例之第一閂鎖取樣電路的示意圖。
第8圖繪示了第7圖中多個端點及訊號的電壓值。
第9圖為根據本發明一實施例之一種訊號偵測方法的流程圖。
100:訊號偵測電路
102:端點
110:取樣電路
120:判斷電路
130:時脈訊號產生電路
140:後端處理電路
CLK_1、CLK_2、CLK_N:時脈訊號
Din:輸入訊號
Dsam:取樣結果
Claims (10)
- 一種訊號偵測電路,包含有: 一取樣電路,用以使用多個時脈訊號來對一輸入訊號來進行取樣以產生一取樣結果,其中該多個時脈訊號的相位不同,且頻率都低於該輸入訊號;以及 一判斷電路,耦接於該取樣電路,用以根據該取樣結果來判斷該輸入訊號是否包含有效資料,以供判斷該輸入訊號是否為來自一晶片外的輸入訊號,其中該晶片包含該訊號偵測電路。
- 如申請專利範圍第1項所述之訊號偵測電路,另包含有: 一時脈訊號產生電路,用以根據一參考時脈訊號來產生該多個時脈訊號,其中該多個時脈訊號具有不同的相位。
- 如申請專利範圍第2項所述之訊號偵測電路,其中該多個時脈訊號包含了一第一時脈訊號以及一第二時脈訊號,且該第二時脈訊號與該第一時脈訊號之間的相位差大於該輸入訊號的一轉態時間(transition time),且該第二時脈訊號與該第一時脈訊號之間的相位差小於該輸入訊號之週期與該轉態時間的差值。
- 如申請專利範圍第3項所述之訊號偵測電路,其中該多個時脈訊號包含了一第三時脈訊號,且該第三時脈訊號與該第二時脈訊號之間的相位差大於該輸入訊號的該轉態時間,且該第三時脈訊號與該第二時脈訊號之間的相位差小於該輸入訊號之週期與該轉態時間的差值。
- 如申請專利範圍第1項所述之訊號偵測電路,其中該取樣電路包含了閂鎖電路以使用多個時脈訊號來對該輸入訊號來進行取樣以產生該取樣結果。
- 如申請專利範圍第5項所述之訊號偵測電路,其中該取樣電路包含了: 一第一閂鎖取樣電路,用以使用該多個時脈訊號來對該輸入訊號來進行取樣,以供產生該取樣結果。
- 如申請專利範圍第6項所述之訊號偵測電路,其中該輸入訊號為包含了一第一輸入訊號以及一第二輸入訊號的差動輸入訊號,該第一閂鎖取樣電路使用該多個時脈訊號來對該第一輸入訊號來進行取樣以產生一第一取樣後訊號;以及該取樣電路另包含了: 一第二閂鎖取樣電路,用以使用該多個時脈訊號來對該第二輸入訊號來進行取樣,以產生一第二取樣後訊號; 一輸出電路,耦接於該第一閂鎖取樣電路以及該第二閂鎖取樣電路,用以根據該第一取樣後訊號以及該第二取樣後訊號以產生該取樣結果。
- 一種訊號偵測方法,包含有: 使用多個時脈訊號來對一輸入訊號來進行取樣以產生一取樣結果,其中該多個時脈訊號具有不同的相位,且頻率都低於該輸入訊號;以及 根據該取樣結果來判斷該輸入訊號是否包含有效資料,以供判斷該輸入訊號是否為來自一晶片外的輸入訊號。
- 如申請專利範圍第8項所述之訊號偵測方法,另包含有: 根據一參考時脈訊號來產生該多個時脈訊號,其中該多個時脈訊號具有不同的相位。
- 如申請專利範圍第9項所述之訊號偵測電路,其中該多個時脈訊號包含了一第一時脈訊號以及一第二時脈訊號,且該第二時脈訊號與該第一時脈訊號之間的相位差大於該輸入訊號的一轉態時間(transition time),且該第二時脈訊號與該第一時脈訊號之間的相位差小於該輸入訊號之週期與該轉態時間的差值。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108134857A TWI788592B (zh) | 2019-09-26 | 2019-09-26 | 訊號偵測電路與訊號偵測方法 |
US16/993,275 US11115034B2 (en) | 2019-09-26 | 2020-08-14 | Signal detection circuit and signal detection method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108134857A TWI788592B (zh) | 2019-09-26 | 2019-09-26 | 訊號偵測電路與訊號偵測方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202114394A true TW202114394A (zh) | 2021-04-01 |
TWI788592B TWI788592B (zh) | 2023-01-01 |
Family
ID=75162633
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108134857A TWI788592B (zh) | 2019-09-26 | 2019-09-26 | 訊號偵測電路與訊號偵測方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11115034B2 (zh) |
TW (1) | TWI788592B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2608396A (en) * | 2021-06-29 | 2023-01-04 | Nordic Semiconductor Asa | Sampling signals |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7286625B2 (en) * | 2003-02-07 | 2007-10-23 | The Regents Of The University Of California | High-speed clock and data recovery circuit |
KR100518573B1 (ko) * | 2003-05-15 | 2005-10-04 | 삼성전자주식회사 | 신호 검출 회로 및 신호 검출 방법 |
TWI434168B (zh) * | 2010-10-11 | 2014-04-11 | Univ Nat Taiwan | 時脈資料回復電路 |
-
2019
- 2019-09-26 TW TW108134857A patent/TWI788592B/zh active
-
2020
- 2020-08-14 US US16/993,275 patent/US11115034B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20210099179A1 (en) | 2021-04-01 |
US11115034B2 (en) | 2021-09-07 |
TWI788592B (zh) | 2023-01-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9679633B2 (en) | Circuits and methods for DQS autogating | |
US10572406B2 (en) | Memory controller for receiving differential data strobe signals and application processor having the memory controller | |
US20040145423A1 (en) | Synchronous mirror delay (SMD) circuit and method including a ring oscillator for timing coarse and fine delay intervals | |
US20080279310A1 (en) | Enhanced signaling sensitivity using multiple references | |
US9106235B2 (en) | Mesochronous synchronizer with delay-line phase detector | |
US20070047687A1 (en) | Phase detector and related phase detecting method thereof | |
US9111607B2 (en) | Multiple data rate memory with read timing information | |
US8644439B2 (en) | Circuits and methods for signal transfer between different clock domains | |
US6327217B1 (en) | Variable latency buffer circuits, latency determination circuits and methods of operation thereof | |
US9337817B2 (en) | Hold-time optimization circuit and receiver with the same | |
US11366160B2 (en) | Jitter monitoring circuit | |
JPH01286609A (ja) | D型フリップフロップ回路 | |
US6873183B1 (en) | Method and circuit for glitchless clock control | |
TWI788592B (zh) | 訊號偵測電路與訊號偵測方法 | |
KR102530884B1 (ko) | 반도체 메모리 장치 및 반도체 메모리 장치의 동작 방법 | |
US8395946B2 (en) | Data access apparatus and associated method for accessing data using internally generated clocks | |
US8176352B2 (en) | Clock domain data transfer device and methods thereof | |
US7661084B2 (en) | Implementing memory read data eye stretcher | |
US10644686B2 (en) | Self-clocking sampler with reduced metastability | |
JP6631117B2 (ja) | 半導体装置、デマルチプレクサ、半導体回路、データ処理方法及び検査方法 | |
CN112583539B (zh) | 信号检测电路与信号检测方法 | |
KR100308068B1 (ko) | 펄스 발생장치 | |
WO2023033103A1 (ja) | 逐次比較型a/dコンバータ | |
CN103391072A (zh) | 用来检测时脉抖动的检测电路 | |
US20230318590A1 (en) | Method and system of calibrating a clock signal |