TW202025218A - 電漿處理的控制系統及方法 - Google Patents

電漿處理的控制系統及方法 Download PDF

Info

Publication number
TW202025218A
TW202025218A TW108131025A TW108131025A TW202025218A TW 202025218 A TW202025218 A TW 202025218A TW 108131025 A TW108131025 A TW 108131025A TW 108131025 A TW108131025 A TW 108131025A TW 202025218 A TW202025218 A TW 202025218A
Authority
TW
Taiwan
Prior art keywords
pulses
pulse
plasma processing
sequence
plasma
Prior art date
Application number
TW108131025A
Other languages
English (en)
Other versions
TWI840405B (zh
Inventor
彼得 凡特薩克
智穎 陳
艾洛克 蘭傑
Original Assignee
日商東京威力科創股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US16/221,971 external-priority patent/US10998169B2/en
Application filed by 日商東京威力科創股份有限公司 filed Critical 日商東京威力科創股份有限公司
Publication of TW202025218A publication Critical patent/TW202025218A/zh
Application granted granted Critical
Publication of TWI840405B publication Critical patent/TWI840405B/zh

Links

Images

Landscapes

  • Plasma Technology (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

一種電漿處理方法,包括:產生來源功率脈衝之第一序列;產生偏壓功率脈衝之第二序列;結合第二序列之偏壓功率脈衝及第一序列之來源功率脈衝,以形成交替的來源功率脈衝及偏壓功率脈衝之組合序列;及使用該組合序列,產生包含離子之電漿及藉由傳送離子至基板主表面而處理該基板。

Description

電漿處理的控制系統及方法
本發明大致關於電漿處理,在特定實施例中,關於電漿處理之控制系統及方法。 [相關申請案之交互參照]
本申請案主張於2018年8月14日提出之美國臨時專利申請案第62/718,454號、於2018年8月30日提出之美國臨時專利申請案第62/724,879號、於2018年12月17日提出之美國專利申請案第16/221,971號之優先權,其完整內容係併入本申請案中之參考資料。
微電子工作件內之元件形成可能涉及一系列製造技術,包括基板上之許多材料層之形成、圖案化及去除。為了達成當前及下一代半導體元件之物理及電性規格,對於各種圖案化處理,能夠縮小特徵部尺寸同時保持結構完整之處理流程是令人期待的。
電漿處理通常用於在微電子工作件中形成元件。例如,電漿蝕刻及電漿沉積是半導體元件製造期間常見的處理步驟。在電漿處理期間,可使用來源功率及偏壓功率之組合來產生及引導電漿。圖18顯示出在電漿處理期間施加來源功率及偏壓功率之習知時序圖。在上方的圖中,來源功率或偏壓功率沒有明顯的脈衝。在中間的圖中,施加連續偏壓功率而沒有脈衝,並施加來源脈衝。在下方的圖中,施加連續來源功率而沒有脈衝,及施加偏壓脈衝。
根據本發明之一實施例,電漿處理方法包括:產生複數來源功率脈衝之一第一序列;產生複數偏壓功率脈衝之一第二序列;結合該第二序列之該等偏壓功率脈衝及該第一序列之該等來源功率脈衝,以形成交替的複數來源功率脈衝及複數偏壓功率脈衝之一組合序列;及使用該組合序列,產生包含複數離子之一電漿及藉由傳送該等離子至一基板之一主表面而處理該基板。
根據另一實施例,電漿處理方法包括:提供來源功率至一電漿處理腔室以產生電漿。該來源功率包括複數來源功率脈衝。該方法更包括:提供包括複數偏壓功率脈衝之偏壓功率至該電漿處理腔室。該複數來源功率脈衝及該複數偏壓功率脈衝被結合以形成一脈衝序列。該脈衝序列之每一脈衝包括該複數來源功率脈衝其中之一來源功率脈衝、該複數偏壓功率脈衝其中之一偏壓功率脈衝、及一時間間隔,在該時間間隔中該SP脈衝之一部分或該BP脈衝之一部分處於高幅度狀態。
根據本發明之又一實施例,電漿處理系統包括一控制器,用以產生複數來源功率脈衝之一第一序列及複數偏壓功率脈衝之一第二序列。該控制器更用以結合該第二序列之該等偏壓功率脈衝及該第一序列之該等來源功率脈衝,以形成交替的複數來源功率脈衝及複數偏壓功率脈衝之一組合序列。該電漿處理系統更包括一電漿處理腔室,耦接至該控制器並用以產生電漿,該電漿包括使用該組合序列所產生的複數離子。該電漿處理腔室用以支撐用於接收所產生的該等離子之一基板。
以下詳細討論各種實施例之製造及使用。然而,應當理解,本文中所述之各種實施例可應用於各式各樣的特定情況。所討論之特定實施例僅用於說明製造及使用各種實施例之特定方式,不應以受限的範圍加以解釋。
離子能量及離子角度可能影響各種電漿處理之品質、均勻性、選擇性及可預測性。例如,為了達成高深寬比特徵部之非等向性蝕刻,可能希望產生完全單方向的垂直離子束。此外,使用受控的離子角度分佈以調整、校正及控制這些定向離子之能力可能也是令人期望的。這種受控的角度離子分佈,例如,可能對於形成接觸窗(contact)、鰭(fin)、柵極線、其它前段或後段處理及一般的圖案化步驟以及其它處理是有幫助的。
然而,一般相信,在本領域中不存在主動控制機制來控制在電漿處理期間入射在微電子元件之形貌特徵部上之離子之角度。將絕對垂直或實質垂直的離子傳送至基板表面可能是有幫助的。此外,在考慮及∕或校正圖案化結構側壁上之散射時,控制傳送至結構中之離子束之角度可能也是有幫助的。例如,離子分佈角度之控制對於高深寬比接觸窗(HARC)型蝕刻及圖案化應用還有其它蝕刻∕沉積處理可能是有幫助的。
如本文中所述,提出了控制離子角度分佈以用於微電子工作件(或基板)之電漿處理之實施例。在電漿處理期間,所揭示的實施例控制施加至微電子工作件(例如,半導體晶圓)之交流(AC)功率及∕或脈衝式直流(DC)功率。藉由這些技術,所揭示的實施例可提供各種優點,包括被傳送至微電子工作件之離子之角度分佈之控制。根據以下描述,其它實施方式及優點對於所屬領域技術者而言亦可為顯而易見的。
在各種實施例中,處理微電子工作件之方法包括提供來源功率至電漿處理腔室以產生電漿。例如,電漿可用於電漿處理,例如蝕刻、沉積、清潔、灰化等。提供至電漿處理腔室之來源功率是脈衝式的。具體而言,至電漿處理腔室之脈衝功率可包括在開啟狀態與關閉狀態之間之交替功率,從而形成一系列在時間上不同的脈衝。該方法更包括提供偏壓功率至電漿處理腔室。偏壓功率可使所產生的電漿中之帶電粒子加速朝向放置在電漿處理腔室中之微電子工作件。提供至電漿處理腔室之偏壓功率也是脈衝式的。然而,來源功率脈衝及偏壓功率脈衝在時間上至少部分不重疊。
本文中所述之各種實施例提出了系統及方法,以控制離子角度分佈以及離子能量,用於將離子傳送至表面以進行電漿處理,例如反應性離子蝕刻或電漿沉積。這些用於離子角度分佈之控制技術對於原子級蝕刻(ALE)及原子級沉積(ALD)還有空間ALE∕ALD及∕或其它處理可能也是有幫助的。本文中所述之各種實施例提供反相、反同步及∕或不同相的來源功率與偏壓功率脈衝。此外,藉由結合用於控制電漿電位之一或更多額外機制,可進一步增強這些技術。這些額外機制也可為脈衝式的,與來源電漿於相同的時間或以與來源電漿具有延遲之方式。可使用本文中所述之實施例來調變及控制各種電漿特性,例如離子溫度(Ti )、電子溫度(Te )、電子密度(ne )、鞘電壓降(Vs )等。
以下提供之實施例描述了操作電漿處理系統之各種系統及方法,尤其是包括來源功率脈衝及偏壓功率脈衝之電漿處理之控制方法。以下敘述說明了該等實施例。使用圖1以描述用於電漿處理之實施例控制方法之示例性概要時序圖及定性圖,電漿處理之實施例控制方法包括來源功率脈衝及偏壓功率脈衝。使用圖2以描述實施例電漿處理系統,包括來源脈衝調變電路及脈衝調變時序電路。使用圖3以描述用於電漿處理之實施例控制方法之二示例性概要時序圖,包括反同步偏壓功率脈衝。使用圖4至7以描述用於電漿處理之實施例控制方法之數個示例性概要時序圖,其顯示出包括一來源功率脈衝及一偏壓功率脈衝之單一週期。 使用圖8及9以描述包括電漿電位耦合元件之實施例電漿處理系統及實施例方法之相應概要時序圖。使用圖10及11以描述包括電子束來源之實施例電漿處理系統及實施例方法之相應概要時序圖。使用圖12及13以描述包括導電格柵之實施例電漿處理系統及實施例方法之相應概要時序圖。使用圖14以描述產生控制法則之實施例方法之示例性流程圖,該控制法則可用於在電漿處理期間主動控制離子角度分佈函數(IADF)。使用圖15以描述電漿處理之前饋控制之實施例方法之示例性流程圖。使用圖16及17以描述二實施例方法。
圖1顯示出根據本發明實施例之用於電漿處理之示例性控制方法之脈衝序列之概要時序圖及相應的定性圖,電漿處理之示例性控制方法包括來源功率脈衝及偏壓功率脈衝。來源功率耦合至電漿處理系統之電漿處理腔室,並用於產生電漿以處理微電子工作件。偏壓功率亦耦合至電漿處理腔室,除了其它功能以外,亦可用於使離子加速朝向微電子工作件之表面。
參考圖1,時序圖100包括脈衝式的來源功率1及偏壓功率2,以產生及傳送離子至微電子工作件(例如,半導體晶圓)。具體而言,時序圖100包括具有在時間上至少部分不重疊之一或更多來源功率(SP)脈衝11及偏壓功率(BP)脈衝12之脈衝序列。例如,來源功率1可為在開啟狀態與關閉狀態之間切換之AC功率,以產生SP脈衝11(AC功率之頻率高於SP脈衝11之頻率)。類似地,偏壓電源2亦可為AC功率。例如,偏壓功率2可實施為RF功率並且可具有DC自偏壓。或者,來源功率1及偏壓功率2其中一或二者可為DC功率。
在各種實施例中,脈衝序列是週期性的,具有脈衝調變週期5,並且包括複數SP脈衝11及BP脈衝12。然而,在某些例子中,脈衝序列可指單一SP脈衝及單一BP脈衝。此外,儘管週期性可能是有益的,但是沒有嚴格要求脈衝序列是週期性的、或者SP脈衝具有與BP脈衝相同的週期。
如曲線圖102所示,所產生的電漿之溫度曲線31及密度曲線32根據時序圖100之施加的來源功率1而變化。SP脈衝11產生電漿輝光階段,其特徵在於各種電漿參數(例如電子密度ne 、電子溫度Te 及離子溫度Ti )之增加。 SP脈衝11之初始施加可導致電漿溫度(例如,Te 及Ti )之尖峰21,其在SP脈衝之其餘部分會鬆弛到偽平衡狀態23。在SP脈衝結束後,電漿進入餘輝階段,在餘輝階段期間離子及電子可能冷卻下來,導致Te 、Ti 之降低。電子及離子藉由雙極擴散而擴散到壁上,導致ne 之降低。在各種實施例中,在餘輝階段期間,施加BP脈衝以使離子加速朝向微電子工作件之表面。
如曲線圖102所示,在餘輝階段,Te 及Ti 之降低可能比ne 之降低更快。因為電子密度ne 與可利用的離子有關,所以在餘輝階段施加BP脈衝可能特別有效,以便使低溫離子加速至微電子工作件之表面。在餘輝階段,電漿電流亦可能減少。當施加偏壓功率時(例如,使用BP脈衝),此電流降可允許餘輝階段中橫跨電漿鞘VDC (RF DC自偏壓)之大電壓差Vp 。增大的電壓差Vp 及時間平均DC電壓降VDC 以及較低的離子溫度可改善離子通量之方向性。
因此,SP脈衝及BP脈衝在時間上至少部分不重疊。在各種實施例中,如時序圖100所示,SP脈衝及BP脈衝完全不同相。在其它實施例中,SP脈衝及BP脈衝可部分重疊。因此,該方法之實施例包括施加來源功率1但不施加偏壓功率2之非零時間間隔,也包括施加偏壓功率2但不施加來源功率1之非零時間間隔。
在某些例子中,傳送實質垂直的離子至被處理表面可視為是有利的。離子在表面處之入射角之平均偏差可稱為角擴展(angular spread)。角擴展可能是由於在電漿鞘中之離子之散射、以及在電漿中之離子在加速通過電漿鞘朝向表面之前之隨機熱運動所引起。雖然隨機熱運動可能導致角擴展之變寬,但可藉由存在於電漿鞘中之電場所得到之方向性來達成角擴展之變窄。在電漿鞘中產生電場之方法可為施加偏壓功率。通常,特定離子角度分佈之角擴展〈θ〉可藉由下列比例方程式加以描述:
Figure 02_image001
(1)
由方程式(1)可看出,當離子溫度Ti 升高時,角擴展〈θ〉增大,導致較少的垂直離子。類似地,根據方程式(1),當偏壓電壓VDC 增加時,角擴展〈θ〉減小,導致較多的垂直離子。因此,當Ti 相對較低時,將偏壓功率2施加至電漿處理腔室可能是有利的,以便增加在工作件表面處之離子之垂直性。應當注意,在方程式(1)中,離子溫度Ti 通常以電子伏特(eV)表示,而偏壓電壓VDC 以伏特(V)表示,此方便地允許從方程式(1)之分母中省略離子之電荷(+1)。
仍然參考圖1,時序圖100之脈衝序列可由脈衝調變處理參數加以定義。脈衝調變處理參數可包括與來源功率1序列相對應之SP脈衝寬度3及SP脈衝幅度4、以及與偏壓功率2序列相對應之前緣偏壓偏移6、BP脈衝寬度7、BP脈衝幅度8及後緣偏壓偏移9。具體而言,每一SP脈衝11包括SP脈衝寬度3及SP脈衝幅度4,而每一BP脈衝12包括BP脈衝寬度7及BP脈衝幅度8。應該指出,除非另有說明,否則本文中所使用之幅度表示特定脈衝之平均峰至峰幅度。
如圖1所示,SP脈衝11及BP脈衝12可在時間上完全不重疊。在此特定例子中,SP脈衝寬度3為一時間間隔,在其中施加來源功率1做為SP脈衝而無偏壓功率2,BP脈衝寬度7為一時間間隔,在其中施加偏壓功率2做為BP脈衝而無來源功率1。在SP脈衝11及BP脈衝12部分不重疊之實施例中,不重疊的時間間隔可包括SP脈衝寬度3及∕或BP脈衝寬度7之部分。
對於SP脈衝11及BP脈衝12兩者,可藉由選擇給定脈衝調變週期5之工作週期(%)來實現特定的脈衝寬度。例如,如果將脈衝調變週期設定為150 µs,則56%來源功率工作週期(%)及28%偏壓功率工作週期(%)將導致84 µs之SP脈衝寬度及42 µs之BP脈衝寬度。在一實施例中,來源功率1及偏壓功率2具有相同的脈衝調變週期。或者,來源功率1及偏壓功率2可以不同的脈衝調變週期來操作。
使用SP脈衝11之關閉時間,可有利地控制離子及∕或其它自由基至微電子工作件表面之通量。例如,本案發明人發現,當SP關閉時間(6/7/9)設定為小於L2 ∕sD時,可維持固定的自由基通量,其中L是電漿處理腔室之關鍵尺寸,D是維持固定通量之物種之擴散係數,而s是該物種之黏附係數。例如,L可為產生離子∕自由基之位置與最近的壁之間之距離。在一實施例中,L為來源區域(亦即,離子∕自由基所生成之位置)與SP耦合元件之間之距離。在各種實施例中,SP關閉時間之調整可增加或減少離子及∕或其它自由基至工作件表面之通量。
如圖1所示,SP脈衝11與BP脈衝12之間之延遲可稱為前緣偏壓偏移6。前緣偏壓偏移6可以脈衝調變週期5之百分比加以實施。例如,前緣偏壓偏移可在脈衝調變週期5之 -10%至 +10%之間變化。或者,前緣偏壓偏移6可設定為特定時間值。例如,繼續上述例子(其中來源功率1及偏壓功率2具有設定為150 µs之相同脈衝調變週期),則10%的前緣偏壓偏移將導致15 µs之延遲在SP脈衝之後緣與BP脈衝之間。在上述範例中,前緣偏壓偏移6係設定為正。然而,前緣偏壓偏移6亦可為零或負。
類似地,在BP脈衝12與SP脈衝11之間之延遲可稱為後緣偏壓偏移9,並且可藉由SP脈衝寬度3、前緣偏壓偏移6及BP脈衝寬度7之組合加以實施。繼續上述範例,56%來源功率工作週期(%)、10%前緣偏壓偏移及28%偏壓功率工作週期(%)佔整個脈衝調變週期之94%。因此,在此特定範例中,在BP脈衝之後緣與SP脈衝之前緣之間之延遲等於脈衝調變週期之6%。因為脈衝調變週期為150 µs,所以該延遲(即後緣偏壓偏移9)等於9 µs。類似於前緣偏壓偏移6,後緣偏壓偏移9不需要為正,而亦可為零或負。
脈衝幅度可由相對應的高及低幅度狀態加以定義。例如,高及低幅度可為電壓位準。具體而言,每一SP脈衝11可在SP低幅度狀態13與SP高幅度狀態14之間振盪,而每一BP脈衝12可在BP低幅度狀態17與BP高幅度狀態18之間振盪。可施加正或負DC偏壓至來源功率1或偏壓功率2之一或兩者,使得各別的高及低幅度達到期望的位準。
應當指出,溫度曲線31及密度曲線32兩者在本質上是定性的。因此,儘管兩者皆可表示與脈衝序列對電漿參數(例如Te ,Ti 及ne )之影響相關之重要現象,但其皆未打算以特定比例繪製或定量上準確的。此外,為了清楚起見,可能已經進行簡化。例如,電子溫度Te 及離子溫度Ti 在曲線圖102中係以單一曲線加以表示,因為即使在冷電漿中Te 至少比Ti 大一個數量級,但曲線之形狀是類似的。
圖2顯示出根據本發明實施例之示例性電漿處理系統之方塊圖,包括來源脈衝調變電路及脈衝調變時序電路。圖2之電漿處理系統可用於執行本文中所述之任何實施例方法,例如圖1之方法。
參考圖2,電漿處理系統200包括耦合至電漿處理腔室210之SP耦合元件15。SP耦合元件可允許將來源功率施加至電漿處理腔室210,導致電漿60之產生。在各種實施例中,SP耦合元件15是位於電漿處理腔室210周圍之導電線圈,在一實施例中是四分之一波長螺旋狀諧振器。在另一實施例中,SP耦合元件15是半波長螺旋狀諧振器,其可以被實現為位於電漿處理腔室210上方之平面螺旋形線圈。或者,例如,可採用其它SP耦合元件,例如天線、板狀電極、或波導。
電漿處理系統200更包括耦合至電漿處理腔室210之BP耦合元件19。BP耦合元件19可使偏壓功率施加至被處理之微電子工作件。在各種實施例中,BP耦合元件19是基板固持器,在一實施例中是靜電夾盤。
可使用SP控制路徑201以將來源功率耦合至電漿處理腔室210,SP控制路徑201包括SP脈衝調變電路51。SP脈衝調變電路51可調變來源信號於SP高幅度狀態14與SP低幅度狀態13之間。例如,已調變的來源信號可對應於SP脈衝11,如參考圖1所述。已調變的來源信號可由SP函數產生器20接收,SP函數產生器20可將波形疊加至已調變的來源信號上。SP函數產生器20亦可可選地包括放大電路,放大電路用於增加已調變的來源信號之幅度。
被疊加的波形之頻率可高於脈衝調變頻率。在各種實施例中,被疊加的波形之頻率可為RF頻率,在一實施例中約為13.56 MHz。因此,所產生的SP脈衝每一者可包括被疊加的波形之數個週期。波形形狀可包括週期性波形,例如正弦波、方波、鋸齒波等。或者,波形形狀可包括非週期性波(例如複數不同頻率之正弦波之疊加),以產生任意波形形狀。
SP控制路徑201可包括可選的SP阻抗匹配網路25。在藉由SP耦合元件15以耦合至電漿處理腔室210之前,由SP函數產生器20所產生之SP脈衝可先通過可選的SP阻抗匹配網路25。在某些電漿處理系統中,例如當SP耦合元件15是感應耦合至電漿60之諧振結構時,可省略可選的SP阻抗匹配網路25。相反地,當SP耦合元件15是非諧振時,可包括可選的SP阻抗匹配網路25。藉由將負載之阻抗與供應端之阻抗進行匹配,可選的SP阻抗匹配網路25可用於確保來源功率被有效地耦合至電漿60。
仍然參考圖2,可使用BP控制路徑202以將偏壓功率耦合至電漿處理腔室210。可經由脈衝調變時序電路252將BP控制路徑202耦合至SP控制路徑201。脈衝調變時序電路252可判定BP脈衝之時序(相對於由SP控制路徑201所產生之SP脈衝之時序)。脈衝調變時序電路252可從SP脈衝調變電路51接收信號,並引入由SP脈衝之前緣或後緣所觸發之延遲。例如,如果前緣偏壓偏移參數被設定為脈衝調變週期之8%,則脈衝調變時序電路252可在被SP脈衝之後緣觸發之後引入等於脈衝調變週期之8%之延遲。或者,如果脈衝調變時序電路252係設置為由SP脈衝之前緣所觸發,則來源功率工作週期(%)加上脈衝調變週期之8%之延遲可由脈衝調變時序電路252引入。或者,脈衝調變時序電路252可判定SP脈衝之時序(相對於由BP控制路徑202所產生之BP脈衝之時序)。
類似於SP控制路徑201,BP控制路徑202可包括由脈衝調變時序電路252觸發之可選的BP脈衝調變電路53。可選的BP脈衝調變電路53可調變偏壓信號於BP高幅度狀態與BP低幅度狀態之間。例如,已調變的偏壓信號可對應於BP脈衝12,如參考圖1所述。或者,可省略可選的BP脈衝調變電路53,且延遲的已調變的來源信號可與BP脈衝相對應。
已調變的偏壓信號可由可選的BP函數產生器30接收。可選的BP函數產生器30可將波形疊加至已調變的偏壓信號上。該波形可能類似或不同於疊加至已調變的來源信號上之波形,並且可具有如先前所述之任何期望的波形形狀。可選的BP函數產生器30亦可可選地包括放大電路,以增加已調變的偏壓信號之幅度。在一實施例中,傳送至電漿處理腔室210之偏壓功率為DC功率。在此例子中,可省略可選的BP函數產生器30。在一些需要放大、但不需要函數產生之例子中,可包括放大電路來代替可選的BP函數產生器30。
在BP控制路徑202中,在可選的BP函數產生器30與BP耦合元件19之間亦包括BP阻抗匹配網路35。藉由將負載之阻抗與供應端之阻抗進行匹配,BP阻抗匹配網路可用於確保偏壓功率有效地耦合至電漿處理腔室210。
上述之一或更多元件可包含在控制器中。例如,如圖2所示,SP脈衝調變電路51、脈衝調變時序電路252及可選的BP脈衝調變電路53可包含在控制器250中。控制器250可位於相對於電漿處理腔室210之本地。或者,控制器250可位於相對於電漿處理腔室210之遠端。控制器250可能能夠與SP控制路徑201及BP控制路徑202中之一或更多元件交換數據。每一阻抗匹配網路可由控制器250所控制、或可包括單獨的控制器。
控制器250可用以設定、監視及∕或控制與產生電漿及傳送離子至微電子工作件表面相關之各種控制參數。控制參數可包括,但不限於,來源功率及偏壓功率兩者之功率位準、頻率及工作週期(%)還有偏壓偏移百分比。亦可使用其它控制參數集。例如,可直接輸入SP脈衝及BP脈衝之脈衝寬度以及偏壓偏移,而不是將其定義為脈衝調變週期之工作週期(%)。
圖3顯示出根據本發明實施例之電漿處理之示例性控制方法之概要時序圖,包括反同步偏壓功率脈衝。圖3之時序圖可為其它實施例時序圖(例如,圖1之時序圖100)之特定實行例。類似標示的元件可如以上所述。
參考圖3,時序圖300包括脈衝式產生的來源功率1及偏壓功率2,以產生及傳送離子至微電子工作件。具體而言,時序圖300包括週期性脈衝序列,具有對於一系列50% SP脈衝311及50% BP脈衝312之共享脈衝調變週期305。50% SP脈衝311及50% BP脈衝312兩者為脈衝式產生,而達到對應於100%工作週期(%)之共享脈衝調變週期305之一半。亦即,50% SP脈衝311具有50%工作週期(%)之50% SP脈衝寬度303,而50% BP脈衝312具有50%工作週期(%)之50% BP脈衝寬度307。
在一實施例中,共享脈衝調變週期305為大約200 μs。因此,在該實施例中,50% SP脈衝寬度303為大約100 μs,而50% BP脈衝寬度307為大約100 μs。在其它實施例中,共享脈衝調變週期305可為任何期望的長度。例如,共享脈衝調變週期305可小於或大於200 μs。在各種實施例中,共享脈衝調變週期305為微秒(μs)之數量級。在其它實施例中,共享脈衝調變週期305可為毫秒(ms)或秒(s)之數量級。在一實施例中,共享脈衝調變週期305大約為1s。
仍然參考圖3,時序圖320類似於時序圖300,包括脈衝式產生的來源功率1及偏壓功率2,具有共享脈衝調變週期305。然而,在時序圖320中,在50% SP脈衝311與>50% BP脈衝322之間包含一非零前緣偏壓偏移326。因為50% SP脈衝311之關閉時間等於50%工作週期(%),所以>50% BP脈衝322具有>50% BP脈衝寬度327,>50% BP脈衝寬度327等於小於50%之工作週期(%)。具體而言,>50% BP脈衝寬度327等於50%工作週期(%)減去該非零前緣偏壓偏移326。
在一實施例中,共享脈衝調變週期305為大約200 μs,非零前緣偏壓偏移326為大約20 μs,且>50% BP脈衝寬度327為大約80 μs。因此,在此實施例中,50% SP脈衝寬度303為大約100 μs。此對應於大約10%工作週期(%)之非零前緣偏壓偏移326、及大約40%工作週期(%)之<50% BP脈衝寬度327。在其它實施例中,非零前緣偏壓偏移326可為小於共享脈衝調變週期305之任何期望的長度。例如,非零前緣偏壓偏移326可小於或大於20 μs。
因為50% SP脈衝311及50% BP脈衝312在時間上完全不重疊並且共用著共享脈衝調變週期305,所以50% SP脈衝311及50% BP脈衝312是反同步的。亦即,因為當50% BP脈衝312處於低幅度狀態時,50% SP脈衝311僅處於高幅度狀態,所以50% SP脈衝311與50% BP脈衝312不同相。此外,在它們共用相同的調變週期之意義上,50% SP脈衝311與50% BP脈衝312是同步的。這種不同相的同步關係可稱為反同步關係。類似地,50% SP脈衝311與>50% BP脈衝322也彼此為反同步的。
將反同步BP脈衝傳送至電漿處理腔室可有益地增加BP脈衝之效率。例如,在SP脈衝之高幅度狀態期間,能量被耦合至電漿以產生離子。離子之熱能正在增加,此可增加熱運動。平均而言,離子之隨機熱運動可能將水平速度分量引入由偏壓功率所賦予之垂直速度。另外,在SP脈衝之高幅度狀態期間,流至處理中基板之電流可能很大,此在固定功率時可能減少至基板之電壓。因此,與在SP脈衝之低幅度狀態期間施加BP脈衝相比,在SP脈衝之高幅度狀態期間施加偏壓功率可能在產生垂直或接近垂直的離子方面效率較低。
除了其它因素之外,還可以基於電漿之冷卻速率來判定非零前緣偏壓偏移326。例如,因為在SP脈衝與BP脈衝之間之延遲期間來源功率1是關閉的,所以產生的電漿可能會喪失功率,且帶電粒子之溫度及密度可能會降低。因此,非零前緣偏壓偏移326可有利地允許離子溫度Ti 為低(相較於由隨後的BP脈衝所引起之鞘電壓VS )。
時序圖300及時序圖320是如前所述之時序圖100之特定例子。例如,時序圖300對應於SP脈衝寬度3等於50%工作週期(%)、及前緣偏壓偏移6及後緣偏壓偏移9兩者等於零之情況。類似地,時序圖320對應於SP脈衝寬度3等於50%工作週期(%)、前緣偏壓偏移6為非零且為正、及後緣偏壓偏移9等於零之情況。鑑於本文中所述之實施例,藉由改變脈衝調變處理參數,許多其它時序圖對於本領域技術人員將是顯而易見的。亦即,可使用不同的偏移、脈衝寬度及脈衝調變週期,但仍然利用本文中所述之技術。
圖4顯示出根據本發明實施例之用於電漿處理之示例性控制方法之概要時序圖,包括高頻RF來源功率脈衝及低頻RF偏壓功率脈衝。圖4之時序圖可為其它實施例時序圖(例如,圖1之時序圖100或圖3之時序圖320)之特定實行例。類似標示的元件可如以上所述。
參考圖4,時序圖400包括脈衝式產生的來源功率1及偏壓功率2,以產生及傳送離子至微電子工作件。具體而言,時序圖400包括脈衝調變週期5,具有一或更多SP脈衝11及一或更多BP脈衝12,具有SP脈衝寬度3、前緣偏壓偏移6及BP脈衝寬度7。每一SP脈衝11包括具有SP頻率fSP 之週期性波形,其可由函數產生器疊加在SP脈衝11上。在一實施例中,週期性波形可為正弦波,且來源功率可為AC功率。然而,亦可能是其它波形,如前所述。每一BP脈衝12亦可包括具有BP頻率fBP 之週期性波形,其可與SP脈衝11之週期性波形相似或不同。
本案發明人發現,在某些情況下,在餘輝階段中施加高頻脈衝可能導致非期望的電子加熱及電漿產生(例如,在鹵素電漿中),其有可能會降低及∕或消除如本文中所述之脈衝序列之效率。藉由在餘輝階段期間施加低頻AC功率、DC功率或交替極性DC電壓,可減輕此潛在問題。如上所述,餘輝間隔可在來源功率處於低幅度狀態時開始。因此,包括低頻AC功率、DC功率或交替極性DC電壓之BP脈衝可有利地減少或消除在餘輝階段中非期望的電子加熱及電漿產生。
因此,在各種實施例中,fBP 小於fSP 。在一實施例中,fBP 小於20 MHz。在另一實施例中,fBP 小於400 kHz。在一實施例中,fSP 大約為13.56 MHz,且fBP 小於400 kHz。SP頻率fSP 可為任何頻率,例如RF、特高頻(VHF)、微波(MW)等。在一實施例中,fSP 大於10 MHz,且fBP 小於5 MHz。在另一實施例中,fSP 大於50 MHz,且fBP 小於5 MHz。在又一實施例中,fSP 在大約50 MHz與大約150 MHz之間,而fBP 在大約1 MHz與大約5 MHz之間。
圖5顯示出根據本發明實施例之用於電漿處理之示例性控制方法之概要時序圖,包括高頻RF來源功率脈衝及低頻方波偏壓功率脈衝。圖5之時序圖可為其它實施例時序圖(例如,圖1之時序圖100或圖3之時序圖320)之特定實行例。類似標示的元件可如以上所述。
參考圖5,時序圖500包括脈衝式產生的來源功率1及偏壓功率2,以產生及傳送離子至微電子工作件。具體而言,時序圖500包括脈衝調變週期5,具有一或更多SP脈衝11及一或更多BP脈衝12,具有SP脈衝寬度3、前緣偏壓偏移6及BP脈衝寬度7。除了每一BP脈衝12包括具有方波頻率fSW 及方波脈衝寬度517之週期性方波之外,時序圖500類似於圖4之時序圖400。方波頻率fSW 可小於fSP ,且可與上述之時序圖400之BP頻率fBP 有類似的大小。在各種實施例中,可藉由函數產生器由諧波正弦波形之疊加來產生週期性方波。
圖6顯示出根據本發明實施例之用於電漿處理之示例性控制方法之概要時序圖,包括高頻RF來源功率脈衝及脈衝式DC偏壓功率脈衝。圖6之時序圖可為其它實施例時序圖(例如,圖1之時序圖100或圖3之時序圖320)之特定實行例。類似標示的元件可如以上所述。
參考圖6,時序圖600包括脈衝式產生的來源功率1及偏壓功率2,以產生及傳送離子至微電子工作件。具體而言,時序圖600包括脈衝調變週期5,具有一或更多SP脈衝11及一或更多BP脈衝12,具有SP脈衝寬度3、前緣偏壓偏移6及BP脈衝寬度7。除了每一BP脈衝12包括具有DC頻率fDC 及DC脈衝寬度617之一或更多DC脈衝之外,時序圖600類似於圖4之時序圖400。除了可藉由關閉及打開DC電壓而產生每一DC脈衝612之外,DC頻率fDC 類似於方波頻率fSW 。DC頻率fDC 可小於fSP ,且可與上述的時序圖400之BP頻率fBP 具有類似的大小。
SP脈衝11可包括用於電漿產生之AC功率,而處理中的微電子工作件(例如,晶圓)可用包括DC電壓之BP脈衝12來施加脈衝。每一BP脈衝12中包括之DC脈衝612之數量可相當小。因此,在各種實施例中,DC頻率fDC 遠小於SP頻率fSP 。例如,在一實施例中,每一BP脈衝12可僅包括一連續DC脈衝612。或者,在每一BP脈衝12中包括之DC脈衝612可少於五。然而,在每一BP脈衝12中可包括任何合適數量之DC脈衝612。
圖7顯示出根據本發明實施例之用於電漿處理之示例性控制方法之概要時序圖,包括高頻RF來源功率脈衝及交替極性脈衝式DC偏壓功率脈衝。圖7之時序圖可為其它實施例時序圖(例如,圖1之時序圖100或圖3之時序圖320)之特定實行例。類似標示的元件可如以上所述。
參考圖7,時序圖700包括脈衝式產生的來源功率1及偏壓功率2,以產生及傳送離子至微電子工作件。具體而言,時序圖700包括脈衝調變週期5,具有一或更多SP脈衝11及一或更多BP脈衝12,具有SP脈衝寬度3、前緣偏壓偏移6及BP脈衝寬度7。除了每一BP脈衝12包括具有AP頻率fAP 之交替極性(AP)DC脈衝712之外,時序圖700類似於圖6之時序圖600。AP DC脈衝712類似於圖6之DC脈衝612,但AP DC脈衝712係配置為相對於參考電位、在正電壓位準與負電壓位準之間交替。
例如,當處理中的基板包括可能累積電荷(其可能導致非期望的電弧放電)之介電層時,交替極性DC電壓是有用的。在一些實施例中,正AP DC脈衝712之寬度及高度可能不同於負AP DC脈衝712之寬度及高度。例如,正DC脈衝可將離子吸引至工作件表面。然而,隨後的負DC脈衝可能排斥離子而使其離開表面。因此,較長的正DC脈衝及較大的負DC脈衝可能是有利的。在一實施例中,正DC脈衝之​​寬度大於負DC脈衝之​​寬度。
在一實施例中,正DC脈衝之​​高度小於負DC脈衝之​​高度。在一實施例中,正DC脈衝之寬度大於負DC脈衝之寬度,且正DC脈衝之高度小於負DC脈衝之高度。在其它實施例中,正及負DC脈衝之高度及∕或寬度可以相同。在各種實施例中,每一BP脈衝12包括單一正AP DC脈衝及單一負AP DC脈衝。在一實施例中,單一正AP DC脈衝出現在來源功率關閉(即,低幅度狀態)時,且單一負AP DC脈衝出現在來源功率開啟(即,與隨後的SP脈衝之高幅度狀態在時間上重疊)時。
圖8顯示出根據本發明之實施例之示例性電漿處理系統之方塊圖,示例性電漿處理系統除了包括來源脈衝調變電路及脈衝調變時序電路之外還包括電漿電位耦合元件。圖8之電漿處理系統可為其它實施例電漿處理系統(例如,圖2之電漿處理系統200)之特定實行例。圖8之電漿處理系統可用於執行本文中所述之任何實施例方法,例如圖9之方法。類似標示的元件可如上所述。
參考圖8,電漿處理系統800包括使用BP時序電路52耦接至SP控制路徑801之BP控制路徑802,BP時序電路52提供來源功率及偏壓功率至電漿處理腔室810。SP控制路徑801及BP控制路徑802可類似於圖2之SP控制路徑201及BP控制路徑202。此外,電漿處理系統800亦包括電位控制功率(PCP)控制路徑803。PCP控制路徑803使用電漿電位耦合元件816將功率耦合至電漿60。在一實施例中,電漿電位耦合元件816是板電極。然而,可使用任何上述的耦合元件。
PCP控制路徑803可經由可選的PCP時序電路854而耦接至SP控制路徑801。可選的PCP時序電路854可耦接至SP脈衝調變電路51及∕或BP時序電路52。類似於BP時序電路52,可選的PCP時序電路854可相對於由SP控制路徑801及BP控制路徑802所傳送之SP脈衝及∕或BP脈衝來控制將電位控制功率施加至電漿處理腔室810之時序。PCP控制路徑803可經由可選的PCP脈衝調變電路855而提供PCP脈衝至電漿電位耦合元件816。
在各種實施例中,SP脈衝調變電路51、BP時序電路52、可選的BP脈衝調變電路53、可選的PCP時序電路854及可選的PCP脈衝調變電路855其中一或多者可包含在控制器850中。如同先前所述的控制器一般,控制器850可位於電漿處理腔室810之本地或遠端。
使用電漿電位耦合元件816耦合至電漿之功率可有利地在SP脈衝之高幅度狀態期間降低電漿之電位。在一實施例中,在SP脈衝期間提供負DC(-VPCP )脈衝。在此例子中,-VPCP 脈衝可降低電漿60之主體電位。例如,在電漿電位耦合元件816處之負電位可將電子從電漿鞘排斥至電漿主體中。此負電荷注入可降低主體電位,其接著可降低電漿溫度(例如,Te 及Ti )。因此,相較於僅利用施加的來源功率來產生電漿,在電漿產生間隔期間施加負DC電位至電漿可有利地允許電漿產生具有降低的電漿溫度增益。
使用電漿電位耦合元件816而耦合至電漿之功率可提供額外的好處,在BP脈衝期間增加至微電子工作件表面之離子速度。在一實施例中,在BP脈衝期間提供正DC(+VPCP )脈衝。+VPCP 脈衝可將離子排斥朝向工作件,從而增加了離子相對於工作件表面之垂直速度。因此,在BP脈衝之高幅度狀態期間將正DC電位施加至電漿可有利地增加離子之垂直性以及至工作件表面之離子能量。應當注意,雖然可在同一脈衝序列中使用-VPCP 及+VPCP 脈衝,但是在一些實施例中可省略其中一者或兩者。
圖9顯示出根據本發明實施例之用於電漿處理之示例性控制方法之概要時序圖,除了包括來源功率脈衝及偏壓功率脈衝之外,亦包括電位控制功率脈衝。圖9之時序圖可為其它實施例時序圖(例如,圖1之時序圖100)之特定實行例。類似標示的元件可如以上所述。
參考圖9,時序圖900包括脈衝式產生的來源功率1、偏壓功率2及電位控制功率903,以產生及傳送離子至微電子工作件。時序圖900包括一額外脈衝序列,包括-VPCP 脈衝911及+VPCP 脈衝912。如同BP脈衝12,-VPCP 脈衝911及+VPCP 脈衝912相對於SP脈衝11具有利用各種偏移參數之延遲。例如,-VPCP 脈衝911包括前緣-PCP偏移916、-VPCP 脈衝寬度917及後緣-PCP偏移918,其允許控制-VPCP 脈衝911之時序及持續時間。類似地,+VPCP 脈衝912包括前緣+PCP偏移926、+VPCP 脈衝寬度927及後緣+PCP偏移928,其允許控制+VPCP 脈衝912之時序及持續時間。
如同先前所述的脈衝一般,-VPCP 脈衝911及+VPCP 脈衝912可根據需要而包含任何合適的脈衝寬度及偏移,以在工作件表面之電漿處理期間對所產生之電漿進行期望的控制。然而,-VPCP 脈衝911及+VPCP 脈衝912必須在時間上不重疊。亦可控制-VPCP 脈衝911及+VPCP 脈衝912兩者之脈衝高度。在一實施例中,-VPCP 脈衝911及+VPCP 脈衝912之脈衝高度之大小是實質相同的。然而,在其它實施例中,-VPCP 脈衝911及+VPCP 脈衝912之脈衝高度之大小可能是不同的。
圖10顯示出根據本發明之實施例之示例性電漿處理系統之方塊圖,除了包括來源脈衝調變電路及脈衝調變時序電路之外,亦包括電子束來源。圖10之電漿處理系統可為其它實施例電漿處理系統(例如,圖2之電漿處理系統200)之特定實行例。圖10之電漿處理系統可用於執行本文中所述之任何實施例方法,例如圖11之方法。類似標示的元件可如以上所述。
參考圖10,電漿處理系統1000包括使用BP時序電路52耦接至SP控制路徑1001之BP控制路徑1002,BP時序電路52提供來源功率及偏壓功率至電漿處理腔室1010。SP控制路徑1001及BP控制路徑1002可類似於圖2之SP控制路徑201及BP控制路徑202。此外,電漿處理系統1000亦包括電子束(e束)控制功率(eCP)控制路徑1004。利用電子束來源1017,eCP控制路徑1004產生電子1065並將其引入電漿處理腔室1010中之電漿60處或附近。在各種實施例中,電子束來源1017產生電子之定向流。在一實施例中,由電子束來源1017所產生之電子定向流被引導朝向電漿60,例如,在垂直於離子通量方向之方向上朝內。
eCP控制路徑1004可經由可選的eCP時序電路1056而耦接至SP控制路徑1001。可選的eCP時序電路1056可耦接至SP脈衝調變電路51及∕或BP時序電路52。 類似於BP時序電路52,可選的eCP時序電路1056可相對於由SP控制路徑1001及BP控制路徑1002所傳送之SP脈衝及∕或BP脈衝來控制時序電子束控制功率。利用由可選的eCP時序電路1056所接收之信號,eCP控制路徑1004可藉由可選的eCP脈衝調變電路1057而使電子束來源1017在開啟狀態與關閉狀態之間進行切換。
在各種實施例中,SP脈衝調變電路51、BP時序電路52、可選的BP脈衝調變電路53、可選的eCP時序電路1056及可選的eCP脈衝調變電路1057其中一或多者可包含在控制器1050中。如同先前所述的控制器一般,控制器1050可位於電漿處理腔室1010之本地或遠端。
類似於以上參考圖8及圖9所述之-VPCP 脈衝911,藉由電子1065注入電漿60中之負電荷可有利地降低電漿60之主體電位及溫度。因為電子1065係直接提供至電漿處理腔室1010中之電漿60,所以相較於其它方法,eCP控制路徑1004可有利地實現對Te 及Ti 之增強控制。可在SP脈衝及∕或BP脈衝期間提供電子1065。在一實施例中,在SP脈衝期間提供電子1065。在各種實施例中,可在SP脈衝與BP脈衝之間提供電子1065。或者,可脈衝式產生電子1065,使得它們僅與SP脈衝之尾端之一小部分重疊,而不與BP脈衝重疊。
圖11顯示出根據本發明實施例之用於電漿處理之示例性控制方法之概要時序圖,除了包括來源功率脈衝及偏壓功率脈衝之外,亦包括電子束功率脈衝。圖11之時序圖可為其它實施例時序圖(例如,圖1之時序圖100)之特定實行例。類似標示的元件可如以上所述。
參考圖11,時序圖1100包括脈衝式產生的來源功率1、偏壓功率2及電子束控制功率1104,以產生及傳送離子至微電子工作件。時序圖1100包括具有eCP脈衝1111之額外脈衝序列。如同BP脈衝12,eCP脈衝1111相對於SP脈衝11具有利用各種偏移參數之延遲。例如,eCP脈衝1111包括前緣eCP偏移1116、eCP脈衝寬度1117及後緣eCP偏移1118,其允許控制eCP脈衝1111之時序及持續時間。如同先前所述的脈衝一般,eCP脈衝1111可根據需要而包含任何合適的脈衝寬度及偏移,以在工作件表面之電漿處理期間對所產生之電漿進行期望的控制。雖然時序圖1100顯示出同步eCP脈衝1111,但亦可施加反同步eCP脈衝以代替同步脈衝或與同步脈衝一起施加。
圖12顯示出根據本發明實施例之示例性電漿處理系統之方塊圖,除了包括來源脈衝調變電路及脈衝調變時序電路之外,亦包括導電格柵。圖12之電漿處理系統可為其它實施例電漿處理系統(例如,圖2之電漿處理系統200)之特定實行例。圖12之電漿處理系統可用於執行本文中所述之任何實施例方法,例如圖13之方法。類似標示的元件可如以上所述。
參考圖12,電漿處理系統1200包括使用BP時序電路52耦接至SP控制路徑1201之BP控制路徑1202,BP時序電路52提供來源功率及偏壓功率至電漿處理腔室1210。SP控制路徑1201及BP控制路徑1202可類似於圖2之SP控制路徑201及BP控制路徑202。此外,電漿處理系統1200亦包括格柵控制功率(GCP)控制路徑1205。GCP控制路徑1205使用導電格柵1218而提供功率至電漿60。
在一實施例中,導電格柵1218是導電板之網狀物,其主要尺寸實質上垂直於待處理之工作件表面。在一實施例中,導電格柵1218係用以增加傳送至工作件表面之離子之垂直性。在一些實施例中,導電格柵可為孔板、帶電粒子過濾器或導管。在一些實施例中,導電格柵1218係用以濾除遠端電漿之帶電粒子。
GCP控制路徑1205可經由可選的GCP時序電路1258而耦接至SP控制路徑1201。可選的GCP時序電路1258可耦接至SP脈衝調變電路51及∕或BP時序電路52。 類似於BP時序電路52,可選的GCP時序電路1258可相對於由SP控制路徑1201及BP控制路徑1202所傳送之SP脈衝及∕或BP脈衝來控制將格柵控制功率施加至電漿處理腔室1210之時序。GCP控制路徑1205可經由可選的GCP脈衝調變電路1259而提供GCP脈衝至導電格柵1218。
在各種實施例中,SP脈衝調變電路51、BP時序電路52、可選的BP脈衝調變電路53、可選的GCP時序電路1258及可選的GCP脈衝調變電路1259其中一或多者可包含在控制器1250中。如同先前所述的控制器一般,控制器1250可位於電漿處理腔室1210之本地或遠端。
類似於以上參考圖8及圖9所述之-VPCP 脈衝911,在電漿60附近之負電位可有利地降低電漿60之主體電位及溫度。不同於圖8之電漿電位耦合元件816,導電格柵1218可位於電漿60與工作件表面之間。因此,與BP耦合元件19之電位相比,在BP脈衝期間施加至導電格柵1218之任何電位可保持為小,使得對於離子之主導力係朝向工作件表面。
圖13顯示出根據本發明實施例之用於電漿處理之示例性控制方法之概要時序圖,除了包括來源功率脈衝及偏壓功率脈衝之外,亦包括格柵控制脈衝。圖13之時序圖可為其它實施例時序圖(例如,圖1之時序圖100)之特定實行例。類似標示的元件可如以上所述。
參考圖13,時序圖1300包括脈衝式產生的來源功率1、偏壓功率2及格柵控制功率1305,以產生及傳送離子至微電子工作件。時序圖1300包括具有SP GCP脈衝1311及BP GCP脈衝1312之額外脈衝序列。如同BP脈衝12,SP GCP脈衝1311及BP GCP脈衝1312相對於SP脈衝11具有利用各種偏移參數之延遲。例如,SP GCP脈衝1311包括前緣SP GCP偏移1316、SP GCP脈衝寬度1317及後緣SP GCP偏移1318,其允許控制SP GCP脈衝1311之時序及持續時間。類似地,BP GCP脈衝1312包括前緣BP GCP偏移1326、BP GCP脈衝寬度1327及後緣BP GCP偏移1328,其允許控制BP GCP脈衝1312之時序及持續時間。
SP GCP脈衝1311包括SP GCP脈衝幅度1304,而BP GCP脈衝1312包括BP GCP脈衝幅度1314。SP GCP脈衝幅度1304及BP GCP脈衝幅度1314相對於參考電位可為正或負。在一實施例中,SP GCP脈衝幅度1304及BP GCP脈衝幅度1314皆為負。或者,SP GCP脈衝幅度1304為負,且BP GCP脈衝幅度1314為正。
SP GCP脈衝幅度1304之大小比BP GCP脈衝幅度1314大可能是有利的。例如,在SP脈衝期間,SP GCP脈衝可用於降低電漿之主體電位。因此,可使SP GCP脈衝幅度1304足夠大,以影響電漿之主體。相反地,在BP脈衝期間,可使用BP GCP脈衝,以對於通過導電格柵之離子相對於工作件表面在垂直方向之速度進行小調整。因此,可使BP GCP脈衝幅度1314足夠小,從而不會使離子反射回電漿。在一實施例中,SP GCP脈衝幅度1304之大小比BP GCP脈衝幅度1314大,且符號相反。
如同先前所述的脈衝一般,SP GCP脈衝1311及BP GCP脈衝1312可根據需要而包含任何合適的脈衝寬度及偏移,以在工作件表面之電漿處理期間對所產生之電漿進行期望的控制。
圖14顯示出根據本發明實施例之產生控制法則之示例性方法之流程圖,控制法則可用於在電漿處理期間之離子角度分佈函數之主動控制。圖14之方法可用於判定適當的延遲及∕或偏移,以用於本文中所述之實施例方法(例如圖1之方法),以便在電漿處理期間獲得期望的角擴展。由於難以量測離子角度分佈函數(IADF),因此在線控制可能是不合適的解決方案。替代地,可實施基於模型的IADF控制做為解決方案,以實現IADF之主動控制。
參考圖14,用於產生控制法則之流程圖1400包括步驟1401,步驟1401包括,確定脈衝調變處理參數之輸入陣列。例如,輸入陣列可包括各種延遲、功率、脈衝寬度、工作週期等。輸入參數陣列可使用在步驟1402中,在步驟1402期間可進行實驗以確定給定電漿處理系統之輸入參數陣列之觀察(經驗)結果。在步驟1403中,可量測各種電漿參數。例如,電漿參數可包括在電漿處理腔室中一或更多位置處之電漿物種之最大、最小及平均能量、離子能量分佈函數(IEDF)、離子角度分佈函數(IADF)、離子角度分佈之半高寬(δθfwhm )、顯影後臨界尺寸(DCD)、蝕刻後臨界尺寸(ECD)及其它。可藉由導入測試晶圓來進行量測,以最佳地近似實際處理條件。
在步驟1404中,輸入參數陣列亦可用於電漿模型中。例如,電漿模型可為特定用於電漿處理系統之一維(1D)模型,以便根據一組輸入參數而預測電漿參數。在某些例子中,電漿模型亦可為多維模型。電漿模型可為統計的及∕或可包括在電漿腔室中之電漿之基於物理學的模型。在步驟1405中,可使用電漿模型以計算與所測得的電漿參數相對應之一組模擬電漿參數。
在步驟1406中,可將計算出的電漿參數及測得的電漿參數進行比較,以確定電漿模型之準確性。例如,如果某些預選參數在預定範圍內,則可確定計算出的參數與測得的參數之間之一致性。預定範圍及預選參數之本體可取決於電漿處理之特定設計細節。在步驟1406中,如果確定計算出的參數與測得的參數不一致,則可在步驟1407中修改電漿模型。模型修改可包括比例常數之調整、邊界條件之改變、回歸分析以及用較複雜模型來取代簡單模型。在已經修改電漿模型之後,方法返回到步驟1404。
如果發現所測得的與計​​算出的電漿參數一致,則在步驟1408中可產生控制法則。控制法則可定義在離子角度分佈δθfwhm 之變化(表示為Δδθfwhm )為一或更多延遲參數之變化f(Δtdelay )之函數之關係。具體而言,對於一或更多延遲參數之給定變化,控制法則可有利地允許準確地預測離子分佈之角擴展之變化。
圖15顯示出根據本發明實施例之電漿處理之前饋控制之示例性方法之流程圖。例如,圖15之方法可藉由電漿處理系統來執行,以藉由實施控制法則而以前饋的方式來控制電漿處理,而控制法則可,例如,藉由圖14之方法來確定。前饋控制方法可,例如,基於與期望值之預期的及∕或測得的差異(例如臨界尺寸(CD)、角度分佈等之差異)來確定新的脈衝延遲,以容許電漿處理系統之控制。
參考圖15,前饋控制方法之流程圖1500包括量測臨界尺寸之差異ΔCD之步驟1501。例如,CD可為特定電漿處理之DCD之ECD。在一些實施例中,步驟1501可量測多個ΔCD,或者可省略步驟1501。步驟1502包括量測角度分佈之差異Δδθfwhm 。類似於步驟1501,在一些實施例中,可在步驟1502中量測多個物種之角度分佈之差異。或者,可省略步驟1502。
在步驟1503中,可使用控制法則來實施校正模型。在一實施例中,校正模型為線性校正模型。例如,可使用合適的方法(例如圖14之方法)來預先確定控制法則。基於線性校正模型之結果,可確定一或更多新的延遲參數tdelay
圖16顯示出根據本發明實施例之在電漿處理期間進行控制之示例性方法。應當注意,雖然圖14及圖15之流程圖用於說明事件之特定順序,但是如圖16所示之方法並非用於將方法步驟限制於特定順序。因此,以下的方法步驟可以任何合適的順序加以執行,此對於本領域技術人員來說是顯而易見的。
在電漿處理期間進行控制之方法1600之步驟1601包括,產生SP脈衝之第一序列。步驟1602包括產生BP脈衝之第二序列。可根據本文中所述之任何實施例方法(例如圖1之方法),利用各種脈衝調變參數來產生SP脈衝及BP脈衝。此外,可使用本文中所述之任何實施例系統(例如圖2之系統)來形成SP脈衝及BP脈衝。在一實施例中,使用脈衝調變電路來產生SP脈衝。脈衝調變電路可包含在控制器中。
在電漿處理期間進行控制之方法1600之步驟1603包括,使第二序列之BP脈衝相對於第一序列之SP脈衝具有延遲,以形成交替的SP脈衝及BP脈衝之組合序列。例如,在每一SP脈衝之後可為BP脈衝,而在每一BP脈衝之後為SP脈衝。在一實施例中,使用時序電路來使BP脈衝延遲。時序電路可包括在控制器中。
步驟1604包括使用組合序列來產生包含離子之電漿,且步驟1605包括使用組合序列來傳送離子至工作件表面。組合序列可用於在電漿處理腔室中產生電漿。電漿可包括離子,且組合序列可進一步用於傳送離子至工作件表面。
圖17顯示出根據本發明實施例之電漿處理之示例性方法。應當注意,雖然圖14及圖15之流程圖用於說明事件之特定順序,但是如圖17所示之方法並非用於將方法步驟限制於特定順序。因此,以下的方法步驟可以任何合適的順序加以執行,此對於本領域技術人員來說是顯而易見的。
電漿處理方法1700之步驟1701包括,提供來源功率至電漿處理腔室以產生電漿。來源功率包括複數SP脈衝。可根據本文中所述之任何實施例方法(例如圖1之方法),利用各種脈衝調變參數來產生SP脈衝。此外,可使用本文中所述之任何實施例系統(例如圖2之系統)來形成SP脈衝。
電漿處理方法1700之步驟1702包括,提供偏壓功率至電漿處理腔室。偏壓功率包括在時間上至少部分不重疊之複數BP脈衝。在各種實施例中,SP脈衝及BP脈衝在時間上完全不重疊。可根據本文中所述之任何實施例方法(例如圖1之方法),利用各種脈衝調變參數來產生BP脈衝。此外,可使用本文中所述之任何實施例系統(例如圖2之系統)來形成BP脈衝。
藉由控制來源脈衝與偏壓脈衝之間之時序,本文中所述之實施例可有利地控制離子在微電子工作件表面處之入射角。例如,給定離子抵達微電子工作件表面處之入射角是由偏壓功率所賦予離子之實質垂直速度與由於離子溫度所引起之隨機速度之組合。在電漿產生期間,離子之溫度隨著來源功率而升高,如果來源功率關閉,則離子之溫度降低。在施加來源功率及偏壓功率至電漿處理腔室時,該等實施例亦可有利地達成靈活性,俾使實質垂直的速度增加而隨機速度減小。
本文中所述之實施例亦可提供將電漿產生限制在特定時段之優點。例如,施加高頻至電漿餘輝階段可導致電子及離子加熱以及電漿產生。此外,實施例可有利地在來源功率關閉時允許偏壓功率脈衝,使得離子在餘輝階段中被加速而沒有額外的電漿產生或加熱。除了控制離子之角度分佈之外,此可有利地導致對離子能量之增強控制。
例如,所述實施例之另一優點可為偏壓功率之靈活應用,偏壓功率包括低頻RF功率(例如,> 400 kHz)、DC功率脈衝或交替極性DC電壓脈衝。由於來源功率關閉,較低頻率之偏壓功率脈衝及∕或DC偏壓功率脈衝可能具有較高的效率。交替極性DC脈衝可有利地防止電荷累積在處理中的基板上。例如,如果微電子工作件之基板包括介電層,則交替極性DC偏壓功率脈衝可減少或消除基板之非期望的電荷累積。
所述實施例之另一可能優點為,維持朝向微電子工作件之固定粒子通量。例如,可選擇來源功率脈衝關閉時間,使得離子及其它期望的粒子(例如自由基)以一致的速率抵達微電子工作件之表面。在選擇來源功率關閉時間時,可考慮幾個參數,包括特定物種之擴散係數及黏滯係數以及電漿處理腔室之關鍵尺寸等等。
本發明之示例性實施例係總結於此。根據本文中所提出之說明書整體以及申請專利範圍,亦可理解其它實施例。
示例1。一種電漿處理之方法,該方法包括:產生來源功率(SP)脈衝之第一序列;產生偏壓功率(BP)脈衝之第二序列;將BP脈衝之第二序列與SP脈衝之第一序列加以組合,以形成交替的SP脈衝及BP脈衝之組合序列;及使用該組合序列,產生包含離子之電漿,並藉由傳送離子至基板之主表面來處理基板。
範例2。如範例1之方法,更包括:調整在SP脈衝之後緣與BP脈衝之前緣之間之偏移持續時間。
範例3。如範例1及2其中一者之方法,更包括:調整第二序列之BP脈衝之脈衝寬度持續時間。
範例4。如範例1至3其中一者之方法,更包括:調整在第一序列之SP脈衝之間之關閉時間持續時間。
範例5。如範例1至4其中一者之方法,更包括:產生電位控制功率(PCP)脈衝之第三序列,其中第三序列之PCP脈衝在時間上與組合序列之交替的SP脈衝及BP脈衝重疊。
範例6。如範例5之方法,其中PCP脈衝包括負直流(DC)脈衝,及其中在SP脈衝期間提供負DC脈衝至電漿。
範例7。如範例5之方法,其中PCP脈衝包括正直流(DC)脈衝,及其中在BP脈衝期間提供正DC脈衝至電漿。
範例8。如範例1至7其中一者之方法,更包括:在組合序列之交替SP脈衝及BP脈衝期間在電漿處提供電子流。
範例9。一種電漿處理方法,包括:提供來源功率(SP)至電漿處理腔室以產生電漿,所述SP包括複數SP脈衝;及提供包括複數BP脈衝之偏壓功率(BP)至電漿處理腔室,其中複數SP脈衝及複數BP脈衝被結合以形成脈衝序列,其中脈衝序列之每一脈衝包括複數SP脈衝其中之一SP脈衝及複數BP脈衝其中之一BP脈衝、及時間間隔,在時間間隔中SP脈衝之一部分或BP脈衝之一部分處於高幅度狀態。
範例10。如範例9之方法,其中SP包括第一頻率之交流(AC)功率; BP包括第二頻率之AC功率;第二頻率小於第一頻率。
範例11。如範例10之方法,其中第一頻率大於約10 MHz,第二頻率小於約5 MHz。
範例12。如範例10之方法,其中第二頻率小於約400 kHz。
範例13。如範例9之方法,其中SP包括交流(AC)功率;BP包含直流(DC)功率。
範例14。如範例13之方法,其中提供SP及BP至電漿處理腔室包括:使複數SP脈衝中之SP脈衝與複數BP脈衝中之BP脈衝交替;及其中複數BP脈衝其中每一者包括單一DC脈衝。
範例15。如範例13之方法,其中複數BP脈衝其中每一者包括交替極性DC脈衝。
範例16。如範例9至15其中一者之方法,其中脈衝序列為週期序列,其中提供SP及BP至電漿處理腔室包括:傳送包括複數SP脈衝及複數BP脈衝之週期序列至電漿處理腔室;週期序列之每一週期恰好包括複數SP脈衝其中之一SP脈衝;及複數SP脈衝其中每一者之工作週期大約為50%。
範例17。如範例16之方法,其中週期序列之每一循環恰好包括複數BP脈衝其中之一BP脈衝;及提供SP及BP至電漿處理腔室包括:使複數BP脈衝其中每一者具有延遲,以使得複數BP脈衝其中每一者之工作週期小於50%。
範例18。一種電漿處理系統,包括控制器,控制器用以產生來源功率(SP)脈衝之第一序列及偏壓功率(BP)脈衝之第二序列,並將第二序列之BP脈衝與第一序列之SP脈衝加以組合,以形成交替的SP脈衝及BP脈衝之組合序列;及電漿處理腔室,耦接至控制器並用以產生電漿,電漿包括使用組合序列所產生之離子,電漿處理腔室用以支撐用於接收所產生的離子之基板。
範例19。如範例18之系統,其中控制器更用以調整在SP脈衝之後緣與BP脈衝之前緣之間之偏移持續時間、調整第二序列之BP脈衝之脈衝寬度持續時間、或調整在第一序列之SP脈衝之間之關閉時間持續時間。
範例20。如範例18及19其中一者之系統,其中控制器更用以產生電位控制功率(PCP)脈衝之第三序列,其中第三序列之PCP脈衝在時間上與組合序列之交替的SP脈衝及BP脈衝重疊。
本文中所述之功率控制技術可由控制器進行控制。亦應注意,可使用被程式化以提供本文中所述之功能之一或更多可程式化積體電路來實現控制器。例如,一或更多處理器(例如微處理器、微控制器、中央處理單元等)、可程式化邏輯裝置(例如複雜可程式化邏輯裝置(CPLD)、場可程式閘陣列(FPGA)等)、及∕或其它可程式化積體電路可利用軟體或其它程式化指令而加以程式化,以實現本文中所述之任何功能。更應注意,軟體或其它程式化指令可儲存在一或更多非暫態電腦可讀媒體(例如記憶體儲存裝置、FLASH記憶體、DRAM記憶體、可再程式化儲存裝置、硬碟、軟碟、DVD、CD-ROM等)中,且當由可程式化積體電路執行時,軟體或其它程式化指令使得可程式化積體電路執行本文中所述之處理、功能、及∕或性能。亦可實現其它的變化。
可使用一或更多沉積處理以形成本文中所述之材料層。例如,可使用化學氣相沉積(CVD)、電漿增強CVD(PECVD)、物理氣相沉積(PVD),原子層沉積(ALD)及∕或其它沉積處理,以進行一或更多沉積。對於電漿沉積處理,可在各種壓力、功率、流量及溫度條件下,使用前驅物氣體混合物,包括但不限於碳氫化合物、氟碳化物、或含氮碳氫化合物加上一或更多稀釋氣體(例如,氬、氮等)。可使用光微影、極紫外(EUV)微影及∕或其它微影處理來進行關於光阻(PR)層之微影處理。可使用電漿蝕刻處理、放電蝕刻處理及∕或其它期望的蝕刻處理,以進行蝕刻處理。例如,可使用包含氟碳化物、氧、氮、氫,氬及∕或其它氣體之電漿,以實施電漿蝕刻處理。此外,可控制處理步驟之操作變數,以確保在通孔形成期間達成通孔之CD目標參數。操作變數可包括,例如,腔室溫度、腔室壓力、氣體流速、在產生電漿時施加至電極組件之頻率及∕或功率、及∕或處理步驟之其它操作變數。亦可實施以上之變型,但仍然利用本文中所述之技術。
儘管已經參考說明實施例而描述了本發明,但是該描述不意圖以限制性之意義來解釋。在參考描述之後,說明實施例及本發明之其它實施例之各種修改及組合對於本領域技術人員將是顯而易見的。例如,圖8、10及12之實施例可在進一步的實施例中加以組合。類似地,關於圖2所述之實施例,例如圖2-7,可與圖9、11或13組合。因此,所附申請專利範圍旨在涵蓋任何這樣的修改或實施例。
1:來源功率 2:偏壓功率 3:來源功率(SP)脈衝寬度 4:偏壓功率(BP)脈衝幅度 5:脈衝調變週期 6:前緣偏壓偏移 7:BP脈衝寬度 8:BP脈衝幅度 9:後緣偏壓偏移 11:來源功率(SP)脈衝 12:偏壓功率(BP)脈衝 13:SP低幅度狀態 14:SP高幅度狀態 15:SP耦合元件 17:BP低幅度狀態 18:BP高幅度狀態 19:BP耦合元件 20:SP函數產生器 21:尖峰 23:偽平衡狀態 25:SP阻抗匹配網路 30:BP函數產生器 31:溫度曲線 32:密度曲線 35:BP阻抗匹配網路 51:SP脈衝調變電路 53:BP脈衝調變電路 60:電漿 100:時序圖 102:曲線圖 200:電漿處理系統 201:SP控制路徑 202:BP控制路徑 210:電漿處理腔室 250:控制器 252:脈衝調變時序電路 300:時序圖 303:SP脈衝寬度 305:脈衝調變週期 307:BP脈衝寬度 311:SP脈衝 312:BP脈衝 320:時序圖 322:BP脈衝 326:前緣偏壓偏移 327:BP脈衝寬度 400:時序圖 500:時序圖 517:方波脈衝寬度 600:時序圖 612:DC脈衝 617:DC脈衝寬度 700:時序圖 712:交替極性DC脈衝 800:電漿處理系統 801:SP控制路徑 802:BP控制路徑 803:電位控制功率(PCP)控制路徑 810:電漿處理腔室 816:電漿電位耦合元件 850:控制器 854:PCP時序電路 855:PCP脈衝調變電路 900:時序圖 903:電位控制功率 911:-VPCP脈衝 912:+VPCP脈衝 916:前緣-PCP偏移 917:-VPCP脈衝寬度 918:後緣-PCP偏移 926:前緣+PCP偏移 927:+VPCP脈衝寬度 928:後緣+PCP偏移 1000:電漿處理系統 1001:SP控制路徑 1002:BP控制路徑 1004:電子束控制功率(eCP)控制路徑 1010:電漿處理腔室 1017:電子束來源 1050:控制器 1056:eCP時序電路 1057:eCP脈衝調變電路 1065:電子 1100:時序圖 1104:電子束控制功率 1111:eCP脈衝 1116:前緣eCP偏移 1117:eCP脈衝寬度 1118:後緣eCP偏移 1200:電漿處理系統 1201:SP控制路徑 1202:BP控制路徑 1205:格柵控制功率(GCP)控制路徑 1210:電漿處理腔室 1218:導電格柵 1250:控制器 1258:GCP時序電路 1259:GCP脈衝調變電路 1300:時序圖 1304:SP GCP脈衝幅度 1305:格柵控制功率 1311:SP GCP脈衝 1312:BP GCP脈衝 1314:BP GCP脈衝幅度 1316:前緣SP GCP偏移 1317:SP GCP脈衝寬度 1318:後緣SP GCP偏移 1326:前緣SP GCP偏移 1327:SP GCP脈衝寬度 1328:後緣SP GCP偏移 1400:流程圖 1401~1408:步驟 1500:流程圖 1501~1504:步驟 1600:方法 1601~1605:步驟 1700:方法 1701~1702:步驟
為了更完整地理解本發明及其優點,現在參考伴隨著圖式之以下描述,其中:
圖1顯示出根據本發明實施例之電漿處理之示例性控制方法之脈衝序列之概要時序圖及相對應的定性圖,電漿處理之示例性控制方法包括來源功率脈衝及偏壓功率脈衝;
圖2顯示出根據本發明實施例之示例性電漿處理系統之方塊圖,示例性電漿處理系統包括來源脈衝調變電路及脈衝調變時序電路;
圖3顯示出根據本發明實施例之電漿處理之示例性控制方法之概要時序圖,電漿處理之示例性控制方法包括反同步偏壓功率脈衝;
圖4顯示出根據本發明實施例之電漿處理之示例性控制方法之概要時序圖,電漿處理之示例性控制方法包括高頻射頻(RF)來源功率脈衝及低頻RF偏壓功率脈衝。
圖5顯示出根據本發明實施例之電漿處理之示例性控制方法之概要時序圖,電漿處理之示例性控制方法包括高頻RF來源功率脈衝及低頻方波偏壓功率脈衝。
圖6顯示出根據本發明實施例之電漿處理之示例性控制方法之概要時序圖,電漿處理之示例性控制方法包括高頻RF來源功率脈衝及脈衝式DC偏壓功率脈衝。
圖7顯示出根據本發明實施例之電漿處理之示例性控制方法之概要時序圖,電漿處理之示例性控制方法包括高頻RF來源功率脈衝及交替極性(alternating polarity)脈衝式DC偏壓功率脈衝。
圖8顯示出根據本發明實施例之示例性電漿處理系統之方塊圖,示例性電漿處理系統除了來源脈衝調變電路及脈衝調變時序電路之外,亦包括電漿電位耦合元件。
圖9顯示出根據本發明實施例之電漿處理之示例性控制方法之概要時序圖,電漿處理之示例性控制方法除了來源功率脈衝及偏壓功率脈衝之外,亦包括電位控制功率脈衝。
圖10顯示出根據本發明實施例之示例性電漿處理系統之方塊圖,示例性電漿處理系統除了包括來源脈衝調變電路及脈衝調變時序電路之外,亦包括電子束來源。
圖11顯示出根據本發明實施例之電漿處理之示例性控制方法之概要時序圖,電漿處理之示例性控制方法除了來源功率脈衝及偏壓功率脈衝之外,亦包括電子束功率脈衝。
圖12顯示出根據本發明實施例之示例性電漿處理系統之方塊圖,示例性電漿處理系統除了來源脈衝調變電路及脈衝調變時序電路之外,亦包括導電格柵。
圖13顯示出根據本發明實施例之電漿處理之示例性控制方法之概要時序圖,電漿處理之示例性控制方法除了來源功率脈衝及偏壓功率脈衝之外,亦包括格柵控制脈衝。
圖14顯示出根據本發明實施例之產生控制法則之示例性方法之流程圖,控制法則可用於在電漿處理期間之離子角度分佈函數之主動控制;
圖15顯示出根據本發明實施例之電漿處理之示例性前饋控制方法之流程圖;
圖16顯示出根據本發明實施例之在電漿處理期間之示例性控制方法;
圖17顯示出根據本發明實施例之電漿處理之示例性方法;及
圖18顯示出數種習知時序圖,包括來源功率及偏壓功率。
除非另外指出,否則不同圖式中之對應數字及符號通常表示對應的部件。圖式係繪製以清楚地顯示實施例之相關態樣,且不一定按比例繪製。圖式中所顯示之特徵部之邊緣不一定表示特徵部範圍之界限。
300:時序圖
303:SP脈衝寬度
305:脈衝調變週期
307:BP脈衝寬度
311:SP脈衝
312:BP脈衝
320:時序圖
322:BP脈衝
326:前緣偏壓偏移
327:BP脈衝寬度

Claims (20)

  1. 一種電漿處理方法,該方法包括: 產生複數來源功率(SP)脈衝之一第一序列; 產生複數偏壓功率(BP)脈衝之一第二序列; 結合該第二序列之該等BP脈衝及該第一序列之該等SP脈衝,以形成交替的複數SP脈衝及複數BP脈衝之一組合序列;及 使用該組合序列,產生包含複數離子之一電漿及藉由傳送該等離子至一基板之一主表面而處理該基板。
  2. 如請求項1之電漿處理方法,更包括: 調整在該等SP脈衝之複數後緣與該等BP脈衝之複數前緣之間之一偏移持續時間。
  3. 如請求項1之電漿處理方法,更包括: 調整該第二序列之該等BP脈衝之一脈衝寬度持續時間。
  4. 如請求項1之電漿處理方法,更包括: 調整在該第一序列之該等SP脈衝之間之一關閉時間持續時間。
  5. 如請求項1之電漿處理方法,更包括: 產生複數電位控制功率(PCP)脈衝之第三序列,其中該第三序列之該等PCP脈衝在時間上與該組合序列之該交替的複數SP脈衝及複數BP脈衝重疊。
  6. 如請求項5之電漿處理方法,其中該等PCP脈衝包括複數負直流(DC)脈衝,及其中該等負DC脈衝在該等SP脈衝期間係提供至該電漿。
  7. 如請求項5之電漿處理方法,其中該等PCP脈衝包括複數正直流(DC)脈衝,及其中該等正DC脈衝在該等BP脈衝期間係提供至該電漿。
  8. 如請求項1之電漿處理方法,更包括: 在該組合序列之該交替的複數SP脈衝及複數BP脈衝期間在該電漿處提供電子流。
  9. 一種電漿處理方法,包括: 提供來源功率(SP)至一電漿處理腔室以產生電漿,該SP包括複數SP脈衝;及 提供包括複數BP脈衝之偏壓功率(BP)至該電漿處理腔室,其中該複數SP脈衝及該複數BP脈衝被結合以形成一脈衝序列,其中該脈衝序列之每一脈衝包括該複數SP脈衝其中之一SP脈衝及該複數BP脈衝其中之一BP脈衝、及一時間間隔,在該時間間隔中該SP脈衝之一部分或該BP脈衝之一部分處於高幅度狀態。
  10. 如請求項9之電漿處理方法,其中: 該SP包括第一頻率之交流(AC)功率; 該BP包括第二頻率之AC功率;及 該第二頻率小於該第一頻率。
  11. 如請求項10之電漿處理方法,其中該第一頻率大於約10 MHz,及該第二頻率小於約5 MHz。
  12. 如請求項10之電漿處理方法,其中該第二頻率小於約400 kHz。
  13. 如請求項9之電漿處理方法,其中: 該SP包括交流(AC)功率;及 該BP包括直流(DC)功率。
  14. 如請求項13之電漿處理方法,其中提供SP及BP至該電漿處理腔室包括:使該複數SP脈衝其中之該等SP脈衝與該複數BP脈衝其中之該等BP脈衝交替;及其中該複數BP脈衝其中每一者包括一單一DC脈衝。
  15. 如請求項13之電漿處理方法,其中該複數BP脈衝其中每一者包括複數交替極性DC脈衝。
  16. 如請求項9之電漿處理方法,其中該脈衝序列為週期序列,其中: 提供該SP及該BP至該電漿處理腔室包括:傳送包括該複數SP脈衝及該複數BP脈衝之該週期序列至該電漿處理腔室; 該週期序列之每一週期恰好包括該複數SP脈衝其中之一SP脈衝;及 該複數SP脈衝其中每一者之工作週期大約為50%。
  17. 如請求項16之電漿處理方法,其中: 該週期序列之每一循環恰好包括該複數BP脈衝其中之一BP脈衝;及 提供該SP及該BP至該電漿處理腔室包括:使該複數BP脈衝其中每一者具有延遲,以使得該複數BP脈衝其中每一者之工作週期小於50%。
  18. 一種電漿處理系統,包括: 一控制器,用以 產生複數來源功率(SP)脈衝之一第一序列及複數偏壓功率(BP)脈衝之一第二序列,及 結合該第二序列之該等BP脈衝及該第一序列之該等SP脈衝,以形成交替的複數SP脈衝及複數BP脈衝之一組合序列;及 一電漿處理腔室,耦接至該控制器並用以產生電漿,該電漿包括使用該組合序列所產生的複數離子,該電漿處理腔室用以支撐用於接收所產生的該等離子之一基板。
  19. 如請求項18之電漿處理系統,其中該控制器更用以: 調整在該等SP脈衝之複數後緣與該等BP脈衝之複數前緣之間之一偏移持續時間; 調整該第二序列之該等BP脈衝之一脈衝寬度持續時間;及 調整在該第一序列之該等SP脈衝之間之一關閉時間持續時間。
  20. 如請求項18之電漿處理系統,其中該控制器更用以產生複數電位控制功率(PCP)脈衝之第三序列,其中該第三序列之該等PCP脈衝在時間上與該組合序列之該交替的複數SP脈衝及複數BP脈衝重疊。
TW108131025A 2018-08-30 2019-08-29 電漿處理的控制系統及方法 TWI840405B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862724879P 2018-08-30 2018-08-30
US62/724,879 2018-08-30
US16/221,971 2018-12-17
US16/221,971 US10998169B2 (en) 2018-08-14 2018-12-17 Systems and methods of control for plasma processing

Publications (2)

Publication Number Publication Date
TW202025218A true TW202025218A (zh) 2020-07-01
TWI840405B TWI840405B (zh) 2024-05-01

Family

ID=

Also Published As

Publication number Publication date
JP2021534544A (ja) 2021-12-09
CN112534544A (zh) 2021-03-19
JP7369896B2 (ja) 2023-10-27

Similar Documents

Publication Publication Date Title
US10998169B2 (en) Systems and methods of control for plasma processing
JP7369896B2 (ja) プラズマ処理のための制御のシステム及び方法
TWI801424B (zh) 具有同步的信號調變之電漿處理系統及電漿處理方法
TWI822617B (zh) 射頻產生器及用於產生射頻訊號的方法
TWI814838B (zh) 控制方法、電漿處理裝置、電腦程式及電腦記錄媒體
TWI835826B (zh) 電漿處理裝置之控制方法及電漿處理裝置
KR101286242B1 (ko) 반도체 소자 제조 방법
JP6643212B2 (ja) プラズマ処理装置及びプラズマ処理方法
JP6762410B2 (ja) プラズマ処理装置及び制御方法
JP6491888B2 (ja) プラズマ処理方法およびプラズマ処理装置
JP7374362B2 (ja) プラズマ処理方法及びプラズマ処理装置
JP2020017565A (ja) プラズマ処理装置
TWI840405B (zh) 電漿處理的控制系統及方法
US20230317414A1 (en) Systems and Methods for Use of Low Frequency Harmonics in Bias Radiofrequency Supply to Control Uniformity of Plasma Process Results Across Substrate
US20240105424A1 (en) Plasma processing apparatus and plasma processing method
TW202333190A (zh) 在電感耦合電漿中提高離子能量及縮減離子能量展開度的方法和設備
TW202407749A (zh) 提高蝕刻速率及改善特徵部臨界尺寸和遮罩選擇性的方法
TW202410126A (zh) 利用非正弦電壓源的基板邊緣上方之離子能量分布控制
KR20230041463A (ko) 다중 펄싱을 이용한 플라즈마 균일도 제어 시스템 및 그 제어 방법
TW202422696A (zh) 電漿處理裝置、控制方法、處理器及非暫時性電腦可讀記錄媒體