TW201943242A - 減少pam-4資料匯流排上的耦合和功率雜訊的無遲滯433編碼 - Google Patents
減少pam-4資料匯流排上的耦合和功率雜訊的無遲滯433編碼 Download PDFInfo
- Publication number
- TW201943242A TW201943242A TW108111330A TW108111330A TW201943242A TW 201943242 A TW201943242 A TW 201943242A TW 108111330 A TW108111330 A TW 108111330A TW 108111330 A TW108111330 A TW 108111330A TW 201943242 A TW201943242 A TW 201943242A
- Authority
- TW
- Taiwan
- Prior art keywords
- bits
- order
- symbol
- sequence
- data
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
- H04L25/4917—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using multilevel codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B3/00—Line transmission systems
- H04B3/02—Details
- H04B3/32—Reducing cross-talk, e.g. by compensating
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0041—Arrangements at the transmitter end
- H04L1/0042—Encoding specially adapted to other signal generation operation, e.g. in order to reduce transmit distortions, jitter, or to improve signal shape
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0061—Error detection codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L2001/0092—Error control systems characterised by the topology of the transmission link
- H04L2001/0094—Bus
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Dc Digital Transmission (AREA)
Abstract
本發明揭露操作一序列資料匯流排之方法將串列資料位元分成一或多個位元之序列,並將該等序列編碼為N級符號,然後在多個不連續電壓位準下進行傳送。這些方法可用於序列資料線路通訊,以改良頻寬並減少串音及其他雜訊源。
Description
現代化高處理量系統利用多個高頻寬輸入/輸出介面在運算單元、記憶體裝置與儲存裝置之間形成發信(signaling)網路。舉例來說,快速周邊組件互連(Peripheral Component Interconnect Express,PCI-E)將多個周邊裝置連接到中央處理單元(Central processing unit,CPU)和圖形處理單元(Graphics processing unit,GPU)。這些介面可包含以高頻率操作的多個序列資料匯流排。
可在多通道序列資料匯流排上利用脈波振幅調變(Pulse amplitude modulation,PAM),透過將該資料編碼為不同電壓位準同時傳輸資料之多個位元。在此,「通道(lane)」意指序列資料匯流排之單個資料通道。「資料脈衝(data burst)」意指以相同匯流排時脈間隔(即平行)置於序列資料匯流排之該等資料通道上的位元。
PAM通訊之範例係PAM-4。在每個匯流排時脈間隔期間,PAM-4將序列資料匯流排之每個資料通道上的資料之兩個位元(00,01,10,11)編碼為四個不同電壓位準(符號)之一。由於將兩個位元編碼成每個資料通道上的每個匯流排時脈間隔,因此與慣用以相當的匯流排時脈頻率操作的序列資料匯流排上的2階(two-level)(如PAM-2)發信相比,PAM-4理想實現兩倍該頻寬。PAM-4符號利用四種不同電壓位準,因此相較於PAM-2,PAM-4中的符號值之間沒有電壓位準差異。如此使PAM-4通訊更容易受到干擾影響,例如序列資料匯流排上的資料通道之間的耦合雜訊,以及降低該信號雜訊比(Signal to noise ratio,SNR)的電源雜訊。
減輕這些雜訊影響的一機構係利用資料匯流排反相(Data Bus Inversion,DBI)。對於給定資料脈衝,DBI透過智慧設定該序列資料匯流排上的每個資料脈衝中的該等位元之極性(polarity),減少跨越序列資料匯流排之該等資料通道的電壓位準轉移(transition)之總範圍高達一半。DBI要求每個資料脈衝的附加元資料位元,以將該資料脈衝極性設定(非反相資料脈衝或反向資料脈衝)傳輸(transfer)到該接收器。經常在與該序列資料匯流排之該等資料通道(通常每個也為一資料通道)隔開的額外資料通道上傳送(transmitted)此元資料(metadata)位元。
許多序列資料匯流排在該發送器(transmitter)與該接收器之間僅包含單一資料通道。添加附加元資料的資料通道因此可在該序列資料匯流排所需的資料通道之數量上造成高達100%負荷(overhead)。
100‧‧‧資料通訊系統
102‧‧‧資料處理器
104‧‧‧PAM-4符號編碼器
106‧‧‧PAM-4符號解碼器
108‧‧‧PAM-4發送器
110‧‧‧PAM-4接收器
112‧‧‧記憶體
114‧‧‧處理核心
116‧‧‧內部資料匯流排
118‧‧‧記憶體匯流排
200‧‧‧PAM-4收發器
202‧‧‧最低有效位元發送器
204‧‧‧最高有效位元發送器
206‧‧‧接收器
208‧‧‧資料通道
300‧‧‧慣用PAM-4資料通道電壓波形
400‧‧‧PAM-433編碼器
500‧‧‧PAM-433資料通道電壓波形
600‧‧‧資料通道電壓波形
602‧‧‧第一4階符號
604‧‧‧第一3階符號
606‧‧‧第二3階符號
608‧‧‧第二4階符號
610‧‧‧橋接
700‧‧‧資料通道電壓波形
800‧‧‧資料通道電壓波形
900‧‧‧資料通道電壓波形
1000‧‧‧PAM-433常式
1100‧‧‧PAM-N常式
1200、2000‧‧‧PAM-4433編碼
1202‧‧‧第一4階符號
1204‧‧‧第二4階符號
1206‧‧‧第一3階符號
1208‧‧‧第二3階符號
1300‧‧‧PAM-4433常式
1400‧‧‧可變PAM-433編碼
1402‧‧‧觸發資料
1404‧‧‧3階符號橋接
1500‧‧‧可變PAM-433常式
1600‧‧‧PAM-433編碼
1602‧‧‧圖形處理單元(GPU)
1604‧‧‧動態隨機存取記憶體(DRAM)
1606‧‧‧資料通道
1608‧‧‧16位元資料
1700‧‧‧PAM-433編碼
1702‧‧‧圖形處理單元(GPU)
1704‧‧‧動態隨機存取記憶體(DRAM)
1706‧‧‧八個資料通道
1708‧‧‧16位元資料
1710‧‧‧2位元循環冗餘檢查 (CRC)
1800‧‧‧PAM-433編碼
1802‧‧‧圖形處理單元(GPU)
1804‧‧‧動態隨機存取記憶體(DRAM)
1806‧‧‧九個資料通道
1808‧‧‧16位元資料
1900‧‧‧PAM-433編碼方法
2002‧‧‧圖形處理單元(GPU)
2004‧‧‧動態隨機存取記憶體(DRAM)
2006‧‧‧潛在3△V轉移
2100‧‧‧PAM-4433編碼方法
2200‧‧‧運算系統
2202‧‧‧圖形處理系統
2204‧‧‧系統記憶體
2206‧‧‧GPU區域記憶體
2208‧‧‧訊框緩衝區
2210‧‧‧圖形處理單元(GPU)
2212‧‧‧應用程式
2214‧‧‧邏輯區塊
2216‧‧‧晶片GPU記憶體
2218‧‧‧應用程式介面(API)
2220‧‧‧GPU編程
2222‧‧‧GPU驅動器
2224‧‧‧晶片緩衝器
2226‧‧‧中央處理單元(CPU)
2228‧‧‧顯示裝置
2230‧‧‧輸入裝置
2232‧‧‧晶片GPU資料匯流排
2234‧‧‧GPU資料匯流排
2236‧‧‧系統資料匯流排
為易於識別對任何特定元件或動作之討論,參考號碼中的最高有效數位意指首先介紹元件的圖號。
第一圖例示根據一具體實施例的資料通訊系統100。
第二圖例示PAM-4收發器(transceiver)200之具體實施例。
第三圖例示慣用PAM-4資料通道電壓波形300之具體實施例。
第四圖例示根據一具體實施例的PAM-433編碼器400。
第五圖例示PAM-433資料通道電壓波形500之具體實施例。
第六圖例示資料通道電壓波形600之具體實施例。
第七圖例示資料通道電壓波形700之具體實施例。
第八圖例示資料通道電壓波形800之具體實施例。
第九圖例示資料通道電壓波形900之具體實施例。
第十圖例示PAM-433常式(routine)1000之具體實施例。
第十一圖例示PAM-N常式1100之具體實施例。
第十二圖例示PAM-4433編碼1200之具體實施例。
第十三圖例示PAM-4433常式1300之具體實施例。
第十四圖例示可變PAM-433編碼1400之具體實施例。
第十五圖例示可變PAM-433常式1500之具體實施例。
第十六圖例示根據一具體實施例的PAM-433編碼1600。
第十七圖例示根據一具體實施例的PAM-433編碼1700。
第十八圖例示根據一具體實施例的PAM-433編碼1800。
第十九圖例示根據一具體實施例的PAM-433編碼方法1900。
第二十圖例示根據一具體實施例的PAM-4433編碼2000。
第二十一圖例示根據一具體實施例的PAM-4433編碼方法2100。
第二十二圖為可體現或執行本發明之各態樣之包括一GPU的運算系統2200之方塊圖。
請即參考第一圖,資料通訊系統100包含一傳送裝置(如資料處理器102),其包括一處理核心114、PAM-4符號編碼器104及一PAM-4發送器108。資料處理器102可在一些具體實施例中包含一圖形處理單元(GPU)、一中央處理單元(CPU)、一單晶片系統(System on a chip,SoC)或其他已習知資料處理裝置。
資料處理器102藉由匯流排(如記憶體匯流排118)與接收裝置(如記憶體112)通訊。PAM-4接收器110和PAM-4符號解碼器106接收及處理藉由記憶體匯流排118從資料處理器102通訊到記憶體112的PAM-4信號。
資料處理器102利用內部資料匯流排116藉由多通道內部資料匯流排116傳送資料脈衝往返處理核心114。PAM-4符號編碼器104從處理核心114接收要編碼的資料之脈衝,並在該脈衝上進行PAM-4編碼。PAM-4發送器108透過記憶體匯流排118將該編碼脈衝傳送到PAM-4接收器110。PAM-4接收器110接收該編碼脈衝,並將該編碼脈衝傳送到PAM-4符號解碼器106以解碼該脈衝。一旦解碼,即將該脈衝傳送到記憶體112。
此為簡圖。在實作上,通常在記憶體匯流排118之兩端上將有用於寫入記憶體112及從其讀取的編碼器和解碼器。
第二圖例示在一具體實施例中用於序列資料匯流排之單個資料通道的PAM-4收發器200。PAM-4收發器200包含一最低有效位元發送器202、一最高有效位元(Most significant bit)發送器204、一接收器206及一資料通道208。PAM-4收發器200利用最低有效位元發送器202和最高有效位元發送器204在資料通道208上產生4階符號。本說明書該用語「符號(symbol)」意指序列資料匯流排資料通道上的線路驅動器所產生的電壓位準,其中該電壓位準表示資料之一或多個位元之數值。因此,「編碼符號(encoding a symbol)」意指實體(physically)配置該序列資料匯流排之線路驅動器電路,以將該資料通道上的電壓驅動至特定值。
舉例來說,若要編碼成該符號中的資料之兩個位元為(1,1),則最低有效位元發送器202和最高有效位元發送器204之該等輸出結合以在資料通道208上產生例如1.2V之電壓,且資料通道208上的電流由於接收器206處的拉升電晶體Rt而為例如0mA(資料通道208之兩端皆處於相同電位)。若要編碼成該符號的資料之兩個位元為(1,0),則最低有效位元發送器202和最高有效位元發送器204之該等輸出結合以在資料通道208上產生例如1.0V之電壓,且資料通道208上的電流為例如5mA。若要編碼成該符號中的資料之兩個位元為(0,1),則最低有效位元發送器202和最高有效位元發送器204之該等輸出結合以在資料通道208上產生例如0.8V之電壓,且資料通道208上的電流為例如10mA。若要編碼成該符號中的資料之兩個位元為(0,0),則最低有效位元發送器202和最高有效位元發送器204之該等輸出結合以在資料通道208上產生例如0.6V之電壓,且資料通道208上的電流為例如15mA。本說明書可將該0.6V稱為其他符號電壓位準為差量的基準傳送電壓Vb。
資料通道上的符號值因此在資料脈衝期間,對應於該資料通道之目前消耗。因此,可將權重(weight)指定給反映其目前消耗成本的該等符號值。舉例來說,可將0之權重指定給用於該位元對(1,1)的符號;可為用於該位元對(1,0)的符號分配1之權重;可將2之權重指定給用於該位元對(0,1)的符號;並且可為用於該位元對(0,0)的符號分配3之權重。
在此範例中,可將範圍從0至24(等同例如0至120mA之 電流消耗範圍)的總權重指定給利用PAM-4編碼的八個通道序列資料匯流排上的資料脈衝。若該資料脈衝中的所有該等符號每個皆編碼該位元對(1,1),則用於該資料脈衝的總權重將為0,且若該資料脈衝中的所有該等符號每個皆編碼該位元對(0,0),則用於該資料脈衝的總權重將為24。包含所有0的資料脈衝消耗最多電流,因此從功率消耗觀點來看為最昂貴。
請即參考第三圖,慣用PAM-4資料通道電壓波形300透過利用所有4階符號,每個時脈間隔在編碼該資料通道上的資料之兩個位元。12位元之示例性序列係110001100011。可將此序列傳輸為每個編碼兩個位元的一連串4階符號。對於該位元序列110001100011,將該等位元11編碼成該第一序列資料匯流排時脈間隔t0-t1中;將該等後續兩個位元00編碼成該第二序列資料匯流排時脈間隔t1-t2中;依此類推。如此在來自t0-t1和來自t4-t5的序列資料匯流排上,這造成兩個3△V電壓位準變化。
表示法n△V意指時脈間隔之間的序列資料匯流排之資料通道上的基準電壓Vb的n差量之電壓變化。舉例來說,請即重新參考第二圖,其中不同符號具有0.2V間距且該基準電壓Vb為0.6V,3△V變化將對應於匯流排時脈週期之間的資料通道上的3 x 0.2V或0.6V電壓差量。
由於較高的電壓差量在該資料通道中導致較高電流擺動,因此產生更多雜訊。因此,在第三圖中,匯流排時脈間隔t0與t1之間的該等3△V差量,以及再次介於t4與t5之間,可產生顯著雜訊。減輕此最大差量電壓活動有助於改良PAM-4系統(如PAM-4收發器200)之SNR。
在第四圖中,例示在一具體實施例中用於PAM-433編碼器400的邏輯表。PAM-433編碼器400排除用於以上所討論該示例性位元序列110001100011的序列資料匯流排上的3△V電壓位準變化。如該邏輯表中所示,當該3位元序列000介於該形式1x之兩個2位元序列之間時(其中x為0或1的「隨意值(don’t care)」),將該3位元序列000編碼為該等四個位元0111(參見該邏輯表之第一列,第三行)。換言之,當該3位元序列000橋接每個具有最高有效位元集合(1x)的兩個2位元序列時,將該等七個總位元重新編碼為1x01111x。在以上其中該等七個總位元為1100011的範例中,該重新編碼序列為11011111。然後,在該序列資料匯流排之資料通道上, 將此序列之每個2位元對皆傳送為PAM-4符號,從而造成第五圖之PAM-433資料通道電壓波形500。已以一序列資料匯流排時脈週期為代價,排除該序列110001100011中的該等3△V電壓位準變化。換言之,相較於慣用PAM-4的每個序列資料匯流排時脈間隔有2.0位元,假設隨機分佈的位元序列,平均降低該有效資料傳輸速率16.7%至每個序列資料匯流排時脈間隔有1.67位元。
PAM-433編碼器400造成降低33%透過慣用PAM-4編碼器在該資料線路上最差情況電壓位準切換,而無需傳送任何元資料。PAM-433編碼器400將要在該資料通道上傳送的位元之序列分成資料之五個位元之序列:將每個有五個位元之該等最初兩個位元編碼成帶有四個可電壓位準的符號中,並將該等五個位元之該等最後三個位元編碼成每個帶有三個可電壓位準的兩個符號中。
一般來說,可將該等以上機構應用於PAM-N(利用N個可能的不連續電壓位準的符號)。舉例來說,PAM-866架構可在該第一次傳輸時傳輸3位元資料符號,並在其後的兩次傳輸中傳輸5位元資料符號(每次傳輸2.67位元,11.1%負荷)。PAM-866可將該最大電壓切換從7△V(PAM-8)降低至5△V(28.5%降低)。再者,可將該等機構擴展成資料符號之其他任意組合(如PAM-WXYZ),以透過運用類似於PAM-433的機構達成更好的可靠度。
第六圖至第九圖描述利用PAM-433編碼時的各種資料通道電壓波形。針對要在該資料通道上傳送的各種不同位元模式,描述四種資料通道電壓波形:資料通道電壓波形600、資料通道電壓波形700、資料通道電壓波形800及資料通道電壓波形900。
對於第六圖和第七圖中所描述該等資料通道波形,利用第一3階符號604和第二3階符號606作為具有相同最高有效位元(MSB)的第一4階符號602與第二4階符號608之間的「橋接610」(bridge 610)。適合此模式的範例係4階符號對,例如:11(3△V)/10(2△V)(第六圖)和01(1△V)/00(0△V)(第七圖)。該PAM-433編碼將第一3階符號604和第二3階符號606之該等電壓窗口與第一4階符號602和第一3階符號604之電壓位準對齊, 使得該資料通道電壓波形中的最大電壓差量為2△V。
對於第八圖和第九圖中所描述該等資料通道波形,利用第一3階符號604和第二3階符號606作為具有不同MSB的第一4階符號602與第二4階符號608之間的橋接610。在第一3階符號604與第二3階符號606之間的這種情境下,3△V電壓差量是可能。然而,PAM-433編碼器400不會映射(map)將在該邏輯表中引起這種情況發生的該等數值。PAM-433編碼器400從不使用將在該等3階脈衝之間引起3△V電壓差量的符號,因此將該資料通道波形中的最大電壓差量維持在2△V。
請即參考第十圖,在一具體實施例中的PAM-433常式1000將該序列資料匯流排上的一連串資料位元分成每個有五個位元之複數序列(步驟1002)。然後,PAM-433常式1000將五個位元之該等序列之每一者之最初兩個位元編碼為4階符號(區塊1004)。然後,PAM-433常式1000將五個位元之該等序列之每一者之後續三個位元編碼為兩個3階符號(步驟1006)。PAM-433常式1000可操作,以編碼序列資料匯流排之一或多個資料通道上的符號。
在一些具體實施例中,兩個3階符號包含一第一3階符號及一第二3階符號。PAM-433常式1000操作序列資料匯流排,以將該第一3階符號之電壓位準編碼為擇(a)低於該4階符號之電壓位準的至多兩個電壓步階,或(b)高於該4階符號之電壓位準的至多兩個電壓步階。五個位元之該等序列可也包含在該序列資料匯流排上進行傳送的五個位元之一第一序列;及在該序列資料匯流排上的五個位元之第一序列之後進行傳送的五個位元之一第二序列。然後,PAM-433常式1000可操作該序列資料匯流排,以將五個位元之第一序列之第二3階符號之電壓位準編碼為(a)低於五個位元之第二序列之4階符號之電壓位準的至多兩個電壓步階,或(b)高於五個位元之第二序列之4階符號之電壓位準的至多兩個電壓步階。
請即參考第十一圖,一更普遍PAM-N常式1100將序列資料位元分成若干位元之序列,該等若干位元基於若干電壓位準N(步驟1102)。然後,PAM-N常式1100將若干位元之該等序列之每一者之最初若干位元編碼為N級脈衝,該等最初若干位元為以2為底的N之對數(步驟 1104)。然後,PAM-N常式1100將若干位元之該等序列之每一者之後續若干位元編碼為兩個M級脈衝,該等後續若干位元為log2[(N^2)/2],且M為等於應用於[(N^2)/2]之平方根的頂函數(ceiling function)的整數(步驟1106)。PAM-N常式1100可操作,以藉由序列資料匯流排通訊資料。
請即參考第十二圖,例示PAM-4433編碼1200具體實施例。PAM-4433編碼1200操作序列資料匯流排,以使用第一4階符號1202、第二4階符號1204、第一3階符號1206及第二3階符號1208之序列編碼及傳輸7位元資料字。因此,可在兩個4階符號(如第一4階符號1202與第二4階符號1204)之間的特定資料通道上出現3△V電壓差量。然而,如第十二圖描述,可跨越多個資料通道交錯該等潛在3△V電壓差量,從而減少任何特定資料脈衝中的最大電壓差量(所有位元皆在一時脈間隔期間藉由該序列資料匯流排傳送)。多個3△V電壓差量不會在相同資料脈衝中出現,從而減少串音及其他雜訊源。此PAM-4433編碼1200具有12.5%頻寬成本(每次傳輸1.75位元),而在此範例中的該等四個資料通道上具有最大平均2.25△V最大電壓差量(當然在其他具體實施例中可使用其他數量之資料通道)。
請即參考第十三圖,PAM-4433常式1300之具體實施例將要在序列資料匯流排之資料通道上傳送的一連串資料位元分成七個位元之序列(步驟1302)。然後,PAM-4433常式1300將七個位元之該等序列之每一者之最初四個位元編碼為兩個4階符號(步驟1304)。然後,PAM-4433常式1300將七個位元之該等序列之每一者之後續三個位元編碼為兩個3階符號(步驟1306)。這為了跨越序列資料匯流排之多個資料通道而重複,然後可跨越該等資料通道在時間上交錯(在不同序列資料匯流排時脈間隔上對齊)4階符號之間的該等轉移。
請即參考第十四圖,若該目前符號對應於0△V或3△V之資料通道電壓,則在一具體實施例中的可變PAM-433編碼1400啟用PAM-433編碼。將此意指為啟用PAM-433編碼的「觸發資料1402」(trigger data 1402)。在遇到觸發資料1402後,即在該觸發資料之後利用適當的3階符號橋接1404。不然,若未遇到該觸發資料,則可變PAM-433編碼1400利用慣用PAM-4編碼(所有符號皆為4階)。可變PAM-433編碼1400在該序列資料匯 流排資料通道電壓波形中造成2△V之最大電壓差量。
請即參考第十五圖,可變PAM-433常式1500判定五個位元之序列之最初兩個位元,編碼成對應於序列資料匯流排之資料通道上利用的最高電壓位準或最低電壓位準的4階符號(步驟1502)。換言之,遇到該觸發資料。為響應遇到該觸發資料,可變PAM-433常式1500將五個位元之序列之後續三個位元編碼為兩個3階符號(步驟1504)。
可在PAM-433「無遲滯」(un-relaxed)模式下進行資料傳輸(如128位元異動(transaction))。在此,在每個請求之該等末尾添加2階/一位元符號。如此抑制兩個連續128位元異動之間的任何3△V切換,因為該2階/一位元符號利用該等中間兩個電壓位準(1△V和2△V),且其後的4階符號可具有0△V之最小值和3△V之最大值,從而造成2△V電壓位準(或步階)轉移之最大值。
請即參考第十六圖,PAM-433編碼1600利用八個資料通道1606將16位元組(byte)資料從GPU 1602傳輸到動態隨機存取記憶體(Dynamic Random Access Memory,DRAM)1604。該等資料通道1606之每個傳送16位元資料1608。在每個異動邊界中,該等八個資料通道1606之每個通訊總共16位元,每個異動總共128位元(16位元組)。該等八個資料通道1606之每一者傳輸一4階符號和兩個3階符號接著為一2階符號之三個集合。該等4階符號傳送兩個位元、兩個3階符號結合傳送三個位元,且該2階符號傳送一位元。相較於基線PAM-4的總共25%編碼負荷,每十六個位元利用十個符號。
第十七圖例示用於藉由八條線路傳輸18位元組異動(包括循環冗餘檢查(CRC)資料之兩個位元組)的PAM-433編碼1700之具體實施例。GPU 1702利用八個資料通道1706將該等18位元組異動傳輸到DRAM 1704。該等八個資料通道1706之每個傳送16位元資料1708和2位元CRC 1710。在每個異動邊界中,該等八個資料通道1706之每個通訊總共18位元,每個異動總共18位元組。該等八個資料通道1706之每一者傳輸一4階符號和兩個3階符號接著為一4階符號和一2階符號(每個異動)之三個集合。該等4階符號傳送兩個位元、兩個3階符號結合傳送三個位元,且該2 階符號傳送一位元。帶有接續4階符號之一部分(如該首先位元)的一4階符號和兩個3階符號之集合傳輸16位元資料1708。接續4階符號之另一部分(如該其次位元)和該2階符號係2位元CRC 1710之傳送之一部分。每十八個位元使用十一個符號,與基線PAM-4相比總共22%編碼負荷。
第十八圖例示用於藉由九條線路(八個資料通道和重新用作第九資料通道的一前DBI通道)傳輸18位元組異動的PAM-433編碼1800之具體實施例。GPU 1802利用九個資料通道1806將該等18位元組異動傳輸到DRAM 1804。在每個異動中,該等九個資料通道1806之每一者傳送16位元資料1808。對於每個異動有總共18位元組,在每個異動邊界中藉由九個資料通道通訊16位元。該等九個資料通道1806之每一者傳輸一4階符號和兩個3階符號接著為一2階符號之三個集合。該等4階符號傳送兩個位元、兩個3階符號結合傳送三個位元,且該2階符號傳送一位元。相較於基線PAM-4的總共11.1%編碼負荷,每條線路使用十個符號,該等八條線路具體實施例使用一附加線路。
請即參考第十九圖,PAM-433編碼方法1900將序列資料匯流排上的一連串資料位元分成每個有五個位元之複數序列(步驟1902)。將五個位元之該等序列之每一者之最初兩個位元編碼為4階符號(區塊1904)。將五個位元之該等序列之每一者之後續三個位元編碼為兩個3階符號(區塊1906)。在每個有五個位元之該等序列之結尾處編碼單一位元,可將該單一位元編碼為中程(midrange)PAM-4電壓位準(步驟1908)。
在一些實例中,想要可將編碼操作局限於該異動邊界(如32位元組)內。第二十圖例示藉由十六條線路(第二十圖僅描述該等十六條線路中的八條,但八條線路之第二集合相似)傳輸32位元組資料的PAM-4433編碼2000之具體實施例。PAM-4433編碼2000包含一GPU 2002,其每條線路傳送16位元到DRAM 2004。每條線路可在該傳送之開頭處並在該傳送之結尾處傳送2階脈衝。該等2階脈衝之間的該等十個符號利用兩個4階脈衝和兩個3階脈衝之兩個集合(即PAM-4433)。隨著利用PAM-4433架構,每條線路包括潛在3△V轉移2006(在每條線路中描述為兩個4階符號之虛線群組)。然而,可透過在該等線路之中交錯該等潛在3△V轉移2006之傳 送,減輕該等潛在3△V轉移2006之該等影響。在任何時候,僅數條線路可具有潛在3△V轉移2006。該等線路可具有不同時脈週期,以達成交錯。舉例來說,該第一線路可具有3△V轉移;然而,該第二線路正將該變化從該4階符號傳送到第一3階符號。設置該4階符號到第一3階符號之配置,以避免3△V轉移。此外,另一線路可正將該變化從一3階符號傳送到另一3階符號,這也設定以避免3△V轉移。在進一步具體實施例中,將該等線路群組為線路之群組(如三條線路之群組)。每個群組可在給定時間具有帶有潛在3△V轉移的一條線路;然而,另一群組中的線路可也具有潛在3△V轉移。可設置該等群組,使得某些數量之線路(如三條線路)內的相鄰一條或多條線路在相同時間沒有潛在3△V轉移。如此造成緊密相鄰的線路(即透過某些數量之線路)在相同時間沒有潛在3△V轉移,而未緊密相鄰的容許線路(即透過某些數量之線路)能夠在相同時間具有潛在3△V轉移。在該情境下,透過該等線路之間的距離,減輕在相同時間出現的3△V轉移之該等影響。
請即參考第二十一圖,PAM-4433編碼方法2100將該序列資料匯流排上的一連串資料位元分成七個位元之序列(步驟2102)。將七個位元之該等序列之每一者之最初四個位元編碼為兩個4階符號(步驟2104)。將七個位元之該等序列之每一者之後續三個位元編碼為兩個3階符號(步驟2106)。在每個的七個位元之該等序列之結尾處編碼第一單一位元,將該第一單一位元編碼為中程PAM-4電壓位準(步驟2108)。
第二十二圖為可實行本發明之一或多個態樣的運算系統2200之一具體實施例之方塊圖。運算系統2200包括一系統資料匯流排2236、一CPU 2226、輸入裝置2230、一系統記憶體2204、一圖形處理系統2202及顯示裝置2228。在替代具體實施例中,可將CPU 2226、圖形處理系統2202之各部分、系統資料匯流排2236或其任何組合整合到單個處理單元中。此外,可將圖形處理系統2202之功能包括於晶片組中或一些其他類型之專用處理單元或共處理器中。
如所示,系統資料匯流排2236連接CPU 2226、該等輸入裝置2230、系統記憶體2204及圖形處理系統2202。在替代具體實施例中,系統記憶體2204可直接連接到CPU 2226。CPU 2226從該等輸入裝置2230 接收使用者輸入、執行系統記憶體2204中儲存的編程指令、對系統記憶體2204中儲存的資料進行操作,並配置圖形處理系統2202以進行該圖形指令管線中的指定任務。系統記憶體2204通常包括動態隨機存取記憶體(DRAM),將其用於儲存用於透過CPU 2226和圖形處理系統2202處理的編程指令和資料。圖形處理系統2202接收透過CPU 2226傳送的指令,並處理該等指令以進行運算系統2200內部的各種操作。
如亦顯示,系統記憶體2204包括一應用程式2212、一應用程式介面(API)2218及一圖形處理單元驅動器2222(GPU驅動器)。應用程式2212產生對API 2218的呼叫(call),以生成所需結果集合。舉例來說,應用程式2212也傳送程式到API 2218,以進行著色(shading)操作、人工智慧操作或圖形顯示(rendering)操作。通常可在圖形處理單元驅動器2222內實行API 2218功能。將圖形處理單元驅動器2222構成將該等高階著色程式轉譯為機器碼。
圖形處理系統2202包括一圖形處理單元(GPU)2210、一晶片GPU記憶體2216、一晶片GPU資料匯流排2232、一GPU區域記憶體2206及一GPU資料匯流排2234。將GPU 2210構成透過晶片GPU資料匯流排2232與晶片GPU記憶體2216通訊,並透過GPU資料匯流排2234與GPU區域記憶體2206通訊。GPU資料匯流排2234可利用本說明書所說明之一或多個編碼技術。
GPU 2210可接收透過CPU 2226傳送的指令,並將結果儲存於GPU區域記憶體2206中。其後,若該等指令係圖形指令,則GPU 2210可在該等顯示裝置2228上顯示GPU區域記憶體2206中儲存的某些圖形影像。
GPU 2210包括一或多個邏輯區塊2214。該等邏輯區塊2214之操作可實行本說明書所說明該等編碼架構之具體實施例。可將該等邏輯區塊2214載入到該GPU上作為指令,或可在電路中實行為指令集架構特徵,或這兩者之組合。
GPU 2210可具有任何數量之晶片GPU記憶體2216和GPU區域記憶體2206(包括沒有),並可以用於記憶體操作的任何組合採用晶片 GPU記憶體2216、GPU區域記憶體2206及系統記憶體2204。這些記憶體與GPU 2210之間的該等資料/指令匯流排可利用本說明書所說明一或多個編碼技術。
將晶片GPU記憶體2216構成包括GPU編程2220及晶片緩衝器2224。可透過系統資料匯流排2236將GPU編程2220從圖形處理單元驅動器2222傳送到晶片GPU記憶體2216。系統資料匯流排2236可利用本說明書所說明一或多個編碼技術。
例如,GPU編程2220可包括一機器碼頂點(vertex)著色程式、一機器碼幾何(geometry)著色程式、一機器碼片段(fragment)著色程式、一人工智慧程式或每個之任何數量之變化例。通常採用該等晶片緩衝器2224儲存需要快速存取的資料,以減少這樣的操作之等待時間。
GPU區域記憶體2206通常包括較便宜的晶片外動態隨機存取記憶體(DRAM),並也將其用於儲存GPU 2210所採用的資料和編程。如所示,GPU區域記憶體2206包括一訊框緩衝區2208。訊框緩衝區2208儲存用於可將其用於驅動該等顯示裝置2228的至少一2維表面的資料。再者,訊框緩衝區2208可包括一個以上的2維表面,以致GPU 2210可在採用第二2維表面驅動該等顯示裝置2228的同時顯示到2維表面。
該等顯示裝置2228係能夠發出對應於輸入資料信號的視覺影像的一或多個輸出裝置。舉例來說,可使用陰極射線管(Cathode ray tube,CRT)螢幕、液晶顯示器或任何其他合適的顯示系統構建顯示裝置。通常透過掃描訊框緩衝區2208中儲存的影像資料之一或多個訊框之該等內容所產生的該等顯示裝置2228之該等輸入資料信號。
以上所說明該等指定電壓、安培數及其他細節僅為了例示性用途。可使用多種指定電壓位準、電流、電阻等實作本發明。而且儘管以上已在例如傳送資料到記憶體的處理器之上下本說明書說明本發明,但可在其中將資料從傳送裝置傳送到接收裝置或在收發裝置之間傳送等的任何廣泛多種發信系統中,實作本說明書所說明該等PAM-4等發信技術。
本說明書使用的用語應符合其在該等相關領域中的一般意義,或其用於上下本說明書所指示的意義,但若提供明白定義,則該意義 掌控(control)。
本說明書「邏輯」(logic)意指機器記憶體電路、非暫時性機器可讀取媒體,及/或藉由其材料及/或材料能量配置包含控制及/或程序信號的電路,及/或可應用以影響裝置之操作的設定和數值(如電阻、阻抗、電容、電感、電流/電壓額定值等)。控制器、現場可編程閘陣列(Field programmable gate array,FPGA)、處理器及包含處理器可執行指令的記憶體(揮發性和非揮發性兩者)等電子電路係邏輯之範例。具體而言,邏輯不包括純信號或軟體本身(然而不排除包含軟體並由此形成物質之配置的機器記憶體)。
可在使用反映前述操作或功能的名詞或名詞用語意指的邏輯中,實行本說明書說明的各種邏輯功能操作。舉例來說,可透過「關聯器(associator)」或「相關器(correlator)」執行關聯操作。同樣地,可透過「開關(switch)」執行切換、透過「選擇器(selector)」選擇,依此類推。
熟習該項技藝者將可瞭解,邏輯可遍及一或多個裝置或組件分佈,及/或可由記憶體、媒體、處理電路及控制器、其他電路等之組合構成。因此,為了清楚表示和正確性,可不一定在裝置和系統之圖式中清楚例示邏輯,然而其在本說明書本質上存在。可透過分佈於一或多個運算裝置中的邏輯實行本說明書所說明該等技術和程序。邏輯之特定分佈和選擇將根據實作而異。
在本發明中,可將不同實體(可將其各種各樣意指為「單元」(unit)、「電路」(circuit)、其他組件等)說明或主張為「構成」進行一或多個任務或操作。本說明書使用此構想[實體]構成[進行一或多個任務])稱為結構(即電子電路等實體的某物)。更具體而言,使用此構想指示將此結構設置成在操作期間進行該等一或多個任務。一結構可說成「構成」進行某項任務,即使目前未操作該結構。「構成分散信用(credit)到複數處理器核心的信用分佈電路」(credit distribution circuit configured to distribute credits to a plurality of processor core)欲涵蓋例如具有在操作期間進行此功能的電路之積體電路,即使目前未使用(如未連接電源)所討論的積體電路。因此,說明或陳述為「構成」進行某項任務的實體意指實體的某物,例如裝置、電路、儲存可執行以實行該任務的程式指令的記憶體等。本說明書未使用此用語意指 無形的某物。
該用語「構成」不欲意指「可構成」。舉例來說,不會將未編程FPGA視為「構成」進行某指定功能,然而其可「可構成」在編程之後進行該功能。
在所附諸申請專利範圍中陳述,「構成」進行一或多個任務的結構明白不欲針對該主張要素援用美國專利法35 U.S.C.§ 112(f)。據此,不應根據美國專利法35 U.S.C § 112(f)的規定,解譯本申請案中除此之外不包括「用於」[進行功能]建構的該等「構件」的諸申請專利範圍。
如本說明書中所使用,使用該用語「基於」(based on)說明影響判定的一或多個因素。此用語未排除附加因素可影響該判定的可性。亦即,判定可完全基於指定因素或基於該等指定因素以及其他未指定因素。考慮該用語「基於B判定A」。此用語明確說明B係用於判定A或影響A之判定的因素。此用語未排除A之判定可也基於某其他因素,例如C。此用語也欲涵蓋其中完全基於B判定A的具體實施例。如本說明書中所使用,該用語「基於」與該用語「至少部分基於」同義。
如本說明書中所使用,該用語「響應」說明觸發影響的一或多個因素。此用語未排除附加因素可影響或除此之外觸發該影響的可性。亦即,影響可完全響應那些因素,或可響應該等指定因素以及其他未指定因素。考慮該用語「響應B進行A」。此用語明確說明B係觸發A之進行的因素。此用語未排除進行A可也為響應某其他因素,例如C。此用語也欲涵蓋其中完全為響應B進行A的具體實施例。
如本說明書中所使用,使用該等用語「第一」、「第二」作為用於其處在前面的名詞的標籤,且未暗示任何類型之排序(如空間、時間、邏輯等),除非另外聲明。舉例來說,在具有八個暫存器(register)的暫存器檔案中,可使用該等用語「第一暫存器」和「第二暫存器」意指該等八個暫存器任兩者,而非例如僅邏輯暫存器0和1。
當在諸申請專利範圍中使用時,使用該用語「或」(or)作為包括性或,而非作為排他性或。舉例來說,該用語「x、y或z中至少一者」意指x、y及z任一者,以及其任何組合。
Claims (20)
- 一種方法包括:將用於一序列資料匯流排之資料通道上通訊的一連串資料位元分成每個有五個位元之複數序列;將該資料通道上的五個位元之該等序列之每一者之一最初兩個位元編碼為一4階(four-level)符號;將該資料通道上的五個位元之該等序列之每一者之後續三個位元編碼為兩個3階符號;及在序列資料位元之一結尾處,將該資料通道上的一單一位元編碼為一PAM-4中程(midrange)2階符號。
- 如申請專利範圍第1項之方法,其中該單一位元係來自一循環冗餘檢查(CRC)值的一位元。
- 如申請專利範圍第2項之方法,其中序列位元包括來自該CRC值的兩個位元。
- 如申請專利範圍第1項之方法,其中選擇兩個3階符號,以排除該資料通道上的4階符號之間的最大電壓差量之可性。
- 如申請專利範圍第1項之方法,其更包括:選擇性編碼該資料通道上的兩個3階符號,條件是在該資料通道所利用的一最高符號電壓位準或一最低符號電壓位準下,五個位元之該等序列之每一者之該等最初兩個位元編碼為一4階符號。
- 如申請專利範圍第1項之方法,其中兩個3階符號包括一第一3階符號及一第二3階符號,該第一3階符號之電壓位準係(a)低於該4階符號之電壓位準的至多兩個電壓步階(step),或(b)高於該4階符號之電壓位準的至多兩個電壓步階。
- 如申請專利範圍第1項之方法,其中兩個3階符號包括一第一3階符號及一第二3階符號,且更包括:五個位元之該等序列包括五個位元之一第一序列,其用於該資料通道上的通訊;及五個位元之一第二序列,其用於在該資料通道上的五個位元之第一序列之後的通訊;及 五個位元之第一序列之第二3階符號之電壓位準係(a)低於五個位元之第二序列之4階符號之電壓位準的至多兩個電壓步階,或(b)高於五個位元之第二序列之4階符號之電壓位準的至多兩個電壓步階。
- 如申請專利範圍第1項之方法,其更包括:以包含有兩個電壓位準的一符號開始序列資料位元之資料傳輸。
- 一種方法包括:將用於一序列資料匯流排上的通訊的一第一連串資料位元分成七個位元之序列;將七個位元之該等序列之每一者之一最初四個位元編碼成該序列資料匯流排之一第一資料通道上為兩個4階符號;將七個位元之該等序列之每一者之後續三個位元編碼成該第一資料通道上為兩個3階符號;及在該第一連串資料位元之一結尾處,將該第一資料通道上的一單一位元編碼為一PAM-4中程2階符號。
- 如申請專利範圍第9項之方法,其更包括相對於該第一資料通道上的兩個4階符號,交錯(staggering)緊鄰該第一資料通道的一第二資料通道上的兩個4階符號之傳輸。
- 如申請專利範圍第10項之方法,其中交錯該第二資料通道上的兩個4階符號之傳輸包括在一相鄰時脈間隔期間,該第一資料通道上的兩個4階符號之傳輸至該第二資料通道上的兩個4階符號之傳輸。
- 如申請專利範圍第9項之方法,其更包括:選擇性編碼該資料通道上的七個位元之該等序列之每一者之該等後續三個位元,條件是在該資料通道所利用的一最高符號電壓位準或一最低符號電壓位準下,七個位元之該等序列之每一者之一其次兩個位元編碼為一4階符號。
- 如申請專利範圍第9項之方法,其中兩個3階符號包括一第一3階符號及一第二3階符號,該第一3階符號之電壓位準係(a)低於兩個4階符號之一第二者之電壓位準的至多兩個電壓步階,或(b)高於兩個4階符號之第二者之電壓位準的至多兩個電壓步階。
- 如申請專利範圍第9項之方法,其中兩個3階符號包括一第一3階符號及一第二3階符號,且更包括:七個位元之該等序列,其包括七個位元之一第一序列,用於該資料通道上的通訊;及七個位元之一第二序列,用於在該資料通道上的七個位元之第一序列之通訊之後的該資料通道上的通訊;及七個位元之第一序列之第二3階符號之電壓位準係(a)低於七個位元之第一序列之兩個4階符號之一第二者之電壓位準的至多兩個電壓步階,或(b)高於七個位元之第一序列之兩個4階符號之第二者的至多兩個電壓步階。
- 一種用於序列資料匯流排的編碼器,該編碼器包括:一介面,其針對用於該序列資料匯流排的複數線路驅動器;及邏輯上:將一連串資料位元分成每個有五個位元之複數序列;操作該等線路驅動器,以將該序列資料匯流排上的五個位元之該等序列之每一者之一最初兩個位元編碼為一4階符號;操作該等線路驅動器,以將該序列資料匯流排上的五個位元之該等序列之每一者之後續三個位元編碼為兩個3階符號;及操作該等線路驅動器,以在序列資料位元之一結尾處,將該序列資料匯流排上的一單一位元編碼為一PAM-4中程2階符號。
- 如申請專利範圍第15項之編碼器,其中該單一位元係來自一CRC值的一位元。
- 如申請專利範圍第16項之編碼器,其中序列資料位元包括來自該CRC值的兩個位元。
- 如申請專利範圍第15項之編碼器,其中選擇兩個3階符號,以排除該序列資料匯流排上的4階符號之間的最大電壓差量之可性。
- 如申請專利範圍第15項之編碼器,該邏輯進一步:選擇性編碼該序列資料匯流排上的兩個3階符號,條件是在該序列資料匯流排所利用的一最高符號電壓位準或一最低符號電壓位準下,五個位元之該等序列之每一者之該等最初兩個位元編碼為一4階符號。
- 如申請專利範圍第15項之編碼器,其中兩個3階符號包括一第一3階符號及一第二3階符號,該第一3階符號之電壓位準係(a)低於該4階符號之電壓位準的至多兩個電壓步階,或(b)高於該4階符號之電壓位準的至多兩個電壓步階。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201862650168P | 2018-03-29 | 2018-03-29 | |
US62/650168 | 2018-03-29 | ||
US16/368472 | 2019-03-28 | ||
US16/368,472 US10491435B2 (en) | 2018-03-29 | 2019-03-28 | Unrelaxed 433 encoding to reduce coupling and power noise on PAM-4 data buses |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201943242A true TW201943242A (zh) | 2019-11-01 |
TWI709312B TWI709312B (zh) | 2020-11-01 |
Family
ID=67910474
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108111330A TWI709312B (zh) | 2018-03-29 | 2019-03-29 | 減少pam-4資料匯流排上的耦合和功率雜訊的無遲滯433編碼 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10491435B2 (zh) |
DE (1) | DE102019108205B4 (zh) |
TW (1) | TWI709312B (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11966348B2 (en) | 2019-01-28 | 2024-04-23 | Nvidia Corp. | Reducing coupling and power noise on PAM-4 I/O interface |
US10657094B2 (en) | 2018-03-29 | 2020-05-19 | Nvidia Corp. | Relaxed 433 encoding to reduce coupling and power noise on PAM-4 data buses |
US10599606B2 (en) | 2018-03-29 | 2020-03-24 | Nvidia Corp. | 424 encoding schemes to reduce coupling and power noise on PAM-4 data buses |
US11159153B2 (en) | 2018-03-29 | 2021-10-26 | Nvidia Corp. | Data bus inversion (DBI) on pulse amplitude modulation (PAM) and reducing coupling and power noise on PAM-4 I/O |
US10623200B2 (en) | 2018-07-20 | 2020-04-14 | Nvidia Corp. | Bus-invert coding with restricted hamming distance for multi-byte interfaces |
KR20210149543A (ko) * | 2020-06-02 | 2021-12-09 | 삼성전자주식회사 | 메모리 장치 및 이를 포함하는 메모리 시스템 |
US11652567B2 (en) * | 2020-12-01 | 2023-05-16 | Micron Technology, Inc. | Replacement scheme for a pulse amplitude modulated bus |
US11656958B2 (en) | 2021-04-29 | 2023-05-23 | Mellanox Technologies, Ltd. | Redundancy data bus inversion sharing |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7248640B2 (en) * | 2001-08-17 | 2007-07-24 | Synopsys, Inc. | System and method for providing slicer level adaption |
US7260155B2 (en) * | 2001-08-17 | 2007-08-21 | Synopsys, Inc. | Method and apparatus for encoding and decoding digital communications data |
US7391834B2 (en) * | 2002-10-01 | 2008-06-24 | Intel Corporation | Pulse amplitude modulated system with reduced intersymbol interference |
US7081838B2 (en) * | 2004-12-29 | 2006-07-25 | Enigma Semiconductor, Inc. | 16b/10s coding apparatus and method |
US7795915B2 (en) * | 2008-08-04 | 2010-09-14 | Chil Semiconductor Corporation | Multi-level signaling |
US8964818B2 (en) * | 2012-11-30 | 2015-02-24 | Broadcom Corporation | Use of multi-level modulation signaling for short reach data communications |
US9172567B2 (en) | 2013-11-25 | 2015-10-27 | Qualcomm Incorporated | Methods and apparatus to reduce signaling power |
US11032397B2 (en) * | 2015-06-17 | 2021-06-08 | Hewlett Packard Enterprise Development Lp | Method and system for high speed data links |
US9853841B1 (en) * | 2016-06-23 | 2017-12-26 | Huawei Technologies Co., Ltd. | Low complexity slicer architectures for N-tap look-ahead decision feedback equalizer (DFE) circuit implementations |
US10164808B2 (en) * | 2016-09-29 | 2018-12-25 | Viavi Solutions Deutschland Gmbh | Test instrument for testing devices internally performing signal conversions |
US10594523B2 (en) * | 2017-12-22 | 2020-03-17 | Tetra Semiconductor Ag | Decoder circuit for a broadband pulse amplitude modulation signal |
-
2019
- 2019-03-28 US US16/368,472 patent/US10491435B2/en active Active
- 2019-03-29 DE DE102019108205.6A patent/DE102019108205B4/de active Active
- 2019-03-29 TW TW108111330A patent/TWI709312B/zh active
Also Published As
Publication number | Publication date |
---|---|
TWI709312B (zh) | 2020-11-01 |
US10491435B2 (en) | 2019-11-26 |
DE102019108205A1 (de) | 2019-10-02 |
DE102019108205B4 (de) | 2022-03-10 |
US20190305995A1 (en) | 2019-10-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI709312B (zh) | 減少pam-4資料匯流排上的耦合和功率雜訊的無遲滯433編碼 | |
TWI724394B (zh) | 減少pam-4資料匯流排上的耦合和功率雜訊的424編碼架構 | |
US11159153B2 (en) | Data bus inversion (DBI) on pulse amplitude modulation (PAM) and reducing coupling and power noise on PAM-4 I/O | |
US11966348B2 (en) | Reducing coupling and power noise on PAM-4 I/O interface | |
US10657094B2 (en) | Relaxed 433 encoding to reduce coupling and power noise on PAM-4 data buses | |
JP5575237B2 (ja) | 組み合わせデータマスクおよびデータバス反転を用いたデータ符号化 | |
KR101664985B1 (ko) | 시그널링 전력을 감소시키는 방법들 및 장치 | |
JP2007282237A (ja) | データバスインバージョンを使う低電力バランスコード | |
US10623200B2 (en) | Bus-invert coding with restricted hamming distance for multi-byte interfaces | |
JP2018501706A (ja) | シンボル遷移クロッキングトランスコーディングのエラー検出定数 | |
EP4057515B1 (en) | Devices for encoding | |
CN111478756B (zh) | 突发错误附加装置和附加方法,及其试验信号产生装置 | |
CN105207675A (zh) | 用于数模转换器的编码、译码装置及方法 | |
TW202107864A (zh) | 多級脈衝振幅調變發信的比例交流耦合邊緣增強傳輸等化 | |
EP4057516B1 (en) | Encoding apparatuses for implementing multi-mode coding | |
US11967973B2 (en) | Low overhead transition encoding codes | |
CN110321312B (zh) | 降低pam-4 i/o接口上的耦合噪声和功率噪声 | |
CN114171074A (zh) | 生成多电平信号的发送器和包括发送器的存储器系统 | |
US11822492B2 (en) | Signal encoding method and a semiconductor device to generate an optimal transition code in a multi-level signaling system | |
KR102286729B1 (ko) | 동시 스위칭 잡음이 없고 높은 신호선 효율을 가지는 송신기 및 이에 있어서 데이터 전송 방법 | |
KR20220127129A (ko) | 멀티 모드 코딩을 구현하는 인코딩 및 디코딩 장치 및 방법 | |
JP2006201609A (ja) | 表示装置用マルチチャンネルドライバ及びそのガンマ補正方法 | |
KR20230000456A (ko) | 전송 장치, 이를 이용하는 송수신 시스템 및 송수신 방법 | |
TW201805948A (zh) | 使用數據編碼以減少記憶體裝置之編程時間的方法和系統 | |
US20140317472A1 (en) | Encoder, decoder and semiconductor device including the same |