TW201838391A - 介面電路、信號傳輸系統及其信號傳輸方法 - Google Patents
介面電路、信號傳輸系統及其信號傳輸方法 Download PDFInfo
- Publication number
- TW201838391A TW201838391A TW107109879A TW107109879A TW201838391A TW 201838391 A TW201838391 A TW 201838391A TW 107109879 A TW107109879 A TW 107109879A TW 107109879 A TW107109879 A TW 107109879A TW 201838391 A TW201838391 A TW 201838391A
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- memory card
- host device
- interface circuit
- packet
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4234—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
- G06F13/4243—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus with synchronous protocol
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/385—Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
- G06F13/1689—Synchronisation and timing concerns
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4208—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a system bus, e.g. VME bus, Futurebus, Multibus
- G06F13/4217—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a system bus, e.g. VME bus, Futurebus, Multibus with synchronous protocol
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Information Transfer Systems (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
一種介面電路、信號傳輸系統及其信號傳輸方法。該介面電路,連接在主機設備與存儲卡之間,該主機設備與該存儲卡之間通過該介面電路執行半雙工通信,並且該介面電路利用解析介面協定,切換該主機設備與該存儲卡之間的通信方向。本發明可以解決現有技術中主機設備與存儲卡之間通信方向切換問題,並且確保通信系統的穩定。
Description
本發明係有關主機設備與存儲卡信號間之信號通信技術領域,特別係有關一種介面電路、信號傳輸系統以及信號傳輸方法。
現有的主機設備與存儲卡之間的通信,通常採用半雙工通信,可以實現資料資訊的雙向傳輸,但必須採用交替的方式進行,也就是同一時刻一個通道只允許單向傳送。半雙工通信在通信中需要頻繁的調換通道的方向,通過切換開關方向改變資訊傳輸方向。現有的半雙工通信切換是採用檢測信號的緣變化來實現方向的切換功能,即通過檢測接收信號的變化緣,作為判斷進行信號傳輸方向切換的條件。該方法對於低速的半雙工通信系統適用,但對於高速的信號傳輸,此方法弊病明顯,並且解決問題難度大、成本高昂、同時介面電路的時序難以保證。
圖1所示為現有技術提供的一種用於主機設備與存儲卡,如安全數位(Secure Digital, 簡稱SD)卡、UFS卡、MMC卡等等在標準模式下通信的由介面電路、主機設備和存儲卡所組成的信號傳輸系統的方塊圖100。信號傳輸系統100包括有主機設備102、介面電路104以及存儲卡106。具體地,主機設備102可以通過介面電路104對存儲卡106進行不同模式的操作,比如讀、寫等等。主機設備102發送信號給介面電路104,介面電路104中的主機端輸入模組1041將接收到的信號傳輸至信號緣檢測模組1043,這裡的信號包括有時脈信號、指令信號以及資料信號,但不局限於此種信號。信號緣檢測模組1043檢測接收到的信號是否產生變化,比如信號由高電位變為低電位。如果檢測到信號發生變化,則介面電路104使得主機設備102到存儲卡106的通路導通,即存儲卡端輸出模組1045將此信號傳輸至存儲卡106。反之,當存儲卡106向主機設備102發送信號時,比如讀取的資料信號時,存儲卡端輸入模組1042接收該信號並將該信號傳輸至信號緣檢測模組1044進行檢測,這裡的信號緣檢測模組1044與信號緣檢測模組1043具有相似的結構和功能。當信號緣檢測模組1044檢測到存儲卡106發送的信號發生變化,例如信號從高電位變為低電位,則介面電路104中的主機端輸出模組1046輸出存儲卡106發送的信號至主機設備102。
如上所述,在主機設備102通過介面電路104與存儲卡106通信過程中,當主機設備102與存儲卡106之間進行高速傳輸時,信號緣檢測模組1043和/或信號緣檢測模組1044需要利用更高速的電路去檢測信號緣的變化,這樣會增加介面電路104的設計成本。其次,採用現有的傳輸系統,抗雜訊能力差。同時由於信號需要通過現有的介面電路104中各個模組,並且各模組自身存在傳輸延時。例如,各通道的信號從一端傳輸到另一端時,信號的延時是不同的,因此可能導致信號到達另一端時,匯流排信號的有效視窗變得非常小,而無法保證時序要求,結果無法被正確取樣到。另外,由於存儲卡106的介面(圖1中未示出)在不同的工作模式下,時序要求不相同。現有的信號傳輸系統無法根據當前的工作模式調整時序以滿足介面的時序要求,例如,在有的工作模式下,由於線路延時、電能傳輸延時最終導致信號到達另一端的介面時,時序已經超出規範的需求。因此,開發一種能夠有效解決上述缺陷的信號傳輸系統顯得很有必要。
本發明公開了一種介面電路、信號傳輸系統以及信號傳輸方法,可以解決上述通路切換以及信號傳輸過程中時序重建等問題。
本發明所要解決的技術問題在於提供一種介面電路,連接在主機設備與存儲卡之間,所述主機設備與所述存儲卡之間通過所述介面電路執行半雙工通信,並且所述介面電路利用解析介面協定,切換所述主機設備與所述存儲卡之間的通信方向,其特徵在於,所述介面電路包括:發送包解析模組,配置成從所述主機設備接收第一信號包,並解析所述第一信號包獲取所述主機設備和所述存儲卡的工作狀態;匯流排方向控制模組,與發送包解析模組耦合,配置成根據所述第一信號包中的第一參數產生第一控制信號,所述第一控制信號包括指示連接所述主機設備與所述存儲卡的通路的導通方向資訊;以及方向切換模組,與所述匯流排方向控制模組耦合,配置成根據所述第一控制信號導通連接所述主機設備與所述存儲卡的所述通路。
優選地,本發明還包括時序調整模組,與所述方向切換模組耦合,配置成調整所述第一信號包中的時脈信號使其滿足介面時序要求,其中所述時脈信號的時序要求由所述存儲卡的當前工作模式和工作頻率確定; 以及接收包解析模組,配置成從所述存儲卡接收第二信號包,並解析所述第二信號包獲取所述存儲卡的工作狀態,所述匯流排方向控制模組與所述接收包解析模組耦合產生第二控制信號,所述第二控制信號包括指示連接所述主機設備與所述存儲卡的通路的導通方向資訊。
本發明還公開了一種信號傳輸系統,包括主機設備、介面電路以及存儲卡,所述主機設備通過所述介面電路與所述存儲卡執行半雙工通信,並且所述介面電路利用解析介面協定,切換所述主機設備與所述存儲卡之間的通信方向,其特徵在於,包括:所述主機設備,將第一信號包發送給所述介面電路進行解析;所述介面電路,與所述主機設備耦接,用於解析所述第一信號包,獲取所述主機設備與所述存儲卡之間通道導通的方向資訊,其中所述介面電路包括:發送包解析模組,配置成從主機設備接收第一信號包,並解析所述第一信號包獲取所述主機設備和所述存儲卡的工作狀態;匯流排方向控制模組,與發送包解析模組耦合,配置成根據所述第一信號包中的第一參數產生第一控制信號,所述第一控制信號包括指示連接所述主機設備與所述存儲卡的通路的導通方向資訊;方向切換模組,與所述匯流排方向控制模組耦合,配置成根據所述第一控制信號導通連接所述主機設備與所述存儲卡的所述通路。
優選地,本發明還包括時序調整模組,與所述方向切換模組耦合,配置成調整所述第一信號包中的時脈信號使其滿足介面時序要求,其中所述時脈信號的時序要求由所述存儲卡的當前工作模式和工作頻率確定。以及接收包解析模組,配置成從所述存儲卡接收第二信號包,並解析所述第二信號包獲取所述存儲卡的工作狀態,所述匯流排方向控制模組與所述接收包解析模組耦合產生第二控制信號,所述第二控制信號包括指示連接所述主機設備與所述存儲卡的通路的導通方向資訊。
本發明還公開了一種信號傳輸系統的信號傳輸方法,該信號傳輸系統中包括主機設備、介面電路以及存儲卡,所述主機設備通過所述介面電路與所述存儲卡執行半雙工通信,並且所述介面電路利用解析介面協定,切換所述主機設備與所述存儲卡之間的通信方向,其特徵在於,該信號傳輸方法包括:所述主機設備向所述存儲卡發送第一信號包;所述介面電路解析所述第一信號包,並獲取所述第一信號包中指令的類型以及與所述存儲卡工作模式對應的第一參數;根據所述對應的第一參數產生方向切換信號,切換所述主機設備與所述存儲卡之間通道的導通方向;所述介面電路接收所述存儲卡返回的第二信號包;以及所述介面電路根據接收到的所述第二信號包判斷何時跳轉,切換所述主機設備與所述存儲卡之間通道的導通方向。
本發明利用解析介面協定,判斷主機設備和存儲卡的狀態,從而切換至正確的通信方向。通過對通信協議的解析,來確保方向和切換的時間點的正確性,有效避免信號反射/匯流排衝突問題。同時可以解析出當前的工作模式和頻率,進一步確定介面電路介面的時序要求,指令和資料通道在主機設備端和存儲卡端以規範的時序輸出,確保整個信號傳輸系統正常工作。
以下將對本發明的實施例給出詳細的說明。儘管本發明透過這些實施方式進行闡述和說明,但需要注意的是本發明並不僅僅只局限於這些實施方式。相反地,本發明涵蓋後附申請專利範圍所定義的發明精神和發明範圍內的所有替代物、變體和等同物。在以下對本發明的詳細描述中,為了提供一個針對本發明的完全的理解,闡明瞭大量的具體細節。然而,本領域技術人員將理解,沒有這些具體細節,本發明同樣可以實施。在另外的一些實例中,對於大家熟知的方案、流程、元件和電路未作詳細描述,以便於凸顯本發明的主旨。
圖2為本發明一實施例信號的傳輸系統200的方塊圖。如圖2所示,信號傳輸系統200中包括有主機設備102、介面電路204以及存儲卡106。主機設備102與存儲卡之間106通過該介面電路204執行半雙工通信,並且介面電路204利用解析介面協定,切換主機設備102與存儲卡106之間的通信方向。主機設備102具體可以為但不僅限於能夠從存儲卡106中讀取資料或將資料寫入存儲卡內的電子設備;進一步地,電子設備具體可以為存儲卡控制器晶片、存儲卡讀卡器或數位攝像機等。介面電路204在存儲卡106與主機設備102間傳輸資料。在一個實施例中,介面電路204可以位於主機設備102內。可替換地,在另一個實施例中,介面電路204可以位於存儲卡106內。介面電路204支援多個傳輸模式。多個傳輸模式具體可以包括但不限於傳統模式( 如高速(HS) 模式、超高速-I(UHS-I) 模式) 、或高級模式( 如超高速-II(UHS-II)模式)。高級模式下的信號傳送速率高於傳統模式下的信號傳送速率。在多個傳輸模式下傳輸的信號包括但不限於資料信號、指令信號、時脈信號。在一個實施例中,高級模式下的資料傳輸速度高於傳統模式下的資料傳輸速度。
在一個實施例中,如圖2所示,介面電路204中包括發送包解析模組206、匯流排方向控制模組208、接收包解析模組210、存儲卡端時序調整模組212、方向切換模組214、主機端時序調整模組216以及參數配置與狀態模組218。其中,發送包解析模組206配置成解析主機設備102發出的第一信號包,並獲取主機設備102和存儲卡106的當前工作狀態;其中,主機設備102和存儲卡106工作狀態包括有存儲卡106的工作模式、工作頻率以及主機設備102或者存儲卡106驅動資訊。進一步地,該第一信號包中包括指令、資料以及第一參數資訊,但不局限於這些資訊。其中第一參數資訊包括存儲卡106的工作頻率、主機設備102對存儲卡106執行讀/寫操作時所需要的參數資訊、存儲卡106輸入/輸出介面的電壓所需的工作電壓等等,但並不局限於上述資訊。通過解析主機設備102發出的第一信號包,並將解析後的第一信號包傳送給與發送包解析模組206耦接的匯流排方向控制模組208。匯流排方向控制模組208根據解析後的第一信號包中第一參數資訊,產生第一控制信號。具體地,該第一控制信號包括了指示方向切換模組214的導通方向資訊,來決定主通道的導通方向。具體地,在一個實施例中,當存儲卡106接收完主機設備102所發送的第一信號包以後,方向切換模組214根據該導通方向資訊,決定導通的方向。由於不涉及信號緣的檢測,只需要取樣主機設備102發送的信號包或者對資料進行處理,信號傳輸系統不會出現信號疊加產生的雙驅現象。匯流排方向控制模組208根據接收的第一信號包和存儲卡106當前工作模式下其介面的時序要求,即存儲卡106的介面(圖2中未示出)的時序要求,指示方向切換模組214進行方向切換。這裡所說的介面的時序要求是第一信號包中的指令/資料與時脈之間的相位關係要求。同時,當存儲卡106接收完主機設備102所發送的第一信號包以後,接收包解析模組210接收從存儲卡106回饋的第二信號包。
進一步地,方向切換模組214接收到匯流排方向控制器模組208發送的指示方向切換資訊的控制信號後(例如,上文提到的第一控制信號),輸出信號包至存儲卡106(例如主機設備102輸出至存儲卡106的第一信號包),而輸出時介面(包括主機設備的介面和存儲卡的介面)所需的時序資訊由當前的存儲卡的工作模式來決定。此外,時序調整模組,即存儲卡端時序調整模組212以及主機端時序調整模組216還配置成根據第二參數和主機設備指示的存儲卡的工作模式來調整輸出時序資訊,確保主機設備102的介面(圖2未示出)或者存儲卡106的介面(圖2未示出)的時序滿足規範所需的要求,從而保證主機設備102和存儲卡106之間的信號傳輸準確。具體地,這裡的第二參數是指滿足存儲卡106所需要的工作模式的參數值,由主機設備102所配置。
舉例說明,介面電路204中還包括存儲卡端時序調整模組212、主機端時序調整模組216以及參數配置與狀態模組218。其中存儲卡端時序調整模組212和主機端時序調整模組216具有相似的結構和功能,均配置成根據存儲卡106不同的工作模式,以及主機設備102對存儲卡106配置的第二參數調整輸出滿足規範的時序資訊。這裡的第二參數是指滿足存儲卡106所需要的工作模式的參數值,由主機設備102所配置。具體來說,當發送包解析模組206解析得到到存儲卡106當前的工作模式以後,存儲卡端的時序調整模組212可根據當前存儲卡106的工作模式以及介面所需要時序要求進行調整,使得存儲卡端的時序調整模組212輸出的時序滿足規範所需的要求。在一個實施例中,存儲卡端的時序調整模組212配置成根據時脈信號、第二參數以及指令/資料信號通過選擇以及邏輯運算,輸出滿足規範的時序。這裡所說的時序是指指令/資料與時脈之間的相位關係。同理,主機端時序調整模組216調整規範時序使得時序滿足主機設備102端的介面的規範時序。而參數配置與狀態模組218配置接收主機設備102對存儲卡106所設置的參數資訊,例如第二參數,以及存儲介面電路204中各個模組的狀態資訊。
通過上述公開的介面電路204、主機設備102以及存儲卡106所組成的信號傳輸系統200,介面電路204不需要檢測信號的變化,只需要取樣接收的信號或者資料分析處理,有效的避免檢測信號緣所需的檢測電路。同時,當主機設備102端和存儲卡106端的介面(圖2未示出)接收到雜訊信號時,由於介面電路204內的各個模組沒有啟動,對應介面處於禁用狀態,有效的避免了雜訊信號的干擾。針對現有技術中,模組傳輸延時所產生的匯流排信號有效視窗變小,無法保證時序而導致取樣結果誤差的情況,可以通過本發明中公開的調整輸出的時序資訊,即調整滿足介面要求的時序資訊,使得信號從一端傳輸至另一端時,例如主機設備102到存儲卡106端,信號有效視窗保持相對合適的大小,繼而保證信號被正確取樣。
本領域技術人員可以理解的是,介面電路204可應用於各種設備如數位攝像機、數位照相機、電視、機上盒、個人電腦、手機、存儲卡及存儲卡讀卡器。
圖3所示為根據本發明圖2所示的實施例中介面電路204內存儲卡端時序調整模組212的方塊圖。圖3將結合圖2來描述。存儲卡端時序調整模組212具體包括有:邏輯選擇單元322、時脈相位調整單元324以及觸發器326。邏輯選擇單元322接收的指令和/或資料信號,包括多路指令和/或資料信號(下文將簡稱多路信號)。邏輯選擇單元322從多路信號中根據當前存儲卡106的工作狀態選取與工作狀態對應的信號(即對應的指令信號和/或對應的資料信號),時脈相位調整單元324接收時脈信號和存儲卡的第二參數,並根據第二參數調整時脈信號。這裡的第二參數是指主機設備102根據存儲卡106的類型所配置的滿足存儲卡所需要的工作模式的參數。關於主機設備102配置存儲卡106的參數的方法以及規則,在申請人的發明專利申請案“介面電路、信號傳輸系統及其參數配置方法”(申請號:106117338)中有詳細的描述,在此不再贅述。
進一步地,調整後的時脈信號與邏輯選擇單元322輸出的選擇後的指令和/或資料信號輸出到觸發器326。具體地,觸發器326所輸出的信號為調整後的時脈下所取樣的指令和或資料信號,也稱之為輸出了滿足介面所需要的規範的時序要求的信號,簡稱第一時序信號,該第一時序信號是通過調整存儲卡端的時序調整模組212接收的第一信號包(即圖3中所示的多路指令/資料以及時脈信號產生。同理,主機端的時序調整模組216根據存儲卡106返回的第二信號包輸出滿足主機端介面所需要的規範時序信號,簡稱第二時序信號,具體通過調整第二信號包內的時脈信號產生第二時序信號。主機端的時序調整模組216具體功能與存儲卡端時序調整模組212的功能類似,調整第二時序信號的方法與調整第一時序信號的方法相同,為避免累贅,將不再詳細描述。
本領域的技術人員應該理解,上文所提到的指令信號是指主機設備控制存儲卡的指示和命令,具體是指存儲卡所需要完成的操作,比如讀操作、寫操作等等。而資料信號是指主機設備和存儲卡之間傳輸的資訊,比如存儲在存儲卡中的文本、視頻、或者任何存儲卡上存儲的資訊。而時脈信號是指主機設備中的時脈發生器產生的,用於同步主機設備和存儲卡的時脈,在時脈信號的有效緣發生時刻,也就是指令信號/和/或資料信號取樣時刻。具體的,比如當調整後的時脈信號發生跳變時,例如時脈信號出現上升緣時,觸發器326取樣指令和/或資料信號的值。本發明所取樣的指令和/或資料,具有準確度高,其通信穩定的優點。由於選取了最好的時脈相位,則資料取樣點位於有效視窗的中間,這樣工作更加穩定。
圖4所示為根據本發明一實施例的主機設備102與存儲卡106間信號通信流程的示意圖400。圖4 將結合圖2進行描述。圖4所涵蓋的具體操作步驟僅僅為示例性說明,也就是說,本發明實施例對於其他合理的操作流程或對圖4進行改進的操作步驟同樣適用。
在步驟401中,主機設備102(比如:手機)向存儲卡106發送第一信號包,比如包括了讀取存儲卡的讀取指令信號、主機設備發送的資料信號以及時脈信號。具體地,介面電路204接收第一信號包。
步驟402中,介面電路204中的發送包解析模組206接收主機設備的第一信號包,並解析第一信號包中指令的類型和與存儲卡工作模式相對應的第一參數。具體地,指令類型以及對應的第一參數中包括的資訊有存儲卡的工作模式、工作頻率以及主機設備和存儲卡的驅動等資訊。
發送包解析模組206將解析後的指令信號、資料信號和對應的第一參數發送至匯流排方向控制模組208。步驟404,匯流排方向控制模組208接收到對應第一參數後,結合第一信號包,產生相應的第一控制信號,來控制方向切換。具體地,匯流排方向控制模組208內包含有狀態機(圖2中未示出),狀態機根據第一參數發生的變化(與接收第一信號包之前比較)確定導通方向。
同時地,主機設備102發送的第一信號包通過方向切換模組214向存儲卡輸出,同時存儲卡時序調整模組對第一信號包中的時脈信號進行時序調整,並輸出第一時序信號,即步驟403。存儲卡106接收到主機設備102的第一信號包後,執行步驟406,存儲卡106返回第二信號包至接收包解析模組210。
步驟405,方向切換模組214接收到匯流排方向控制模組208傳送的第一控制信號後,其中第一控制信號包括了指示導通方向的資訊,方向切換模組214根據導通方向資訊切換方向。具體地,方向切換模組214切換方向前,需要判斷存儲卡是否已經接收完第一信號包。換句話說,只有在存儲卡106已經接收完第一信號包的情況下,才會根據導通方向資訊切換方向。
步驟407,接收包解析模組210接收到步驟406返回的第二信號包。
步驟408,第二信號包通過方向切換模組214向主機設備102傳輸,主機端時序調整模組216調整第二信號包中的時序信號,輸出第二時序信號。
步驟409,接收包解析模組210解析第二信號包,獲取存儲卡的工作狀態,匯流排方向控制模組208與接收包解析模組210耦合產生第二控制信號,併發送給方向切換模組214。
步驟410,方向切換模組214收到匯流排方向控制模組208發送的第二控制信號後,判斷何時跳轉切換方向。具體地,方向切換模組214收到接收包解析模組210發送的資料資訊後,且主機設備接收到第二信號包後,切換方向。
其中,步驟408與步驟409沒有先後順序,主機端時序調整模組216將調整後的時序信號,即第二時序信號輸出至主機設備102。
以上所述僅為本發明的較佳實施例而已,並不用以限制本發明,凡在本發明的精神和原則之內所作的任何修改、等同替換和改進等,均應包含在本發明的保護範圍之內。
100‧‧‧信號傳輸系統
102‧‧‧主機設備
104‧‧‧介面電路
106‧‧‧存儲卡
1041‧‧‧主機端輸入模組
1042‧‧‧存儲卡端輸入模組
1043‧‧‧信號緣檢測模組
1044‧‧‧信號緣檢測模組
1045‧‧‧存儲卡端輸出模組
1046‧‧‧主機端輸出模組
200‧‧‧信號傳輸系統
204‧‧‧介面電路
206‧‧‧發送包解析模組
208‧‧‧匯流排方向控制模組
210‧‧‧接收包解析模組
212‧‧‧存儲卡端時序調整模組
214‧‧‧方向切換模組
216‧‧‧主機端時序調整模組
218‧‧‧參數配置與狀態模組
322‧‧‧邏輯選擇單元
324‧‧‧時脈相位調整單元
326‧‧‧觸發器
400‧‧‧流程
401、402、403、404、405、406、407、408、409、410‧‧‧步驟
第1圖係現有技術信號傳輸系統的方塊圖。 第2圖係根據本發明一實施例的信號傳輸系統的方塊圖。 第3所示根為根據圖2中信號傳輸系統內的存儲卡端的時序調整模組的方塊圖。 第4圖係根據圖2中信號傳輸系統的工作流程圖。
Claims (12)
- 一種介面電路,連接在一主機設備與一存儲卡之間,該主機設備與該存儲卡之間通過該介面電路執行半雙工通信,並且該介面電路利用解析介面協定切換該主機設備與該存儲卡之間的一通信方向,該介面電路包括:一發送包解析模組,配置成從該主機設備接收一第一信號包,並解析該第一信號包獲取該主機設備和該存儲卡的一工作狀態;一匯流排方向控制模組,與該發送包解析模組耦合,配置成根據該第一信號包中的一第一參數產生一第一控制信號,該第一控制信號包括指示連接該主機設備與該存儲卡的一通路的一導通方向資訊;以及一方向切換模組,與該匯流排方向控制模組耦合,配置成根據該第一控制信號控制連接該主機設備與該存儲卡的該通路的一導通方向。
- 根據申請專利範圍第1項的介面電路,其中,該介面電路還包括:一時序調整模組,與該方向切換模組耦合,配置成調整該第一信號包中的一時脈信號使其滿足一介面時序要求,其中,該介面時序要求是指指令/資料與時脈的一相位關係,且其中,該相位關係由該存儲卡的一當前工作模式和一工作頻率確定。
- 根據申請專利範圍第權利求2項的介面電路,其中,該時序調整模組還包括:一時脈相位調整單元,配置成根據該時脈信號和一第二參數調整該時脈信號的一相位,其中,該第二參數是該主機設備根據該存儲卡的一類型以及一工作模式所配置。
- 根據專利申請範圍第1項的介面電路,其中,該時序調整模組還包括一觸發器,配置成接收該第一信號包中的一指令/資料信號以及一調整相位後的時脈信號,並輸出滿足介面時序需求的時序信號,其中,該時序信號反應該調整相位後的時脈信號與該指令/資料信號之間的一相位關係。
- 根據專利申請範圍第1項的介面電路,其中,該存儲卡接收到該主機設備發送的該第一信號包,以及接收到一時序信號後,返回一第二信號包至該主機設備,其中,該介面電路還包括一接收包解析模組,配置成從該存儲卡接收一第二信號包並解析該第二信號包獲取該存儲卡的一工作狀態,該匯流排方向控制模組與該接收包解析模組耦合產生一第二控制信號,該第二控制信號包括指示連接該主機設備與該存儲卡的該通路的該導通方向資訊。
- 一種信號傳輸系統,包括一主機設備、一介面電路以及一存儲卡,該主機設備通過該介面電路與該存儲卡執行半雙工通信,並且該介面電路利用解析介面協定,切換該主機設備與該存儲卡之間的通信方向,其中,該信號傳輸系統包括:該主機設備,將第一信號包發送給該介面電路進行解析;該介面電路,與該主機設備耦接,用於解析該第一信號包,獲取該主機設備與該存儲卡之間通道導通的方向資訊,其中包括:一發送包解析模組,配置成從主機設備接收第一信號包,並解析該第一信號包獲取該主機設備和該存儲卡的工作狀態;一匯流排方向控制模組,與發送包解析模組耦合,配置成根據該第一信號包中的第一參數產生第一控制信號,該第一控制信號包括指示連接該主機設備與該存儲卡的通路的導通方向資訊;一方向切換模組,與該匯流排方向控制模組耦合,配置成根據該第一控制信號導通連接該主機設備與該存儲卡的該通路;以及該存儲卡,返回第二信號包至該介面電路。
- 根據專利申請範圍第6項之信號傳輸系統,其中,該介面電路還包括:一時序調整模組,與該方向切換模組耦合,配置成調整該第一信號包中的時脈信號使其滿足一介面時序要求,其中,該介面時序要求由該存儲卡的當前工作模式和工作頻率確定。
- 根據專利申請範圍第7項之信號傳輸系統,其中,該時序調整模組還包括:一時脈相位調整單元,配置成根據一時脈信號和一第二參數調整該時脈信號的一相位,其中,該第二參數是該主機設備根據該存儲卡的類型以及工作模式所配置。
- 根據專利申請範圍第6項之信號傳輸系統,其中,該時序調整模組還包括一觸發器,配置成接收該第一信號包中的一指令/資料信號以及一調整相位後的時脈信號,並輸出滿足一介面時序需求的一信號,其中,該時序需求反應該調整相位後的時脈信號與該指令/資料信號之間的一相位關係。
- 根據專利申請範圍第6項之信號傳輸系統,其中,該存儲卡返回第二信號包,其中,該介面電路還包括一接收包解析模組,配置成從該存儲卡接收一第二信號包並解析該第二信號包獲取該存儲卡的一工作狀態,該匯流排方向控制模組與該接收包解析模組耦合產生一第二控制信號,該第二控制信號包括指示連接該主機設備與該存儲卡的一通路的一導通方向資訊。
- 一種信號傳輸系統中的信號傳輸方法,該信號傳輸系統中包括一主機設備、一介面電路以及一存儲卡,該主機設備通過該介面電路與該存儲卡執行半雙工通信,並且該介面電路利用解析介面協定切換該主機設備與該存儲卡之間的一通信方向,包括:該主機設備向該存儲卡發送一第一信號包;該介面電路解析該第一信號包並獲取該第一信號包中指令的類型以及與該存儲卡工作模式對應的一第一參數;根據對應的該第一參數產生一方向切換信號,切換該主機設備與該存儲卡之間通道的一導通方向;該介面電路接收該存儲卡返回的一第二信號包; 該介面電路根據接收到的該第二信號包判斷何時跳轉,以及切換該主機設備與該存儲卡之間的該導通方向。
- 根據專利申請範圍第11項之信號傳輸系統中的信號傳輸方法,還包括:根據該主機設備發送的該第一信號包調整輸出至該存儲卡的一第一時序信號;以及根據該存儲卡返回至該介面電路的一該第二信號包調整輸出至該主機設備的一第二時序信號。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710224557.7 | 2017-04-07 | ||
??201710224557.7 | 2017-04-07 | ||
CN201710224557.7A CN108694144B (zh) | 2017-04-07 | 2017-04-07 | 接口电路、信号传输系统及其信号传输方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201838391A true TW201838391A (zh) | 2018-10-16 |
TWI681652B TWI681652B (zh) | 2020-01-01 |
Family
ID=63711037
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107109879A TWI681652B (zh) | 2017-04-07 | 2018-03-22 | 介面電路、信號傳輸系統及其信號傳輸方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10585840B2 (zh) |
CN (1) | CN108694144B (zh) |
TW (1) | TWI681652B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10936046B2 (en) * | 2018-06-11 | 2021-03-02 | Silicon Motion, Inc. | Method for performing power saving control in a memory device, associated memory device and memory controller thereof, and associated electronic device |
CN111124978B (zh) | 2019-10-30 | 2021-07-06 | 苏州浪潮智能科技有限公司 | 一种并行总线相位校正的方法及装置 |
CN113064605B (zh) * | 2021-03-26 | 2023-09-15 | 中国航空无线电电子研究所 | 基于配置的多数据卡自动识别与卸载方法 |
CN113297108B (zh) * | 2021-05-26 | 2023-11-10 | 上海创景信息科技有限公司 | 适用于半双工总线信号方向控制的电路结构及控制方法 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3006524B2 (ja) * | 1996-12-25 | 2000-02-07 | 日本電気株式会社 | 双方向遷移数削減インターフェース回路 |
US7539803B2 (en) * | 2003-06-13 | 2009-05-26 | Agere Systems Inc. | Bi-directional interface for low data rate application |
DE102004038213A1 (de) * | 2004-08-05 | 2006-03-16 | Robert Bosch Gmbh | Verfahren und Vorrichtung zum Zugriff auf Daten eines Botschaftsspeichers eines Kommunikationsbausteins |
WO2009153944A1 (ja) * | 2008-06-20 | 2009-12-23 | パナソニック株式会社 | データ通信システム、通信装置及び通信方法 |
US8412263B2 (en) * | 2008-12-04 | 2013-04-02 | Intel Corporation | Coexistence interface for multiple radio modules using a reduced number of connections |
TWI454067B (zh) * | 2009-03-10 | 2014-09-21 | Realtek Semiconductor Corp | 接收裝置與方法 |
JP2013511078A (ja) * | 2009-11-13 | 2013-03-28 | イメーション コーポレイション | 接続の確認のためのデバイスおよび方法 |
CN101834695B (zh) * | 2010-03-18 | 2012-10-24 | 中北大学 | 自适应多路串行冗余高速总线 |
US8738827B2 (en) * | 2011-07-18 | 2014-05-27 | O2Micro International Ltd. | Circuits and methods for providing communication between a memory card and a host device |
US10101763B2 (en) * | 2015-07-29 | 2018-10-16 | Sandisk Technologies Inc. | Interface adjustment processes for a data storage device |
-
2017
- 2017-04-07 CN CN201710224557.7A patent/CN108694144B/zh active Active
-
2018
- 2018-03-22 TW TW107109879A patent/TWI681652B/zh not_active IP Right Cessation
- 2018-03-28 US US15/939,057 patent/US10585840B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
TWI681652B (zh) | 2020-01-01 |
CN108694144B (zh) | 2021-08-03 |
CN108694144A (zh) | 2018-10-23 |
US20180293201A1 (en) | 2018-10-11 |
US10585840B2 (en) | 2020-03-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI681652B (zh) | 介面電路、信號傳輸系統及其信號傳輸方法 | |
US11386033B2 (en) | Extending multichip package link off package | |
US9001950B2 (en) | Information processing apparatus, serial communication system, method of initialization of communication therefor, and serial communication apparatus | |
US8548069B2 (en) | Data transmission system capable of transmitting interrupt signal without interrupt gate period | |
KR101911059B1 (ko) | Ufs 인터페이스의 테스트 방법 및 이의 테스트 방법으로 테스트를 수행하는 메모리 장치 | |
US9535451B2 (en) | Embedded multimedia card using unidirectional data strobe signal, host for controlling the same, and related methods of operation | |
US8489912B2 (en) | Command protocol for adjustment of write timing delay | |
US8006008B2 (en) | Apparatus and method for data processing having an on-chip or off-chip interconnect between two or more devices | |
CN109800192B (zh) | 电子设备、fpga芯片及其接口电路 | |
US20060250158A1 (en) | Device and method for matching output impedance in signal transmission system | |
KR102577825B1 (ko) | 송신기, 수신기, 데이터 전송 시스템 및 데이터 전송 방법 | |
US20140082269A1 (en) | EMBEDDED MULTIMEDIA CARD (eMMC), HOST CONTROLLING SAME, AND METHOD OF OPERATING eMMC SYSTEM | |
US6715095B1 (en) | Method and circuitry for switching from a synchronous mode of operation to an asynchronous mode of operation without any loss of data | |
CN102385912B (zh) | 进行采样相位设定的主控制器、半导体装置以及方法 | |
US20190372749A1 (en) | Communication device | |
JP2002183692A (ja) | Icカードおよびicカードシステム | |
US20150346761A1 (en) | Communication apparatus and method for controlling communication apparatus | |
US6748513B1 (en) | Method and apparatus for a low latency source-synchronous address receiver for a host system bus in a memory controller | |
CN115934436B (zh) | 一种光通信总线测试板卡 | |
US9007114B2 (en) | Semiconductor device including clock signal generation unit | |
TWI632463B (zh) | 介面電路、信號傳輸系統及其參數配置方法 | |
CN111159788B (zh) | 基于mmcsd控制器的安全设备区域访问方法、装置及介质 | |
KR20230138037A (ko) | 플래시 메모리 칩을 최적화하기 위한 방법 및 관련된 장치 | |
US20080320239A1 (en) | Data storage system | |
CN116931464A (zh) | 控制设备及设备控制方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |