TW201826081A - 供電電源及其控制方法 - Google Patents
供電電源及其控制方法 Download PDFInfo
- Publication number
- TW201826081A TW201826081A TW106143543A TW106143543A TW201826081A TW 201826081 A TW201826081 A TW 201826081A TW 106143543 A TW106143543 A TW 106143543A TW 106143543 A TW106143543 A TW 106143543A TW 201826081 A TW201826081 A TW 201826081A
- Authority
- TW
- Taiwan
- Prior art keywords
- identification code
- voltage
- autonomous
- processor
- voltage identification
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/266—Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/28—Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Sources (AREA)
- Direct Current Feeding And Distribution (AREA)
Abstract
公開了供電電源及其控制方法。供電電源包括根據參考電壓將輸入電壓轉換為輸出電壓的電壓調整器。控制方法包括接收處理器發出的電壓識別編碼,當處理器發出的電壓識別編碼在第一預設時間長度內保持不變時,提供變化的自主電壓識別編碼,響應於處理器發出的電壓識別編碼和自主電壓識別編碼之和,提供參考電壓,以及根據參考電壓調整輸出電壓。
Description
本發明的實施例關於一種電子電路,更具體地說,尤其關於一種供電電源及其控制方法。
在計算機系統中,中央處理器(CPU)的工作電壓需要隨著其工作模式的變化而變化,電壓調整器用來提供輸出電壓以給中央處理器供電。所述電壓調整器接收中央處理器發送的電壓識別編碼(voltage identification code),並根據中央處理器發送的電壓識別編碼調整輸出電壓,以滿足中央處理器在不同工作模式下對輸出電壓的需求。 圖1為現有的用於中央處理器的供電電源方塊圖100。中央處理器21發送電壓識別編碼VID至電壓調整器20,電壓調整器20基於電壓識別編碼VID在電容C1兩端提供輸出電壓Vo,輸出電壓Vo即為中央處理器21的工作電壓。然而,由於電壓識別編碼VID的變化周期不可控,導致流過電容C1的電流Icap的變化周期可能落入音頻範圍,從而帶來音頻雜訊。
為解決上述技術問題,本發明提供一種供電電源及其控制方法。 根據本發明實施例的一種供電電源的控制方法,所述供電電源包括根據參考電壓將輸入電壓轉換為輸出電壓的電壓調整器,所述控制方法包括:接收處理器發出的電壓識別編碼;根據處理器發出的電壓識別編碼提供自主電壓識別編碼,當處理器發出的電壓識別編碼在第一預設時間長度內保持不變時,更新自主電壓識別編碼;響應於處理器發出的電壓識別編碼和自主電壓識別編碼,提供參考電壓;以及根據參考電壓調整輸出電壓。 根據本發明實施例的一種供電電源,包括:參考電壓產生電路,接收處理器發出的電壓識別編碼,並根據處理器發出的電壓識別編碼產生自主電壓識別編碼,所述參考電壓產生電路基於處理器發出的電壓識別編碼和自主電壓識別編碼之和提供參考電壓;以及電壓調整器,耦接至參考電壓產生電路以接收參考電壓,所述電壓調整器根據參考電壓將輸入電壓轉換為輸出電壓;其中當處理器發出的電壓識別編碼在第一預設時間長度內保持不變時,更新自主電壓識別編碼。 根據本發明實施例中一種供電電源的控制方法,所述供電電源包括根據參考電壓將輸入電壓轉換為輸出電壓的電壓調整器,所述控制方法包括:接收處理器發出的電壓識別編碼;當處理器發出的電壓識別編碼在預設時間長度內保持不變時,提供變化的自主電壓識別編碼;響應於處理器發出的電壓識別編碼和自主電壓識別編碼之和,提供參考電壓;以及根據參考電壓調整輸出電壓。 根據本發明實施例的供電電源及其控制方法,透過提供自主電壓識別編碼,消除供電電源在電容上帶來的音頻雜訊。
下面將詳細描述本發明的具體實施例,應當注意,這裏描述的實施例只用於舉例說明,並不用於限制本發明。在以下描述中,為了提供對本發明的透徹理解,闡述了大量特定細節。然而,對於本領域普通技術人員顯而易見的是:不必採用這些特定細節來實行本發明。在其他實例中,為了避免混淆本發明,未具體描述公知的電路、材料或方法。 在整個說明書中,對“一個實施例”、“實施例”、“一個示例”或“示例”的提及意味著:結合該實施例或示例描述的特定特徵、結構或特性被包含在本發明至少一個實施例中。因此,在整個說明書的各個地方出現的短語“在一個實施例中”、“在實施例中”、“一個示例”或“示例”不一定都指同一實施例或示例。此外,可以以任何適當的組合和、或子組合將特定的特徵、結構或特性組合在一個或多個實施例或示例中。此外,本領域普通技術人員應當理解,在此提供的附圖都是為了說明的目的,並且附圖不一定是按比例繪製的。應當理解,當稱元件“耦接到”或“連接到”另一元件時,它可以是直接耦接或耦接到另一元件或者可以存在中間元件。相反,當稱元件“直接耦接到”或“直接連接到”另一元件時,不存在中間元件。相同的附圖標記指示相同的元件。這裏使用的術語“和/或”包括一個或多個相關列出的項目的任何和所有組合。 針對背景技術中提出的問題,本發明的實施例提出了一種供電電源及其控制方法。所述供電電源根據處理器發出的電壓識別編碼VID自適應的產生自主電壓識別編碼VID2,並響應於處理器發出的電壓識別編碼VID和自主電壓識別編碼VID2提供參考電壓,以根據參考電壓調整供電電源提供的輸出電壓。 圖2示出了根據本發明一實施例的供電電源200的電路方塊圖。供電電源200包括參考電壓產生電路10和電壓調整器20。參考電壓產生電路10接收處理器30發出的電壓識別編碼VID,並根據處理器30發出的電壓識別編碼VID提供參考電壓Vref。參考電壓產生電路10例如可以透過串列通信或者並列通信來接收處理器30發出的電壓識別編碼VID。處理器30例如可以是中央處理器(CPU)、圖形處理器(GPU)或者其他類型的信號處理器。電壓調整器20耦接至參考電壓產生電路10以接收參考電壓Vref,並根據參考電壓Vref將輸入電壓Vin轉換為輸出電壓Vo。在一個實施例中,電壓調整器包括開關電路和控制電路,其中開關電路包括至少一個功率電晶體,控制電路根據參考電壓Vref和輸出電壓Vo提供開關控制信號以控制所述至少一個功率電晶體。 根據處理器30發出的電壓識別編碼VID提供參考電壓Vref的方法如圖3的流程圖300所示,包括步驟S11~S13。 在步驟S11,參考電壓產生電路10接收處理器30發出的電壓識別編碼VID。 在步驟S12,當處理器30發出的電壓識別編碼VID在第一預設時間長度內保持不變時,更新自主電壓識別編碼VID2。在一個實施例中,自主電壓識別編碼VID2的初始值為零,更新自主電壓識別編碼VID2也就是提供變化的自主電壓識別編碼VID2。本領域普通技術人員可知,處理器30發出的電壓識別編碼VID更新,也就意味著處理器發出的電壓識別編碼VID發生變化;處理器30發出的電壓識別編碼VID保持不變,也就是沒有更新。同樣的,本領域普通技術人員可知,自主電壓識別編碼VID2更新,也就是自主電壓識別編碼VID2發生變化;自主電壓識別編碼VID2保持不變,也就是沒有更新。在一個實施例中,更新自主電壓識別編碼VID2包括步驟31~33。在步驟31,以第一斜率將自主電壓識別編碼VID2從零增大至目標幅值。在步驟32,以第二斜率將自主電壓識別編碼VID2從目標幅值減小至零。在一個實施例中,第一斜率等於第二斜率。在一個實施例中,第一斜率、第二斜率、以及目標幅值可調整,例如可以透過程式設置,從而控制自主電壓識別編碼VID2的更新時間長度等於或小於第二預設時間長度,從而在第二預設時間長度內完成更新自主電壓識別編碼VID2。在一個實施例中,第二預設時間長度與第一預設時間長度之和小於50微秒(μs)。在步驟S33,在自主電壓識別編碼VID2變化過程中,若處理器30發出的電壓識別編碼VID有更新,則自主電壓識別編碼VID2停止更新並直接減小至零。 在步驟S13,響應於處理器30發出的電壓識別編碼VID和自主電壓識別編碼VID2,提供參考電壓Vref。在一個實施例中,響應於處理器30發出的電壓識別編碼VID和自主電壓識別編碼VID2提供參考電壓Vref包括:根據處理器30發出的電壓識別編碼VID與自主電壓識別編碼VID2之和提供參考電壓Vref。在圖3所示的實施例中,響應於處理器30發出的電壓識別編碼VID和自主電壓識別編碼VID2提供參考電壓Vref包括步驟34~35。在步驟34,根據處理器30發出的電壓識別編碼VID和自主電壓識別編碼VID2之和提供數位參考電壓信號DVref。在步驟35,透過數位至類比轉換,將數位參考電壓信號DVref轉換為類比的參考電壓Vref。 繼續圖2的描述。參考電壓產生電路10根據處理器30發出的電壓識別編碼VID產生自主電壓識別編碼VID2,並基於處理器30發出的電壓識別編碼VID和自主電壓識別編碼VID2之和提供參考電壓Vref。在圖2所示的實施例中,參考電壓產生電路10包括自適應電壓識別編碼發生模組11、數位參考電壓產生模組12、和數位至類比轉換電路13。自適應電壓識別編碼發生模組11接收處理器30發出的電壓識別編碼VID,並根據處理器30發出的電壓識別編碼VID提供自主電壓識別編碼VID2。數位參考電壓產生模組12接收處理器30發出的電壓識別編碼VID和自主電壓識別編碼VID2,並根據處理器30發出的電壓識別編碼VID和自主電壓識別編碼VID2提供數位參考電壓信號DVref。在一個實施例中,數位參考電壓產生模組12根據處理器30發出的電壓識別編碼VID與自主電壓識別編碼VID2之和提供數位參考信號DVref。數位至類比轉換電路13將數位參考電壓信號DVref經數位至類比轉換,轉換為參考電壓Vref。在一個實施例中,當處理器30發出的電壓識別編碼VID有更新時,根據處理器30發出的電壓識別編碼VID提供數位參考電壓信號DVref,例如DVref=VID;當處理器30發出的電壓識別編碼VID保持不變且自主電壓識別編碼VID2有更新時,根據處理器發出的電壓識別編碼VID和自主電壓識別編碼VID2提供數位參考電壓DVref,例如DVref=VID+VID2。 供電電源200透過自適應的產生自主電壓識別編碼VID2,可以在處理器30發出的電壓識別編碼VID的變化周期過長時,自適應的減小電壓調整器20提供的輸出電壓Vo的變化周期,從而避免流過電容C1的電流Icap的變化周期增大至音頻的範圍。 圖4示出了根據本發明一實施例的用於控制圖2所示供電電源200的方法流程圖400。圖4所示的控制方法包括步驟S41~S49。 在步驟S41,輸出電壓Vo達到與參考電壓Vref相對應的目標電壓時,計時器歸零,計時值Counter等於0。在一個實施例中,輸出電壓Vo達到與參考電壓Vref相對應的目標電壓包括:輸出電壓Vo進入參考電壓Vref的預設範圍。例如,若輸出電壓Vo大於臨限值Vth1且小於臨限值Vth2,則視為輸出電壓Vo進入參考電壓Vref的預設範圍。其中臨限值Vth1小於與參考電壓Vref相對應的目標電壓,臨限值Vth2大於與參考電壓Vref相對應的目標電壓。又例如,若輸出電壓Vo大於臨限值Vth1,則視為輸出電壓Vo進入參考電壓Vref的預設範圍。又例如,若輸出電壓Vo小於臨限值Vth2,則視為輸出電壓Vo進入參考電壓Vref的預設範圍。在另一個實施例中,輸出電壓Vo達到與參考電壓Vref相對應的目標電壓包括:輸出電壓Vo等於與參考電壓Vref相對應的目標電壓。 在步驟S42,計時器開始計時,計時值Counter增加,例如Counter=Counter+1。 在步驟S43,判斷處理器30發出的電壓識別編碼VID是否有更新。若處理器30發出的電壓識別編碼VID有更新,則經步驟S47返回步驟S41。若處理器30發出的電壓識別編碼VID無更新,則進入步驟S44,判斷計時值Counter是否等於預設值DTset,預設值DTset對應於第一預設時間長度Tset。當計時值Counter不等於預設值DTset時,返回步驟S42,計時值Counter繼續增加。當計時值Counter等於預設值DTset時,計時器的計時時間長度達到第一預設時間長度Tset,進入步驟S45。 在步驟S45,自適應電壓識別編碼發生模組11開始更新自主電壓識別編碼VID2。 在步驟S46,判斷處理器30發出的電壓識別編碼VID是否有更新。若處理器30發出的電壓識別編碼VID有更新,則經步驟S47返回步驟S41。若處理器30發出的電壓識別編碼VID無更新,則進入步驟S48。 在步驟S47,根據處理器30發出的電壓識別編碼VID調整參考電壓Vref。 在步驟S48,根據處理器30發出的電壓識別編碼VID和自主電壓識別編碼VID2之和VID+VID2調整參考電壓Vref。 在步驟S49,判斷自主電壓識別編碼VID2是否更新完成。當自主電壓識別編碼VID2更新完成時,返回步驟S41,否則返回步驟S46。在一個實施例中,自主電壓識別編碼VID2更新完成包括,自主電壓識別編碼VID2減小至零。 圖5示出了根據本發明一實施例的供電電源200的波形圖。圖5所示的波形圖從上至下依次為:處理器30發出的電壓識別編碼VID、自主電壓識別編碼VID2、輸出電壓Vo、以及流過電容C1的電流Icap的交流分量Icap_ac。圖5所示的實施例中,處理器30發出的電壓識別編碼VID具有初始值INI,初始值INI例如對應於處理器30處於正常工作模式下的工作電壓1.8V。自主電壓識別編碼VID2的初始值為0。在T1時刻,處理器30發出的電壓識別編碼VID更新完成,輸出電壓Vo達到與參考電壓Vref相對應的目標電壓,計時器歸零並開始計時。在計時時間長度尚未達到第一預設時間長度Tset的T2時刻,處理器30更新電壓識別編碼VID,計時器停止計時,參考電壓發生電路10根據處理器30發出的電壓識別編碼VID調整參考電壓Vref,從而輸出電壓Vo隨之改變。T3時刻,處理器30發出的電壓識別編碼VID更新完成,輸出電壓Vo達到與參考電壓Vref相對應的目標電壓,計時器歸零並開始計時。至T4時刻,計時時間長度達到第一預設時間長度Tset,自適應電壓識別編碼發生模組11更新自主電壓識別編碼VID2,參考電壓發生電路10根據處理器30發出的電壓識別編碼VID和自主電壓識別編碼VID2之和調整參考電壓Vref。在圖5所示的實施例中,自主電壓識別編碼VID2以第一斜率Rt1從零增大至目標幅值Ap,然後以第二斜率Rt2從目標幅值Ap減小至零,其中第一斜率Rt1、第二斜率Rt2以及目標幅值Ap可調。在一個實施例中,設置第一斜率Rt1、第二斜率Rt2以及目標幅值Ap使得自主電壓識別編碼VID2在第二預設時間長度Tset2內更新完成。在一個實施例中,流過電容C1的電流Icap的交流分量Icap_ac的最大周期T5-T3等於第一預設時間長度Tset與第二預設時間長度Tset2之和(Tset1+Tset2)。在一個實施例中,第一預設時間長度Tset1和第二預設時間長度Tset2之和小於50us。透過合理的設置第一預設時間長度Tset、第一斜率Rt1、第二斜率Rt2、以及目標幅值Ap,可以控制流過電容C1的電流Icap的交流分量Icap_ac的周期不會增大至音頻範圍,例如小於50μs。在一個實施例中,第一斜率Rt1等於第二斜率Rt2。 在T5時刻,自主電壓識別編碼VID2更新完成,處理器30發出的電壓識別編碼VID和自主電壓識別編碼VID2均無變化,輸出電壓Vo達到與參考電壓Vref相對應的目標電壓,計時器歸零並開始計時。在計時時間長度尚未達到第一預設時間長度Tset的T6時刻,處理器30更新電壓識別編碼VID,計時器停止計時,參考電壓發生電路10根據處理器30發出的電壓識別編碼VID調整參考電壓Vref。 在T7、T8時刻,在自主電壓識別編碼VID2更新過程中,處理器30更新電壓識別編碼VID時,自主電壓識別編碼VID2停止更新,並從現行值直接減小至零。 圖6示出了根據本發明一實施例的圖2所示的自適應電壓識別編碼發生模組11的結構圖。圖6所示的實施例中,自適應電壓識別編碼發生模組11包括計時啓動單元61、計時單元62 以及自主電壓識別編碼產生單元63。計時啓動單元61根據輸出電壓Vo和參考電壓Vref提供計時啓動信號Trig。計時單元62接收計時啓動信號Trig,並提供計時完成指示信號CPL。在一個實施例中,當輸出電壓Vo進入參考電壓Vref的預設範圍時,計時啓動信號Trig控制計時單元62開始計時。當計時單元62的計時時間長度達到與預設值DTset對應的第一預設時間長度Tset時,計時單元62停止計時,計時完成指示信號CPL翻轉,指示計時完成。在一個實施例中,計時單元62還接收處理器30發出的電壓識別編碼VID,當處理器30發出的電壓識別編碼VID發生變化時,計時單元62停止計時,計時完成指示信號CPL不翻轉,指示計時未完成。自主電壓識別編碼產生單元63接收計時完成指示信號CPL、目標幅值Ap、以及斜率信號Rt,並提供自主電壓識別編碼VID2。在一個實施例中,當計時完成指示信號CPL指示計時完成時,自主電壓識別編碼VID2以與斜率信號Rt相對應的斜率增大至目標幅值Ap,然後以同樣的斜率從目標幅值Ap減小至零。在一個實施例中,自主電壓識別編碼產生單元63還接收處理器30發出的電壓識別編碼VID,當處理器30發出的電壓識別編碼VID有更新時,自主電壓識別編碼VID2直接從現行值恢復減小至零。 圖7示出了根據本發明另一實施例的圖2所示的自適應電壓識別編碼發生模組11的結構圖。在圖7所示的實施例中,計時啓動單元61根據處理器30發出的電壓識別編碼VID和自主電壓識別編碼VID2提供計時啓動信號Trig。在一個實施例中,當處理器30發出的電壓識別編碼VID及自主電壓識別編碼VID2均不變時,計時啓動信號Trig控制計時單元62開始計時。 雖然已參照幾個典型實施例描述了本發明,但應當理解,所用的術語是說明和示例性、而非限制性的術語。由於本發明能够以多種形式具體實施而不脫離發明的精神或實質,所以應當理解,上述實施例不限於任何前述的細節,而應在隨附申請專利範圍所限定的精神和範圍內廣泛地解釋,因此落入申請專利範圍或其等效範圍內的全部變化和改型都應為隨附申請專利範圍所涵蓋。
10‧‧‧參考電壓產生電路
11‧‧‧自適應電壓識別編碼發生模組
12‧‧‧數位參考電壓產生模組
13‧‧‧數位至類比轉換電路
20‧‧‧電壓調整器
21‧‧‧中央處理器
61‧‧‧計時啟動單元
62‧‧‧計時單元
63‧‧‧自主電壓識別編碼產生單元
100‧‧‧供電電源
200‧‧‧供電電源
為了更好的理解本發明,將根據以下附圖對本發明進行詳細描述: 圖1示出了現有的用於中央處理器的供電電源方塊圖100; 圖2示出了根據本發明一實施例的供電電源200的電路方塊圖; 圖3示出了根據本發明一實施例的圖2所示的參考電壓產生電路10根據處理器發出的電壓識別編碼產生參考電壓的流程圖300; 圖4示出了根據本發明一實施例的用於控制圖2所示供電電源200的方法流程圖400; 圖5示出了根據本發明一實施例的供電電源200的波形圖; 圖6示出了根據本發明一實施例的圖2所示的自適應電壓識別編碼發生模組11的結構圖; 圖7示出了根據本發明另一實施例的圖2所示的自適應電壓識別編碼發生模組11的結構圖。
Claims (15)
- 一種供電電源的控制方法,所述供電電源包括根據參考電壓將輸入電壓轉換為輸出電壓的電壓調整器,所述控制方法包括: 接收處理器發出的電壓識別編碼; 根據該處理器發出的該電壓識別編碼提供自主電壓識別編碼,當該處理器發出的該電壓識別編碼在第一預設時間長度內保持不變時,更新該自主電壓識別編碼; 響應於該處理器發出的該電壓識別編碼和該自主電壓識別編碼,提供參考電壓;以及 根據該參考電壓調整輸出電壓。
- 如申請專利範圍第1項所述的控制方法,還包括: 當該輸出電壓達到與該參考電壓對應的目標電壓時,開始計時; 當計時時間長度達到第一預設時間長度前該處理器發出的該電壓識別編碼有更新時,根據該處理器發出的該電壓識別編碼調整該參考電壓;以及 當計時時間長度達到該第一預設時間長度且該處理器發出的該電壓識別編碼在該第一預設時間長度內保持不變時,在第二預設時間長度內更新該自主電壓識別編碼,並根據該處理器發出的該電壓識別編碼和該自主電壓識別編碼調整該參考電壓。
- 如申請專利範圍第2項所述的控制方法,其中該第一預設時間長度與該第二預設時間長度之和小於50微秒(μs)。
- 如申請專利範圍第1項所述的控制方法,還包括:在該自主電壓識別編碼更新過程中,若該處理器發出的該電壓識別編碼有更新,則該自主電壓識別編碼停止更新並減小至零。
- 如申請專利範圍第1項所述的控制方法,其中更新該自主電壓識別編碼包括: 以第一斜率將該自主電壓識別編碼增大至目標幅值;以及 以第二斜率將該自主電壓識別編碼從所述目標幅值減小。
- 如申請專利範圍第1項所述控制方法,其中響應於該處理器發出的該電壓識別編碼和該自主電壓識別編碼提供該參考電壓包括: 根據該處理器發出的該電壓識別編碼與該自主電壓識別編碼之和提供數位參考電壓信號;以及 透過數位至類比轉換,將數位參考電壓信號轉換為參考電壓。
- 一種供電電源,包括: 參考電壓產生電路,接收處理器發出的電壓識別編碼,並根據該處理器發出的該電壓識別編碼產生自主電壓識別編碼,所述參考電壓產生電路基於該處理器發出的該電壓識別編碼和該自主電壓識別編碼之和提供參考電壓;以及 電壓調整器,耦接至該參考電壓產生電路以接收該參考電壓,所述電壓調整器根據該參考電壓將輸入電壓轉換為輸出電壓;其中 當該處理器發出的該電壓識別編碼在第一預設時間長度內保持不變時,更新該自主電壓識別編碼。
- 如申請專利範圍第7項所述的供電電源,其中更新該自主電壓識別編碼包括: 以第一斜率增大該自主電壓識別編碼至目標幅值;以及 一旦該自主電壓識別編碼達到該目標幅值,以第二斜率減小該自主電壓識別編碼;其中 在該自主電壓識別編碼更新過程中,若該處理器發出的該電壓識別編碼有更新,則該自主電壓識別編碼停止更新並減小至零。
- 如申請專利範圍第8項所述的供電電源,還包括調整該第一斜率、該第二斜率、以及該目標幅值使得該自主電壓識別編碼的更新時間長度等於或小於第二預設時間長度。
- 如申請專利範圍第7項所述的供電電源,其中該參考電壓產生電路還包括: 自適應電壓識別編碼發生模組,根據該處理器發出的該電壓識別編碼提供該自主電壓識別編碼; 數位參考電壓產生模組,根據該處理器發出的該電壓識別編碼和該自主電壓識別編碼之和提供數位參考電壓信號;以及 數位至類比轉換電路,將該數位參考電壓信號經數位至類比轉換,轉換為該參考電壓。
- 如申請專利範圍第10項所述的供電電源,其中該自適應電壓識別編碼發生模組還包括: 計時啓動單元,根據該輸出電壓提供計時啓動信號; 計時單元,接收該計時啓動信號和該處理器發出的該電壓識別編碼,提供計時完成指示信號,其中當該輸出電壓進入該參考電壓的預設範圍時,計時啓動信號控制該計時單元開始計時,當該處理器發出的該電壓識別編碼有更新時,該計時單元停止計時,以及當該計時單元的計時時間長度達到該第一預設時間長度時,計時完成指示信號指示計時完成;以及 自主電壓識別編碼產生單元,接收該計時完成指示信號、該處理器發出的該電壓識別編碼、該目標幅值、斜率信號,提供該自主電壓識別編碼,其中當該計時完成指示信號指示計時完成時,該自主電壓識別編碼以與該斜率信號相對應的斜率增大至該目標幅值,然後以同樣的斜率減小至零,以及其中當該處理器發出的該電壓識別編碼有更新時,該自主電壓識別編碼直接從現行值減小至零。
- 一種供電電源的控制方法,所述供電電源包括根據參考電壓將輸入電壓轉換為輸出電壓的電壓調整器,所述控制方法包括: 接收處理器發出的電壓識別編碼; 當該處理器發出的該電壓識別編碼在預設時間長度內保持不變時,提供變化的自主電壓識別編碼; 響應於該處理器發出的該電壓識別編碼和該自主電壓識別編碼之和,提供參考電壓;以及 根據該參考電壓調整輸出電壓。
- 如申請專利範圍第12項所述的控制方法,其中提供該變化的自主電壓識別編碼包括: 以第一斜率將該自主電壓識別編碼增大至目標幅值;以及 以第二斜率將該自主電壓識別編碼從所述目標幅值減小;其中 在該自主電壓識別編碼變化過程中,若該處理器發出的該電壓識別編碼有更新,則該自主電壓識別編碼直接減小至零。
- 如申請專利範圍第12項所述的控制方法,還包括: 當該輸出電壓進入該參考電壓的預設範圍時,開始計時; 當計時時間長度達到預設時間長度前該處理器發出的該電壓識別編碼有更新時,停止計時;以及 當計時時間長度達到預設時間長度且該處理器發出的該電壓識別編碼在預設時間長度內保持不變時,提供該變化的自主電壓識別編碼。
- 如申請專利範圍第12項所述的控制方法,還包括: 當該處理器發出的該電壓識別編碼和該自主電壓識別編碼均不變時,開始計時; 當計時時間長度達到預設時間長度前該處理器發出的該電壓識別編碼有更新時,停止計時;以及 當計時時間長度達到預設時間長度且該處理器發出的該電壓識別編碼在預設時間長度內保持不變時,提供該變化的自主電壓識別編碼。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201611186304.7A CN106527644B (zh) | 2016-12-20 | 2016-12-20 | 一种供电电源及其控制方法 |
CN201611186304.7 | 2016-12-20 | ||
??201611186304.7 | 2016-12-20 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201826081A true TW201826081A (zh) | 2018-07-16 |
TWI656438B TWI656438B (zh) | 2019-04-11 |
Family
ID=58340452
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW106143543A TWI656438B (zh) | 2016-12-20 | 2017-12-12 | 供電電源及其控制方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10620677B2 (zh) |
CN (1) | CN106527644B (zh) |
TW (1) | TWI656438B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108549447B (zh) | 2018-03-23 | 2020-01-21 | 成都芯源系统有限公司 | 一种供电电源及其控制方法 |
US20240302882A1 (en) * | 2023-03-06 | 2024-09-12 | Meta Platforms Technologies, Llc | System and Method for Dynamic Voltage Control |
CN118605676A (zh) * | 2024-07-31 | 2024-09-06 | 苏州元脑智能科技有限公司 | 一种电压调整电路、方法、装置、介质及电子产品 |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5887177A (en) * | 1996-06-28 | 1999-03-23 | Apple Computer, Inc. | Host-controlled power management of a computer sound system |
JP3073853U (ja) * | 2000-01-07 | 2000-12-15 | 船井電機株式会社 | 音声ミュート装置 |
US6754837B1 (en) * | 2000-07-17 | 2004-06-22 | Advanced Micro Devices, Inc. | Programmable stabilization interval for internal stop grant state during which core logic is supplied with clocks and power to minimize stabilization delay |
US6909266B2 (en) * | 2002-11-14 | 2005-06-21 | Fyre Storm, Inc. | Method of regulating an output voltage of a power converter by calculating a current value to be applied to an inductor during a time interval immediately following a voltage sensing time interval and varying a duty cycle of a switch during the time interval following the voltage sensing time interval |
US7444524B2 (en) * | 2002-12-30 | 2008-10-28 | Intel Corporation | Dynamic voltage transitions |
US7747878B2 (en) * | 2005-09-06 | 2010-06-29 | Dell Products L.P. | System and method for reduction of information handling system power state transition of audible noise |
CN101727161B (zh) * | 2008-10-16 | 2011-05-11 | 宏碁股份有限公司 | 电子装置、电源供应器检测系统及方法 |
TWI379189B (en) * | 2008-12-12 | 2012-12-11 | Asmedia Technology Inc | Method for transaforming voltage identification code of a microprocessor |
CN102130899B (zh) * | 2010-12-28 | 2015-04-29 | 华为技术有限公司 | 一种电源协议管理方法、装置及其应用的电源系统 |
US8892374B2 (en) * | 2011-07-01 | 2014-11-18 | Intel Corporation | Identifying electrical sources of acoustic noise |
US8791676B2 (en) * | 2011-09-30 | 2014-07-29 | Monolithic Power Systems, Inc. | Reference adjusting power supply for processor and control method thereof |
CN102611306B (zh) | 2012-03-27 | 2015-12-16 | 成都芯源系统有限公司 | 开关变换器及其控制电路和控制方法 |
CN103427602B (zh) | 2012-05-18 | 2015-11-11 | 成都芯源系统有限公司 | 多相开关变换器及其控制器 |
US9444328B2 (en) * | 2012-06-26 | 2016-09-13 | Intel Corporation | Acoustic noise mitigation using periodicity disruption |
US8860394B2 (en) * | 2012-06-28 | 2014-10-14 | Intersil Americas LLC | Fast dynamic voltage response for voltage regulators with droop control |
JP2014027832A (ja) * | 2012-07-30 | 2014-02-06 | Renesas Electronics Corp | 電源装置、半導体装置、及びデータ処理システム |
TWI464569B (zh) * | 2012-11-06 | 2014-12-11 | Upi Semiconductor Corp | 電壓識別碼參考電壓產生電路與其開機電壓產生方法 |
US9766678B2 (en) * | 2013-02-04 | 2017-09-19 | Intel Corporation | Multiple voltage identification (VID) power architecture, a digital synthesizable low dropout regulator, and apparatus for improving reliability of power gates |
US9489031B2 (en) * | 2014-03-10 | 2016-11-08 | Apple Inc. | Method to reduce acoustic noise induced by processor performance state changes in response to periodic application workloads |
CN105988551A (zh) * | 2015-02-13 | 2016-10-05 | 华硕电脑股份有限公司 | 参考电压产生方法及电子装置 |
-
2016
- 2016-12-20 CN CN201611186304.7A patent/CN106527644B/zh active Active
-
2017
- 2017-12-12 TW TW106143543A patent/TWI656438B/zh active
- 2017-12-14 US US15/842,797 patent/US10620677B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20180173286A1 (en) | 2018-06-21 |
CN106527644A (zh) | 2017-03-22 |
CN106527644B (zh) | 2019-06-18 |
US10620677B2 (en) | 2020-04-14 |
TWI656438B (zh) | 2019-04-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI656438B (zh) | 供電電源及其控制方法 | |
US9419600B2 (en) | PWM signal generation circuit and processor system | |
US9755511B2 (en) | Current regulator circuit capable of reducing current ripple and method of reducing current ripple | |
CN107924161B (zh) | 具有调整频率和/或采样孔径窗口的采样控制环的超低功率比较器 | |
US20150102793A1 (en) | Synchronous rectification control method and control circuit and switching voltage regulator | |
TW201319795A (zh) | 供電電源及其控制方法 | |
TWI524225B (zh) | 觸控螢幕控制器、觸控螢幕控制方法、及其顯示系統 | |
TW201624902A (zh) | 具省電與高轉換效率機制的電源轉換裝置 | |
US20140175885A1 (en) | Electronic device | |
TW201330470A (zh) | 直流/直流轉換器的控制器和控制方法 | |
TWI722401B (zh) | 供電電源及其控制方法 | |
TWI610526B (zh) | 電源轉換器的控制器及其操作方法 | |
JP2015167442A (ja) | デジタル制御電源回路の制御回路、制御方法およびそれを用いたデジタル制御電源回路、ならびに電子機器および基地局 | |
US20170279355A1 (en) | Variable frequency soft-switching control of a buck converter | |
CN107426859B (zh) | 一种自适应快速响应电路、快速响应方法及led驱动电路 | |
CN103731124B (zh) | 一种阶梯波产生电路 | |
US10014783B2 (en) | Switching regulator with PFC function and control circuit and control method thereof | |
US20050007084A1 (en) | Hysteretic controlled switch regulator with fixed off time | |
US10034341B1 (en) | Adaptive backlight device, system and control method thereof | |
JP2014027793A (ja) | 電力供給装置、電力供給システム及び電力供給方法 | |
KR100593929B1 (ko) | 자동 전압 조절 기능을 갖는 스위치 모드 전원 공급장치 | |
JP2017055522A (ja) | 電源装置及びその信号処理方法 | |
CN106501575B (zh) | 自适应采样电路、采样方法、控制器及电源转换装置 | |
US9350348B1 (en) | Power management system for integrated circuits | |
CN111786561A (zh) | 一种同步整流控制电路、控制方法及开关电源 |