TW201813429A - 在新無線電網路之短實體上行鏈路控制通道 - Google Patents

在新無線電網路之短實體上行鏈路控制通道 Download PDF

Info

Publication number
TW201813429A
TW201813429A TW106131869A TW106131869A TW201813429A TW 201813429 A TW201813429 A TW 201813429A TW 106131869 A TW106131869 A TW 106131869A TW 106131869 A TW106131869 A TW 106131869A TW 201813429 A TW201813429 A TW 201813429A
Authority
TW
Taiwan
Prior art keywords
sequence
sequences
different
uplink control
different sequences
Prior art date
Application number
TW106131869A
Other languages
English (en)
Other versions
TWI667934B (zh
Inventor
家賢 潘
李修聖
廖培凱
Original Assignee
聯發科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 聯發科技股份有限公司 filed Critical 聯發科技股份有限公司
Publication of TW201813429A publication Critical patent/TW201813429A/zh
Application granted granted Critical
Publication of TWI667934B publication Critical patent/TWI667934B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/21Control channels or signalling for resource management in the uplink direction of a wireless link, i.e. towards the network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/02Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas
    • H04B7/04Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas
    • H04B7/06Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the transmitting station
    • H04B7/0613Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the transmitting station using simultaneous transmission
    • H04B7/0615Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the transmitting station using simultaneous transmission of weighted versions of same signal
    • H04B7/0619Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the transmitting station using simultaneous transmission of weighted versions of same signal using feedback from receiving side
    • H04B7/0636Feedback format
    • H04B7/0639Using selective indices, e.g. of a codebook, e.g. pre-distortion matrix index [PMI] or for beam selection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/0007Code type
    • H04J13/0055ZCZ [zero correlation zone]
    • H04J13/0059CAZAC [constant-amplitude and zero auto-correlation]
    • H04J13/0062Zadoff-Chu
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/10Code generation
    • H04J13/14Generation of codes with a zero correlation zone
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • H04L5/0055Physical resource allocation for ACK/NACK
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • H04L1/1671Details of the supervisory signal the supervisory signal being transmitted together with control information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本申請提供了與新無線電網路中的短實體上行鏈路控制通道有關的多個概念與示例。用戶設備的處理器配置包括一個或兩個正交分頻多工符元的短實體上行鏈路控制通道。在配置該短實體上行鏈路控制通道時,處理器從多個不同序列中選擇一個序列,該多個不同序列中的每個序列代表對應的上行鏈路控制資訊。所選擇的序列由處理器在該短實體上行鏈路控制通道上向無線通信網路的節點進行發送。

Description

在新無線電網路之短實體上行鏈路控制通道 【相關申請案的交互參照】
本發明要求主張於2016年9月14日提出的編號為62/394,271之美國臨時專利申請之優先權,該美國臨時專利申請的全部內容在此一併加以參考。
本發明是關於無線通信,更具體地,是關於用於新無線電(New Radio,NR)網路中的短(short)實體上行鏈路控制通道(Physical Uplink Control Channel,PUCCH)的組合編碼設計。
除非此處指明,否則該章節所記載的方法並非後附申請專利範圍的先前技術,且並非作為先前技術而包含於本章節。
在傳統的長期演進無線通信網路中,PUCCH具有14個正交分頻多工(Orthogonal Frequency Division Multiplexing,OFDM)符元(symbols)的長度。這意味著延遲可以有至少14個OFDM符元的長度。在NR無線通信網路中,可以採用一個符元長度與兩個符元長度的短PUCCH,也存在長PUCCH的選項。由於PUCCH的長度從14個OFDM符元縮減到一到兩個OFDM符元,因而縮短了延遲。此外,在多個自包含的(self-contained)子訊框(subframes)中存在少量上行鏈路OFDM 符元,以及該多個自我包含的子訊框沒有足夠的OFDM符元來支援14個符元的PUCCH。
以下發明內容僅用於說明目的而非用以作出限定。換言之,提供以下發明內容以介紹此處所述的新穎及非顯而易見的多種技術的多個概念、亮點、益處與優點。在以下詳細說明中進一步說明了選擇的多種實施方式。因此,以下發明內容並非用於標識所請求的實質內容的必要特徵,也並非用於確定所請求的實質內容的範圍。
考慮到與短PUCCH有關的多個優點,本申請提出了多種方式(schemes)和概念,提供了多種一個符元的PUCCH格式來實現NR網路中的短PUCCH。本申請所提出的多種機制和概念也提供了使用多個發送天線的PUCCH格式。另外,本申請所提出的多種方式和概念提供兩個符元的PUCCH格式。
在一個方面,一種方法可以包括:UE的處理器配置包含一個或兩個OFDM符元的短PUCCH。在配置該短PUCCH時,該方法可以包括:處理器確定待發送至無線通信網路的節點的上行鏈路控制資訊(Uplink Control Information,UCI),其中UCI位於多個UCI狀態中的一個之中。在配置該短PUCCH時,該方法也可以包括:該處理器從多個不同序列中選擇一個序列,其中該多個不同序列中的每個代表該多個UCI狀態中的一個。該方法可以進一步包括:該處理器在該短PUCCH中向該節點發送所選擇的序列,無需參考信號(Reference Signal)。
在一個方面,一種方法可以包括:UE的處理器配 置包含一個或兩個OFDM符元的短PUCCH。在配置該短PUCCH時,該方法可以包括:該處理器使用第一序列來產生參考信號,並使用第二序列的調變(modulation)來產生UCI,其中,UCI作為多個UCI狀態中的一個。在配置該短PUCCH時,該方法也可以包括:該處理器執行以下操作中的一個:(1)從多個不同序列中選擇一個序列,其中,該多個不同序列中的每個代表多個UCI狀態中的對應一個;或者(2)從多個不同調變方式中選擇一個調變方式,其中該多個不同調變方式中的每個代表多個UCI狀態中的對應一個。此外,該方法可以包括:處理器使用分頻多工將所選擇的序列或使用所選擇的調變方式的UCI與RS一起在該短PUCCH中進行發送。
在一個方面,一種方法可以包括:UE的處理器配置包含一個或兩個OFDM符元的短PUCCH。在配置該短PUCCH時,該方法可以包括:處理器使用第一序列產生RS,並使用第二序列的調變來產生UCI,其中該UCI作為多個UCI狀態中的一個。在配置該短PUCCH時,該方法也可以包括:處理器執行以下操作中的一個:(1)從多個不同序列中選擇一個序列,該多個不同序列中的每個代表多個UCI狀態中的對應一個;或者(2)從多個不同調變方式中選擇一個調變方式,該多個不同調變方式中的每個代表多個UCI狀態中的對應一個。此外,該方法可以包括:處理使用分碼多工將所選擇的序列或使用所選擇的調變方式的UCI與該RS一起在短PUCCH中進行發送。
值得指出的是,儘管此處所提供的說明可以處於諸如長期演進(LTE)、進階LTE(LTE-Advanced,LTE-A)、專業 進階LTE(LTE-Advanced Pro)、5G、新無線電(New Radio,NR)與物聯網(Internet-of-Things,IoT)等某些無線電存取技術、網路及網路拓撲的背景下,本申請所提出的多種概念、方式及其任意變形或衍生可以實施為其他類型的無線電存取技術、網路及網路拓撲。因此,本申請的範圍並不僅限於此處所述的多個實施例。
100、200、300、400、500‧‧‧示例設計
150、250、280、350、450、550、600、650‧‧‧示例場景
700‧‧‧示例系統
710、720‧‧‧裝置
712、722‧‧‧處理器
714、724‧‧‧記憶體
716、726‧‧‧收發器
800、900、1000‧‧‧操作
810~820、910~920、1010~1020‧‧‧步驟
本申請所包括的多個圖式用於為本申請提供進一步的理解,被併入並構成本申請的一部分。該多個圖式用於說明本發明的多個實施例,並與說明書一起,用於解釋本申請的基本原則。應當了解,為了清楚說明本發明的概念,圖式所示的一些組件有可能與其在實際實施中的尺寸不成比例,因此不必嚴格依照附圖中的尺寸。
第1圖為根據本發明一實施例的示例設計與示例場景的示意圖。
第2圖為根據本發明一實施例的示例設計與多個實例場景的示意圖。
第3圖為根據本發明一實施例的示例設計與示例場景的示意圖。
第4圖為根據本發明一實施例的示例設計與示例場景的示意圖。
第5圖為根據本發明一實施例的示例設計與示例場景的示意圖。
第6圖為根據本發明一實施例的多個示例場景的示意圖。
第7圖為根據本發明一實施例的示例系統的區塊示意圖。
第8圖為根據本發明一實施例的示例操作的流程圖。
第9圖為根據本發明一實施例的示例操作的流程圖。
第10圖為根據本發明一實施例的示例操作的流程圖。
此處公開了本申請所請求保護的主題的多個詳細實施例與實施方式。然而,應當理解,此處所公開的多個實施例與實施方式僅為所請求保護的主題的舉例,這些請求保護的主題可以體現為多種形式。然而,本申請可以體現為不同的形式,不應僅限於此處所述的較佳實施例與實施方式。而是提供這些較佳實施例和實施方式,以便本申請的說明是全面且完整的,並可將本申請的範圍全面地傳達給所屬領域具有通常知識者。在以下說明中,已知的特徵與技術的細節可以被省略,以避免不必要的模糊當前所提出的實施例與實施方式。
概述
通常,短PUCCH的目標是發送UCI,UCI可以包括確認(Acknowledgements,ACK),否認(Negative Acknowledgement,NACK)及排程請求(Scheduling Requests,SR)。ACK、NACK和SR可以同時進行發送,或者可替代地,分別進行發送。相應地,UCI可以包括只有ACK/NACK,只有SR,或者ACK/NACK和SR。ACK/NACK和SR可以確定被調變的一個或多個符元,一個或多個基礎序列,一個或多個循環移位,及一個或多個資源塊(Resource Block,RB),其中,PUCCH在該一個或多個RB中進行發送。
一個符元的PUCCH格式
在根據本申請所提出的多種方式下,所提出的一個符元的PUCCH格式的第一種格式在此稱為無RS的序列選擇。在該PUCCH格式中,UCI可以確定在不發送RS情況下用以進行發送的序列。此外,UCI可以確定以下資訊:基礎序列γ,循環移位α,用以發送PUCCH的RB M
根據本發明,循環移位序列可以根據α產生如下:
在此,指一個RB中的子載波的數量。
在RB中的發送信號可以表達如下: x =γ d
在此,γ 為一基礎序列,以及☉代表元素的乘積(elementwise product)。然後,發送信號x可以被放入RB集合M中的所有RB中。
第1圖為根據本發明一實施例的示例設計100與示例場景150的示意圖。第1圖的部分(A)顯示示例設計100,以及第1圖的部分(B)顯示示例場景150,示例場景150為發送信號x如何被放入RB集合M中的所有RB之中。
請參考第1圖,在示例設計100中,ACK/NACK和SR的資訊可以作為用於循環移位選擇的輸入(以提供α)、基礎 序列選擇的輸入(以提供γ)及RB選擇的輸入(以提供M)。使用α作為循環移位序列的輸入,結果dγ一起,用作基礎序列循環移位的輸入,以提供發送信號x。然後,發送信號x可以被放入RB集合M,使用示例場景150所示的RB分配。
在所提出的方式下,基礎序列γ可以是獨立於UCI,並可以由基地台(例如,eNB、gNB或發送和接收點(Transmit-and-Receive Point,TRP))來配置。循環移位α可以使用ACK/NACK來確定,其中,α 0 可以由基地台所配置。
在兩個位元的ACK/NACK的情況下,循環移位α可以表達如下:
可替代地,對於兩個位元的ACK/NACK,循環移位α可以表達如下:
在一個位元的ACK/NACK的情形下,循環移位α可以表達如下:
可替代地,對於一個位元的ACK/NACK,循環移位α可以表達如下:
RB集合M,={n RB}可以確定如下:
在此,n RB可以由基地台來配置。
在所提出的多種方式下,基礎序列γ可以獨立於UCI並可以由基地台來配置。
在兩個位元的ACK/NACK的情形下,循環移位α可以表達如下:
在此,γ 0 ,γ 1 ,γ 2 γ 3 可以由基地台進行配置。
在一個位元的ACK/NACK的情形下,循環移位α可以表達如下:
循環移位α可以獨立於UCI,並可以由基地台進行配置。RB集合M,={n RB}可以確定如下:
在此,n RB可以由基地台進行配置。
在所提出的方式下,根據用於指示/代表ACK/NACK資訊的多個實際位元,用於指示或者代表ACK/NACK資訊及/或SR資訊的UCI的部分可以是多個狀態中的一個。舉例而言,對於兩個位元的ACK/NACK,用於指示或代表ACK/NACK資訊的UCI的部分可以是四種狀態中的一個,這四種狀態對應於四種可能性ACK/NACK=(0,0),(0,1),(1,0)或(1,1)。作為另一實施例,對於一個位元的ACK/NACK,用於指示或者代表ACK/NACK資訊的UCI的部分可以是兩種狀態中的一個,這兩種狀態對應於兩種可能性組合ACK/NACK=(0)或(1)。類似地,用於指示或代表SR資訊的UCI的部分可以是兩種狀態中的一個,這兩種狀態對應於兩種可能性SR=0或1。
在所提出的方式下,UCI的多個狀態中的每個(例如,用於指示或者代表ACK/NACK資訊或SR資訊的UCI的部分)可以使用多個序列中的對應序列來表示,該多個序列彼此不同。當在短PUCCH中發送UCI時,對應於UCI的給定狀態的 序列可以代替實際的UCI資訊進行發送。因此,根據本發明,可以從不同序列中選擇對應於UCI的給定狀態的序列,以用於在短PUCCH中的UCI的傳輸。在從該多個不同序列中選擇序列時,可以產生基礎序列,然後對該基礎序列執行對應的循環移位以產生該多個不同序列的每個序列,以便不同循環移位用於產生該多個不同序列。可替代地,在從不同序列中選擇序列時,可以產生多個基礎序列,並可以對多個基礎序列中的每個執行相同的循環移位,以產生該多個不同序列中的對應序列。可替代地或另外地,在從不同序列中選擇序列時,可以確定該多個不同序列的每個序列的對應的峰值對平均功率比(Peak-to-Average-Power-Ratio,PAPR)。然後,可以從該多個不同序列中選擇對應PAPR低於第一門檻值(例如,低門檻值)以及一個或多個互相關(cross-correlation)特性優於第二門檻值(例如,高門檻值)的一個序列,以便選擇具有低PAPR和較佳互相關特性的序列。
在所提出的方式下,不同的序列可以包括一個或多個恆定幅值零自相關序列(Constant Amplitude Zero Auto Correlation,CAZAC)序列,一個或多個Zadoff-Chu序列,一個或多個計算機產生的序列,或其任意組合。可替代地或者額外地,不同的序列可以實施為在不同的實體資源塊(Physical Resource Block,PRB)中使用相同的序列或者在不同的PRB中使用不同的序列。
在所提出的多種方式下,當PUCCH為兩個符元的PUCCH格式時,所選擇的序列可以使用跳頻(frequency hopping)或正交疊加碼(Orthogonal Cover Code,OCC)來在短PUCCH上發送。此外,當透過多個天線發送時,UE可以使用不同的循環移位、不同的基礎序列、不同的PRB或其任意組合來透過多個天線在短PUCCH中發送所選擇的序列。
在根據本發明所提出的多種方式下,所提出的一個符元的PUCCH格式的第二種格式在此稱為RS和UCI序列的分頻多工(Frequency Division Multiplexing,FDM)。在此PUCCH格式中,UCI和RS可以進行發送。此外,UCI和RS可以在相同的RB中進行發送,並使用FDM進行多工。
US和UCI可以使用如下相同的循環移位:
在此,α可以是循環移位的參數。
使用γ 作為基礎序列,RS和UCI的發送信號可以表達如下: x RS= d γ
x UCI=( d γ)s
在此,s可以是根據多個ACK/NACK位元進行調變的正交調幅(Quadrature Amplitude Modulation,QAM)符元。使用RS和UCI序列的FDM, x RS x UCI可以在使用FDM的相同RB 的不同子載波中進行發送。
第2圖為根據本發明一實施例的示例設計200及示例場景250和280的示意圖。第2圖的部分(A)顯示示例設計200,以及第2圖的部分(B)顯示RB分配和RB選擇的示例場景250和280。
請參考第2圖,在示例設計200中,ACK/NACK可以被用作QAM調變的輸入以提供符元s,作為輸入以經由相移的基礎序列(phase-shifted base sequence)來產生發送信號 x UCI。信號 x UCI x RS中的每個可以被分配給每個RB內的多個資源單元(Resource Element,RE),如示例場景250所示。然後,多個排程請求可以用於RB選擇以提供M,其中,M可以用於RB分配,如示例場景280所示。
在第2圖所示的實施例中,SR用於確定RB集合M,以及ACK/NACK用於確定符元s。此外,基礎序列γ是固定的,以及循環移位α是固定的。此外,值得注意的是,SR和ACK可以聯合用於確定以下參數:RB集合M、基礎序列γ以及循環移位α
對於RS和UCI序列的FDM,RS可以使用第一序列來產生,以及UCI可以使用第二序列的調變(或者第二序列與調變的乘積)來產生。UCI可以位於多個UCI狀態中的一個之中。可以從多個不同序列中選擇一個序列,其中該多個不同序列中的每個代表多個UCI狀態中的對應一個。可替代地,可以從多個不同調變方式中選擇一個調變方式,其中多個不同調變方式中的每個代表多個不同UCI狀態中的對應一個。然後,可 以使用FDM將所選擇的序列或使用所選擇的調變方式的UCI與RS一起在短PUCCH上進行發送。
在根據本發明所提出的多種方式下,所提出的一個符元的PUCCH格式的第三種格式在此稱為RS和UCI序列的分碼多工(Code Division Multiplexing,CDM)。在此PUCCH格式中,可以同時發送UCI和RS。此外,UCI和RS可以在相同的RB中使用FDM進行多工來發送。
RS和UCI可以分別具有如下不同的移位:
使用γ作為基礎序列,RS和UCI的發送信號可以表達如下: x RS= d RSγ
x UCI=( d UCIγ)s
在此,s可以是根據多個ACK/NACK位元進行調變 的QAM符元,以及 x RS x UCI可以使用CDM在相同的RB中進行發送。
第3圖為根據本發明一實施例的示例設計300和示例場景350的示意圖。第3圖的部分(A)顯示示例設計300,第3圖的部分(B)顯示RB分配的示例場景350。
請參考第3圖,在示例設計300中,ACK/NACK的資訊可以用作QAM調變的輸入,以提供符元s作為輸入以經由相移的基礎序列來產生發送信號 x RS。信號 x UCI x RS可以使用加法被加在一起以用於RB分配。然後,排程請求可以用於RB選擇以提供MM可以用於RB分配,如示例場景350所示。
可替代地,PUCCH也可以佔用多個RB。為了簡化,以下實施例假設以兩個RB為背景,儘管該概念可以被允許多個實施例,在該多個實施例中PUCCH佔用多於兩個RB。作為舉例,使用γ作為基礎序列,RS和UCI的發送信號可以包括在第一RB中的第一發送信號和在第二RB中的第二發送信號。
第一RB中的第一發送信號可以表達如下: x RS= d RSγ
在第二RB中的第二發送信號可以表達如下: x RS=- d RSγ
對於RS和UCI序列的CDM,RS可以使用第一序列 來產生,以及UCI可以使用第二序列的調變(或者第二序列與該調變的乘積)來產生。UCI可以位於多個UCI狀態中的一個之中。可以從多個不同序列中選擇一個序列,其中該多個不同序列中的每個代表多個UCI狀態中的對應的一個。可替代地,可以從多個不同調變方式中選擇一個調變方式,其中該多個不同調變方式中的每個代表多個UCI狀態中的對應的一個。然後,可以使用CDM將所選擇的序列或使用所選擇的調變方式的UCI與RS一起在短PUCCH中進行發送。
第4圖為根據本發明一實施例的示例設計400與示例場景450的示意圖。第4圖的部分(A)顯示示例設計400,以及第4圖的部分(B)顯示RB分配的示例場景450。
請參考第4圖,在示例設計400中,ACK/NACK的資訊可以用作QAM調變的輸入,以提供符元s作為輸入以經由相移的基礎序列產生發送信號 x data。參考信號也可以用作輸入以經由相移的基礎序列來產生發送信號 x RS。第一RB中的第一發送信號可以使用加法將信號 x UCI x RS相加來產生,以用於RB分配。第二RB中的第二發送信號可以使用加法將信號 x UCI x RS相加來產生,以用於RB分配。然後,排程請求可以用於RB選擇以提供MM可以用於第一發送信號和第二發送信號的RB分配,如示例場景450所示。
在第4圖所示的示例中,SR用於確定RB集合M,ACK/NACK用於確定符元s。此外,基礎序列γ是固定的,以及循環移位序列d RSd UCI是固定的。此外,值得注意的是,SR和ACK可以聯合用於確定以下參數:RB集合M,符元s,基礎 序列γ,以及循環移位序列d RSd UCI
使用多個發送天線的PUCCH格式
在根據本發明所提出的多種方式下,使用多個發送天線的PUCCH可以被設計為一種方式:滿足兩個準則。第一個準則為:用於使用多個發送天線的PUCCH的操作類似於使用一個發送天線的PUCCH的操作。第二個準則為:在不同天線上的信號使用不同值的基礎序列γ,循環移位α和RB集合M來產生。
關於在無RS情況下的序列選擇(一個符元的PUCCH格式),對於每個發送天線,t=0,1,...N T-1,UCI可以確定以下資訊:基礎序列γ t ,循環移位α t ,以及一個或多個RB索引M, t ,其中,PUCCH在該一個或多個RB索引中發送。
在所提出的多種方式下,循環移位序列 d t 可以根據α t 來產生。天線t的發送信號可以表達如下: x t =γ t d t
在此,γ t 為基礎序列,以及☉表示元素的乘積。發送信號 x t 可以放入RB集合M t 中的所有RB中。
第5圖為根據本發明一實施例的示例設計500和示例場景550的示意圖。第5圖的部分(A)顯示示例設計500,以及第5圖的部分(B)顯示示例場景550,在示例場景550中顯示發送信號 x t 如何放入RB集合M t 中的所有RB中。
請參考第5圖,在示例設計500中,ACK/NACK與SR的資訊可以用作循環移位選擇的輸入(以提供α t )、基礎序列選擇的輸入(以提供γ t )及RB選擇的輸入(以提供M t )。利 用示例場景550所示的RB分配,使用α t γ t 作為基礎序列循環移位的輸入,輸入可以是發送信號 x t 。然後,發送信號 x t 可以放入RB集合M t 中。
兩個符元的PUCCH格式
在根據本發明所提出的多種方式下,兩個符元的PUCCH可以使用以上關於一個符元的PUCCH的多種方式和概念來進行設計,並使用OCC和跳頻中的任意一種。利用OCC,UE可以被分配予OCC以產生在第一OFDM符元與第二OFDM符元中的兩個符元的PUCCH信號。利用跳頻,UE可以在第一OFDM符元中的一個或多個RB以及第二OFDM符元中的一個或多個其它RB中發送兩個符元的PUCCH。
關於在沒有RS並使用OCC情況下的序列選擇,UCI可以確定在不發送RS情況下要發送的序列。此外,UCI可以確定以下資訊:基礎序列γ,循環移位α,以及一個或多個RB索引M,在該一個或多個RB索引中發送PUCCH。另外,UE可以被基地台(例如,eNB,gNB或TRP)分配予一OCC( ω 0 ω 1),如下所示:
在所提出的多種方式下,循環移位序列可以根據α產生如下:
在此,為RB中的多個子載波的數量。在一個RB和一個OFDM符元中的發送信號可以表達如下: x =γ d
在此,γ 為基礎序列,以及☉代表元素的乘積。
此外,OCC可以用於產生在一個RB和兩個OFDM符元中的發送信號,表達如下:
在此, ω n為基地台所分配的OCC。發送信號 x 可以放入RB集合M中的所有RB之中。
關於在沒有RS並使用跳頻情況下的序列選擇,跳頻可以在至少兩種方式上與OCC不同。首先,有可能在跳頻中沒有被分配的OCC。其次,在跳頻中,UCI可以確定RB集合M 0 用於符元0以及RB集合M 1 用於符元1。
第6圖為根據本發明一實施例的示例場景600和示例場景650的示意圖。第6圖的部分(A)顯示向RB集合M分配兩個OFDM符元的示例場景600。第6圖的部分(B)顯示使用跳頻進行序列選擇的示例場景650。
實施方式說明
第7圖為根據本發明一實施例的具有至少一示例裝置710和示例裝置720的示例系統700的示意圖。裝置710和裝置720中的每個可以執行多種功能以實現與NR網路中的短PUCCH有關的此處所述多種方法、技術、操作及方法,包括如上所述與第1圖至第6圖有關的上述多種方式、概念及實施例,以及以下所述的操作800、900和1000。
裝置710與裝置720中的每個可以是電子裝置的一部分,該電子裝置可以是基地台(Base Station,BS)或用戶設備 (User Equipment,UE),例如便攜式或行動裝置、可穿戴式裝置、無線通信裝置或計算機裝置。例如,裝置710和裝置720中的每個可以實施為智能電話、智能手錶、個人數位助理、數位相機或諸如平板電腦、膝上型電腦或筆記型電腦的計算機裝置。裝置710和裝置720也可以是機器型裝置的一部分,機器型裝置可以是物聯網(IoT)裝置,例如非行動或固定裝置、家用裝置、有線通信裝置或計算機裝置等。舉例而言,裝置710和裝置720中的每個可以實施為智能調溫器、智能冰箱、智能門鎖、無線揚聲器或家庭控制中心。當實施於BS之中或者實施為BS時,裝置710及/或裝置720可以實施於長期演進(LTE)網路、進階LTE網路(LTE-Advanced,LTE-A)或專業進階LTE(LTE-Advanced Pro)網路中的演進型B節點(eNodeB,eNB)中,或者5G網路、NR網路或IoT網路中的gNB或發送接收點(Transmit-and-Receive Point,TRP)。
在一些實施例中,裝置710和裝置720中的每個可以實施為一個或多個積體電路(Integrated-Circuit,IC)晶片的格式,例如但不僅限於,一個或多個單核處理器、一個或多個多核處理器或一個或多個複雜指令集計算(Complex-Instruction-Set-Computing,CISC)處理器。在與第1圖至第6圖有關的上述多種方法中,裝置710與裝置720中的每個可以實施於BS或UE之中或者實施為BS或UE。裝置710和裝置720可以進一步包括與本申請所提出的方法無關的一個或多個其它組件(例如,內部供應電源、顯示裝置及/或用戶介面裝置),以及,因此,簡潔起見,裝置710和裝置720中的此類 組件並未顯示於第7圖中,也沒有作為關注點在下文進行說明。
在一方面,處理器712和處理器722中的每個可以實施為一個或多個單核處理器、一個或多個多核處理器或一個或多個CISC處理器的形式。換言之,即便單數形式的「一處理器」在此處指處理器712與處理器722,然而在根據本發明,處理器712與處理器722中的每個可以在一些實施方式中包括多個處理器以及在另一些實施方式中包括單個處理器。在另一方面,處理器712與處理器722中的每個可以實施為具有多個電子組件的硬體(以及,可選擇的,固件)的形式,這裡的硬體可以包括但不僅限於,一個或多個電晶體、一個或多個二極體、一個或多個電容、一個或多個電阻、一個或多個電感、一個或多個憶阻器(memristors)及/或一個或多個變容器(varactors),該一個或多個變容器可以配置並安排用於實現根據本申請的特定目的。換言之,在至少一些實施方式中,處理器712與處理器722中的每個為專門被設計、安排並配置用於執行包括根據本發明多個實施例的與NR網路中的短PUCCH有關的特定任務的專用機器。
在一些實施例中,裝置710也可以包括耦接於處理器712的收發器716。收發器716可以能夠無線發送和接收資料、資訊及/或信號。在一些實施方式中,裝置720也可以包括耦接於處理器722的收發器726。收發器726可以包括能夠無線發送和接收資料、資訊及/或信號的收發器。
在一些實施例中,裝置710可以進一步包括耦接於處理器712的記憶體714,且記憶體714能夠被處理器712所存取 並在其中儲存資料。在一些實施例中,裝置720可以進一步包括耦接於處理器722的以集體724,且記憶體724能夠被處理器722所存取並在其中儲存資料。記憶體714和記憶體724中的每個可以包括隨機存取記憶體(RAM)類型,例如動態RAM(Dynamic RAM,DRAM),靜態RAM(Static RAM,SRAM),閘流器RAM(Thyristor RAM,T-RAM)及/或零電容RAM(Zero-capacitor RAM,Z-RAM)。可選擇地或額外地,記憶體714和記憶體724中的每個可以包括唯讀記憶體(ROM)類型,諸如遮蓋式(mask)ROM、可程式化ROM(PROM)可擦除可程式化ROM(EPROM)及/或電可擦除可程式化ROM(EEPROM)。可替代地或額外地,記憶體714和記憶體724中的每個可以包括非揮發性隨機存取記憶體(Non-Volatile RAM,NVRAM),例如閃存、固態(solid-state)記憶體、鐵電RAM(Ferroelectric RAM,FeRAM)、磁阻式RAM(Magnetoresistive RAM,MRAM)及/或相變記憶體(Phase-Change Memory)。
為了簡潔及避免冗餘,裝置710和裝置720的多種功能、能力及操作的詳細說明以有關操作800、900和1000的方式提供如下。
第8圖為根據本發明一實施例的示例操作800的示意圖。操作800可以顯示實施所提出的多個概念與方式的一個方面,例如,與第1圖至第7圖有關的上述多個方式、概念及實施例中的一個或多個。更具體地,操作800可以代表與NR網路中的短PUCCH有關的所提出的多種概念與方式的一個方面。舉 例而言,操作800可以是用於NR網路中的短PUCCH的上述所提出的多種方式、概念與實施例的部分或全部的一示例實施方式。操作800可以包括區塊810和820中的一個或多個所顯示一個或多個操作、步驟或功能。儘管顯示為分離的區塊,根據所需的實施方式,操作800的多個區塊可以被劃分為額外的區塊、組合為更少的區塊或者進行省略。此外,操作800的多個區塊/子區塊可以按照第8圖所示的順序來執行,或者可替代地,使用不同的順序來執行。操作800的多個區塊/子區塊可以迭代(iteratively)執行。操作800可以由裝置710及/或裝置720以及多種變形來實施,或者實施於裝置710及/或裝置720以及多種變形內。僅用於說明目的而非限制本發明的範圍,操作800在下文以裝置710為UE且裝置720為無線通信網路(例如,NR網路)中的網路節點的背景來進行說明。操作800可以從區塊810開始。
在步驟810中,操作800可以包括:作為UE的裝置710的處理器712配置包含一個或兩個OFDM符元的短PUCCH(例如,短PUCCH為上述的一個符元格式或兩個符元格式)。在配置該短PUCCH時,操作800可以包括:處理器712從多個不同序列中選擇一序列,該多個序列中的每個代表對應的UCI。操作800可以從步驟810前進至步驟820。
在步驟820中,操作800可以包括:處理器712經由收發器712在短PUCCH上向裝置720發送所選擇的序列。在一些實施例中,在短PUCCH上所選擇的序列可以被發送至裝置720,而沒有RS,其中裝置720作為無線通信網路的網路節點。
在一些實施方式中,在從不同序列中選擇該序列時,操作800可以包括:處理器712產生基礎序列。另外,操作800可以包括:處理器712對該基礎序列執行對應的循環移位以產生不同序列中的每個序列,以便不用的循環移位用於產生該不同的序列。
在一些實施方式中,在從該多個不同序列中選擇該序列時,操作800可以包括:處理器712產生多個基礎序列。此外,操作800可以包括:處理器712對多個基礎序列中的每個執行相同的循環移位,以產生不同序列中的對應序列。
在一些實施方式中,該多個不同序列可以包括在不同PRB中的相同序列或在不同PRB中的不同序列。
在一些實施方式中,多個不同序列中的每個序列的對應PAPR可以低於第一門檻值(例如,低門檻值),或者該多個不同序列的每個序列的一個或多個互相關特性優於第二門檻值(例如,高門檻值),以便可以選擇或者使用具有低PAPR和較好互相關特性的序列。此外,多個不同序列可以包括一個或多個CAZAC序列,一個或多個Zadoff-Chu序列,一個或多個計算機產生的序列,或其組合。
在一些實施方式中,PUCCH可以包括兩個OFDM符元。在此情形下,在短PUCCH上發送所選擇的序列時,操作800可以包括:處理器712使用跳頻或者OCC來在短PUCCH上發送所選擇的序列。
在一些實施方式中,在短PUCCH上發送所選擇的序列時,操作800可以包括:處理器712使用不同的循環移位、 不同基礎序列、不同PRB或其組合透過多個天線在短PUCCH上發送所選擇的序列。
第9圖為根據本發明一實施例的示例操作900的示意圖。操作900可以代表實施所提出的多個概念與多個方式的一個方面,其中該多個概念與多個方式例如與第1圖至第7圖有關的上述多個方式、概念與實施例中的一個或多個。更具體地,操作900可以代表在NR網路中與短PUCCH有關的所提出的多個概念與方法的一方面。舉例而言,操作900可以是用於NR網路中短PUCCH的上述所提出的多種方式、概念與實施例的部分或全部的一示例實施方式。操作900可以包括區塊910和920中一個或多個以及子區塊912和914所示一個或多個操作、步驟或功能。儘管顯示為分離的區塊,根據所需實施方式,操作900的多個區塊可以被劃分為額外的多個區塊,組合為更少的區塊,或者進行省略。此外,操作900的多個區塊/子區塊可以使用第9圖所示的順序來執行,或者可替代地,使用不同的順序來執行。操作900的多個區塊/子區塊可以迭代執行。操作900可以使用裝置710及/或裝置720以及多種變形來實施,或者實施於裝置710及/或裝置720及其多種變形之中。僅用於說明目的而非限制本發明的範圍,操作900在下文以裝置710為UE且裝置720為無線通信網路(例如,NR網路)中的網路節點的背景進行說明。操作900可以從區塊910開始。
在步驟910中,操作900可以包括:作為UE的裝置710的處理器712配置包含一個或兩個OFDM符元的短PUCCH(例如,短PUCCH為上述的一個符元格式或兩個符元格式)。 在配置該短PUCCH時,操作900可以包括:處理器712執行子區塊912、914和916(或918)所代表的多個操作,下文將進行說明。操作900可以從步驟910前進行步驟920。
在步驟920中,操作900可以包括:處理器712使用FDM並經由收發器716將所選擇的序列或使用所選擇的調變方式的UCI在短PUCCH上與RS一起進行發送。
在步驟912中,操作900可以包括:處理器712使用第一序列產生UR。操作900可以從步驟912前進至步驟914。
在步驟914中,操作900可以包括:處理器712使用第二序列的調變(或第二序列與調變的乘積)來產生UCI。UCI可以位於多個UCI狀態中的一個之中。操作900可以從步驟914前進至步驟916或918。
在步驟916中,操作900可以包括:處理器712從多個不同序列中選擇一序列,其中該多個不同序列中的每個代表多個UCI狀態中的對應一個。
在步驟918中,操作900可以包括:處理器712從多個不同調變方式中選擇一調變方式,其中該多個不同調變方式中的每個代表多個UCI狀態中的對應一個。
在一些實施方式中,在從多個不同序列中選擇序列時,操作900可以包括:處理器712產生基礎序列。另外,操作900可以包括:處理器712對基礎序列執行對應的循環移位以產生該多個不同序列中的每個序列,以便不同的循環移位用於產生該多個不同序列。
在一些實施方式中,在從多個不同序列中選擇該 序列時,操作900可以包括:處理器712產生多個基礎序列。此外,操作900可以包括:處理器712對多個基礎序列中的每個執行相同的循環移位,以產生該多個不同序列中的對應序列。
在一些實施方式中,該多個不同序列可以包括在不同PRB中的相同序列或不同PRB中的不同序列。
在一些實施方式中,該多個不同序列中每個序列的對應PAPR有可能低於第一門檻值(例如,低門檻值),或者該多個不同序列中每個序列的一個或多個互相關特性優於第二門檻值(例如,高門檻值),以便具有低PAPR和較好互相關特性的序列可以被選擇或使用。此外,該多個不同序列可以包括一個或多個CAZAC序列、一個或多個Zadoff-Chu序列、一個或多個計算機產生的序列或其組合。
在一些實施例中,PUCCH可以包括兩個OFDM符元。在此情形下,在該短PUCCH上發送所選擇的序列時,操作900可以包括:處理器712使用跳頻或OCC在短PUCCH上發送所選擇的序列。
在一些實施例中,在短PUCCH上發送所選擇序列時,操作900可以包括:處理器712使用不同的循環移位、不同的基礎序列、不同PRB或其組合透過多個天線在短PUCCH上發送所選擇的序列。
第10圖為根據一實施例的示例操作1000。操作1000可以代表實施所提出的多個概念和多個方式的一個方面,這裡所提出的多個概念和多個方式例如與第1圖至第7圖有關的上述多個方式、概念和實施例的一個或多個。更具體地, 操作1000可以是一種用於NR網路中的短PUCCH的上述所提出的多種方式、多種概念和實施例的部分或全部的示例實施方式。操作1000可以包括區塊1010和1020中的一個或多個及子區塊1012和1014所示的一個或多個操作、步驟或功能。儘管顯示為分離的區塊,根據所需實施方式,操作1000的多個區塊可以被劃分為額外的區塊、組合為更少區塊或者進行省略。此外,操作1000的多個區塊/子區塊可以按照第10圖所示的順序來執行,或者可替代地,使用不同的順序來執行。操作1000的多個區塊/子區塊可以迭代執行。操作1000可以由裝置710及/或裝置720及其多種變形來實施,或者實施於裝置710及/或裝置720及其多種變形中。僅用於說明目的並非用於限制本發明的範圍,操作1000在下文以裝置710為UE且裝置720為無線通信網路(例如,NR網路)中的網路節點的背景進行說明。操作1000可以從區塊1010開始。
在步驟1010中,操作1000可以包括:作為UE的裝置710的處理器712配置包括一個或兩個OFDM符元的短PUCCH(例如,短PUCCH為上述的一個符元格式或兩個符元格式)。在配置該短PUCCH時,操作1000可以包括:處理器712執行下文將要說明的子區塊1012、1014和1016(或1018)所表示的多個操作。操作1000可以從步驟1010前進至步驟1020。
在步驟1020中,操作1000可以包括:處理器712使用CDM經由收發器716將所選擇的序列或使用所選擇的調變方式的UCI在短PUCCH上與RS一起進行發送。
在步驟1012中,操作1000可以包括:處理器712使 用第一序列來產生UR。操作1000可以從步驟1012前進至步驟1014。
在步驟1014中,操作1000可以包括:處理器712使用第二序列的調變(或者第二序列與調變的乘積)來產生UCI。UCI可以位於多個UCI狀態中的一個之中。操作1000可以從步驟1014前進至步驟1016或1018。
在步驟1016中,操作1000可以包括:處理器712從多個不同序列中選擇一序列,該多個不同序列中的每個代表多個UCI狀態中的對應一個。
在步驟1018中,操作1000可以包括:處理器712從多個不同調變方式中選擇一個調變方式,該多個調變方式中的每個代表多個UCI狀態中的對應一個。
在一些實施方式中,在從多個不同序列中選擇該序列時,操作1000可以包括:處理器712產生基礎序列。另外,操作1000可以包括:處理器712對基礎序列執行對應的循環移位,以產生多個不同序列中的每個序列,以便不用的循環移位用於產生該多個不同序列。
在一些實施方式中,在從多個不同序列中選擇該序列時,操作1000可以包括:處理器712產生多個基礎序列。此外,操作1000可以包括:處理器712對該多個基礎序列中的每個執行相同的循環移位,以產生該多個不同序列中的對應序列。
在一些實施例中,該多個不同序列可以包括在不同PRB中的相同序列或者在不同PRB中的不同序列。
在一些實施例中,多個不同序列中的每個序列的對應PAPR可以低於第一門檻值(例如,低門檻值),或者該多個不同序列的每個序列的一個或多個互相關特性優於第二門檻值(例如,高門檻值),以便具有低PAPR和較好互相關特性的序列可以被選擇或使用。此外,該多個不同序列可以包括一個或多個CAZAC序列、一個或多個Zadoff-Chu序列、一個或多個計算機產生的序列或其任意組合。
在一些實施例中,PUCCH可以包括兩個OFDM符元。在此情形下,在短PUCCH上發送所選擇的序列時,操作1000可以包括:處理器712使用跳頻或OCC在短PUCCH上發送所選擇的序列。
在一些實施例中,在短PUCCH上發送所選擇的序列時,操作1000可以包括:處理器712使用不同的循環移位、不同基礎序列、不同PRB或其任意組合透過多個天線在該短PUCCH上發送所選擇的序列。
補充說明
本發明所描述的主題間或示出不同的元件包含在其他不同的元件內或與其他不同的元件連接。應當理解的是,這樣描述的架構僅僅是示例,並且實際上可用能夠獲取相同功能的許多其他架構實現。在概念意義上,用於實現相同功能的任何元件佈置被有效地「關聯」,從而實現期望的功能。因此,在此被組合以實現特定功能的任何兩個元件可被視為彼此「相關聯」,從而實現期望的功能,而與架構或中間元件無關。同樣地,如此關聯的任何兩個元件也可以被視為彼此「可操作地 連接」或「可操作地耦接」以實現期望的功能,並且能夠如此關聯的任何兩個元件也可以被視為「可操作地耦接」,相互達成所需的功能。可操作地可耦合的具體示例包括但不限於實體上可配對的和/或實體上交互的元件和/或可無線交互和/或無線交互元件和/或邏輯交互和/或邏輯交互元件。
更進一步,關於本發明中基本上任何複數和/或單數術語的使用,本領域技術人員可以依據上下文和/或應用適當地將複數轉化為單數和/或將單數轉化為複數。為了清楚起見,這裡可以明確地闡述各種單數/複數置換。
此外,所屬領域具有通常知識者應當理解,通常,此處所使用的用語,特別是在後附的申請專利範圍中所使用的用語,例如,後附的申請專利範圍的文字,通常意圖為「開放性」用語,例如,「包括/包含(including)」應當理解為「包括/包含但不僅限於」,用語「具有」應當理解為「具有至少」,用語「包括/包含(includes)」應當理解為「包括/包含但不僅限於」等。所屬領域具有通常知識者應當進一步理解,若所引入的申請專利範圍引述的一具體數量是有意圖的,則這樣的意圖將在申請專利範圍中明確記載,在沒有這樣的表述的情況下,不存在這樣的意圖。例如,為幫助理解,以下所附申請專利範圍可以包含介紹性短語「至少一個」和「一個或複數個」的使用以引入申請專利範圍引述。然而,這種短語的使用不應當被解釋為暗示由不定冠詞「a」或「an」的申請專利範圍引述的提出將包含這種引入的申請專利範圍引述的任何特定申請專利範圍限制到僅包含一個這樣的引述的方式,甚至當相同的申請專 利範圍包括介紹性短語「一個或複數個」或「至少一個」以及諸如「a」或「an」的不定冠詞,例如「a」和/或「an」應當解釋為意指「至少一個」或「一個或複數個」,對於引入用於申請專利範圍引述的定冠詞的使用也是如此。另外,所屬領域具有通常知識者能夠認識到,即使明確列舉了具體數量的引入的申請專利範圍,這樣的列舉應被解釋為至少意味著所列舉的數量,例如沒有其他修飾語的單調引述「兩個引述」,意指至少兩個引述,或者兩個或更複數個引述。此外,在一些示例中所使用類似於「A,B和C等中的至少一個」的慣例,通常這樣的構造旨在於所屬領域具有通常知識者能夠理解所述慣例的含義,例如,「具有A,B和C中的至少一個的系統」將包括但不限於僅具有A,僅具有B,僅具有C,具有A和B,具有A和C,具有B和C,和/或具有A,B和C的系統。在一些示例中所使用類似於「A,B或C等中的至少一個」的慣例,通常這樣的構造旨在所屬領域具有通常知識者能夠理解所述慣例,例如「具有A,B或C中的至少一個的系統」將包括但不限於僅具有A,僅具有B,具有C,具有A和B,具有A和C,具有B和C,和/或具有A,B和C的系統。所屬領域具有通常知識者將進一步理解,在說明書,申請專利範圍書或圖式中,呈現兩個或更複數個替代術語的任何分離的詞和/或短語,實際上應理解為考慮可能包括術語中的一個,術語中的任一個或兩個術語。例如,短語「A或B」將被理解為可能包括「A」或「B」或「A和B」。
從上文中,應當理解,在不脫離本發明之精神和範圍內,此處可進行多種改變。相應地,此處所公開的多種實 施方式並非用以限制本申請的範圍,本申請的真實範圍及精神當視後附之申請專利範圍所界定者為准。

Claims (15)

  1. 一種方法,包括:經由用戶設備的處理器配置包含一個或兩個正交分頻多工符元的短實體上行鏈路控制通道,該配置包括從多個不同序列中選擇一序列,其中,每個序列代表對應的上行鏈路控制資訊;以及經由該處理器將所選擇的該序列在該短實體上行鏈路控制通道上向無線通信網路的節點發送。
  2. 根據申請專利範圍第1項之方法,其中,從該多個不同序列中選擇該序列的步驟包括:產生基礎序列;以及對該基礎序列執行對應的循環移位,以產生該多個不同序列中的每個序列,以便使用不同的循環移位來產生該多個不同序列。
  3. 根據申請專利範圍第1項之方法,其中,從該多個不同序列中選擇該序列的步驟包括:產生多個基礎序列;以及對該多個基礎序列中的每個執行相同的循環移位,以產生該多個不同序列中的對應序列。
  4. 根據申請專利範圍第1項之方法,其中,該多個不同序列包括在不同實體資源塊中的相同序列,或者在不同實體資源塊中的不同序列。
  5. 根據申請專利範圍第1項之方法,其中,該多個不同序列中的每個序列的對應峰值對平均功率比低於第一門檻值,或 者該多個不同序列的每個序列的一個或多個互相關特性優於第二門檻值,以及其中,該多個不同序列包含一個或多個恆定幅值零自相關序列,一個或多個Zadoff-Chu序列,一個或多個計算機產生的序列,或者上述任意組合。
  6. 根據申請專利範圍第1項之方法,其中,該實體上行鏈路控制通道包含兩個正交分頻多工符元,以及其中,在該短實體上行鏈路控制通道上發送所選擇的該序列的步驟包括:使用跳頻或者正交疊加碼在該短實體上行鏈路控制通道上發送所選擇的該序列。
  7. 根據申請專利範圍第1項之方法,其中,在該短實體上行鏈路控制通道上發送所選擇的該序列的步驟包括:使用不同循環移位、不同基礎序列、不同實體資源塊或其任意組合,透過多個天線在該短實體上行鏈路控制通道上發送所選擇的該序列。
  8. 一種方法,包括:經由用戶設備的處理器配置包含一個或兩個正交分頻多工符元的短實體上行鏈路控制通道,該配置包括:使用第一序列產生參考信號;使用第二序列的調變來產生上行鏈路控制資訊,該上行鏈路控制資訊位於多個上行鏈路控制資訊狀態中的一個之中;以及執行以下操作中的一個:從多個不同序列中選擇一個序列,該多個不同序列中的每個代表該多個上行鏈路控制資訊狀態中的對應一個;或者 從多個不同調變方式中選擇一種調變方式,該多個不同調變方式中的每個代表該多個上行鏈路控制資訊狀態中的對應一個;以及經由該處理器使用分頻多工,將所選擇的該序列或具有所選擇的該調變方式的該上行鏈路控制資訊與該參考信號一起在該短實體上行鏈路控制通道上進行發送。
  9. 根據申請專利範圍第8項之方法,其中,從該多個不同序列中選擇該序列的步驟包括:產生基礎序列;以及對該基礎序列執行對應的循環移位,以產生該多個不同序列中的每個序列,以便使用不同的循環移位來產生該多個不同序列。
  10. 根據申請專利範圍第8項之方法,其中,從該多個不同序列中選擇該序列的步驟包括:產生多個基礎序列;以及對該多個基礎序列中的每個執行相同的循環移位,以產生該多個不同序列中的對應序列。
  11. 根據申請專利範圍第8項之方法,其中,該多個不同序列包括在不同實體資源塊中的相同序列,或者在不同實體資源塊中的不同序列。
  12. 一種方法,包括:經由用戶設備的處理器配置包含一個或兩個正交分頻多工符元的短實體上行鏈路控制通道,該配置包括:使用第一序列產生參考信號; 使用第二序列的調變來產生上行鏈路控制資訊,該上行鏈路控制資訊位於多個上行鏈路控制資訊狀態中的一個之中,以及執行以下操作中的一個:從多個不同序列中選擇一個序列,該多個不同序列中的每個代表該多個上行鏈路控制資訊狀態中的對應一個;或者從多個不同調變方式中選擇一個調變方式,該多個不同調變方式中的每個代表該多個上行鏈路控制狀態中的對應一個;以及經由該處理器使用分碼多工,將所選擇的該序列或使用所選擇的該調變方式的該上行鏈路控制資訊與該參考信號一起在該短實體上行鏈路控制通道上進行發送。
  13. 根據申請專利範圍第12項之方法,其中,從該多個不同序列中選擇該序列的步驟包括:產生基礎序列;以及對該基礎序列執行對應的循環移位,以產生該多個不同序列中的每個序列,以便使用不同的循環移位來產生該多個不同序列。
  14. 根據申請專利範圍第12項之方法,其中,從該多個不同序列中選擇該序列的步驟包括:產生多個基礎序列;以及對該多個基礎序列中的每個執行相同的循環移位,以產生該多個不同序列中的對應序列。
  15. 根據申請專利範圍第12項之方法,其中,該多個不同序列 包括在不同實體資源塊中的相同序列,或者在不同實體資源塊中的不同序列。
TW106131869A 2016-09-14 2017-09-14 短實體上行鏈路控制通道的配置方法 TWI667934B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201662394271P 2016-09-14 2016-09-14
US62/394,271 2016-09-14

Publications (2)

Publication Number Publication Date
TW201813429A true TW201813429A (zh) 2018-04-01
TWI667934B TWI667934B (zh) 2019-08-01

Family

ID=61560852

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106131869A TWI667934B (zh) 2016-09-14 2017-09-14 短實體上行鏈路控制通道的配置方法

Country Status (5)

Country Link
US (1) US20180076917A1 (zh)
EP (1) EP3504917A4 (zh)
CN (1) CN108207120A (zh)
TW (1) TWI667934B (zh)
WO (1) WO2018050094A1 (zh)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6653384B2 (ja) 2015-11-04 2020-02-26 インターデイジタル パテント ホールディングス インコーポレイテッド 狭帯域lte動作のための方法および手順
KR102622879B1 (ko) 2016-02-03 2024-01-09 엘지전자 주식회사 협대역 동기신호 송수신 방법 및 이를 위한 장치
WO2018026181A1 (ko) * 2016-08-05 2018-02-08 엘지전자 주식회사 무선 통신 시스템에서 단말 및 기지국의 신호 송수신 방법 및 이를 지원하는 장치
CN109792336B (zh) * 2016-09-30 2021-02-26 诺基亚通信公司 Nr pucch覆盖范围扩展
EP3396887B1 (en) * 2016-11-04 2022-05-04 LG Electronics Inc. Method for transmitting and receiving physical uplink control channel between terminal and base station in wireless communication system and apparatus for supporting same
US11240785B2 (en) * 2016-11-16 2022-02-01 Kt Corporation Method and apparatus for transmitting and receiving uplink control data in next generation wireless network
CN115664609A (zh) * 2017-02-06 2023-01-31 中兴通讯股份有限公司 上行控制的接收、发送方法、装置、基站及用户设备
WO2018155726A1 (ko) * 2017-02-21 2018-08-30 엘지전자 주식회사 무선통신 시스템에서 srs를 전송하는 방법 및 이를 위한 단말
KR102039640B1 (ko) * 2017-04-28 2019-11-01 엘지전자 주식회사 무선 통신 시스템에서 채널 상태 정보를 보고하기 위한 방법 및 이를 위한 장치
US11736259B2 (en) 2017-05-03 2023-08-22 Interdigital Patent Holdings, Inc. Methods, systems, and apparatus for transmitting uplink control information
US11184883B2 (en) * 2017-06-29 2021-11-23 Qualcomm Incorporated Physical uplink control channel (PUCCH) sequence configuration
US10728073B2 (en) * 2017-10-02 2020-07-28 Qualcomm Incorporated Computer generated sequence design and hypothesis mapping
EP3738242A1 (en) * 2018-01-10 2020-11-18 IDAC Holdings, Inc. Short physical uplink control channel (spucch) structure
US10715273B2 (en) 2018-09-26 2020-07-14 At&T Intellectual Property I, L.P. Joint channel estimation and data detection technique to decode 5G uplink control channel
US11985017B2 (en) * 2018-10-28 2024-05-14 Indian Institute Of Technology Hyderabad (Iith) Method and system for generating a transmit waveform for reference sequences
EP3874629A4 (en) 2018-11-02 2022-06-01 ZTE Corporation INTERFERENCE MANAGEMENT IN WIRELESS SYSTEMS
EP3909336B1 (en) * 2019-01-11 2023-12-27 ZTE Corporation Remote interference mitigation resource configuration
WO2020215222A1 (zh) * 2019-04-23 2020-10-29 北京小米移动软件有限公司 反馈信息的发送、接收方法、装置及介质
US11700102B2 (en) 2020-07-24 2023-07-11 Huawei Technologies Co., Ltd. System and method for HARQ feedback in RRC inactive state
CN114070529A (zh) * 2020-08-07 2022-02-18 中国移动通信有限公司研究院 上行控制信息的传输方法、终端、网络设备及存储介质
KR20220101473A (ko) * 2021-01-11 2022-07-19 삼성전자주식회사 무선 통신 시스템에서 제어 채널 전송을 위한 장치 및 방법
US11856534B2 (en) * 2021-06-25 2023-12-26 Qualcomm Incorporated Transmitting sidelink reference signals for joint channel estimation and automatic gain control
CN114499763B (zh) * 2022-02-23 2024-04-23 成都中科微信息技术研究院有限公司 一种提升上行物理控制信道性能的方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8571120B2 (en) * 2006-09-22 2013-10-29 Texas Instruments Incorporated Transmission of acknowledge/not acknowledge (ACK/NACK) bits and their embedding in the reference signal
KR100975704B1 (ko) * 2007-01-10 2010-08-12 삼성전자주식회사 이동통신 시스템의 응답신호 송수신 방법 및 장치
KR101782647B1 (ko) * 2010-01-28 2017-09-28 엘지전자 주식회사 무선 통신 시스템에서 상향링크 제어 정보 인코딩 방법 및 장치
CN102347815B (zh) * 2010-07-24 2016-03-30 中兴通讯股份有限公司 一种中继网络的pucch发送方法和系统
CN102377537B (zh) * 2010-08-10 2014-07-09 电信科学技术研究院 一种上行控制信息uci传输和接收方法及设备
US9363780B2 (en) * 2011-08-12 2016-06-07 Intel Corporation System and method of uplink power control in a wireless communication system
EP4007196B1 (en) * 2012-03-05 2023-09-20 Samsung Electronics Co., Ltd. Harq-ack signal transmission in response to detection of control channel type in case of multiple control channel types
CN103259755B (zh) * 2013-04-08 2016-02-10 东南大学 一种全域覆盖多波束卫星lte的主同步序列设计方法
WO2015191530A2 (en) * 2014-06-09 2015-12-17 Airvana Lp Radio access networks
WO2016204713A1 (en) * 2015-06-18 2016-12-22 Intel IP Corporation Low latency contention based scheduling request
JP6653384B2 (ja) * 2015-11-04 2020-02-26 インターデイジタル パテント ホールディングス インコーポレイテッド 狭帯域lte動作のための方法および手順
US9854569B2 (en) * 2015-12-07 2017-12-26 Telefonaktiebolaget L M Ericsson (Publ) Uplink control channel configuration for unlicensed carriers
US11240842B2 (en) * 2016-01-08 2022-02-01 Acer Incorporated Device and method of handling transmission/reception for serving cell
CN108476062B (zh) * 2016-03-16 2022-04-05 联想创新有限公司(香港) 在无线通信系统中的参考信号序列确定
EP3455966B1 (en) * 2016-05-13 2020-07-15 Telefonaktiebolaget LM Ericsson (publ) Adaptive transmission time interval length

Also Published As

Publication number Publication date
EP3504917A1 (en) 2019-07-03
EP3504917A4 (en) 2020-04-01
WO2018050094A1 (en) 2018-03-22
CN108207120A (zh) 2018-06-26
US20180076917A1 (en) 2018-03-15
TWI667934B (zh) 2019-08-01

Similar Documents

Publication Publication Date Title
TWI667934B (zh) 短實體上行鏈路控制通道的配置方法
TWI677227B (zh) 在行動通訊中多路複用物理上行鏈路控制通道之方法和設備
US20230239193A1 (en) Signaling of demodulation reference signal configuration for uplink short tti transmissions
WO2019154425A1 (zh) 一种导频信号生成方法及装置
JP7092187B2 (ja) リソース構成方法、決定方法及びその装置、並びに通信システム
WO2018201987A1 (zh) 下行控制信息的传输方法、终端及网络侧设备
TW201127156A (en) Apparatus and method for allocating uplink resources
WO2018027982A1 (zh) 发送参考信号的方法和装置及接收参考信号的方法和装置
WO2018082043A1 (zh) 通信方法、终端和网络设备
TW201818736A (zh) 傳輸上行控制訊息的方法、終端設備和網路設備
TW202021302A (zh) 行動通訊中用於超可靠低延遲通訊之新無線電實體上行共享通道增強技術
JP6987242B2 (ja) リソース構成方法、端末装置及びネットワーク装置
WO2019096135A1 (zh) 信息发送方法、装置、处理器及存储介质
KR20200055113A (ko) 연속적인 자원 할당의 표시
TW201320798A (zh) 正交資源選擇傳輸分集及資源指派
CN109391427B (zh) 一种通信方法及设备
WO2019114467A1 (zh) 一种信道资源集的指示方法及装置、计算机存储介质
TW201316729A (zh) 正交資源選擇傳輸分集及資源指派
CN112005597A (zh) 移动通信中紧凑下行链路控制信息的频域资源分配
WO2019062885A1 (zh) 基于序列的信号处理方法及装置
TWI715883B (zh) Pucch傳輸方法、終端及網路側設備
CN110324125B (zh) 一种确定资源的方法及装置
WO2019096216A1 (zh) Ack/nack资源分配方法以及相应的用户设备和基站
TW201924436A (zh) 多時隙傳輸的方法和設備
CN112449430B (zh) Nr-u中的pucch传输方法及装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees