TW201739686A - 半導體裝置及封裝件及其製造方法 - Google Patents
半導體裝置及封裝件及其製造方法Info
- Publication number
- TW201739686A TW201739686A TW105140720A TW105140720A TW201739686A TW 201739686 A TW201739686 A TW 201739686A TW 105140720 A TW105140720 A TW 105140720A TW 105140720 A TW105140720 A TW 105140720A TW 201739686 A TW201739686 A TW 201739686A
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- substrate
- outgassing
- conductor
- barrier layer
- Prior art date
Links
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B7/00—Microstructural systems; Auxiliary parts of microstructural devices or systems
- B81B7/0032—Packages or encapsulation
- B81B7/0035—Packages or encapsulation for maintaining a controlled atmosphere inside of the chamber containing the MEMS
- B81B7/0038—Packages or encapsulation for maintaining a controlled atmosphere inside of the chamber containing the MEMS using materials for controlling the level of pressure, contaminants or moisture inside of the package, e.g. getters
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B7/00—Microstructural systems; Auxiliary parts of microstructural devices or systems
- B81B7/0006—Interconnects
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B7/00—Microstructural systems; Auxiliary parts of microstructural devices or systems
- B81B7/02—Microstructural systems; Auxiliary parts of microstructural devices or systems containing distinct electrical or optical devices of particular relevance for their function, e.g. microelectro-mechanical systems [MEMS]
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C1/00—Manufacture or treatment of devices or systems in or on a substrate
- B81C1/00015—Manufacture or treatment of devices or systems in or on a substrate for manufacturing microsystems
- B81C1/00261—Processes for packaging MEMS devices
- B81C1/00277—Processes for packaging MEMS devices for maintaining a controlled atmosphere inside of the cavity containing the MEMS
- B81C1/00285—Processes for packaging MEMS devices for maintaining a controlled atmosphere inside of the cavity containing the MEMS using materials for controlling the level of pressure, contaminants or moisture inside of the package, e.g. getters
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B2201/00—Specific applications of microelectromechanical systems
- B81B2201/02—Sensors
- B81B2201/0228—Inertial sensors
- B81B2201/0235—Accelerometers
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B2201/00—Specific applications of microelectromechanical systems
- B81B2201/02—Sensors
- B81B2201/0228—Inertial sensors
- B81B2201/0242—Gyroscopes
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B2201/00—Specific applications of microelectromechanical systems
- B81B2201/02—Sensors
- B81B2201/0271—Resonators; ultrasonic resonators
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B2203/00—Basic microelectromechanical structures
- B81B2203/01—Suspended structures, i.e. structures allowing a movement
- B81B2203/0127—Diaphragms, i.e. structures separating two media that can control the passage from one medium to another; Membranes, i.e. diaphragms with filtering function
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B2203/00—Basic microelectromechanical structures
- B81B2203/03—Static structures
- B81B2203/0315—Cavities
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B2203/00—Basic microelectromechanical structures
- B81B2203/04—Electrodes
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81B—MICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
- B81B2207/00—Microstructural systems or auxiliary parts thereof
- B81B2207/01—Microstructural systems or auxiliary parts thereof comprising a micromechanical device connected to control or processing electronics, i.e. Smart-MEMS
- B81B2207/012—Microstructural systems or auxiliary parts thereof comprising a micromechanical device connected to control or processing electronics, i.e. Smart-MEMS the micromechanical device and the control or processing electronics being separate parts in the same package
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C2203/00—Forming microstructural systems
- B81C2203/01—Packaging MEMS
- B81C2203/0118—Bonding a wafer on the substrate, i.e. where the cap consists of another wafer
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C2203/00—Forming microstructural systems
- B81C2203/01—Packaging MEMS
- B81C2203/0145—Hermetically sealing an opening in the lid
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B81—MICROSTRUCTURAL TECHNOLOGY
- B81C—PROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
- B81C2203/00—Forming microstructural systems
- B81C2203/07—Integrating an electronic processing unit with a micromechanical structure
- B81C2203/0785—Transfer and j oin technology, i.e. forming the electronic processing unit and the micromechanical structure on separate substrates and joining the substrates
- B81C2203/0792—Forming interconnections between the electronic processing unit and the micromechanical structure
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Micromachines (AREA)
- Pressure Sensors (AREA)
Abstract
一種半導體裝置,其包括一基板、一互連層、一釋氣層、以及一圖案化釋氣阻障層。該互連層係在該基板上方。該釋氣層係在該互連層上方。該圖案化釋氣阻障層係在該釋氣層上方。該圖案化釋氣阻障層包括複數個阻障結構以及複數個開口。該等開口暴露該釋氣層的一最上表面的一部份,以及該圖案化釋氣阻障層的一最底部表面係與該釋氣層的該最上表面實質上共平面。
Description
本揭露係關於一種半導體裝置、封裝件及其製造方法。
微機電系統(Micro electromechanical systems,MEMS)裝置係使用在各種應用,包括陀螺儀、諧振器、加速度計或其它應用中。例如,加速度計通常見於汽車(如,在安全氣囊展開系統中),以及陀螺儀通常見於全球定位系統(global positioning system,GPS)。 近年來,越來越常見到MEMS裝置併入到由互補式金屬氧化物半導體(complementary metal-oxide-semiconductor,CMOS)製程所形成之積體晶片中。將MEMS併入至CMOS製程係允許廣泛使用以高通量成形加工的MEMS裝置。
在一個例示性態樣中,提供了一種半導體裝置。該半導體裝置包括一基板、一互連層、一釋氣層、以及一圖案化釋氣阻障層。該互連層係在該基板上方。該釋氣層係在該互連層上方。該圖案化釋氣阻障層係在該釋氣層上方。該圖案化釋氣阻障層包括複數個阻障結構以及複數個開口。該等開口暴露該釋氣層的一最上表面的一部份,以及該圖案化釋氣阻障層的一最底部表面係與該釋氣層的該最上表面實質上共平面。 在另一個例示性態樣中,提供了一種封裝件。該封裝件包括一裝置晶圓;以及一MEMS晶圓,在該裝置晶圓上方。該裝置晶圓包括一第一基板、一第一釋氣層、一第一圖案化釋氣阻障層、一第一感測電極、以及一第一導體。該第一釋氣層係在該第一基板上方。該第一圖案化釋氣阻障層係在該第一釋氣層上方。該第一圖案化釋氣阻障層包括複數個開口,該等開口暴露該第一釋氣層的一最上表面的一部份,以及該第一圖案化釋氣阻障層的一最底部表面係與該第一釋氣層的該最上表面實質上共平面。該第一感測電極係在該第一圖案化釋氣阻障層的一部份上方。該第一導體係在該第一圖案化釋氣阻障層的另一部份上方。該MEMS晶圓包括一第二基板、一第一感測結構、一第二導體以及一間隔件。該第一感測結構係連接至該第二基板且對應於該第一感測電極。該第二導體係在該第二基板上方且接合至該第一導體。該間隔件係在該第二基板上方且靠近該第二導體。該間隔件係與該第一導體接觸。 在又一個態樣中,提供了一種用於製造一半導體裝置之方法。係接收一基板。係形成一釋氣層在該基板上方。係形成一釋氣阻障層在該釋氣層上方。係形成一導體以及一感測電極在該釋氣阻障層上方。係在形成該導體以及該感測電極之後,圖案化該釋氣阻障層,以形成複數個開口,該等開口暴露該釋氣層的一最上表面的一部分。
下列揭露提供許多用於實施所提供標的之不同特徵的不同實施例、或實例。為了簡化本揭露,於下描述元件及配置的具體實例。當然這些僅為實例而非意圖為限制性。例如,在下面說明中,形成第一特徵在第二特徵上方或上可包括其中第一及第二特徵係經形成為直接接觸之實施例,以及也可包括其中額外特徵可形成在第一與第二特徵之間而使得第一及第二特徵不可直接接觸之實施例。此外,本揭露可重複參考編號及/或字母於各種實例中。此重複係為了簡單與清楚之目的且其本身並不決定所討論的各種實施例及/或構形之間的關係。 再者,空間相關詞彙,諸如“於...之下”、“下面”、“下”、“上面”、“上”、"在...上"和類似詞彙,可能是為了使說明書便於描述如圖式繪示的一個元件或特徵與另一個(或多個)元件或特徵的相對關係而使用於本文中。除了圖式中所畫的方位外,這些空間相對詞彙也意圖用來涵蓋裝置在使用中或操作時的不同方位。該設備可以其他方式定向(旋轉90度或於其它方位),據此在本文中所使用的這些空間相關說明符可以類似方式加以解釋。 如本文中所使用者,辭彚諸如"第一"以及"第二"係描述各種元件、組件、區、層及/或區段,但這些元件、組件、區、層及/或區段應不限於這些辭彚。這些辭彚可僅用於將一個元件、組件、區、層或區段與另一個元件、組件、區、層或區段區別。除非內文中明確指出,否則當於本文中使用辭彚諸如"第一"以及"第二"時,不意味順序或次序。 如本文中所使用,詞彙“實質上”係指動作、特性、性質、狀態、結構、項目、或結果的完全或近乎完全的範圍或程度。例如,一表面係與另一表面“實質上”共平面將意味著這兩個表面要麼完全位在相同平面中要麼近乎完全位在相同平面中。在一些情況下,偏離絕對完全性的確切可允許程度可能取決於特定的背景狀況。然而,一般來說,完全的近乎度將以便具有與若獲得絕對或總完成相同的整體結果。 如本文中所使用,MEMS晶圓係指有MEMS裝置或至少MEMS裝置的一部分形成在其上的晶圓或基板。 如本文中所使用,裝置晶圓係指有主動裝置諸如CMOS裝置或至少主動裝置的一部分形成在其上的晶圓或基板。在一些實施例中,MEMS裝置的一部分可形成在裝置晶圓上。 如本文中所使用,帽蓋基板係指較厚基板,其係用來作為較薄MEMS晶圓的載體。在一些實施例中,帽蓋晶圓也用以作為保護帽蓋、及/或用以與MEMS晶圓及裝置晶圓一起形成氣密空腔。 在裝置晶圓、MEMS晶圓及帽蓋基板所界定的氣密空腔中,MEMS裝置需要不同壓力。例如,加速度計需要具有較大壓力的外罩,而陀螺儀或諧振器需要具有較小壓力的外罩。在一些實施例中,陀螺儀或諧振器的外罩中的壓力係小於或等於0.001毫巴(mbar)。若壓力太高,陀螺儀的MEMS感測結構將經歷較高的抗移動阻力。抗MEMS感測結構移動的阻力會減少MEMS感測結構移動的速度,其延遲MEMS感測結構移動所引致之訊號的產生及傳輸。較高的抗移動阻力也將降低MEMS感測結構移動所產生訊號的精準度。降低之精準度反過來增加用以判定MEMS感測結構所產生資訊之計算的複雜性。亦,陀螺儀或諧振器的外罩中的高壓參與MEMS感測結構的減震,其負面影響陀螺儀或諧振器的意圖目的。既然電路的複雜性增加,電路中的許多裝置以及電路的大小也會增加。然而,另一方面,加速度計中的壓力應要大於陀螺儀或諧振器所具者。雖然低壓促進MEMS感測結構的移動,加速度計需要較大的壓力以協助MEMS感測結構的減震,以防止MEMS感測結構天生震動,該天生震動會造成高噪聲。 現今,將加速計與陀螺儀或諧振器積體化在相同MEMS裝置上產生下列問題:如何創建具備不同真空壓力的兩個氣密空腔。在一個外罩中形成釋氣層可增加真空壓力,然而在另一個外罩中阻障釋氣層可保留低真空壓力。釋氣是在CMOS晶圓的互連結構中金屬化層及通路的形成期間所形成之懸掛鍵的結果。在後續加工步驟期間,加熱造成懸掛鍵斷裂,其從互連件結構釋放氣體。此過程號稱釋氣。壓力係直接與空間中的大量氣體分子成正比。在不包括在互連結構與外罩之間的釋氣阻障的辦法中,因為氣體分子在外罩中的數目上升,壓力也上升。 一般,釋氣層可以是氧化物材料所製而沒有任何釋氣阻障層覆蓋在其上。釋氣層可被形成在面對氣密空腔的CMOS晶圓上。防止氣態分子向外擴散的高緻密性的材料,例如氮化物材料可使用來作為釋氣阻障。形成釋氣阻障層的操作係包括圖案化釋氣阻障以暴露下方第一釋氣層的一區。然後暴露的區係以第二釋氣層填充,且接著平坦化操作直到第二釋氣層與釋氣阻障共平面。平坦化操作包括但不限於化學機械研磨(chemical mechanical polishing,CMP)操作。平坦化操作係經設計以減少上填第二釋氣層的厚度且因此不消耗釋氣阻障。 此外,發現到在暴露的區的中心部分的第二釋氣層具有大於在暴露的區的外周部分(於該處,第二釋氣層與釋氣阻障係鄰接)所具者之移除率。在平坦化操作之後可觀察到碟化效果,且此結構缺陷可造成後續沉積之感測電極及導體不是被放置在平坦表面上。例如,若感測電極具有網目圖案,網目圖案的頂部表面係不共平面。甚至網目圖案的幾何形狀由於釋氣層的非平坦表面而可能被變更。網目圖案的頂部表面將與下方第二釋氣層的碟化表面共形,並因此在感測電極的各點與MEMS基板的感測工作件之間產生不相等距離。在感測電極與感測結構之間的不相等距離劣化感測訊號的靈敏度,這是因為此種不相等距離會干擾從在感測電極與感測結構之間的距離所衍生的電容訊號。 圖1係根據本揭露的一些實施例之裝置晶圓的示意性剖面圖。在本揭露中,裝置晶圓10也可稱作半導體裝置、或CMOS晶圓。裝置晶圓包括基板(也稱作第一基板)12、互連層16、釋氣層18、以及圖案化釋氣阻障層20。基板12可包括半導體基板,諸如主體半導體基板。主體半導體基板包括元素半導體,諸如矽或鍺;化合物半導體,諸如矽鍺、碳化矽、砷鎵、磷化鎵、磷化銦、或砷化銦;或其組合。在一些實施例中,基板12包括多層基板,諸如絕緣體上矽(silicon-on-insulator,SOI)基板,其包括底部半導體層、埋藏氧化物層(buried oxide layer,BOX)以及頂部半導體層。 在一些實施例中,包括電晶體裝置諸如CMOS裝置的複數個主動裝置14係靠近基板12的表面形成。在一些實施例中,主動裝置14係主動電路的一部分,該主動電路係用以基於從MEMS裝置(在圖1中未顯示)接收到的訊號來實施計算或執行程序。在一些實施例中,主動裝置14可進一步包括雙極性電晶體(bi-polar transistor,BJT)裝置、鰭式場效電晶體(Fin field effect transistor,FinFET)裝置、或其它合適的裝置。基板12也可稱作電路基板。為說明起見,圖1中僅顯示主動裝置14的一部分。 互連層16係放置在基板12上方且電耦合至主動裝置14。在一些實施例中,互連層16包括彼此堆疊之金屬化層161及介電層162。金屬化層161可包括金屬材料諸如銅、鋁;或導電聚合物;合金諸如鋁銅(AlCu);或其它合適的導電材料。介電層162可包括層間介電質或金屬間介電質,其可包括低k介電層、超低k層、非低k介電層諸如鈍化層、或類似物。低k材料具有介電常數小於氧化矽的介電常數。在一些實施例中,低k材料具有小於約3.9的介電常數。在一些實施例中,低k材料包括摻雜氟之氧化矽、摻雜碳之氧化矽、多孔氧化矽、聚合物材料、或其它合適的低k材料。在一些實施例中,超低k材料具有小於或等於約2.5的介電常數。在一些實施例中,超低k材料包括乾凝膠、聚合物、或其它合適的超低k材料。互連層16可進一步包括通路163,其可由金屬所形成,諸如銅、鋁、鎢、導電聚合物、或其它合適的導電材料,且係形成在介電層162中以電耦合金屬化層161。互連層16係用以輸送前往及來自形成在基板12上的主動電路的訊號。 釋氣層(也稱作第一釋氣層)18係放置在互連層16上方。在一些實施例中,釋氣層18係互連層16的介電層162的最上介電層。在一些實施例中,釋氣層18的最上表面18U係實質上平坦表面。 圖案化釋氣阻障層(也稱作第一圖案化釋氣阻障層)20係放置在釋氣層18上方。圖案化釋氣阻障層20包括複數個阻障結構201以及在相鄰阻障結構201之間的複數個開口202。阻障結構201覆蓋釋氣層18的最上表面18U的一部分,而開口202暴露釋氣層18的最上表面18U的一部分。阻障結構201係放置在釋氣層18的一部分與氣密空腔(在圖2中顯示)之間。圖案化釋氣阻障層20的開口202暴露釋氣層18的一部分且因此允許來自釋氣層18的氣體分子向外釋氣至氣密空腔中,以便調整氣密空腔中的氣壓表壓力。開口202的數目及尺寸可基於想要的釋氣量修改。圖案化釋氣阻障層20及釋氣層18係由不同材料所形成。圖案化釋氣阻障層20可包括具有高晶格緻密性的材料,諸如氮化矽,以防止釋氣氣體分子向外擴散。在一些實施例中,釋氣層18可以是氧化矽,諸如原矽酸四乙酯(tetraethyl orthosilicate,TEOS),且圖案化釋氣阻障層20可以是氮化矽或氧氮化矽。在一些實施例中,圖案化釋氣阻障層20包括第IV族元素的氮化物或第IV族元素的氧氮化物。 在一些實施例中,圖案化釋氣阻障層20的最底部表面20B係與釋氣層18的最上表面18U實質上共平面。開口202係圖案化釋氣阻障層20的貫穿開口,且阻障結構201的側表面201S係從釋氣層18暴露出。換言之,開口202係空洞而沒有被釋氣層18或其它結構層填充,而使得暴露的釋氣層18可與氣密空腔接觸。 裝置晶圓10可進一步包括導體(第一導體)22及導電通路24。導體22係放置在圖案化釋氣阻障層20上方。導電通路24穿通過圖案化釋氣阻障層20及釋氣層18,以電耦合導體22與互連層16的金屬化層161。導體22的材料可包括金屬材料諸如銅、鋁、金、鍺、錫、銦、或其它合適的導電材料。導體22可用以作為內部端或外部端。在一些實施例中,藉由任何合適的接合方法,諸如共晶接合、熔合接合、固液互相擴散接合(solid-liquid inter-diffusion bonding,SLID),導體22的一部分可接合至形成在另一晶圓,如MEMS晶圓上的另一導體。在一些實施例中,導體22的一部分可接合至外部電路。導電通路24的材料可包括金屬諸如鎢、合金、導電聚合物、或其它合適的導電材料。 在一些實施例中,裝置晶圓10可進一步包括在導體22與圖案化釋氣阻障層20之間的導電膜26。導電膜26的材料可包括氮化鈦或其它合適的導電材料。在一些實施例中,導電膜26係用以增進導體22與圖案化釋氣阻障層20之間的黏著。 在一些實施例中,裝置晶圓10進一步包括在圖案化釋氣阻障層20上方的感測電極(也稱作電極)28。倘若裝置晶圓10係與MEMS裝置積體化,感測電極28可用以作為MEMS裝置的一部分。感測電極28可以是單層或多層。在一些實施例中,感測電極28可包括與導電膜26相同的材料,且可由與導電膜26相同的圖案化導電層所形成。在一些實施例中,感測電極28可包括與導電膜26及導電22相同的材料,且可由與導電膜26及導電22相同的圖案化導電層所形成。 本揭露不限於前述實施例,且可具有其他不同的實施例。為簡化說明以及方便本揭露實施例之各者間之比較,在下列實施例之各者中的完全相同組件係以完全相同編號標出。為了使得更容易地比較實施例之間的差異,下列說明將詳述不同實施例間的不相似處且完全相同特徵將不贅述。 圖2係根據本揭露的一些實施例之封裝件的示意性剖面圖。封裝件30包括裝置晶圓10,以及在裝置晶圓10上方的MEMS晶圓40。裝置晶圓10係如圖1中及相關說明般繪示,且因此不贅述詳情。裝置晶圓10及MEMS晶圓40係形成CMOS-MEMS結構。MEMS晶圓40包括第二基板42、第一感測結構44、第二導體46以及間隔件48。第二基板42可包括半導體基板,且第二基板42的材料可以與基板12相同或不同。第一感測結構44係連接至第二基板42且對應於感測電極28。在一些實施例中,第一感測結構44或至少第一感測結構44的一部分可以是第二基板42的部件。第二導體46係放置在第二基板42上方,且在面對裝置晶圓10的第二基板42的表面421上。第二導體46的材料可包括金屬材料諸如銅、鋁、金、鍺、錫、銦、或其它合適的導電材料。在一些實施例中,導體22與第二導體46係藉由共晶接合而接合。例如,導體22係鋁,而第二導體46係鍺,且導體22與第二導體46可形成鋁鍺並彼此共晶地接合。在一些實施例中,第二導體46的尺寸係大於導體22的尺寸,以便熔融之第二導體46可圍住導體22以增進接合。 間隔件48係在第二基板42上方且靠近第二導體46。在一些實施例中,間隔件48係與導體22接觸。當導體22與第二導體46被接合在一起時,間隔件48係用以維持在裝置晶圓10與MEMS晶圓40之間的間隙。在感測電極28與感測結構44之間之固定且想要的間隙係改善感測訊號的靈敏度。在一些實施例中,間隔件48係第二基板42的一部分且從第二基板42的表面421朝裝置晶圓10凸出。在一些實施例中,間隔件48的材料(如,矽)係相對較硬於第二導體46的材料(如,金屬),特別是當導體22與第二導體46在接合製程期間被壓縮與加熱時,且因此間隔件48能夠控制在裝置晶圓10與MEMS晶圓40之間的間隙。在一些例示性實施例中,導體22與第二導體46係共晶接合。當導體22及第二導體46係接觸、壓縮及加熱到高於它們的共晶熔點的溫度時,導體22與第二導體46的接觸區將熔融並接合在一起。然而,間隔件48係與未熔融之導體22的一部分接觸,且因此能夠維持在裝置晶圓10與MEMS晶圓40之間的間隙。在一些實施例中,間隔件48的高度係小於第二導體46的高度,而使得接合效果與間隙維持效果二者都可被考量到。在一些實施例中,間隔件48可放置在第二導體46的一側或二側。在其它實施例中,間隔件48可環繞第二導體46。在一些實施例中,間隔件48也用以防止熔融之第二導體46溢流。 封裝件30可進一步包括附接至MEMS晶圓40的帽蓋基板(也稱作帽蓋晶圓或操作晶圓)60。帽蓋基板60係附接至第二基板42的另一表面422。帽蓋基板60的材料可與基板12或第二基板42相同或不同。帽蓋基板60與第二基板42可藉由任何合適的接合方法接合。舉例來說,帽蓋基板60與第二基板42被中間層62諸如氧化矽層插置,且藉由熔合接合而接合。在一些實施例中,帽蓋基板60具有對應於第一感測結構44的凹槽60H。 裝置晶圓10、MEMS晶圓40、帽蓋晶圓60係氣密接合,從而界定將第一感測結構44密封在其中的第一氣密空腔52。在第一氣密空腔52中的氣壓表壓力可藉由通過圖案化釋氣阻障層20的開口202之來自釋氣層18的釋氣調整。在一些實施例中,第一感測結構44係可動結構,諸如檢測質量、彈簧及/或膜片,其可在力、壓力或振動下移動或共鳴。在一些實施例中,第一感測結構44係用以沿著實質上垂直於第二基板42的表面421的方向Z移動或共鳴。在一些實施例中,第一感測結構44與感測電極28形成MEMS裝置。在一些例示性實施例中,第一感測結構44與感測電極28形成加速度計,其需要相對較高氣壓表壓力,以便第一感測結構44係對意外振動較不敏感。 在一些實施例中,MEMS晶圓40進一步包含連接至第一感測結構44且面對感測電極28的第一制動器43。第一制動器43係在若第一感測結構44朝感測電極28移動並由於過度移動而與感測電極28接觸時用以防止第一感測結構44黏附至感測電極28。在一些實施例中,第一制動器43係朝感測電極28凸出的第一感測結構44的一部分。在一些實施例中,係藉由圖案化第二基板42而同時形成第一制動器43及間隔件48。第一制動器43的高度可與間隔件48所具者相同但不限於此。第一制動器43的高度、尺寸、數目及位置可經修改以提供適當抗黏滯效果。 在一些實施例中,第二制動器64係放置在帽蓋基板60上方且在凹槽60H中。第二制動器64係在若第一感測結構44朝帽蓋基板60移動並由於過度移動而與帽蓋基板60接觸時用以防止第一感測結構44黏附至帽蓋基板60。在一些實施例中,第二制動器64係朝第一感測結構44凸出的帽蓋基板60的一部分。第二制動器64的高度、尺寸、數目及位置可經修改以提供適當抗黏滯效果。 圖3係根據本揭露的一些實施例之封裝件的示意性剖面圖。封裝件70係將圖2中的CMOS-MEMS結構與另一CMOS-MEMS結構積體化。裝置晶圓10進一步包括第二釋氣層19、第二釋氣阻障層21及第二感測電極29。在一些實施例中,第二釋氣層19及釋氣層18係由相同材料層所形成,如氧化矽層。第二釋氣阻障層21係放置在第二釋氣層19上方。在一些實施例中,第二釋氣阻障層21及圖案化釋氣阻障層20係由相同材料層所形成,如氮化矽層。在一些實施例中,第二釋氣阻障層21覆蓋第二釋氣層19的最上表面19U,以防止來自第二釋氣層19的釋氣進入到第二氣密空腔54中。第二氣密空腔54係藉由裝置晶圓10、MEMS晶圓40及帽蓋晶圓60界定,且與第一氣密空腔52隔離。第二感測電極29係放置在第二釋氣阻障層21上方。在一些實施例中,第二感測電極29以及感測電極28係由相同導電層所形成。第二感測電極29可用以作為MEMS裝置的一部分。 MEMS晶圓40進一步包括連接至第二基板42的第二感測結構45且對應於第二感測電極29。在一些例示性實施例中,第一感測結構44及感測電極28係形成在第一氣密空腔52中的第一MEMS裝置,諸如加速度計,以及第二感測結構45及第二感測電極29係形成在第二氣密空腔54中的第二MEMS裝置,諸如陀螺儀或諧振器。因加速度計要求相對較高氣壓表壓力,圖案化釋氣阻障層20的開口202允許來自釋氣層18的氣體分子向外釋氣到第一氣密空腔52中以增加壓力。另一方面,因陀螺儀或諧振器要求相對較低氣壓表壓力,第二釋氣阻障層21幫助防止來自第二釋氣層19的釋氣進入到第二氣密空腔54中以維持壓力。 在一些實施例中,MEMS晶圓40進一步包括連接至第二感測結構45且面對第二感測電極29的另一第一制動器47。在一些實施例中,帽蓋基板60進一步包括對應於第二感測結構45的另一凹槽60K。在一些實施例中,帽蓋基板60進一步包括在凹槽60K中的另一第二制動器65。 圖4係根據本揭露之各種態樣繪示用於製造半導體裝置之方法的流程圖。方法100開始於操作110,係於其中接收基板。方法100接著為操作120,係於其中形成釋氣層在基板上方。方法100繼續為操作130,係於其中形成釋氣阻障層在釋氣層上方。方法100接著為操作140,係於其中形成導體及感測電極在釋氣阻障層上方。方法100接著為操作150,係在形成導體以及感測電極之後,圖案化釋氣阻障層,以形成複數個開口,該等開口暴露釋氣層的最上表面的一部分。 方法100僅為實例,且不意圖限制本揭露超出申請專利範圍所明確記載者。額外操作可在方法100之前、期間或之後提供,且為了該方法的額外實施例可將所述的一些操作置換、排除、或搬動。 圖5A至5I係在根據本揭露的一些實施例製造半導體裝置的各種操作的一者的剖面圖。如圖5A中所繪示以及圖4中之操作110,係接收基板12。在一些實施例中,基板12包括第一區121及第二區122,其等係分別用以形成不同MEMS裝置。複數個主動裝置14,諸如CMOS裝置係靠近基板12的表面形成。互連層16係形成在基板12上方且電耦合至主動裝置14。在一些實施例中,互連層16包括金屬化層161、介電層162及通路163。 如圖5B中所繪示以及圖4中之操作120,釋氣層18係形成在基板12上方。釋氣層18被平坦化,例如藉由化學機械研磨(CMP),從而使釋氣層18變成平坦的最上表面18T。 如圖5C中所繪示以及圖4中之操作130,釋氣阻障層20'係形成在釋氣層18上方。之後,複數個導電通路24穿透過釋氣阻障層20'及釋氣層18以電連接暴露的金屬化層161。在一些實施例中,釋氣阻障層20'及釋氣層18係凹陷以暴露最上金屬化層161。然後導電層係形成在釋氣層20'上方及凹槽中。然後係藉由例如CMP移除在凹槽外的導電層。應理解,雖然釋氣阻障層20'係凹陷,但導電通路24卻填充在凹槽中以覆蓋暴露的釋氣層18的部分。因此,係避免來自釋氣層18的不想要釋氣。導電層係形成在具有平坦表面的釋氣阻障層20'上方,且因此在釋氣阻障層20'的平坦表面上的導電層可被移除而沒有留下殘質。這減輕了短路的風險。 在一些實施例中,導電膜26係形成在釋氣阻障層20'上方且電耦合至導電通路24。在一些實施例中,導體22係形成在導電膜26上方。在一些實施例中,導電膜26及導體22係透過相同圖案化操作如相同光微影操作形成。導電膜26及導體22係形成在具有平坦表面的釋氣阻障層20'上方,且因此在釋氣阻障層20'的平坦表面上的導電膜26及導體22可被移除而沒有留下殘質。這減輕了短路的風險。 如圖5D中所繪示以及圖4中之操作140,在第一區121及第二區122中的導體22的一部分被移除。在一些實施例中,在第一區121中的暴露的導電膜26的一部分係用以作為感測電極(第一感測電極)28,而在第二區122中的暴露的導電膜26的另一部分係用以作為第二感測電極29。 如圖5E中所繪示以及圖4中之操作150,在形成導體22、感測電極28以及第二感測電極29之後,釋氣阻障層20'被圖案化,以形成圖案化釋氣阻障層20。圖案化釋氣阻障層20包括在第一區121中的複數個阻障結構201及複數個開口202,而圖案化釋氣阻障層20覆蓋在第二區122中的釋氣層18。應理解,第一區121中的該等開口202係在形成導電通路24、導電膜26及導體22之後形成,且因此沒有導電通路24、導電膜26及導體22的殘質在開口202中。 如圖5F中所繪示者,係接收帽蓋基板60。帽蓋基板60被圖案化以形成凹槽60H及60K,以及分別在凹槽60H及60K中的第二制動器64及65。在一些實施例中,中間層62係形成在帽蓋基板60的表面上。 如圖5G中所繪示者,係接收第二基板42。第二基板42係附接至帽蓋基板60,帽蓋基板60係用以作為第二基板42的支撐基板或操作晶基板。在一些實施例中,第二基板42與帽蓋基板60係藉由使用中間層62作為黏著層的熔合接合附接。在一些實施例中,當被帽蓋基板60支撐時,第二基板42被向下薄化。間隔件48及第一制動器43及47被形成。在一些實施例中,間隔件48及第一制動器43及47係第二基板42的部分且係藉由圖案化第二基板42形成。在一些實施例中,第二導體46係形成在第二基板42上方且靠近間隔件48。 如圖5H中所繪示,第二基板42被圖案化以形成第一感測結構44及第二感測結構45。可藉由任何合適的圖案化方法,諸如蝕刻來圖案化第二基板42。 如圖5I中所繪示,第二基板42與基板12係藉由接合導體22與第二導體46而組裝。在一些實施例中,導體22與第二導體46係藉由共晶接合而接合。間隔件48係用以維持在第二基板42與基板12之間的間隙。在一些實施例中,將帽蓋基板60及第二基板42切丁以暴露用以作為外部連接的端的導體22的一部分。基板12被切丁以形成封裝件70。接合之第一基板12、第二基板42與帽蓋基板60係形成彼此隔離之在第一區121中的第一氣密空腔52與及第二區122中的第二氣密空腔54。在第一氣密空腔52中,感測電極28與第一感測結構44係形成第一MEMS裝置。具有開口202的圖案化釋氣阻障層20的部分係允許釋氣層18暴露在第一氣密空腔52中,且因此氣體分子能夠從釋氣層18向外釋氣進入到第一氣密空腔52中。因此,當第一MEMS裝置操作時,第一氣密空腔52中的壓力被增加。在第二氣密空腔54中,第二感測電極29與第二感測結構45係形成第二MEMS裝置。沒有開口的圖案化釋氣阻障層20的部分係封阻釋氣層18釋氣進入到第二氣密空腔54中,且因此第二氣密空腔54中的壓力小於第一氣密空腔52所具者。第一氣密空腔52與第二氣密空腔54中的不同壓力係分別基於不同MEMS裝置的不同要求而設置。在一些實施例中,第一MEMS裝置諸如加速度計要求於高壓力條件操作,而第二MEMS裝置諸如陀螺儀或諧振器要求於低壓力條件操作。 在本揭露中,CMOS-MEMS封裝件係藉由來自釋氣層的釋氣而包括具有不同壓力的氣密空腔以用於不同MEMS裝置。釋氣的量係藉由圖案化釋氣阻障層控制。圖案化釋氣阻障層係在形成導體及電極之後被圖案化且因此減少製程複雜性及短路的風險。CMOS-MEMS封裝件包括間隔件,間隔件係能夠維持在CMOS晶圓與MEMS晶圓之間的間隙,從而增進MEMS裝置的電容控制。CMOS-MEMS封裝件包括制動器結構,制動器結構係能夠緩減黏滯問題。 在一個例示性態樣中,提供了一種半導體裝置。該半導體裝置包括一基板、一互連層、一釋氣層、以及一圖案化釋氣阻障層。該互連層係在該基板上方。該釋氣層係在該互連層上方。該圖案化釋氣阻障層係在該釋氣層上方。該圖案化釋氣阻障層包括複數個阻障結構以及複數個開口。該等開口暴露該釋氣層的一最上表面的一部份,以及該圖案化釋氣阻障層的一最底部表面係與該釋氣層的該最上表面實質上共平面。 在另一個例示性態樣中,提供了一種封裝件。該封裝件包括一裝置晶圓;以及一MEMS晶圓,在該裝置晶圓上方。該裝置晶圓包括一第一基板、一第一釋氣層、一第一圖案化釋氣阻障層、一第一感測電極、以及一第一導體。該第一釋氣層係在該第一基板上方。該第一圖案化釋氣阻障層係在該第一釋氣層上方。該第一圖案化釋氣阻障層包括複數個開口,該等開口暴露該第一釋氣層的一最上表面的一部份,以及該第一圖案化釋氣阻障層的一最底部表面係與該第一釋氣層的該最上表面實質上共平面。該第一感測電極係在該第一圖案化釋氣阻障層的一部份上方。該第一導體係在該第一圖案化釋氣阻障層的另一部份上方。該MEMS晶圓包括一第二基板、一第一感測結構、一第二導體以及一間隔件。該第一感測結構係連接至該第二基板且對應於該第一感測電極。該第二導體係在該第二基板上方且接合至該第一導體。該間隔件係在該第二基板上方且靠近該第二導體。該間隔件係與該第一導體接觸。 在又一個態樣中,提供了一種用於製造一半導體裝置之方法。係接收一基板。係形成一釋氣層在該基板上方。係形成一釋氣阻障層在該釋氣層上方。係形成一導體以及一感測電極在該釋氣阻障層上方。係在形成該導體以及該感測電極之後,圖案化該釋氣阻障層,以形成複數個開口,該等開口暴露該釋氣層的一最上表面的一部分。 前面列述了數個實施例的結構以便本技術領域具有通常知識者可更佳地理解本揭露之態樣。本技術領域具有通常知識者應了解它們可輕易地使用本揭露作為用以設計或修改其他製程及結構之基礎以實現本文中所介紹實施例的相同目的及/或達成本文中所介紹實施例的相同優點。本技術領域具有通常知識者也應體認到此等均等構造不會悖離本揭露之精神及範疇,以及它們可在不悖離本揭露之精神及範疇下做出各種改變、取代、或替代。
10‧‧‧裝置晶圓
12‧‧‧基板/第一基板
14‧‧‧主動裝置
16‧‧‧互連層
18‧‧‧釋氣層
18T‧‧‧平坦的最上表面
18U、19U‧‧‧最上表面
19‧‧‧第二釋氣層
20‧‧‧圖案化釋氣阻障層
20'‧‧‧釋氣阻障層
20B‧‧‧最底部表面
21‧‧‧第二釋氣阻障層
22‧‧‧導體
24‧‧‧導電通路
26‧‧‧導電膜
28‧‧‧感測電極/第一感測電極
29‧‧‧第二感測電極
30、70‧‧‧封裝件
40‧‧‧MEMS晶圓
42‧‧‧第二基板
43、47‧‧‧第一制動器
44‧‧‧第一感測結構
45‧‧‧第二感測結構
46‧‧‧第二導體
48‧‧‧間隔件
52‧‧‧第一氣密空腔
54‧‧‧第二氣密空腔
60‧‧‧帽蓋基板/帽蓋晶圓
60H、60K‧‧‧凹槽
62‧‧‧中間層
64、65‧‧‧第二制動器
100‧‧‧方法
110、120、130、140、150‧‧‧操作
121‧‧‧第一區
122‧‧‧第二區
161‧‧‧金屬化層
162‧‧‧介電層
163‧‧‧通路
201‧‧‧阻障結構
201S‧‧‧側表面
202‧‧‧開口
421、422‧‧‧表面
Z‧‧‧方向
12‧‧‧基板/第一基板
14‧‧‧主動裝置
16‧‧‧互連層
18‧‧‧釋氣層
18T‧‧‧平坦的最上表面
18U、19U‧‧‧最上表面
19‧‧‧第二釋氣層
20‧‧‧圖案化釋氣阻障層
20'‧‧‧釋氣阻障層
20B‧‧‧最底部表面
21‧‧‧第二釋氣阻障層
22‧‧‧導體
24‧‧‧導電通路
26‧‧‧導電膜
28‧‧‧感測電極/第一感測電極
29‧‧‧第二感測電極
30、70‧‧‧封裝件
40‧‧‧MEMS晶圓
42‧‧‧第二基板
43、47‧‧‧第一制動器
44‧‧‧第一感測結構
45‧‧‧第二感測結構
46‧‧‧第二導體
48‧‧‧間隔件
52‧‧‧第一氣密空腔
54‧‧‧第二氣密空腔
60‧‧‧帽蓋基板/帽蓋晶圓
60H、60K‧‧‧凹槽
62‧‧‧中間層
64、65‧‧‧第二制動器
100‧‧‧方法
110、120、130、140、150‧‧‧操作
121‧‧‧第一區
122‧‧‧第二區
161‧‧‧金屬化層
162‧‧‧介電層
163‧‧‧通路
201‧‧‧阻障結構
201S‧‧‧側表面
202‧‧‧開口
421、422‧‧‧表面
Z‧‧‧方向
本揭露之態樣將在與隨附圖式一同閱讀下列詳細說明下被最佳理解。請注意根據業界標準作法,各種結構未依比例繪製。事實上,為了使討論內容清楚,各種結構的尺寸可刻意放大或縮小。 圖1係根據本揭露的一些實施例之裝置晶圓的示意性剖面圖。 圖2係根據本揭露的一些實施例之封裝件的示意性剖面圖。 圖3係根據本揭露的一些實施例之封裝件的示意性剖面圖。 圖4係根據本揭露之各種態樣繪示用於製造半導體裝置之方法的流程圖。 圖5A至5I係在根據本揭露的一些實施例製造半導體裝置的各種操作的一者的剖面圖。
100‧‧‧方法
110、120、130、140、150‧‧‧操作
Claims (1)
- 一種半導體裝置,其包含: 一基板; 一互連層,在該基板上方; 一釋氣層,在該互連層上方;以及 一圖案化釋氣阻障層,在該釋氣層上方,其中該圖案化釋氣阻障層包括複數個阻障結構以及複數個開口,該等開口暴露該釋氣層的一最上表面的一部份,以及該圖案化釋氣阻障層的一最底部表面係與該釋氣層的該最上表面實質上共平面。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/017,209 US9643838B1 (en) | 2016-02-05 | 2016-02-05 | Semiconductor device and package and manufacturing method thereof |
US15/017,209 | 2016-02-05 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201739686A true TW201739686A (zh) | 2017-11-16 |
TWI700239B TWI700239B (zh) | 2020-08-01 |
Family
ID=58643433
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW105140720A TWI700239B (zh) | 2016-02-05 | 2016-12-08 | 半導體裝置及封裝件及其製造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9643838B1 (zh) |
CN (1) | CN107043085B (zh) |
TW (1) | TWI700239B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI758666B (zh) * | 2019-09-23 | 2022-03-21 | 台灣積體電路製造股份有限公司 | 積體晶片及其製造方法 |
TWI787661B (zh) * | 2019-10-25 | 2022-12-21 | 日月光半導體製造股份有限公司 | 光學裝置封裝 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9630831B1 (en) * | 2015-10-15 | 2017-04-25 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor sensing structure |
US10239746B2 (en) * | 2016-11-11 | 2019-03-26 | Analog Devices, Inc. | Vertical stopper for capping MEMS devices |
IL250305B (en) * | 2017-01-26 | 2021-02-28 | Vishay Israel Ltd | Electronic component with flexible terminal |
US10513432B2 (en) * | 2017-07-31 | 2019-12-24 | Taiwan Semiconductor Manufacturing Co., Ltd. | Anti-stiction process for MEMS device |
DE102018111079B4 (de) | 2018-05-08 | 2021-11-25 | Infineon Technologies Dresden Gmbh | Mikromechanischer sensor und verfahren zum herstellen eines mikroelektromechanischen sensors |
KR102668080B1 (ko) | 2018-07-24 | 2024-05-22 | 삼성전자주식회사 | 반도체 소자 |
CN111863650A (zh) * | 2020-07-14 | 2020-10-30 | 南昌凯迅光电有限公司 | 一种改善led芯片外观的测试方法 |
DE102022210970A1 (de) | 2022-10-18 | 2024-04-18 | Robert Bosch Gesellschaft mit beschränkter Haftung | Mikromechanische Vorrichtung mit einer Wasserstoff-Drainage-Schicht |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8865497B2 (en) * | 2010-06-25 | 2014-10-21 | International Business Machines Corporation | Planar cavity MEMS and related structures, methods of manufacture and design structures |
US9452925B2 (en) * | 2011-06-27 | 2016-09-27 | Invensense, Inc. | Method of increasing MEMS enclosure pressure using outgassing material |
US8716852B2 (en) * | 2012-02-17 | 2014-05-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Micro-electro mechanical systems (MEMS) having outgasing prevention structures and methods of forming the same |
US9738512B2 (en) * | 2012-06-27 | 2017-08-22 | Invensense, Inc. | CMOS-MEMS integrated device including multiple cavities at different controlled pressures and methods of manufacture |
US9018715B2 (en) * | 2012-11-30 | 2015-04-28 | Silicon Laboratories Inc. | Gas-diffusion barriers for MEMS encapsulation |
US9522822B2 (en) * | 2014-05-13 | 2016-12-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Sensor integration with an outgassing barrier and a stable electrical signal path |
-
2016
- 2016-02-05 US US15/017,209 patent/US9643838B1/en active Active
- 2016-12-08 TW TW105140720A patent/TWI700239B/zh active
- 2016-12-21 CN CN201611187512.9A patent/CN107043085B/zh active Active
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI758666B (zh) * | 2019-09-23 | 2022-03-21 | 台灣積體電路製造股份有限公司 | 積體晶片及其製造方法 |
TWI787661B (zh) * | 2019-10-25 | 2022-12-21 | 日月光半導體製造股份有限公司 | 光學裝置封裝 |
US12009353B2 (en) | 2019-10-25 | 2024-06-11 | Advanced Semiconductor Engineering, Inc. | Optical device package with compatible lid and carrier |
Also Published As
Publication number | Publication date |
---|---|
CN107043085A (zh) | 2017-08-15 |
TWI700239B (zh) | 2020-08-01 |
US9643838B1 (en) | 2017-05-09 |
CN107043085B (zh) | 2020-10-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI700239B (zh) | 半導體裝置及封裝件及其製造方法 | |
US10155659B2 (en) | Vacuum sealed MEMS and CMOS package | |
US9862593B2 (en) | MEMS-CMOS device that minimizes outgassing and methods of manufacture | |
US9533880B2 (en) | Method of fabrication of Al/Ge bonding in a wafer packaging environment and a product produced therefrom | |
US9604843B2 (en) | MEMS devices and methods for forming same | |
TWI607959B (zh) | 包括不同受控壓力下的多個空腔之cmos-mems集成裝置及製造方法 | |
US9567210B2 (en) | Multi-pressure MEMS package | |
TWI548585B (zh) | 微機電裝置、被封裝之微機電裝置及其製造方法 | |
US20160060104A1 (en) | MEMS Integrated Pressure Sensor and Microphone Devices and Methods of Forming Same | |
US11148936B2 (en) | CMOS-MEMS structure and method of forming the same | |
CN104045050A (zh) | 具有各向同性腔的mems集成压力传感器件及其制造方法 | |
TW201727780A (zh) | 微機電系統封裝之製造方法 | |
US20150251895A1 (en) | Stacked semiconductor structure and method of forming the same | |
US10351417B2 (en) | MEMS device with viewer window and manufacturing method thereof | |
CN104051385B (zh) | 堆叠式半导体结构及其形成方法 | |
TWI794937B (zh) | 半導體結構及其製作方法 | |
TW201330194A (zh) | 微機電系統晶片及其封裝方法 |