TW201732600A - 經由快速記憶體轉移裝置之實體移動而達成個性及資料轉移的設備 - Google Patents

經由快速記憶體轉移裝置之實體移動而達成個性及資料轉移的設備 Download PDF

Info

Publication number
TW201732600A
TW201732600A TW106103269A TW106103269A TW201732600A TW 201732600 A TW201732600 A TW 201732600A TW 106103269 A TW106103269 A TW 106103269A TW 106103269 A TW106103269 A TW 106103269A TW 201732600 A TW201732600 A TW 201732600A
Authority
TW
Taiwan
Prior art keywords
electronic component
circuit module
memory
data
processor
Prior art date
Application number
TW106103269A
Other languages
English (en)
Inventor
布萊恩M 伊格諾麥爾羅
Original Assignee
符號Io公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US15/089,729 external-priority patent/US20170221322A1/en
Application filed by 符號Io公司 filed Critical 符號Io公司
Publication of TW201732600A publication Critical patent/TW201732600A/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/82Protecting input, output or interconnection devices
    • G06F21/85Protecting input, output or interconnection devices interconnection devices, e.g. bus-connected or in-line devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computer Security & Cryptography (AREA)
  • Software Systems (AREA)
  • Storage Device Security (AREA)

Abstract

本文係關於用於可轉移地儲存一電子組件之一系統狀態的系統及方法,該系統包括一處理器及一電路模組。該處理器經組態以將該系統狀態分解成複數個資料向量及將該複數個資料向量中之每一者映射至一各別位元標記。該電路模組可移除地耦合至該電子組件,該電路模組包括一記憶體及一收發器。該收發器耦合至該記憶體且耦合至該記憶體與該處理器之間的一通信鏈路,該收發器可操作以按比640MBps快之一速率來發送及接收資料。藉由該收發器發送及接收之資料包括藉由該處理器映射之位元標記。

Description

經由快速記憶體轉移裝置之實體移動而達成個性及資料轉移的設備 相關申請案之交叉引用
本申請案主張2016年2月16日提交之美國臨時申請案第62/296,044號之利益,該案之全部內容藉此以全文引用之方式併入。本申請案亦為2016年4月4日提交之美國專利申請案15/089,729之部分接續,該美國專利申請案轉而主張2016年2月1日提交之62/289,686的利益。以上提及之所有申請案的內容以全文引用之方式併入本文中。
本揭示案之實施例大體上係關於系統克隆,且尤其係關於經由實體物件之轉移而克隆電腦系統。
使用位元標記達成緊湊資料儲存之系統及方法為已知的。舉例而言,美國專利申請公開第2014/0223118號、美國專利申請公開第2014/0279911號及美國專利第9,467,294號描述了使用位元標記、標記表、中介、及相關結構及/或功能來快速地且緊湊地儲存資料及快速地擷取資料之系統、設備及方法,以上各案藉此以全文引用之方式併入。
在一個實施例中,一電子設備之一可移除部分可包括耦合至資料儲存裝置之一處理器。該可移除部分可組態成儲存一第一電腦系統之備份,使得可藉由將該可移除部分自該第一電腦系統實體上移動至一第二、單獨之電腦系統而在該第二電腦系統上在功能上恢復該第一電腦系統。在一些實施例中,該可移除部分可包括一多峰狀態指示器。
根據本揭示案之實施例包括一種用於可轉移地儲存一電子組件之一系統狀態的系統及方法,該系統包括一處理器及一電路模組。該 處理器經組態以將該系統狀態分解成複數個資料向量及將該複數個資料向量中之每一者映射至一各別位元標記。該電路模組可移除地耦合至該電子組件,該電路模組包括一記憶體及一收發器。該收發器耦合至該記憶體且耦合至該記憶體與該處理器之間的一通信鏈路,該收發器可操作以按比640MBps快之速率來發送及接收資料。藉由該收發器發送及接收之資料包括藉由該處理器映射之位元標記。
前文簡要地概述了本揭示案之實施例以提供對本揭示案之一些態樣的理解。本發明內容並非本揭示案及其各種實施例之寬泛或詳盡概述。本發明內容既不欲識別本揭示案之重要或關鍵元件亦不欲限定本揭示案之範疇,而是以簡化形式呈現本揭示案之選定概念,作為對以下呈現之更詳細說明的介紹。如將瞭解,本揭示案之其他實施例可利用上文陳述或下文詳細描述之一或多個特徵中的單獨一者或組合。
101、301‧‧‧第一電子組件
103、351‧‧‧可移除部分
105、209、304、354‧‧‧記憶體
106、207、303、353‧‧‧處理器
107‧‧‧網路
111‧‧‧第二電子組件
200‧‧‧電路模組
201‧‧‧光擴散體
203‧‧‧中央LED
205‧‧‧輪輻式LED
210‧‧‧軸線
211‧‧‧電路板
300‧‧‧系統
307‧‧‧收發器;通信鏈路
309‧‧‧通信鏈路
311‧‧‧硬體安全模組
312‧‧‧匯流排
313‧‧‧鏈路
352‧‧‧收發器
356‧‧‧多峰指示器
358‧‧‧能源
360‧‧‧空間感測器
362‧‧‧硬體安全模組;通信匯流排
400‧‧‧方法
401、403、405、407‧‧‧步驟
本揭示案之以上及其他特徵及優點在考慮了以下對其實施例之詳細描述之後,尤其係結合附圖來理解時,將變得顯而易見,在附圖中,各圖中之相同元件符號用於表示相同組件,且在附圖中:圖1A為根據本揭示案之一實施例的具有可拆卸地附接之部分的第一電子組件的簡化斜視圖;圖1B為根據本揭示案之一實施例的第一電子組件之簡化斜視圖,其中一可拆卸部分自該第一電子組件拆下;及圖1C為根據本揭示案之一實施例的第二電子組件之簡化斜視圖,其中自該第一電子組件可拆卸之部分附接至該第二電子組件。
圖2A為根據本揭示案之一實施例的第一電子組件之簡化斜視圖,其中一面板之可拆卸部分自該第一電子組件拆下;及圖2B為根據本揭示案之一實施例的一可拆卸電路模組之俯視平面圖;圖3高度抽象地示出了根據本揭示案之一實施例的第一及第二電子組件之功能方塊圖;及圖4示出了根據本揭示案之一實施例的方法。
本文中所使用之標題僅為了便於組織,而不打算用於限制說明書或申請專利範圍之範疇。如本申請案全文中所使用,詞語「可」係按許可性意義(亦即,表示有可能)而非強制性意義(亦即,表示必須)來使用。類似地,詞語「包括」、「包括了」及「包括有」表示包括但不限於。為了便於理解,在可能之情況下使用相同之元件符號來表示諸圖共有之相同元件。可使用虛線或點線來示出圖式中之可選部分,除非使用之背景另有指示。
亦將結合軟體、模組及相關聯硬體來描述本揭示案之示例性系統及方法。然而,為了避免不必要地掩蓋本揭示案,以下描述省略了熟知結構、組件及裝置,該等結構、組件及裝置可用方塊圖形式來展示、係眾所周知的、或以其他方式進行概述。
在以下詳細描述中,陳述眾多具體細節以便提供對本文中所描述之實施例或其他實例的透徹理解。在一些情況下,並未詳細地描述熟知方法、程序、組件及電路,以免掩蓋以下描述。另外,所揭示之實例僅用於進行示例,且其他實例可用來代替所揭示之實例或與所揭示之實例結合使用。亦應注意,本文中所呈現之實例不應被理解為限制本揭示案之實施例的範疇,因為其他等效實例為可能的及有希望的。
如本文中所使用,術語「模組」大體上係指步驟、過程或組件之邏輯序列或關聯。舉例而言,軟體模組可包括在電腦程式內或編碼在韌體內之一組相關聯常式或子常式。或者,模組可包括基本上自含之硬體裝置。模組亦可包括過程之邏輯集合,與任何軟體或硬體實施無關。
執行一功能之模組亦可被稱為經組態以執行該功能,例如,接收資料之資料模組亦可被描述為經組態以接收資料。用於執行一功能之組態可包括(例如):在執行該功能之處理器中提供及執行電腦代碼;提供可預備之組態參數,該等參數控制、限制、啟用或停用該模組之能力(例如,設置旗標、設置許可、設置在決策點時所使用之臨限位準等);提供一實體連接,諸如用於選擇選項或啟用/停用選項之跨接線;附接實體通信鏈路;啟用無線通信鏈路;提供經設計以在不使用處理器之情況下執行該功能的 電路,諸如藉由使用離散組件及/或非CPU積體電路;激勵執行該功能之電路(例如,向收發器電路提供電力以便接收資料);等等。
如本文所使用,術語「發射器」可大體上包括能夠發射信號之任何裝置、電路或設備。如本文所使用,術語「接收器」可大體上包括能夠接收信號之任何裝置、電路或設備。如本文所使用,術語「收發器」可大體上包括能夠發射及接收信號之任何裝置、電路或設備。如本文所使用,術語「信號」可包括電信號、無線電信號、光信號、聲信號等中之一或多者。
如熟習此項技術者所瞭解,本揭示案之態樣可體現為系統、方法或電腦程式產品。因此,本揭示案之態樣可採取全硬體實施例、全軟體實施例(包括韌體、常駐軟體、微碼等)或將軟體態樣與硬體態樣組合之實施例的形式,以上實施例在本文中皆可大體上被稱為「電路」、「模組」或「系統」。此外,本揭示案之態樣可採取包含在一或多個電腦可讀媒體中之電腦程式產品的形式,該(等)媒體上面包含有電腦可讀程式代碼。
可利用一或多種電腦可讀媒體之任何組合。電腦可讀媒體可為電腦可讀信號媒體或電腦可讀儲存媒體。電腦可讀儲存媒體不包括電腦可讀信號媒體,諸如傳播信號。電腦可讀儲存媒體可為,例如但不限於,電子的、磁的、光的、電磁的、紅外線的、或半導體的系統、設備或裝置,或以上各者之任何合適組合。電腦可讀儲存媒體之更具體實例(非詳盡列表)將包括下列:可攜式電腦磁片、硬碟、隨機存取記憶體(RAM)、唯讀記憶體(ROM)、可抹除可程式化唯讀記憶體(EPROM或快閃記憶體)、可攜式壓縮光碟唯讀記憶體(CD-ROM)、光儲存裝置、磁儲存裝置、或以上各者之任何合適組合。在本文檔之上下文中,電腦可讀儲存媒體可為可容納或儲存供指令執行系統、設備或裝置使用或與指令執行系統、設備或裝置結合使用之程式的任何有形媒體。
電腦可讀信號媒體可包括其中包含有電腦可讀程式代碼(例如,在基頻中或作為載波之部分)的傳播資料信號。此類傳播信號可採取各種形式中之任一者,包括但不限於電磁的、光的、或其任何合適組合。電腦可讀信號媒體可為並非電腦可讀儲存媒體且可傳送、傳播或輸送供指令 執行系統、設備或裝置使用或與指令執行系統、設備或裝置結合使用之程式的任何電腦可讀媒體。包含在電腦可讀媒體上之程式代碼可使用任何適當媒體來傳輸,該等媒體包括但不限於無線、纜線、光纜、RF等、或以上各者之任何合適組合。
電子組件(例如,桌上型PC、機架安裝型伺服器等)通常包括耦合至記憶體之處理器。外罩通常形成外周之至少部分。一些電控件或指示器在外罩之上或之中係可接近或可見的,例如,電力開關、各種LED等。然而,具有電控件或指示器之外周部分並未被設計成在未進行大規模拆卸之情況下(例如,藉由拆下電子組件、或藉由打開外罩且暴露外罩之內部等)可移除,且尤其係並未被設計成在電子組件繼續工作時可移除。
相比之下,根據本揭示案之實施例提供電子組件之可移除部分。該可移除部分包括記憶體,且該可移除部分被設計成在電子組件之其餘部分繼續發揮其至少一部分功能時可移除及可重新安裝。該可移除部分可用手移除及/或藉由簡單之手動工具(例如,可用手或藉由螺絲起子轉動之滾花螺釘頭等)移除。
在一些實施例中,該可移除部分可包括可移除電路板、包括電子組件之可移除面板、該面板之可移除部分等等。除了在電子組件之其餘部分中的處理器之外,該可移除面板或其部分亦可進一步包括一處理器。該可移除部分可電耦合至且實體上耦合至該電子組件,使得該可移除部分為熱插拔的,亦即,該可移除部分可在未關閉該電子組件之其餘部分的情況下拔下及/或重新附接。該可移除部分可包括該可移除部分與該電子組件之間的高速通信介面(比USB速度快,例如,PCIe速度或更快)。
在一些實施例中,該電子組件可充當用於將資料按位元標記格式儲存之區塊可定址裝置。基於位元標記之儲存裝置不依賴於檔案系統來儲存資料及自該儲存裝置擷取資料。該電子組件可包括用於基於來自處理器的相對較高級之控制來管理儲存裝置之低級控制的裝置控制器。
圖1A示出了根據本揭示案之一實施例的耦合至可移除部分103之第一電子組件101的簡化斜視圖。可移除部分103包括記憶體105,該記憶體亦可視情況地耦合至容納於可移除部分103中之處理器106。第一 電子組件101可併入單獨之處理器及記憶體(未圖示)以支持第一電子組件101之操作。圖1A亦示出了無面板之第二電子組件111。在一些實施例中,第二電子組件111可能與第一電子組件101基本上相同。
在一些實施例中,第一電子組件101可執行備份功能,例如,藉由使用位元標記、標記表、中介及相關結構及/或功能技術。在一些實施例中,該等備份功能可藉由快速系統狀態克隆備份來實施。藉由使用記憶體105與第一電子組件101中之處理器之間的電連接,藉由在第一電子組件101中執行之備份功能產生的資料中之至少一部分可儲存於記憶體105中。在一些實施例中,備份功能可藉由處理器106執行。在一些實施例中,該資料中之一部分(例如,位元標記)可儲存於記憶體105中,且該資料中之單獨部分(例如,標記表)可儲存於與記憶體105分離的單獨記憶體(未圖示)(例如,第一電子組件101內之記憶體或經由網路107可存取之記憶體)中。
在一些實施例中,藉由備份功能產生之資料基本上足以表徵電子組件101之完整系統狀態,包括所安裝之程式、操作程式、為所安裝之程式及/或操作程式所使用之資料、記憶體(包括RAM及碟片)內容、有限狀態機意識中之機器狀態、網路及基礎結構組態(例如,系統可存取之組件的識別符)、安全資訊及許可(例如,可信實體之識別符及相關聯置信度)、包含資料自身之資料物件等等。完整系統狀態亦可被稱為電子組件101之個性。在一些實施例中,藉由備份功能產生之資料亦可包括經由通信網路107(諸如內部網路或網際網路)耦合至電子組件101之額外電子組件(未圖示)。
圖1B示出了自第一電子組件101移除、準備移動至第二電子組件111的可移除部分103。在一些實施例中,可移除部分103自電子組件101移除可產生致使電子組件101轉變至不同操作狀態之命令或信號,該操作狀態可被稱為癱瘓操作狀態。舉例而言,核心功能可繼續工作(例如,類似於醫療情形中之呼吸及心跳),但非核心功能可能會受限或被抑制(例如,類似於醫療情形中之喪失肢體運動)。在一些實施例中,該不同操作狀態可能具有縮減之能力,例如,鎖定使用者使之不能調用額外功能、抑制 額外虛擬機(VM)之實例化、抑制對額外資料之使用或存取等等。舉例而言,額外資源可包括計算資源或CPU利用率、記憶體使用、通信資源、外部資源之使用等等。在一些實施例中,該不同操作狀態可侷限於運行在可移除部分103移除之前已在第一電子組件101中運行之功能。在一些實施例中,若可移除部分103關閉且可移除部分103被移除,則第一電子組件101之重新啟動可被抑制。抑制第一電子組件101之重新啟動或操作可藉由硬體安全模組來完成。在一些實施例中,該硬體安全模組可實施為處理器106之部分。
為了方便偵測可移除部分103自電子組件101之移除,一些實施例可積極地在可移除部分103與電子組件101之間交換信號。所交換之信號可為週期信號,諸如心跳信號或AC電壓、或穩態信號(諸如DC電壓)、或接近感測器所使用之信號(例如,光學的、紅外線的、超音波的等)、或RFID標籤等等。失去偵測信號之能力可被解釋為可移除部分103已自電子組件101移除之指示。在其他實施例中,可被動地使用可偵測條件來偵測可移除部分103是否已自電子組件101移除,例如,藉由磁效應、壓力、重量、電阻或開路之存在或缺少、暴露於空氣(如藉由氧氣或氮氣感測器指示)等等。
請注意,儲存於記憶體105中之位元標記自身不足以完全地重新產生原始資料。對位元標記表之存取亦需要完全地重新產生原始資料。位元標記表可儲存於單獨記憶體中,例如,第一電子組件101中之記憶體或經由通信網路107可存取之記憶體中。相比之下,儲存於藉由習知電子組件或作業系統管理之記憶體中(例如,在USB隨身碟中)的資料係使用區塊之範式及檔案表將區塊(或該記憶體之其他實體或邏輯部分,諸如磁區)與檔案相關聯而儲存。因此,自習知記憶體儲存裝置恢復資料係可能的,且可甚至在未存取檔案表之情況下藉由對所恢復之區塊進行組合或重新安排(例如,藉由對區塊之試錯組合)來恢復完整檔案。因此,根據本揭示案之實施例在可移除部分103自第一電子組件101移除時其保管受到威脅的情況下提供了改良之資料安全性,因為無法僅自可移除部分103重新產生資料。
在一些實施例中,可對儲存於記憶體105中之資料加密以便在可移除部分103之實體安全受到威脅時提供額外之資料安全性。在一些實施例中,處理器106可用於支持加密/解密功能,或額外之資料安全過程。
在一些實施例中,可移除部分103與第一電子組件101之間的資料連接可被設為高速資料鏈路,例如,第一電子組件101之母板上的雙行記憶體模組(DIMM)插槽,該DIMM插槽提供了高速周邊組件互連(PCIe)介面。16道DIMM插槽中之PCIe 4.0的速度高達31.508十億位元組/秒。快速通信鏈路便於使用記憶體105來進行系統備份。歸因於要傳送之資料量與傳送資料之時間約束的組合,較慢之資料鏈路,諸如通用串行匯流排(USB),並非較佳的。舉例而言,USB 2.0限於60百萬位元組/秒(MBps),且USB 3.0限於640MBps。可達成之傳送速度亦視連接至USB埠之外部裝置的讀取/寫入能力而定。舉例而言,USB隨身碟之寫入速度的上限通常為30MBps或更小。當電腦系統中之RAM的量可能超過8GB,且磁碟機之容量可能為幾兆位元組(TB)時,如本段中所描述,將系統狀態保存至慢記憶體中或經由慢記憶體介面來保存系統狀態所花的時間將長得令人不可接受。
圖1C示出了耦合至第二電子組件111之可移除部分103。在耦合之後,第二電子組件111可接著獲得儲存於記憶體105中之完整作業系統狀態。舉例而言,若第一電子組件101之完整作業系統狀態已儲存於記憶體105中,則可在第二電子組件111上恢復第一電子組件101之完整作業系統狀態。若記憶體105包括複數個備份(例如,單獨之電子組件或不同時間時之單個電子組件),則第二電子組件111之作業系統可能具有選擇在第二電子組件111上恢復哪個備份的能力。
在一種使用情形中,第一電子組件101可為資料收集系統,以無人值守之方式自感測器收集資料。服務人員可在某些時間(例如,每天一次、每週一次、或按照不規律之時間表等等)存取第一電子組件101。可藉由將可移除部分103自第一電子組件101移除且將其附接至第二電子組件111來一同傳送來自第一電子組件101之資料。第二可移除部分103隨時可用於替換第一可移除部分103,使得第一電子組件101可快速地恢復工 作。可移除部分103亦可經組態以使用位元標記技術來儲存資料,藉此與諸如USB隨身碟之習知記憶體相比在傳送期間增加資料安全性。
在另一使用情形中,公司可使用第一電子組件101來管理複數個終端使用者桌上型電腦或虛擬機。公司之範圍內的所有系統的完整系統備份可儲存於記憶體105中。若終端使用者之機器需要克隆(例如,歸因於硬體故障),則可移除部分103可移動至目標機器(例如,第二電子組件111),且可在第二電子組件111上執行部分恢復(例如,僅恢復終端使用者之機器)。
在根據本揭示案之一實施例的另一使用情形中,可移除部分103可用於將系統狀態自第一電子組件101轉移至第二電子組件111。在此類情形中,首先,第一電子組件101之系統狀態可儲存於可移除部分103內,例如,藉由使用位元標記技術及快速系統狀態克隆,如申請案第15/089,837號(公開案號2016/0217047)、申請案第13/908,239號(現為專利第9,467,294號)、申請案第13/756,921號(公開案號2014/0223118)及申請案第13/797,093號(公開案號2014/0279911)中所描述,以上申請案皆以全文引用之方式併入。
其次,可向第一電子組件101發送命令或類似者,以便通知第一電子組件101將要進行可移除部分103之移除。第一電子組件101可使用此類命令來抑制在偵測到對可移除部分103的意料之外或未經授權之移除後第一電子組件101可能會採取的任何不可逆之安全行動,諸如資料銷毀或永久鎖定。該命令可具有期滿時間,在該期滿時間之後該命令不再有效。亦可向第二電子組件111發送命令,以便通知第二電子組件111,例如,可移除部分103將要附接至第二電子組件111,且在可移除部分103附接之後,系統狀態將自可移除部分103轉移至第二電子組件111。
圖2A示出了根據本揭示案之一實施例的電路模組200之分解圖。電路模組200未按比例繪製,且經簡化以強調該實施例之某些態樣。為清楚起見,可省略熟知或習知特徵。圖2A示出沿著與軸線210平行之軸線展開的電路模組200。電路模組200包括電路板211,該電路板上安裝了光源,例如,中央光源(例如,LED 203)及複數個輪輻式光源(例如,LED 205)。電路模組200示出了八個輪輻式LED 205,但其他實施例可具有比八個多或少之輪輻式LED 205。輪輻式LED 205中之每一者可位於距中央LED 203預定距離處,且按預定圖案(例如,弧形圖案、柵格圖案、直線圖案等)來定位。在一些實施例中,輪輻式LED 205皆可位於距中央LED 203基本上相同距離處。在一些實施例中,輪輻式LED 205可沿著一弧定位,其中中央LED 203大致位於該弧之中心。在一些實施例中,輪輻式LED 205可沿著完全圍住中央LED 203之弧等距間隔開,且在其他實施例中,輪輻式LED 205可僅沿著未完全圍住中央LED 203之弧等距間隔開。中央LED 203及輪輻式LED 205經組態以基本上沿著與軸線210平行之軸線、垂直於且遠離電路板211發出光線。在一些實施例中,中央LED 203可產生比單個單獨輪輻式LED 205多流明之光。在一些實施例中,中央LED 203可產生比總體輪輻式LED 205多流明之光。
中央光源及輪輻式光源可包括非LED光源,諸如小型白熾燈泡、小型氣體放電燈泡、小型鹵素燈泡等等。
電路模組200可進一步包括處理器207及耦合至處理器207之記憶體209。記憶體209可儲存多組程式指令,該等程式指令在藉由處理器209執行時實現或執行根據本揭示案之實施例的過程及方法。電路板211包括用於將處理器207、記憶體209、中央LED 203及/或輪輻式LED 205電互連之電連接(未圖示)。電路模組200可進一步包括安裝於至少輪輻式LED 205之發光表面之上的光擴散體201。光擴散體201如圖所示具有圓柱形形狀,但可使用其他形狀,諸如雙曲面體形狀、圓錐形形狀等。
圖2B示出組裝好之電路模組200的俯視平面圖。將光擴散體201安裝於電路模組200上,使得光擴散體201之實心部分在輪輻式LED 205正上方,且中央LED 203在光擴散體201之中央部分之內或下面。輪輻式LED 205可被安排成基本上相互共面且與中央LED 203共面。電路模組200之其他元件在電路板201上之放置由設計人員自行決定。光擴散體201由透光(例如,透明、半透明、或兩者之組合)材料建構。舉例而言,光擴散體201可由沿著光擴散體201之長度(亦即,沿著軸線210之高度)基本上能透過可見波長之塑膠或塑膠型材料建構。光擴散體201可包括使來自 輪輻式LED 205之光散射的設計元件,例如,在光擴散體201的至少一部分之上的允許光根據司乃耳定律歸因於空氣-表面界面之局部角度而逃逸的表面粗糙度、或包埋於或注入於光擴散體201之材料內的反射顆粒等等。光擴散體201使至少來自輪輻式LED 205之光擴散,且允許來自輪輻式LED 205之光在相對於軸線210所成之立體角的相對較大之範圍內(亦即,離軸方向)可見,且使得在此類離軸方向上,與輪輻式LED 205在無擴散體201之情況下的可見性相比輪輻式LED 205之可見性得到改良。在一些實施例中,擴散體201亦可改良在較大立體角內來自中央LED 203之光的可見性。
光擴散體201如圖所示為空心的,但在其他實施例中,可至少部分填充有透明、半透明或兩者之組合的材料。中央LED 203之上之材料可與輪輻式LED 205之上之材料相同或不同,且可包括使來自中央LED 203之光散射的設計元件(例如,表面粗糙度或所包埋之反射顆粒等)。不同材料可使來自中央LED 203之光歸因於折射率之差異而自光擴散體201射出,亦即,類似於波導光透射。在一些實施例中,可將透鏡放置於中央LED 203之上,以便使來自中央LED 203之光散開且進一步改良光之擴散。
操作電路模組200以便指示設備狀態,例如,在處理器207執行額外功能時電路模組200自身之狀態、或通信地耦合至電路模組200之電子組件、模組等的狀態。舉例而言,處理器207可經程式化以執行單獨功能(例如,壓縮資料、驗證資料完整性等),且中央LED 203及/或輪輻式LED可經組態以基於處理器207正在執行該單獨功能而改變狀態。在另一實例中,電路模組200可自電路模組200外部之電子組件接收狀態指示,且中央LED 203及/或輪輻式LED可經組態以基於所接收到之狀態指示而改變狀態。
圖3示出系統300之功能方塊圖,該系統包括第一電子組件301及可移除部分351。第一電子組件301可能含有要防止未經授權之存取或公開的敏感資料。舉例而言,該資料之獲得方式可能係藉由收集該資料(例如,來自感測器、資料回饋、使用者輸入等)、或計算該資料、或儲存該資料(例如,敏感資訊之資料庫)等等。對第一電子組件301內之敏感資料的保護可藉由與可移除部分351之共生交互而提供。
第一電子組件301包括耦合至記憶體304之處理器303。記憶體304可包括揮發性記憶體(例如,RAM)與非揮發性記憶體(例如,磁碟機)之組合。處理器303進一步經由通信匯流排312耦合至收發器307。收發器307經由通信鏈路309耦合至可移除部分351。
第一電子組件301進一步包括經由鏈路313耦合至可移除部分351中之對應硬體安全模組362的硬體安全模組311。硬體安全模組311支持偵測可移除部分351是否已自第一電子組件301移除。一些實施例可將硬體安全模組311之部分實施為經適當程式化之處理器303的部件。鏈路313可代表可用於主動感測之鏈路(例如,通信鏈路),或可代表其存在或不存在可用於被動感測之耦合(例如,體重稱、霍爾效應磁感測、用於光感測器之光、大氣偵測器等)。
可移除部分351包括在外部耦合至通信鏈路307且在內部耦合至通信匯流排362之收發器352。通信匯流排362將收發器352、處理器353、多峰指示器356及空間感測器360互連。處理器353進一步耦合至記憶體354。記憶體354可包括揮發性記憶體(例如,RAM)與非揮發性記憶體(例如,磁碟機)之組合。處理器353可程式化成執行各種串列及/或並行過程,包括用於提供定時器之過程。能源358(例如,電池組或超級電容器)可在可移除部分351拆下時向可移除部分351提供電力。
可移除部分351進一步可包括硬體安全模組362,該硬體安全模組經由鏈路313與第一電子組件301中之硬體安全模組311協作,以偵測可移除部分351何時與第一電子組件301斷開連接。舉例而言,硬體安全模組362可產生經由鏈路313傳輸之主動信號,該信號之存在藉由硬體安全模組311偵測。
空間感測器360可操作以感測或量測位置或取向。位置可相對於單變量參照物而取得,例如,相對於參照點(諸如信標)之距離及方向或諸如緯度、經度及海拔之座標。位置亦可相對於相對參照物來取得,例如,在距離第一電子組件301預定距離之範圍內。取向可相對於繞X軸、Y軸或Z軸中之一或多者的旋轉而取得,如圖2A至圖2B中所示。取向可藉由3軸加速計來量測,該加速計量測對可移除部分351施加之重力的方向。
在一個實施例中,可移除部分351可實施為圖2A-2B中描繪之第二電子組件211。在該實施例中,處理器353對應於處理器207,記憶體354對應於記憶體209,且多峰指示器356對應於光擴散體201、中央LED 203與輪輻式LED 205之組合。
圖4示出用於經由快速記憶體轉移裝置(例如,可移除部分103)自第一裝置(例如,第一電子組件101或301)至第二裝置(例如,第二電子組件111)之實體移動而轉移個性及資料的方法400。方法400開始於步驟401,在步驟401,執行第一電子組件101之快速系統狀態備份,且將結果儲存至可移除部分103中。
接下來,方法400之控制前進至步驟403,在步驟403,向第一電子組件101發送通信(例如,訊息)以向其通知可移除部分103之授權移除將要發生。該訊息可發自外部系統控制器、人類操作員控制台或類似者(未圖示)。此訊息將會提示第一電子組件101防止歸因於對可移除組件103的未預期或未經授權之移除而可能會進行的行動。
視情況地,亦可向第二電子組件111發送訊息以通知第二電子組件預計會有可移除組件103之附接。此類訊息可使第二電子組件111準備好進行狀態改變(例如,終止過程、保存資料等)。
接下來,方法400之控制前進至步驟405,在步驟405,將可移除組件103自第一電子組件101移除且附接至第二電子組件111。第二電子組件111將偵測可移除組件103之附接且開始個性及資料自可移除組件103至第二電子組件111之轉移。或者,可移除組件103可偵測自身至第二電子組件111之附接,且向第二電子組件111發出命令來開始個性及資料自可移除組件103至第二電子組件111之轉移。
接下來,方法400之控制前進至步驟407,在步驟407,執行自可移除組件103至第二電子組件111之系統恢復(例如,個性及資料)。
本揭示案之實施例包括具有耦合至一或多個記憶體之一或多個處理單元的系統。該一或多個記憶體可經組態以儲存軟體,該軟體在藉由該一或多個處理單元執行時允許實踐本文所描述之實施例,至少藉由使用本文(包括至少在圖2及相關文本中)所描述之過程。
所揭示之方法可用軟體來容易地實施,諸如藉由使用物件或物件導向軟體開發環境,該環境提供可在各種電腦或工作站平台上使用之可移植原始碼。或者,所揭示之系統可部分地或完全地用硬體來實施,諸如藉由使用標準邏輯電路或VLSI設計。可能是使用軟體抑或硬體來實施根據本揭示案之各種實施例的系統可能視各種考慮因素而定,諸如系統之速度或效率要求、特定功能及正利用之特定軟體或硬體系統。
雖然前文係針對本揭示案之實施例,但在不脫離本揭示案之基本範疇的情況下可設想出本揭示案的其他及另外之實施例。應理解,本文所描述之各種實施例可與所描述之任何其他實施例結合使用,而不會脫離本文包括之範疇。另外,前文之描述不欲為詳盡的或不欲將本揭示案限於所揭示之確切形式。修改及變型鑒於以上教示係可能的或可自本揭示案之實踐獲得。某些示例性實施例可藉由使用開放式清單來識別,該清單包括用於指示以下情形之用詞:清單項代表該等實施例且該清單不欲表示將另外之實施例排除在外的封閉型清單。此類用詞可包括「例如」、「等」、「諸如」、「舉例而言」、「等等」、「及類似者」等、及如自周圍情形中將顯而易見之其他用詞。
在本揭示案之描述中所使用的任何元件、動作或指令皆不應被理解為對本揭示案為關鍵或必要的,除非明確地如此描述。此外,如本文所使用,冠詞「一」打算包括一或多個項。在打算表示僅一個項之情況下,使用術語「一個」或類似語言。另外,如本文所使用,前面修飾有複數個項及/或複數個項類別之清單的術語「其中任一者」打算包括該等項及/或該等項類別中之「任一者」、「任一組合」、「任何多者」及/或「多者之任何組合」,單獨地或與其他項及/或其他項類別結合。
此外,申請專利範圍不應被解讀為限於所描述之次序或元件,除非如此規定。另外,術語「構件」在任一請求項中之使用係打算援引35 U.S.C.§112(f),且不具有詞語「構件」之任何請求項不作如此打算。
101‧‧‧第一電子組件
105‧‧‧記憶體
106‧‧‧處理器
111‧‧‧第二電子組件

Claims (18)

  1. 一種用於可轉移地儲存一電子組件之一系統狀態之系統,包括:一處理器,該處理器經組態以:將該系統狀態分解成複數個資料向量;及將該複數個資料向量中之每一者映射至一各別位元標記;及一電路模組,該電路模組可移除地耦合至該電子組件,該電路模組包括:一記憶體;及一收發器,該收發器耦合至該記憶體且耦合至該記憶體與該處理器之間的一通信鏈路,該收發器可操作以按比640MBps快之一速率來發送及接收資料;其中藉由該收發器發送及接收之資料包括藉由該處理器映射之位元標記。
  2. 如請求項1之系統,其中該電路模組可手動移除。
  3. 如申請專利範圍第1項之系統,其中該通信鏈路包括能夠支持640MBps以上之一資料匯流排。
  4. 如請求項1之系統,其中該電路模組包括該處理器及一裝置控制器。
  5. 如請求項1之系統,其中該系統狀態包括所安裝之程式、操作程式、為程式所使用之資料、記憶體內容、機器狀態、網路及基礎結構組態、安全資訊及許可、及資料物件。
  6. 如請求項1之系統,進一步包括用於偵測該電路模組自該電子組件之移除的一硬體安全模組。
  7. 如請求項6之系統,其中該硬體安全模組包括一被動感測器。
  8. 如請求項6之系統,其中該電子組件在偵測到該電路模組自該電子組件移除之後轉變至一癱瘓操作狀態。
  9. 如請求項6之系統,其中該硬體安全模組在偵測到該電路模組自該電子組件移除之後抑制該電子組件之重新啟動。
  10. 如請求項6之系統,其中該硬體安全模組在偵測到該電路模組自該電子組件移除之後抑制該電子組件使用額外系統資源。
  11. 一種用於可轉移地儲存一電子組件之一系統狀態之方法,包括:藉由該電子組件中之一處理器將該系統狀態分解成複數個資料向量; 藉由該處理器將該複數個資料向量中之每一者映射至一各別位元標記;將該等位元標記儲存於可移除地耦合至該電子組件之一電路模組的一記憶體中;偵測該電路模組自該電子組件之移除;及在偵測到該電路模組之移除之後改變該電子組件之一操作狀態。
  12. 如請求項11之方法,其中該儲存步驟包括經由一PCI-e資料匯流排來在該電路模組與該電子組件之間進行通信。
  13. 如請求項11之方法,其中該系統狀態包括所安裝之程式、操作程式、為程式所使用之資料、記憶體內容、機器狀態、網路及基礎結構組態、安全資訊及許可、及資料物件。
  14. 如請求項11之方法,其中偵測該電路模組之移除包括對該電路模組之存在的被動感測。
  15. 如請求項11之方法,進一步包括提供一主動信號以感測該電路模組之存在的步驟。
  16. 如請求項11之方法,進一步包括在偵測到該電路模組自該電子組件移除之後轉變至一癱瘓操作狀態的步驟。
  17. 如請求項11之方法,進一步包括在偵測到該電路模組自該電子組件移除之後抑制該電子組件之重新啟動的步驟。
  18. 如請求項11之方法,進一步包括在偵測到該電路模組自該電子組件移除之後抑制該電子組件使用額外系統資源的步驟。
TW106103269A 2016-02-01 2017-01-26 經由快速記憶體轉移裝置之實體移動而達成個性及資料轉移的設備 TW201732600A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201662289686P 2016-02-01 2016-02-01
US201662296044P 2016-02-16 2016-02-16
US15/089,729 US20170221322A1 (en) 2016-02-01 2016-04-04 System and method of multimodal status indication
US15/390,570 US20170220498A1 (en) 2016-02-01 2016-12-26 Apparatus for personality and data transfer via physical movement of a fast memory transfer device

Publications (1)

Publication Number Publication Date
TW201732600A true TW201732600A (zh) 2017-09-16

Family

ID=59385588

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106103269A TW201732600A (zh) 2016-02-01 2017-01-26 經由快速記憶體轉移裝置之實體移動而達成個性及資料轉移的設備

Country Status (3)

Country Link
US (1) US20170220498A1 (zh)
TW (1) TW201732600A (zh)
WO (1) WO2017136255A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10133636B2 (en) 2013-03-12 2018-11-20 Formulus Black Corporation Data storage and retrieval mediation system and methods for using same
US9817728B2 (en) 2013-02-01 2017-11-14 Symbolic Io Corporation Fast system state cloning
US9304703B1 (en) 2015-04-15 2016-04-05 Symbolic Io Corporation Method and apparatus for dense hyper IO digital retention
US10061514B2 (en) 2015-04-15 2018-08-28 Formulus Black Corporation Method and apparatus for dense hyper IO digital retention
WO2019126072A1 (en) 2017-12-18 2019-06-27 Formulus Black Corporation Random access memory (ram)-based computer systems, devices, and methods
US10725853B2 (en) 2019-01-02 2020-07-28 Formulus Black Corporation Systems and methods for memory failure prevention, management, and mitigation

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SG171730A1 (en) * 2008-11-24 2011-07-28 Certicom Corp System and method for hardware based security
US9467294B2 (en) * 2013-02-01 2016-10-11 Symbolic Io Corporation Methods and systems for storing and retrieving data
US20140223118A1 (en) * 2013-02-01 2014-08-07 Brian Ignomirello Bit Markers and Frequency Converters
US10133636B2 (en) * 2013-03-12 2018-11-20 Formulus Black Corporation Data storage and retrieval mediation system and methods for using same
US9817728B2 (en) * 2013-02-01 2017-11-14 Symbolic Io Corporation Fast system state cloning

Also Published As

Publication number Publication date
US20170220498A1 (en) 2017-08-03
WO2017136255A1 (en) 2017-08-10

Similar Documents

Publication Publication Date Title
TW201732600A (zh) 經由快速記憶體轉移裝置之實體移動而達成個性及資料轉移的設備
TWI524184B (zh) 用於在分散式記憶體組織架構中處理位址衝突之方法、設備及系統
CN106462114B (zh) 可扩展存储系统中的电力处理
TW202041061A (zh) 用於組態漂移偵測及補救之系統及方法
TWI515549B (zh) 目標裝置的過熱保護方法、過熱保護裝置、及其資訊處理系統
US9367510B2 (en) Backplane controller for handling two SES sidebands using one SMBUS controller and handler controls blinking of LEDs of drives installed on backplane
JP2016105290A (ja) コンピュータシステムの知的であり柔軟な管理および監視のためのシステムおよび方法
CN115543905A (zh) 针对pcie进行sris模式选择的系统、方法和装置
TW201633161A (zh) 用於高效能互連中之嵌入式串流路徑的方法、設備及系統
CN102323851A (zh) 信息处理设备
US10852352B2 (en) System and method to secure FPGA card debug ports
US20060200858A1 (en) Storage partitioning
WO2008114241A3 (en) Reducing power dissipation for solid state disks
JP2015049907A (ja) メモリをホットスワップできるマザーボード
US20220003817A1 (en) Detecting and remediating unauthorized debug sessions
US20210389371A1 (en) Debug data communication system for multiple chips
DE602009000141D1 (de) Fernkopiersystem und -verfahren
TWI791913B (zh) 經由邊帶介面恢復場域可程式閘陣列韌體之系統及方法
JP2009289045A (ja) ペン入力型情報処理装置、その警告方法、およびコンピュータが実行可能なプログラム
US20220116322A1 (en) Interconnect network for multi-tile system on chips
WO2019019504A1 (zh) 一种主板以及服务器
CN105809069B (zh) 防止固态驱动器可访问时被移除的装置、方法和该驱动器
JP2009042927A (ja) 情報記憶装置および情報管理システム
CN106649151A (zh) 计算机断电数据自动保护装置
Intel