TW201427274A - 補償共模信號擺幅 - Google Patents
補償共模信號擺幅 Download PDFInfo
- Publication number
- TW201427274A TW201427274A TW102128532A TW102128532A TW201427274A TW 201427274 A TW201427274 A TW 201427274A TW 102128532 A TW102128532 A TW 102128532A TW 102128532 A TW102128532 A TW 102128532A TW 201427274 A TW201427274 A TW 201427274A
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- common mode
- resistor
- coupled
- amplifier
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/10—Means associated with receiver for limiting or suppressing noise or interference
- H04B1/12—Neutralising, balancing, or compensation arrangements
- H04B1/123—Neutralising, balancing, or compensation arrangements using adaptive balancing or compensation means
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45475—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45479—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
- H03F3/45632—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit
- H03F3/45695—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by using feedforward means
- H03F3/45699—Measuring at the input circuit of the differential amplifier
- H03F3/45717—Controlling the loading circuit of the differential amplifier
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/26—Systems using multi-frequency codes
- H04L27/2601—Multicarrier modulation systems
- H04L27/2647—Arrangements specific to the receiver only
- H04L27/2655—Synchronisation arrangements
- H04L27/2689—Link with other circuits, i.e. special connections between synchronisation arrangements and other circuits for achieving synchronisation
- H04L27/2691—Link with other circuits, i.e. special connections between synchronisation arrangements and other circuits for achieving synchronisation involving interference determination or cancellation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45418—Indexing scheme relating to differential amplifiers the CMCL comprising a resistor addition circuit
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Amplifiers (AREA)
- Dc Digital Transmission (AREA)
Abstract
本發明實施方式用以直接補償共模信號擺幅,一裝置包含一連接器,用以轉換資料,連接器包含利於一或多導體的一組連接;一接收器,其用以經由連接器接收資料,接收到的資料包含上述一或多導體組所傳送的一第一信號和一第二信號,第二信號是第一信號的一共模信號,接收器包含一放大器,其放大器將接收到的信號以正增益放大;一共模信號補償電路,其用以偵測該共模信號、以負增益放大被偵測到的共模信號,及回饋被放大的該共模信號到該接收器之輸出節點。
Description
本發明係關於資料通信,特別是關於一種補償共模信號擺幅。
在電子設備方面,有多種資料須被轉換,包括聲頻/視訊資料,這些資料包括內容資料、控制資料、時脈信號和其他從第一源頭裝置到第二接收裝置之資料傳送。
自動電子設備提高儲存量和轉換較複雜資料,例如高解析視訊,這些自動設備需要由數個導體所組成的小型連接器,數個信號用以藉由一或多的導體轉換,例如單一對導體。
移動高解析連接技術(Mobile High-Definition Link)利用成對導體轉換差分信號和共模時脈信號,而共模信號用以調控差分信號流。
然而,藉由一或多導體來轉換數個差分信號會增加轉換上的複雜度,倘若電壓擺幅過大,電壓擺幅或共模信號之電壓會對設備槽增加負擔。
本發明之目的在於補償共模信號擺幅之裝置和方法。
為達上述目的,本發明提供一裝置,此裝置之元件包括一用來轉換資料之連接器,其包含由一或多導體;一接收器,接收來自連接器的資料,該接收到的資料包含該組一或多導體所傳送的一第一信號和一第二信號,該第二信號是該第一信號的一共模信號,該接收器包含一放大器,其放大器將該接收到的信號以正增益放大;一共模信號補償電路,其用以偵測該共模信號、以負增益放大被偵測到的該共模信號,及回饋被放大的該共模信號到該接收器之輸出節點。
100‧‧‧信號系統
102、104、210、302、304、402、404、602、604、710、760、1102、1104、1202、1204、1340‧‧‧接收器
432、438、442、448、452、458、515、565、520、570、Cm 632、Cm 642、Cm 652、Cp 636、Cp 646、Cp 656、Cs 638、Cs 648、Cm 715、Cm 765、Cp 720、Cp 770、Cs730、Cm 1132、Cp 1136、Cm 1142、Cp 1146、Cm 1152、Cp 1156‧‧‧電容器
106、108、110、112、306、308、310、312、406、408、410、412、434、435、454、606、608、610、611、634、635、654、637、647、Rsw 725、Rsw 775、2*R 735、2*R 780、1106、1108、1110、1111、1134、1135、1154、1206、1208、1210、1212‧‧‧電阻器
120、150、205、220、320、350、805、810、815、820、825、1220、1250、1370‧‧‧信號
130、215、330、340、670、1170、1230、1240‧‧‧放大器
200‧‧‧流程圖
225‧‧‧電路
300‧‧‧電壓擺幅裝置
400‧‧‧MHL裝置
500‧‧‧簡易流程圖
505、555、705‧‧‧分支
510、560‧‧‧v節點
600‧‧‧MHL共模補償
700‧‧‧MHL之分析
740、790‧‧‧電流源
800‧‧‧共模補償程序
900‧‧‧波形
1000‧‧‧波形
1100‧‧‧MHL裝置或系統
1200‧‧‧減少共模電壓擺幅之裝置或系統
1270‧‧‧迴路
1300‧‧‧共模補償裝置
1305、1345‧‧‧連接器
1310‧‧‧處理器
1315、1320、1325‧‧‧記憶體
1347‧‧‧天線
1350、1355‧‧‧輸出、輸入裝置
1360‧‧‧電源
上述元件,以及本發明特徵與優點,藉由閱讀方式之內容及其圖式後,將更為顯著:第一圖係根據本發明之一較佳實施方式顯示利用差分信號和共模信號之
示意圖。
第二圖係根據本發明之一較佳實施方式顯示共模補償裝置或系統。
第三圖係根據本發明之一較佳實施方式顯示減少共模電壓擺幅之裝置圖。
第四圖係根據本發明之一較佳實施方式顯示MHL之示意圖。
第五圖係根據本發明之一較佳實施方式顯示共模信號之簡易流程圖。
第六圖係根據本發明之一較佳實施方式顯示交流耦接之MHL共模補償之示意圖。
第七圖係根據本發明之一較佳實施方式顯示簡易MHL之分析示意圖。
第八圖係根據本發明之一較佳實施方式顯示共模補償程序之示意圖。
第九圖係根據本發明之一較佳實施方式顯示共模補償電路之波形示意圖。
第十圖係根據本發明之一較佳實施方式顯示共模補償電路之波形示意圖。
第十一圖係根據本發明之一較佳實施方式顯示共模補償之示意圖。
第十二圖係根據本發明之一較佳實施方式顯示減少共模電壓擺幅之示意圖。
第十三圖係根據本發明之一較佳實施方式顯示含有共模補償之示意圖。
本發明將配合其較佳實施方式與隨附之圖式詳述於下。應用以理解者為本發明中所有之較佳實施方式僅為例示之用,並非用以限制。因此除文中之較佳實施方式外,本發明亦用以廣泛地應用在其他實施方式中。本發明並不受限於任何實施方式,應已隨附之申請專利範圍及其同等領域而定。
“行動式裝置”係為電話(或智慧型手機)、筆記型電腦、掌上型電腦、桌上型電腦、行動上網裝置或其他行動式電子產品。
在傳送和接收資料時,透過通信頻道外部且無任何外加頻道下,一裝置或一系統用以提供傳送數個資料之方法來提高傳送之數量。
例如,一裝置或一系統包含共模信號之傳送、第一資料之傳送、一成對導體用以做為第二資料之傳送,而第二資料之傳送包含一差分信號之傳送。
實施方式中,MHL(Mobile High-Definition Link)系統包含傳送資料之纜線,其時脈信號用以提供共模信號含有兩資料線路之差分信號。
然而,從第一資料傳送至第二資料過程中係為複雜,倘若一共模
擺幅過大,會影響接收器之效能,更會造成過多的電壓擺幅。在一實施方式中,該差分信號用以在MHL程式中加入至共模時脈,在接收側,過大的共模信號擺幅會導致接收電路出現異狀,而增益變動過大將會降低接收側之效能。
特別是,一高度共模信號擺幅會在超微米過程中產生問題,在一些實施方式中,一MHL共模補償電路用以降低該共模擺幅。
在一些實施方式中,一裝置、系統或方法提供共模信號補償,該共模信號補償包括偵測共模信號、以負增益放大信號和回饋放大信號用以抵抗放大之電壓擺幅。
參考第一圖,其顯示根據本發明之差分信號和共模信號,其差分信號和共模信號系統100包含正接收器終端102和負接收器終端104,上述兩者接收器終端利用電阻器110和電阻器112連接在一起,該正接收器終端102耦接於電阻器106之第一端,該負接收器終端104耦接於電阻器108之第一端,電阻器106之第二端和電阻器108之第二端耦接於一電壓端。在終端所接收到的信號120為多種信號的混合,包含,例如,至少傳輸自該差分信號的一第一差分信號和一共模信號。
參考第一圖,其顯示根據本發明之差分信號和共模信號,其差分信號和共模信號系統100包括放大器130,其具有增益A,和一輸出信號150,該共模信號用以調控該差分信號,此解決傳統系統在無衰減差分信號或誘導強大增益變動下來降低共模擺幅。
參考第二圖,其顯示根據本發明之共模補償裝置或系統,在一些實施例中,接收裝置或系統200的接收元件210接收一信號流,該信號流由一共模信號205調變為差分信號所組成,如此用以將該共模信號傳送於差分信號之上端;而在另一實施方式中,該差分信號係為資料信號,而共模信號為時脈信號,惟實施方式不受限於特定信號。
在實施方式中,接收器把所接收到的信號提供至一放大器215,所示具有增益A的正增益,以利重組信號。而放大所重組的信號將會造成該差分信號之電壓擺幅。在實施方式中,共模信號205中所感測到之共模信號220被提供至一共模補償電路或元件225,該共模補償電路225包括一負增益B(-B),其用以提供負回饋至該放大重組信號。在實施方式中,該負回饋用以藉由保持該差分信號的放大增益來降低該共模電壓擺幅。
參考第三圖,其顯示根據本發明之減少共模電壓擺幅。在實施方式中,提出一種裝置、系統和方法用以降低一共模擺幅,同時也用以降低或消除差分信號的損失。減少共模電壓擺幅裝置300包含正接收器之終端302和負接收器之終端304,上述兩者接收器終端利用電阻器310和電阻器312連接在一起,該正接收器終端302與電阻器306之第一端耦接,該負接收器終端304與電阻器308之第一端耦接,電阻器306之第二端和電阻器308之第二端耦接於一電壓端。
減少共模電壓擺幅裝置300包含一第一放大元件330,顯示如具有增益A,耦接正接收器終端302和負接收器終端304。在實施方式中,減少共模電壓擺幅裝置300更包括一第二放大元件340具有負增益B,第二放大元件340具有一輸入節點介於電阻器310和電阻器312之間,其用以偵測該共用信號,以及第一放大元件330之輸出節點的輸出。
在實施方式中,該第二放大元件340用以偵測輸入的共模信號和用以將此信號以負增益B放大,俾使共模信號之總增益為增益A-增益B。由於該第二放大元件用以放大所偵測到的共模信號,所以差分增益將維持在增益A而不變動。
參考第四圖,其顯示根據本發明之移動高解析接技術接收端(MHL sink)裝置或系統。MHL裝置或系統400包含正接收器終端402和負接收器終端404,上述兩者接收器終端利用電阻器410和電阻器412連接在一起,該正接收器終端402與電阻器406之第一端耦接,該負接收器終端404與電阻器408之第一端耦接,電阻器406之第二端和電阻器408之第二端耦接於一電壓端。
該MHL裝置或系統400更包括一第一耦接電容器Cm 432,具有第一端其耦接於正接收器402;以及第二端耦接耦接正極(DP);一第二耦接電容器Cm 442具有第一端耦接於負接收器404,以及第二端耦接耦接負極(DN);一第三耦接電容器Cm 452,具有第一端耦接介於電阻器410和電阻器412間之共用節點,以及第二端耦接時脈節點。MHL裝置或系統400亦包括位於正極和負極之間的電阻器434和電阻器435,位於電阻器434和電阻器435之間一節點耦接至地面端,為共模接地點。正極(DP)更耦接到一電容器Cp 438之第一端,該電容器Cp 438之第二端接地。負極(DN)更耦接到一電容器Cp 448之第一端,該電容器Cp 448之第二端接地。一時脈節點更與一電容器Cp 458
之第一端和電阻器454之第一端相耦接,該電容器Cp 458之第二端接地。
MHL裝置或系統400,差分資料信號產生於正極和負極,配合時脈節點產生一共模時脈信號,參考第二圖,信號放大會導致過量的共模電壓擺幅。
在實施方式中,該裝置或該系統中之一電路用以回饋補償至共模信號之電壓擺幅。
參考第五圖,其顯示根據本發明實施例之裝置或系統之共模信號之簡易流程500。一第一分支505包含一v節點510耦合電容器Cm 515,其和一電容器Cp 520串聯;一第二分支555包含一v節點560耦合電容器Cm 565,其和一電容器Cp 570串聯。參考第五圖,共模信號之簡易流程505中,為了簡化該分析,所示為忽略電阻器454(第四圖),所造成一的共模信號低頻極點流程圖。在簡化形式中,共模信號轉換方程式提供於方程式1:V(vcm)=V(vc min)×Cm/(Cm+Cp) [方程式1]式中,VCM為共模電壓;vcmin為最小共模電壓值;Cm為電容器Cm的電容量;Cp為電容器Cp的電容量。
參考第六圖,其顯示根據本發明之交流耦接之MHL共模補償中置或系統。實施方式中,一交流耦接之MHL共模補償裝置或系統600包含正接收器終端602和負接收器終端604,上述兩者接收器終端利用電阻器610和電阻器612連接在一起,該正接收器終端602之終端與電阻器606之第一端耦接,該負接收器終端604與電阻器608之第一端耦接,電阻器606之第二端和電阻器608之第二端耦接於一電壓端。
該交流耦接之MHL共模補償裝置或系統600更包括一第一耦接電容器Cm632,具有第一端耦接於正接收器602;以及第二端耦接耦接正極(DP);一第二端耦接電容器Cm 642具有第一端耦接於負接收器終端604,以及第二端耦接耦接負極(DN);一第三耦接電容器Cm 652,具有第一端耦接介於電阻器610和電阻器611間之共用節點,以及第二端耦接時脈節點。該交流耦
接之MHL共模補償裝置或系統600亦包括位於正極和負極之間的電阻器634和電阻器635,位於電阻器634和電阻器635之間一節點耦接至接地端,為共模接地點。正極(DP)更耦接到一電容器Cp 636之第一端,該電容器Cp 636之第二端接地。負極(DN)更耦接到一電容器Cp 646之第一端,該電容器Cp 646之第二端接地。一時脈節點更與一電容器Cp 656之第一端和電阻器654之第一端相耦接,該電容器Cp 656之第二端和電阻器654皆接地。
在實施方式中,一放大器670之第一輸入端耦接於時脈節點,以及第二輸入端耦接於地面。該交流耦接之MHL共模補償裝置或系統600使用交流耦接,該放大器670之輸出端用以回饋至電路之某部分,該放大器670之輸出端耦接於一電容器Cs 638之第一端和一電容器648之第一端之間。一電阻器Rsw 637之第一端耦接於電容器Cs 638之第二端,以及第二端耦接於正極;一電阻器Rsw 647之第一端耦接於該電容器Cs648之第二端,以及第二端耦接於負極。
在實施方式中,該交流耦接之MHL共模補償裝置或系統600利用一逆交流耦接裝置降低正極和負極之間的電荷,該逆交流耦接裝置用以降低正極和負極之間的共模電壓,甚至用以降低有效共模電壓擺幅。
參考第六圖中交流耦接,其實施方式不受限於交流耦接電路。在實施方式中,直流耦接電流亦用以提供共模補償,參考第十一圖所示。
參考第七圖,其顯示根據本發明之簡易MHL之分析。該簡易MHL之分析700包含正極之第一分支705和第二分支755,該第一分支包括一接收器終端710,該接收器終端710耦接於電容器Cm 715第一端,該電容器Cm 715之第二端與電容器Cp 720第一端和電阻器Rsw 725第一端相耦接,該電容器Cp 720第二端接地,該電阻器Rsw 725第二端耦接電阻器Cs 730之第一端。該電容器Cs 730第二端與一電阻器2*Ro 735第一端和一電流源740第一端相耦接。
相似地,該第二分支包括一接收器終端760,該接收器終端760耦接於電容器Cm 765第一端,該電容器Cm 765第二端與電容器Cp 770第一端和電阻器Rsw 775第一端相耦接,該電容器Cp 770第二端接地,該電阻器Rsw 775第二端耦接電阻器2*R 780第一端。該電容器2*R 780第二端與一電阻器2*Ro 735第一端和一電流源740第一端相耦接。
一共模信號之MHL補償之轉換功能之方程式提供於方程式2:
若zero和pole遠比共模時脈頻率來的大,將方程式2簡化為方程式3:
比較方程式1和方程式3,該補償前後之共模振幅之方程式提供於方程式4:
在一操作中,若該共模振幅小於1,則該共模信號振幅將會減少。表一為無纜線之資料:
表二為測試三公尺之纜線之位元錯誤比(BER),所得資料用以說明用該補償電路用以改進高頻之EQ’s效能:
從表一和表二之資料指出一共模補償電路容許輸出較大之共模擺幅和增進電路與系統之效能。
在實施方式中,一補償電路係利用台灣積體電路公司之55奈米互補式金氧半場效電晶體(CMOS)技術製造。該結構中,接收側之一第一增益區塊為一等化器,於MHL模式中均等化(equalization)內偏移量對於3G資料傳輸率可被評估用以驗證補償電路之功能。如表一中之例子,該補償電路改善內偏移量20微秒,並改善0.06開眼(eye opening)單位間隔(Unit Interval)。
參考第八圖,其顯示根據本發明之共模補償程序800。在實施方式中,收到一組合信號將會由一共模信號調805變為差分資料。在其他實施方式中,所偵測到的共模信號和所產生的共模補償信號皆包含以負增益放大之共用信號。
實施方式中,該共模補償信號回饋至接收節點,由此,一逆交流耦接電流用以降低正極和負極之電荷,亦降低正極和負極之共模電壓,某些實施方式,此在正極和負極節點共模電壓中之降低的操作以降低有效共模電壓擺幅。
實施方式中,該共模補償用以調整某些條件,包括用數位鎖相迴路(digital phase lock loop)調整特別共模擺幅電壓和升降次數。
參考第九圖,其顯示根據本發明之共模補償電路之波形,此波形係為交流電轉換之波形900。在無MHL補償下,該一共模信號之增益大約為0.9,而在有補償情況下,該增益為0.48,由此可知,該共模擺幅用以降低約54%。
對於一差分信號,從正、負接收器到正、負極之MHL補償轉換功能提供於方程式5:
比較方程式1和方程式5,該zero/pole對在高頻率下維持相同增益,此為一高速度系統之重要參數;此外,可使用一電路例如等化器回復低頻之損失。實施方式中,在一差分信號無減弱情況下,該MHL補償電路用以降低共模擺幅,實施方式中,時脈信息的取樣和主要信號路徑的回饋,用以產生回饋。
參考第十圖,其顯示根據本發明之共模補償電路之波形,此波形由交流電轉換之波形1000。
參考第十一圖,其顯示根據本發明之直流耦接之共模補償裝置或系統。實施方式中,一MHL裝置系統1100包含正接收器終端1102和負接收器終端1104,上述兩者接收器終端利用電阻器1110和電阻器1112連接在一起,該正接收器終端1102與電阻器1106之第一端耦接,該負接收器終端1104與電阻器1108之第一端耦接,電阻器1106之第二端和電阻器1108之第二端耦接於一電壓端。
該MHL裝置或系統1100更包括一第一耦接電容器Cm1132,具有第一端耦接於正接收器終端1102,以及第二端耦接耦接正極(DP);一第二耦接電容器Cm1142具有第一端耦接於負接收器終端404,以及第二端耦接耦接負極(DN);一第三耦接電容器Cm1152,具有第一端耦接介於電阻器1110和電阻器1112間之共用節點,以及第二端耦接時脈節點。MHL裝置1100亦包括位於正極和負極之間的電阻器1134和電阻器1135。正極(DP)更耦接到一電容器Cp1136之第一端,該電容器Cp1136之第二端接地。負極(DN)更耦接到一電容器Cp 1146之第一端,該電容器Cp1146之第二端接地。一時脈節點更與一電容器Cp 656之第一端和電阻器654之第一端相耦接,該電容器Cp 656之第二端和電阻器654皆接地。
實施方式中,一放大器1170之第一輸入端耦接於該時脈節點,以及第二輸入端接地。該放大器1170之一輸出端回饋直流耦接至電路一部分,該輸出端耦接在電阻器1134和電阻器1135之間。同時,亦說明共模信號之交流轉換功能包含共模信號頻率位置的標示。
實施方式中,該MHL裝置或系統1100再次利用一逆交流電用以降低正極和負極之電荷,某些實施方式,此在正極和負極節點共模電壓中之降低的操作以降低有效共模電壓擺幅。
實施方式中,藉由調整一臨界電壓來提高補償,例如I2C(inter-integrated circuit)之連結。數位鎖相迴路(digital phase lock loop)利用迴路來調整不同時脈擺幅電壓之最佳臨界電壓和升降次數。於一特別硬體實施中,重複利用均等器之第一頻道用以提供共用時脈擺幅補償。
參考第十二圖,其顯示根據本發明之減少共模電壓擺幅和調整臨
界電壓。一減少共模電壓擺幅之裝置或系統1200包含正接收器終端1202和負接收器終端1204,上述兩者接收器終端利用電阻器1210和電阻器1212連接在一起,該正接收器終端1202與電阻器1206之第一端耦接,該負接收器終端1204與電阻器1208之第一端耦接,電阻器1206之第二端和電阻器1208之第二端耦接於一電壓端。
該減少共模電壓擺幅之裝置或系統1200更包括一第一放大器1230,其具有增益A,並耦接於正接收器和負接收器。該減少共模電壓擺幅之裝置或系統1200亦包括一第二放大器1240,其具有增益B,其輸入端位於電阻器1210和電阻器1212間之節點,用以偵測共用信號,以及其輸出端耦接於該第一放大器1230之輸出節點。
實施方式中,該第二放大器1240偵測輸入端之共模信號和以逆增益(-增益B)放大之信號,所有共模信號之增益為”增益A-增益B”,實施方式中,該第二放大器1240從數位鎖相迴路(digital phase lock loop)1270收到一控制輸入用來基於電路條件與數值調整電路。
參考第十三圖,其顯示根據本發明之含有共模補償,其包含一共模補償電路。實施方式中,通訊協定MHL為提供將一共模時脈信號調變為差分資料信號之過程,而實施方式不受限於任一特殊之通訊協定。確切規格和熟知元件未顯示於說明書中。於某些實施方式中,共模補償裝置1300包含一視訊接收端裝置用以接收影音資料。
某些實施方式中,該共模補償裝置1300包含一內連接器或跨連線1305或其他傳送資料之通訊裝置。該共模補償裝置1300包括一處理裝置,例如一或多個處理器1310與該連接器1305相連接用以處理資訊,該處理器1310包含一個或多個實體或邏輯之處理器。為簡潔考量,該連接器1305畫為單一連接器,但是可為多種不同連接器或是匯流排,以及元件連結到此連接器可以變化。第十三圖的連接器1305為簡化,其代表任一或多個單獨的實體匯流排、點對點連接器或由適當的跨線、接頭或控制器所連接。
實施方式中,該共模補償裝置1300更包括一隨機存取記憶體(RAM)或其他動態儲存裝置或似一主要記憶體1315,上述該主要記憶體1315用以儲存訊息和指令處理器1310。該主要記憶體1315包含有效儲存用途,其包括一瀏覽器用途,用以讓使用者在網路上瀏覽活動。該共模補償1300之記憶包括
紀錄器或其他特別目的記憶。
該共模補償裝置1300亦包括一唯讀記憶體(ROM)1320或其他靜態儲存裝置,上述該靜態儲存裝置用以儲存靜態信息和指令處理器1310。該共模補償1300亦包含一個或多個非揮發記憶體1325,非揮發記憶體1325用以儲存特定成分,其包含快閃記憶體和一硬碟或固態硬碟。
一個或多個傳送器/接收器1340耦接於連接器1305,實施方式中,該傳送器和接收器1340耦接於一連接器1345,該傳送器/接收器1340接收所組合的差分信號和共模信號1370,例如,一耦接於該連接器1345之導體用以傳送由一共模信號調變為一差分信號。該接收器/傳送器1340包含一共模補償電路用以補償過大之共模電壓擺幅。該共模補償電路亦出現在第二圖、第三圖、第六圖或第十一圖。該共模補償裝置1300更包含一個或多個用以透過無線信號接收資料之全方位或方向性天線1347。
該共模補償1300之連接器1305與一輸出顯示器1355相耦接,該輸出顯示器1355包含液晶顯示器(LCD)或其他顯示裝置,該輸出顯示器1355亦包含一觸控式螢幕,其觸控式螢幕用以至少當作輸入裝置之一部份。某些實施方式中,該輸出顯示器1355係為一個或是包含一聲頻裝置,例如揚聲器用以提供聲頻資訊。
該共模補償1300裝置亦包含一電源裝置1360,其電源裝置1360包含電源供應、電池、電池、太陽能電池、燃料電池或其他產生電力之設備。電源裝置1360為該共模補償裝置1300所需之元件。
在上述說明書中,許多特殊細節之解釋用以徹底了解該本發明內容,本發明所屬技術領域之通常知識者可據以實施。流程圖中的已知結構可能是組件中的中間結構,這些組件可能不會顯示出來的額外輸出入端或輸出端,而被顯示出來的組件也可能以不同形式排列,包含各領域的重新排列或尺寸的變化。
本發明包含不同處理程序,該處理程序或許以硬碟執行或內建於電腦可讀取指令內,其可形成一般或特殊目的具有編程指令的處理器或邏輯電路,以利執行程序,另外,這些程序也可以被硬體和軟體之組合加以執行。
本發明某部分為電腦程式產品,其包含一儲存有電腦程式指令於其中的電腦可讀取非暫態儲存介質,其可以用來程式化一電腦(或其他電子裝置)
以依據本發明執行一程序。該電腦可讀取非暫態儲存介質包含(但不限於此)軟碟片、光碟片、唯獨記憶光碟(CD-ROMs)、磁光碟片、唯讀記憶體(ROMs)、隨機存取記憶體、可抹除可編程唯讀記憶體(EEPROMs)、可電子抹除可編程唯讀記憶體、磁卡或光碟、快閃記憶體或其他可存取電子指令之可讀取介質。此外,本發明亦可下載做為電腦程式產品。其中,電腦程式可自遠端移轉到請求電腦。
用基本形式來描述方法,但在未脫離本發明範疇下,其任一方法或訊息會增加或刪除。對於本發明所屬技術領域之通常知識者用以更近一步改良或修正。特別實施方式只是為了說明但不限於此。
“元件A耦接於元件B”,表示元件A直接耦接於元件B或是元件A經元件C間接地耦接於元件B。說明書載明一元件、特徵、結構、程序或特性A會導致一元件、特徵、結構、程序或特性B,其表示A至少為B之一部分原因,但亦或是表示有其他元件、特徵、結構、程序或特性協助造成B。在說明書中所提到的”可能”一詞,其元件、特徵、程序或特性不受限於說明書中;說明書中所提到的數量不受限於”一”或”一個”等詞。
實施方式為本發明其中一例子之一,說明書中所提到”一實施方式”或”其他實施方式”等一詞表示所提到實施方式中的特徵、結構或特性,並非指所有實施方式且並非指相同的實施方式。為更深入了解本發明之各方面,會將本發明之不同特徵組合於一實施方式或說明書中。
某些實施方式中,一裝置,此裝置之元件包括一連接器,用以轉換資料,連接器包含利於一或多導體的一組連接;一接收器,其用以經由連接器接收資料,接收到的資料包含上述一或多導體組所傳送的一第一信號和一第二信號,第二信號是第一信號的一共模信號,接收器包含一放大器,其放大器將接收到的信號以正增益放大;一共模信號補償電路,其用以偵測該共模信號、以負增益放大被偵測到的共模信號,及回饋被放大的該共模信號到該接收器之輸出節點。
某些實施方式中,第一信號為一差分信號,而第二信號為一共模時脈信號。
某些實施方式中,該裝置之一或多導體組為一導線對。某些實施方式中,該第一信號為一差分信號,而該第二信號為一共模時脈信號。而在另外實施方式中,該第一信號和第二信號為MHL(Mobile High-Definition Link)通
訊協定中的可相容信號。
某些實施方式中,共模信號之電壓擺幅補償用以降低輸出端電荷和降低共模電壓。
某些實施方式中,該共模電路包含一臨界電壓,其方法更包含依信號之狀況來調整該臨界電壓。
某些實施方式中,該裝置包含用以輸入第一信號之第一接收器終端和用以輸入第二信號之第二接收器終端;一第一電阻器和一第二電阻器,該第一電阻器耦接於該第一接收器終端,而該第二電阻器耦接於該第二接收器終端,該第一電阻之第二端和該第二電阻之第二端共同耦接於一節點;一第一放大器,該第一放大器之第一輸入端耦接於該第一接收器,該第一放大器之第一放大器之第二輸入端耦接於該第二接收器;以及一第二放大器,該第二放大器之輸入端耦接於第一電阻器和第二電阻器間的節點,該第二放大器之第一輸出端耦接於該第一放大器之第一輸出端,該第二放大器之第二輸出端耦接於該第一放大器之第二輸出端。某些實施方式中,該第一放大器含有一正增益因數以及該第二放大器含有一負增益因數。
某些實施方式中,該第一接收器端和第二接收器端接收一差分信號和一共模信號,該差分信號經調變為該共模信號。某些實施方式中,該差分信號為一差分資料信號,而該共模信號係為共模時脈信號。某些實施方式中,該差分信號和該共模信號為MHL(Mobile High-Definition Link)通訊協定中的可相容信號。
某些實施方式中,該第二放大器降低該第一放大器之輸出端電荷和降低共模電壓。
某些實施方式中,該裝置更包括一電路,其提供一控制信號至第二放大器,該電路用以偵測該共模信號和調整該控制信號。某些實施方式中,該電路包含一數位鎖相迴路(digital phase lock loop)。
302、304‧‧‧接收器
306、308、310、312‧‧‧電阻器
330、340‧‧‧放大器
320、350‧‧‧信號
Claims (21)
- 一種補償共模信號擺幅之裝置,包含:一連接器,用以轉換資料,該連接器包含複數連接端,以利於其連接一組一或多導體;一接收器,其用以經由該連接器接收資料,該接收到的資料包含該組一或多導體傳送的一第一信號和一第二信號,該第二信號是該第一信號的一共模信號;該接收器包含一放大器,其放大器將該接收到的信號以正增益放大;以及一共模信號補償電路,其用以補償在該被放大的資料中該共模信號的一電壓擺幅;其中,該共模信號補償電路用以偵測該共模信號、以負增益放大被偵測到的該共模信號,及回饋被放大的該共模信號到該接收器之輸出節點。
- 如請求項1所述之裝置,其中該第一信號為差分資料信號。
- 如請求項1所述之裝置,其中該第二信號為共模時脈信號。
- 如請求項1所述之裝置,其中該組一或多導體為一成對導線。
- 如請求項1所述之裝置,其中該第一信號和該第二信號為MHL(Mobile High-Definition Link)通訊協定中的可相容信號。
- 如請求項1所述之裝置,其中包含一第一輸入節點和一第二輸入節點,該第一輸入節點和該第二輸入節點藉由串聯第二電阻的第一電阻器耦接;該共模信號補償電路包括位於第一電阻器和第二電阻器之間的輸入節點。
- 如請求項1所述之裝置,其中共模信號補償電路用以降低該接收器之輸出節點之電荷,並減少共模電壓。
- 如請求項1所述之裝置,該共模補償電路含有用以依信號狀況來調整臨界電壓。
- 一種補償共模信號擺幅之方法,包含:在一或多導體上接收數個信號,該數個信號包括該第一信號和該第二信號,該第二信號是該第一信號的一共模信號用以調變該第一信號;以正增益放大該數個信號;偵測該共模信號和以負增益放大該共模信號;以及對該數個信號藉由回饋該共模信號至一組輸出端,以補償在被放大的數個信號中的共模信號之電壓擺幅。
- 如請求項9之方法,其中該第一信號為差分資料信號。
- 如請求項9之方法,其中該第二信號為共模時脈信號。
- 如請求項9之方法,其中該第一信號和該第二信號為MHL(Mobile High-Definition Link)通訊協定中的可相容信號。
- 如請求項9之方法,其中該補償共模信號之電壓擺幅用以降低輸出節點之電荷,並減少共模電壓。
- 如請求項9之方法,其中該共模補償電路包含臨界電壓,且進一步包含依信號狀況調整該臨界電壓。
- 一種補償共模信號擺幅之裝置,包含:一第一接收器終端,其用以接收該第一信號,以及一第二接收終端,其用以接收該第二信號;一第一電阻器和一第二電阻器,該第一電阻器之第一端耦接於該第一接收器終端,該第二電阻器之第一端耦接於該第二接收器終端,該第一電阻器第二端與該第二電阻器之第二端共同耦接於一節點上;一第一放大器,其第一輸入端耦接於該第一接收器終端且該第一放大器之第二輸入端耦接於該第二接收器終端;以及一第二放大器,到該第二放大器的輸入端耦接於該第一電阻器和該第二電阻 器之間的節點,該第二放大器之第一輸出端耦接於該第一放大器之第一輸出端,該第二放大器之第二輸出端耦接於該第一放大器之第二輸出端;其中,該第一放大器具有一正增益值,該第二放大器具有一負增益值。
- 如請求項15所述之裝置,其中該第一接收終端和該第二接收終端用以接收一差分信號和一共模信號,該共模信號用以調變為該差分信號。
- 如請求項16所述之裝置,其中該差分信號為該差分資料信號,該共模信號為該共模時脈信號。
- 如請求項16所述之裝置,其中該差分信號和該共模信號為MHL(Mobile High-Definition Link)通訊協定中的可相容信號。
- 如請求項16所述之裝置,其中該第二放大器用以降低該第一放大器之輸出端之電荷,並降低共模電壓。
- 如請求項16所述之裝置,更包括一電路,其用以提供一控制信號至該第二放大器,該電路用以偵測該共模信號和調整該控制信號至電路條件。
- 如請求項20所述之裝置,其中該電路包含一數位鎖相迴路(digital phase lock loop)。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2012/087809 WO2014101088A1 (en) | 2012-12-28 | 2012-12-28 | Compensation scheme for mhl common mode clock swing |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201427274A true TW201427274A (zh) | 2014-07-01 |
TWI578695B TWI578695B (zh) | 2017-04-11 |
Family
ID=51019723
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW102128532A TWI578695B (zh) | 2012-12-28 | 2013-08-08 | 補償共模信號擺幅 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9379752B2 (zh) |
TW (1) | TWI578695B (zh) |
WO (1) | WO2014101088A1 (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108242918A (zh) * | 2016-12-27 | 2018-07-03 | 联发科技股份有限公司 | 动态放大器及芯片 |
CN110059536A (zh) * | 2018-01-10 | 2019-07-26 | 联咏科技股份有限公司 | 信号处理电路及处理感测信号的方法 |
TWI684331B (zh) * | 2018-05-17 | 2020-02-01 | 智原科技股份有限公司 | 接收器及其共模電壓校準方法 |
TWI848301B (zh) * | 2022-06-08 | 2024-07-11 | 宏達國際電子股份有限公司 | 具有纜線介面的電子裝置及其製造方法 |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101724342B1 (ko) * | 2015-03-20 | 2017-04-10 | 주식회사 와이젯 | 인터페이스 규격에 상관없는 무선 인터페이스 장치 |
DE102015004456B3 (de) * | 2015-03-31 | 2016-03-24 | Elmos Semiconductor Aktiengesellschaft | Vorrichtung und Verfahren zur Unterdrückung von Common-Mode-Störungen in Zweidrahtbussen mittels Stromquellen |
DE102015004457B3 (de) * | 2015-03-31 | 2016-03-24 | Elmos Semiconductor Aktiengesellschaft | Vorrichtung und Verfahren zur Unterdrückung von Common-Mode-Störungen in Zweidrahtbussen mittels Spannungsquellen |
US9716474B2 (en) * | 2015-04-24 | 2017-07-25 | Texas Instruments Incorporated | Low power feed forward amplifier |
CN105681716B (zh) * | 2015-12-29 | 2018-11-06 | 龙迅半导体(合肥)股份有限公司 | 一种mhl设备的通讯通道物理层电路 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4527261A (en) * | 1981-10-07 | 1985-07-02 | Amf Incorporated | Hiline interference eliminator |
CA2239675C (en) * | 1998-06-04 | 2007-11-13 | Tet Hin Yeap | Suppression of rfi and impulse noise in communications channels |
GB2344902B (en) * | 1998-12-18 | 2003-04-23 | Ericsson Telefon Ab L M | Level shift circuit |
US6459739B1 (en) * | 1999-12-30 | 2002-10-01 | Tioga Technologies Inc. | Method and apparatus for RF common-mode noise rejection in a DSL receiver |
US6781471B2 (en) * | 2002-04-10 | 2004-08-24 | Airoha Technology Corp. | Low phase noise voltage controlled oscillator circuit |
US7626458B2 (en) * | 2007-08-28 | 2009-12-01 | Texas Instruments Incorporated | Common-mode bandwidth reduction circuit and method for differential applications |
US7788428B2 (en) * | 2008-03-27 | 2010-08-31 | Sony Ericsson Mobile Communications Ab | Multiplex mobile high-definition link (MHL) and USB 3.0 |
US20100104029A1 (en) | 2008-10-27 | 2010-04-29 | Inyeol Lee | Independent link(s) over differential pairs using common-mode signaling |
US9118469B2 (en) * | 2010-05-28 | 2015-08-25 | Aquantia Corp. | Reducing electromagnetic interference in a received signal |
US8601173B2 (en) | 2010-06-30 | 2013-12-03 | Silicon Image, Inc. | Detection of cable connections for electronic devices |
US8484387B2 (en) * | 2010-06-30 | 2013-07-09 | Silicon Image, Inc. | Detection of cable connections for electronic devices |
-
2012
- 2012-12-28 WO PCT/CN2012/087809 patent/WO2014101088A1/en active Application Filing
- 2012-12-28 US US14/118,832 patent/US9379752B2/en active Active
-
2013
- 2013-08-08 TW TW102128532A patent/TWI578695B/zh active
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108242918A (zh) * | 2016-12-27 | 2018-07-03 | 联发科技股份有限公司 | 动态放大器及芯片 |
CN110059536A (zh) * | 2018-01-10 | 2019-07-26 | 联咏科技股份有限公司 | 信号处理电路及处理感测信号的方法 |
CN110059536B (zh) * | 2018-01-10 | 2023-07-07 | 联咏科技股份有限公司 | 信号处理电路及处理感测信号的方法 |
TWI684331B (zh) * | 2018-05-17 | 2020-02-01 | 智原科技股份有限公司 | 接收器及其共模電壓校準方法 |
TWI848301B (zh) * | 2022-06-08 | 2024-07-11 | 宏達國際電子股份有限公司 | 具有纜線介面的電子裝置及其製造方法 |
Also Published As
Publication number | Publication date |
---|---|
US9379752B2 (en) | 2016-06-28 |
US20150288397A1 (en) | 2015-10-08 |
TWI578695B (zh) | 2017-04-11 |
WO2014101088A1 (en) | 2014-07-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI578695B (zh) | 補償共模信號擺幅 | |
US11875870B2 (en) | Forwarding signal supply voltage in data transmission system | |
US9602315B2 (en) | Method and apparatus for passive continuous-time linear equalization with continuous-time baseline wander correction | |
US9471525B2 (en) | Cable with circuitry for communicating performance information | |
US9673849B1 (en) | Common mode extraction and tracking for data signaling | |
US20130241641A1 (en) | Signal amplifier circuit for usb port | |
US10665293B2 (en) | Low power delay buffer between equalizer and high sensitivity slicer | |
CN206259962U (zh) | 一种低频增益分段可调的线性均衡器 | |
WO2023279899A1 (zh) | 输入缓冲电路以及半导体存储器 | |
CN105515536A (zh) | 轨到轨放大器 | |
CN214412583U (zh) | 电源均流电路、电源模块、电源系统和计算机设备 | |
US20150205312A1 (en) | Calibration circuit and semiconductor device including the same | |
US8781432B2 (en) | Circuit coupling | |
US20130241638A1 (en) | Signal amplifier circuit for usb port | |
CN205160477U (zh) | 可消除非理想参考地影响的传输阻抗放大器 | |
CN104253609A (zh) | 一种低电压差分信号驱动电路 | |
CN202210793U (zh) | 均衡电路 | |
CN101783510A (zh) | 基于反馈的红外接收系统直流干扰抑制电路 | |
CN104506171A (zh) | 一种信号共模电平及幅值调整方法和电路 | |
CN204465507U (zh) | 用于压电集成电路iepe传感器的差分输入缓冲电路 | |
CN102299721A (zh) | 均衡电路及均衡系统 | |
US20230421059A1 (en) | Signal boosting in serial interfaces and transmission cables | |
CN104427266A (zh) | 像素感测单元 | |
US20240313708A1 (en) | Reduction of Charge Injection Noise in Sense Amplifiers of High-Speed Data Interfaces | |
CN105187019B (zh) | 可消除非理想参考地影响的传输阻抗放大器 |