TW201416847A - 電腦裝置及其喚醒方法 - Google Patents

電腦裝置及其喚醒方法 Download PDF

Info

Publication number
TW201416847A
TW201416847A TW101139976A TW101139976A TW201416847A TW 201416847 A TW201416847 A TW 201416847A TW 101139976 A TW101139976 A TW 101139976A TW 101139976 A TW101139976 A TW 101139976A TW 201416847 A TW201416847 A TW 201416847A
Authority
TW
Taiwan
Prior art keywords
computer device
wake
unit
saving state
central processing
Prior art date
Application number
TW101139976A
Other languages
English (en)
Inventor
Chih-Ming Chen
Wen-Tai Liu
Chian-Ting Chen
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to TW101139976A priority Critical patent/TW201416847A/zh
Publication of TW201416847A publication Critical patent/TW201416847A/zh

Links

Landscapes

  • Power Sources (AREA)

Abstract

一種電腦裝置及其喚醒方法。電腦裝置包括周邊設備、集線單元以及控制單元。周邊設備用以產生輸入信號。集線單元耦接所述周邊設備。於電腦裝置的省電狀態下,集線單元接收所述輸入信號以提供喚醒事件。控制單元耦接所述集線單元。控制單元於電腦裝置的省電狀態下偵測所述喚醒事件是否產生,以喚醒所述電腦裝置,使電腦裝置從省電狀態回復成正常運作狀態。

Description

電腦裝置及其喚醒方法
本發明是有關於一種電腦裝置的控制技術,且特別是有關於一種透過周邊設備以使其喚醒的電腦裝置及其喚醒方法。
現今的電腦裝置大部分都有支援省電機制或休眠功能,藉以節省電源消耗。以X86架構實現的電腦裝置通常會將這些省電、休眠狀態的制動機制以及將電腦裝置從這些狀態中喚醒的功能設置在中央處理器及對應的晶片組中,例如是英特爾(Intel)公司或超微半導體(Advanced Micro Devices;AMD)公司所製造的X86架構中央處理器及其晶片組。
例如,當使用者想要使用上述電腦裝置,而電腦裝置於此時位於省電或休眠模式時,使用者只需要操作一下電腦系統的周邊裝置(例如,按下鍵盤的任意鍵、移動一下滑鼠...等),即可使電腦系統回復到原本的正常運作模式,上述功能在此稱作是周邊喚醒功能。換句話說,周邊喚醒功能即是利用電腦系統的周邊設備(例如,鍵盤、滑鼠...等)來使電腦系統從省電或休眠狀態回復到正常運作狀態。並且,周邊喚醒功能通常已實現在X86架構的央處理器及其晶片組當中。
然而,進階精簡指令集機器(Advanced RISC Machine;ARM)架構所實現的中央處理器雖然同樣設置有省電或休眠模式,但卻沒有內建類似的周邊喚醒功能。因此,若是利用ARM架構來實現電腦裝置,廠商則仍需在電腦裝置中額外設置類似周邊喚醒功能的機制。
本發明提供一種電腦裝置及其喚醒方法,其透過ARM架構的電腦裝置中現有的硬體架構(例如,集線單元)以實現電腦裝置的周邊喚醒功能,不需額外增加其他硬體成本。
本發明提出一種電腦裝置。此電腦裝置包括周邊設備、集線單元以及控制單元。周邊設備用以產生輸入信號。集線單元耦接所述周邊設備。於電腦裝置的省電狀態下,集線單元接收所述輸入信號以提供喚醒事件。控制單元耦接所述集線單元。控制單元於電腦裝置的省電狀態下偵測所述喚醒事件是否產生,以使電腦裝置從省電狀態回復成正常運作狀態。
於本發明之一實施例中,上述之電腦裝置,更包括:中央處理單元,此中央處理單元於電腦裝置的正常運作狀態下運作,且於電腦裝置的省電狀態下停止運作。其中,所述控制單元在將電腦裝置回復成正常運作狀態時,使所述中央處理單元恢復運作。
於本發明之一實施例中,上述之集線單元及控制單元於電腦裝置的省電狀態下持續運作。
於本發明之一實施例中,上述之中央處理單元是以進階精簡指令集機器架構所實現。
於本發明之一實施例中,上述之集線單元是通用序列匯流排集線器控制晶片,且所述控制單元是微處理器或嵌入式晶片。
於本發明之一實施例中,上述之周邊設備通過通用序列匯流排連接埠以從電腦裝置的外部連接至集線單元。於另一實施例中,周邊設備可以設置於電腦裝置的內部並基於通用序列匯流排協定以連接至所述集線單元。
以另一觀點而言,本發明提出一種電腦裝置的喚醒方法,包括下列步驟。於電腦裝置的省電狀態下,設置於電腦裝置中的集線單元接收周邊設備的輸入信號以產生喚醒事件。偵測所述喚醒事件是否產生。以及,當產生所述喚醒事件時,則喚醒所述電腦裝置以使電腦裝置從省電狀態回復成正常運作狀態。
於本發明之一實施例中,所述喚醒方法更包括下列步驟:於所述電腦裝置的省電狀態下使所述集線單元持續運作。
本電腦裝置的喚醒方法之其餘實施細節請參照上述說明,在此不加贅述。
基於上述,本發明實施例利用電腦裝置中的集線單元以在省電模式下持續偵測周邊設備是否產生輸入信號。集線單元在接收輸入信號後便通知控制單元,以使控制單元將電腦裝置從原本的省電狀態回復到正常運作狀態。換句 話說,本案提出的電腦裝置使用集線單元來是現周邊喚醒功能,而不用透過中央處理單元來實現。藉此,可使ARM架構下的電腦裝置利用原有的硬體架構來實現周邊喚醒功能,讓使用者可以得到更佳的使用體驗。
為讓本發明之上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
圖1是依照本發明一實施例所述之電腦裝置100的方塊圖。請參照圖1,電腦裝置100包括周邊設備110、集線單元120以及控制單元130。於本實施例中,電腦裝置100更包括通用序列匯流排連接埠140、中央處理單元150以及電源供應器160,並於下述說明中逐一詳述。
電腦裝置100例如是一體成型電腦、準系統電腦或是可攜式電腦,其包括中央處理單元150。特別是,本實施例以ARM架構的中央處理單元150以及電腦裝置100來實現。例如,本發明實施例採用型號為PXA2128作為ARM架構之中央處理單元150的實現方式。中央處理單元150於電腦裝置100的正常運作狀態下會因正常供電而運作,且於電腦裝置100的省電狀態下會因被停止供電而停止運作。電源供應器160則用以分別供應電腦裝置100中各個元件的諸多電源。
在以往,中央處理單元是以X86架構為主,若需要將電腦裝置從省電狀態(例如,待命狀態)喚醒為正常運作狀 態時,使用者通常會透過人機介面裝置(HID)連接介面(例如,個人系統(Personal System/2(PS/2)介面)、資料傳輸連接埠(例如,通用序列匯流排連接埠)所連接的周邊設備(例,滑鼠、鍵盤)來接收喚醒信號,藉以喚醒電腦裝置。
另一方面,採用ARM架構的中央處理單元150以及電腦裝置100逐漸為各大廠商青睞,並逐步應用於可攜式裝置中,例如平板電腦、智慧型手機...等,因此許多廠商也希望針對ARM架構的電腦裝置100額外設計出實體鍵盤、滑鼠等周邊設備,使其能到達到類似於筆記型電腦的效果。
為了讓ARM架構的電腦裝置100也能夠具有周邊喚醒功能,本發明實施例便利用集線單元120以及控制單元130來實現周邊喚醒功能,而不用透過中央處理單元150來實現。因此,本發明實施例也可以應用於採用X86架構的中央處理器以及電腦裝置當中,本發明並未受限於此。只是,一般來說,採用X86架構的中央處理單元及其晶片組通常已將周邊喚醒功能作為內建功能。
周邊設備110例如是通過通用序列匯流排(USB)連接埠140,藉以從電腦裝置100的外部連接至集線單元120的外接式滑鼠或鍵盤。於部分實施例中,周邊設備110也可以是已設置於電腦裝置的內部,並且基於通用序列匯流排(USB)協定或是相關人機介面裝置(HID)協定以連接至集線單元120的觸控板、鍵盤、滑鼠...等資訊輸入設備(如圖1的虛線所示)。
集線單元120可以透過相應的協定以直接耦接周邊設備110,或是通過USB連接埠140來間接地耦接周邊設備110,以接收從周邊設備110傳來的輸入信號,加以整合後提供給中央處理單元150。由於以ARM架構實現的中央處理單元150大多數僅能支援或控制少量(如,1個或2個)USB連接埠,從而減少中央處理單元150的接腳數量以減少晶片面積。因此,目前以ARM架構實現的電腦裝置100若想要擴充能夠使用的USB連接埠的話,則會在其主機板中額外設置集線單元120(例,USB集線器控制晶片)。換句話說,透過集線單元120,電腦裝置100可以從中央處理單元150原本僅能夠支援的少量USB連接埠擴增到USB集線器晶片所能夠支援的USB連接埠數量。本發明實施例採用型號為GL850的通用序列匯流排(USB)集線器控制晶片作為舉例。
控制單元130可以利用與中央處理單元150相比具有較低電源功耗的微處理器、嵌入式晶片來實現。於本實施例中,控制單元130是在電腦裝置100的省電狀態(例如,待命狀態)下仍然會維持電力的提供,以使其持續監測電腦裝置100之相關狀況並進行反應的元件。
因此,當電腦裝置100從正常運作狀態將要進入省電狀態(待命狀態)時,電腦裝置100中的中央處理器150以及大部份的元件將會停止運作,例如中央處理器150,而本發明實施例則會於此時繼續提供集線單元120以及控制單元130的電源以使這兩者持續運作。於電腦裝置100的 省電狀態(待命狀態)下,集線單元120會接收由周邊設備110所提供的輸入信號IS,並在接收到輸入信號IS時提供喚醒事件給控制單元130。例如,當使用者在電腦裝置100的省電狀態(待命狀態)下控制周邊設備110以使其送出輸入信號時(如,按下鍵盤的任意鍵、移動滑鼠),集線單元120便據此而提供喚醒事件(Wake-Up Event)WUE給控制單元130。
上述的喚醒事件WUE可以是集線單元120傳送特定格式的喚醒信號給予控制單元130,讓控制單元130得知周邊設備110正被使用者所使用,或是集線單元120以其他方式來告知控制單元130,並不僅限於上述實現方式。
控制單元130則於電腦裝置100的省電狀態下偵測喚醒事件WUE是否產生。當偵測喚醒事件WUE已產生時,控制單元130便通知中央處理單元150以及電源供應器160,讓電源供應器160供電給中央處理單元150及相應元件以使其恢復運作,藉以喚醒電腦裝置100,使電腦裝置從省電狀態(待命狀態)回復成正常運作狀態。藉此,本發明實施例通過及現單元120以及控制單元130來實現周邊喚醒功能。
本發明實施例也可以從另一個角度來實現,圖2是依照本發明一實施例說明電腦裝置100的喚醒方法的方塊圖。請同時參照圖1及圖2,於步驟S210中,電腦裝置100起動並位於正常運作狀態。之後,於步驟S220中,電腦裝置100的中央處理單元150偵測及判斷待命事件是否 發生。此處所指的待命事件可以是電腦裝置100在一預定期間內並未使用後,中央處理單元150自行判斷需要進入省電狀態(待命狀態),或是使用者按下特定按鍵以使電腦裝置100直接進入省電狀態(待命狀態)。
若步驟S220為否,則電腦裝置100則一直位於正常運作模式。若步驟S220為是,則進入步驟S230,在電腦裝置的省電模式(待命模式)下,停止供電給電腦裝置100的中央處理單元150及相關元件以使其停止運作,並且,持續提供集線單元120以及控制單元130的電源使其繼續運作。
於步驟S240中,控制單元130偵測集線單元120的喚醒事件WUE是否產生。詳細來說,設置於電腦裝置100中的集線單元120在接收到周邊設備110的輸入信號時,便會產生喚醒事件WUE,控制單元130便可於此時偵測到已產生的喚醒事件WUE。當偵測到已產生的喚醒事件WUE時,便從步驟S240進入步驟S250,控制單元130便通知中央處理單元150以及電源供應器160,讓電源供應器160供電給中央處理單元150及相應元件以使其恢復運作,藉以喚醒電腦裝置100,使電腦裝置從省電狀態(待命狀態)回復成正常運作狀態。本發明實施例的其它相關教示可參考上述實施例,重複部分不多加贅述。
綜上所述,本發明實施例利用電腦裝置中的集線單元以在省電模式下持續偵測周邊設備是否產生輸入信號。集線單元在接收輸入信號後便通知控制單元,以使控制單元將電腦裝置從原本的省電狀態回復到正常運作狀態。換句 話說,本案提出的電腦裝置使用集線單元來是現周邊喚醒功能,而不用透過中央處理單元來實現。藉此,可使ARM架構下的電腦裝置利用原有的硬體架構來實現周邊喚醒功能,讓使用者可以得到更佳的使用體驗。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100‧‧‧電腦裝置
110‧‧‧周邊設備
120‧‧‧集線單元
130‧‧‧控制單元
140‧‧‧通用序列匯流排連接埠
150‧‧‧中央處理單元
160‧‧‧電源供應器
IS‧‧‧輸入信號
WUE‧‧‧喚醒事件
S210~S250‧‧‧電腦裝置的喚醒方法的步驟
圖1是依照本發明一實施例所述之電腦裝置的方塊圖。
圖2是依照本發明一實施例說明電腦裝置的喚醒方法的方塊圖。
S210~S250‧‧‧電腦裝置的喚醒方法的步驟

Claims (10)

  1. 一種電腦裝置,包括:一周邊設備,產生輸入信號;一集線單元,耦接該周邊設備,於該電腦裝置在省電狀態下接收該輸入信號以產生一喚醒事件;以及一控制單元,耦接該集線單元,於該電腦裝置在省電狀態下偵測該喚醒事件是否產生,以喚醒該電腦裝置,使該電腦裝置從該省電狀態回復成正常運作狀態。
  2. 如申請專利範圍第1項所述之電腦裝置,更包括:一中央處理單元,於該電腦裝置的正常運作狀態下運作,且於該電腦裝置的省電狀態下停止運作,其中,該控制單元在將該電腦裝置回復成該正常運作狀態時,使該中央處理單元恢復運作。
  3. 如申請專利範圍第1項所述之電腦裝置,其中該集線單元及該控制單元於該電腦裝置的省電狀態下持續運作。
  4. 如申請專利範圍第1項所述之電腦裝置,其中該中央處理單元是以進階精簡指令集機器架構所實現。
  5. 如申請專利範圍第1項所述之電腦裝置,其中該集線單元是通用序列匯流排集線器控制晶片,且該控制單元是微處理器或嵌入式晶片。
  6. 如申請專利範圍第1項所述之電腦裝置,其中該周邊設備通過通用序列匯流排連接埠以從該電腦裝置的外部連接至該集線單元,或是, 該周邊設備設置於該電腦裝置的內部並基於通用序列匯流排協定以連接至該集線單元。
  7. 一種電腦裝置的喚醒方法,包括:於該電腦裝置的省電狀態下,設置於該電腦裝置中的一集線單元接收一周邊設備的輸入信號以產生一喚醒事件;偵測該喚醒事件是否產生;以及當產生該喚醒事件時,喚醒該電腦裝置以使該電腦裝置從省電狀態回復成正常運作狀態。
  8. 如申請專利範圍第7項所述之喚醒方法,更包括:於該電腦裝置的省電狀態下使該集線單元持續運作。
  9. 如申請專利範圍第7項所述之喚醒方法,其中該電腦裝置更包括:一中央處理單元,於該電腦裝置的正常運作狀態下運作,且於該電腦裝置的省電狀態下停止運作,其中,在將該電腦裝置回復成該正常運作狀態時,使該中央處理單元恢復運作。
  10. 如申請專利範圍第9項所述之喚醒方法,其中該該中央處理單元是以進階精簡指令集機器架構所實現。
TW101139976A 2012-10-29 2012-10-29 電腦裝置及其喚醒方法 TW201416847A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW101139976A TW201416847A (zh) 2012-10-29 2012-10-29 電腦裝置及其喚醒方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW101139976A TW201416847A (zh) 2012-10-29 2012-10-29 電腦裝置及其喚醒方法

Publications (1)

Publication Number Publication Date
TW201416847A true TW201416847A (zh) 2014-05-01

Family

ID=51293806

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101139976A TW201416847A (zh) 2012-10-29 2012-10-29 電腦裝置及其喚醒方法

Country Status (1)

Country Link
TW (1) TW201416847A (zh)

Similar Documents

Publication Publication Date Title
US9310838B2 (en) Power management method for switching power mode of a computer system based on detection of a human interface device
US8255725B2 (en) Information processing apparatus and power-saving control method
US20170262395A1 (en) Method, apparatus, system for including interrupt functionality in sensor interconnects
TWI464571B (zh) A power saving electronic device for a computer motherboard in a standby dormant state and a computer motherboard
US8977880B2 (en) Method for managing power supply of multi-core processor system involves powering off main and slave cores when master bus is in idle state
JP3170264U (ja) マザーボード用節電電子装置及びそのマザーボード
US9411402B2 (en) Power control system and power control method
CN101876847A (zh) 微控制器中的功率降低
WO2012152202A1 (zh) 状态控制方法、装置及便携终端
KR20120096866A (ko) 모바일 기기의 센서를 제어하는 시스템 및 방법
TWI553506B (zh) 具有語音控制功能之電腦系統以及語音控制方法
US10705594B2 (en) Power management system
US8769326B2 (en) Computer system and operation method for changing operation state by capacitive button group
US20160117269A1 (en) System and method for providing universal serial bus link power management policies in a processor environment
US20120278542A1 (en) Computer system and sleep control method thereof
TW594466B (en) Power management method for microprocessor
JP4846862B2 (ja) 情報処理装置および省電力制御方法
US20240028103A1 (en) Mechanism for Saving Power on a Bus Interface
US20140115349A1 (en) Computer apparatus and wake-up method thereof
US9207742B2 (en) Power saving operating method for an electronic device by disabling a connection port to a touch device before the touch device enters power-saving mode
TW202008109A (zh) 電腦喚醒方法及電腦節電方法
TW201416847A (zh) 電腦裝置及其喚醒方法
TWI641944B (zh) 具有喚醒輔助裝置之電子系統與應用於其中之喚醒輔助方法
TWI612428B (zh) 積體電路、電子裝置與其運作方法
TWI407299B (zh) 電腦系統及周邊裝置驅動方法