TW201042754A - A vertical DMOS device with an integrated low power leaker device and method of making thereof - Google Patents

A vertical DMOS device with an integrated low power leaker device and method of making thereof Download PDF

Info

Publication number
TW201042754A
TW201042754A TW099116528A TW99116528A TW201042754A TW 201042754 A TW201042754 A TW 201042754A TW 099116528 A TW099116528 A TW 099116528A TW 99116528 A TW99116528 A TW 99116528A TW 201042754 A TW201042754 A TW 201042754A
Authority
TW
Taiwan
Prior art keywords
power
type
source
vdmos
leakage current
Prior art date
Application number
TW099116528A
Other languages
English (en)
Other versions
TWI491021B (zh
Inventor
Michael R Hsing
Ognjen Milic
Tiesheng Li
Original Assignee
Monolithic Power Systems Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Monolithic Power Systems Inc filed Critical Monolithic Power Systems Inc
Publication of TW201042754A publication Critical patent/TW201042754A/zh
Application granted granted Critical
Publication of TWI491021B publication Critical patent/TWI491021B/zh

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/36Means for starting or stopping converters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/0883Combination of depletion and enhancement field effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7803Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • H01L29/7828Vertical transistors without inversion channel, e.g. vertical ACCUFETs, normally-on vertical MISFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/808Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a PN junction gate, e.g. PN homojunction gate
    • H01L29/8083Vertical transistors
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits
    • H02M1/0006Arrangements for supplying an adequate voltage to the control circuit of converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/22Conversion of dc power input into dc power output with intermediate conversion into ac
    • H02M3/24Conversion of dc power input into dc power output with intermediate conversion into ac by static converters
    • H02M3/28Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac
    • H02M3/325Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal
    • H02M3/335Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/33507Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of the output voltage or current, e.g. flyback converters
    • H02M3/33523Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of the output voltage or current, e.g. flyback converters with galvanic isolation between input and output of both the power stage and the feedback loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Dc-Dc Converters (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Description

201042754 六、發明說明: 【發明所屬之技術領域】 本發明涉及半導體器件,具體涉及(交流/直流) AC/D C電源轉換器領域內集成功率開關和漏電流器件的半 導體器件。 【先前技術】 Q 電源轉換器被廣泛用於可攜式設備,大部分場合都對 體積要求很高’體積和成本是電源轉換器,如直流/直流 (DC/DC)電源轉換器或AC/DC電源轉換器的兩個重要的 考慮因素。常規的電源轉換器通常包含一塊控制電路晶片 和一些外部元件如開關管、電感、電容等組成。而外部元 件越少越好,以減少系統體積,同時降低系統成本。 圖1示出了一個現有的離線式AC/DC電源轉換器100 拓撲圖。該電源轉換器包含整流器1 1,將高壓交流電( Q HVAC)如市電220 V整流成高壓直流線電壓(HVDC), 如3 8 0V直流電;和DC-DC轉換器,將HVDC變換成低壓 直流電(LVDC ) ’如3.6V直流電,用於爲可攜式裝置提 供電源。在該圖中’ DC-DC轉換器採用反激式電壓轉換器 ,它通過原邊開關Q的開通和關斷,經變壓器T將HVDC 傳遞到副邊’形成低壓的週期電壓信號,再經過整流管 Do的整流和電容Co的濾波,在Co兩端得到低壓直流電 LVDC。其中原邊開關q含柵極端,受柵極端信號的控制 ’具有導通和關斷動作,該珊極端信號由控制電路輸出。 -5- 201042754 控制電路通常爲一控制晶片,須由一低直流電壓供電才能 正常工作。 在正常的工作中,控制電路通過輔助繞組L3供電。 輔助繞組經由原邊開關 Q的開關動作和變壓器 T,將 H VDC同時傳遞到L3,形成低壓的週期電壓信號,該週期 電壓信號經過整流管D 1的整流,輸出直流電壓至控制晶 片的管腳1,爲控制晶片提供電源。然而,在電源轉換器 啓動時,由於開關Q未進入正常開關動作,L3不能爲控 制晶片提供穩定的電源,需要通過線電壓HVDC供電。由 於線電壓很高,因此需要採用一個漏電流器件將高壓 HVDC轉換成低壓直流電。 如圖1所示,現有的漏電流器件採用由大電阻構成的 分壓器,在這種形式中,需要增加大電阻R等外部元件。 這些外部元件體積較大,同時系統成本也較高。爲此,現 有的另一種方法是將漏電流器件集成在控制晶片上。爲便 於融合低壓控制電路和高壓線電壓,需要採用高成本的高 阻襯底,同時,晶片製造工藝步驟增加,也大大提高了製 造的成本。 【發明內容】 有鑒於此,本發明的目的在於提供一種電源轉換器, 包含控制電路、開關器件和漏電流器件,其中控制電路輸 出柵極驅動信號至開關器件的柵極,使開關器件具有導通 和關斷動作,漏電流器件耦合至控制電路爲控制電路供電 -6- 201042754 。其中漏電流器件和開關器件製作在同一半導 控制電路製作在另一半導體襯底上。在一個實 關器件和漏電流器件的漏極短接,漏電流器件 至控制電路在電源轉換器啓動時爲控制電路供i 在一個實施例中,開關器件爲MOSFET, 爲JFET,其中MOSFET與JFET的漏極短接, 極和源極短接並爲控制電路供電,或者JFET 。在另一個實施例中,開關器件和漏電補 Μ Ο S F E T,其中開關器件Μ O S F E T的的閾値電 器件MOSFET的閾値電壓極性不同,如開關器 N型VDM0S,漏電流器件爲耗盡型VDM0S。 件MOSFET和漏電流器件MOSFET的柵極短 件MOSFET和漏電流器件MOSFET的漏極短 器件MOSFET的源極爲控制電路供電。 在一種實施方式中,開關器件和漏電流器 片和含控制電路的控制晶片被封裝在一個封裝 一步減小系統尺寸。其中製作漏電流器件和開 導體襯底比製作控制電路的半導體襯底具有更 〇 電源轉換器可進一步包含整流電路,接收 提供整流直流電;原邊繞組,接收整流直流電 器件串聯;副邊繞組,通過變壓器耦合至原邊 管,耦合至副邊繞組,對副邊繞組輸出的信號 濾波電容,耦合至整流管,對整流管輸出的信 體襯底上, 施例中,開 的源極耦合 漏電流器件 JFET的柵 的柵極浮置 :器件都爲 壓和漏電流 件爲增強型 其中開關器 接,開關器 接,漏電流 件的功率晶 體中,以進 關器件的半 高的電阻率 交流市電, ,並和開關 繞組;整流 進行整流和 號進行濾波 201042754 本發明還公開了一種電源轉換器,包含原邊繞組、副 邊繞組、控制電路和功率積體電路。其中副邊繞組通過變 壓器耦合至原邊繞組。功率積體電路包含一耦合至控制電 路的柵極端,一耦合至原邊繞組的漏極端,一耦合至原邊 地的第一源極端和一耦合至控制電路的第二源極端。功率 積體電路在同一襯底上包含第一種電晶體和第二種電晶體 ,其中第一種電晶體爲開關管,和原邊繞組串聯,第二種 電晶體用於爲控制電路供電:功率積體電路的柵極端連接 第一種電晶體的柵極,漏極端連接第一種電晶體和第二種 電晶體的漏極,第一源極端連接第一種電晶體的源極,第 二源極端連接第二種電晶體的源極用於在電源轉換器啓動 時爲控制電路供電。 功率積體電路也可包含第一類功率器件和第二類功率 器件,並進一步包含:一柵極端,連接至少一類功率器件 的柵極;一漏極端,連接所述第一類功率器件和第二類功 率器件的漏極;第一源極端,連接所述第一類功率器件的 源極;以及第二源極端,連接所述第二類功率器件的源極 〇 本發明還公開了 一種半導體製造方法,包括步驟一: 在第一型高濃度摻雜的半導體襯底上製作第一型低濃度摻 雜的外延層;步驟二:在外延層上製作氧化物層和多晶矽 層,並刻蝕掉部分氧化物層和多晶矽層;步驟三:在刻蝕 區域進行第二型摻雜;步驟四:選擇性地對第二型摻雜區 -8- 201042754 和外延層進行第一型高濃度摻雜;步驟五:製造3 刻蝕成型。其中在步驟四和步驟五之間可進一步1 介質層和刻蝕介質層。該製造方法可用於在同一= 底上製造VDMOS和JFET,其中:步驟一的半導| 成VDMOS和JFET的漏極;步驟二的氧化物層月 層形成VDMOS的柵極;步驟三的第二型摻雜形成 的基區和 JFET的柵極區;步驟四,對 VDMOS編 Q 分區域和JFET柵極區中間的區域進行高濃度第一 ,形成 VDMOS的源極接觸區和JFET的源極區; 的金屬層將 VDMOS的基區和源極接觸區短接 VDMOS的源極端,金屬層將 JFET的源極區短 JFET的源極端。在另一種實施方式中,步驟三的 層和多晶矽層進一步在JFET的源極區和柵極區之 摻雜阻擋層。步驟五的金屬層可將JFET的柵極區 區進行短接。在步驟三和步驟四之間可進一步 Q VDMOS的基區和JFET的柵極區進行第二次高濃度 摻雜的步驟。該製造方法還可用於在同一半導體襯 造增強型VDMOS和耗盡型VDMOS,其中:步驟一 體襯底形成VDMOS的漏極;對耗盡型VDMOS區 延層進行第一型摻雜;步驟二的氧化物層和多晶矽 VDMOS的柵極;步驟三的第二型摻雜形成VDMOS :步驟四’對VDMOS基區的部分區域進行高濃度 摻雜’形成VDMOS的源極接觸區;步驟五的金屬 強型VDMOS的基區和源極接觸區短接並形成 :屬層並 ^括製造 導體襯 丨襯底形 I多晶矽 VDMOS 區的部 型摻雜 步驟五 並形成 接形成 氧化物 間形成 和源極 包含對 第二型 底上製 的半導 域的外 層形成 的基區 第一型 層將增 增強型 201042754 VDMOS的源極端,金屬層將耗盡型VdMOS的基區和源極 接觸區短接並形成耗盡型VDMOS的源極端。 本發明公開的用於電源轉換器的功率積體電路,將開 關器件和漏電流器件集成在一個半導體襯底上,在電源轉 換器啓動時爲控制電路提供了可靠的供電方式,同時該製 造方式成本低,系統體積小。 【實施方式】 在以下說明中,提供了許多具體的細節用於對發明的 實施例提供透徹的理解,比如各種系統組成部分的標識。 但本領域的普通技術人員應該認識到,本發明在沒有一個 或多個特定細節的情況下同樣可以實現,或者使用其他方 法、器件、材料等實現。在一些情況下,公知的結構、材 料或操作並未在此詳細描述以避免造成本發明不同實施例 之間的特徵不明顯。 在說明書中提及“一個實施例”時,意指關於該實施例 描述的特定特徵'結構或特性包含在本發明的至少一個實 施例中。因此,在說明書不同地方提到“在一個實施例中” 時,未必指的是同一個實施例。而且,這些特定特徵、結 構或特性可以以任何合適的方式結合在一個或多個實施例 中〇 圖2示出了本發明的一個電源轉換器系統2〇〇實施例 。電源轉換器2 0 0系統包含一功率積體電路2 1和控制電 路C 22。其中功率積體電路21集成有功率開關q 211和 -10- 201042754 漏電流器件L D 2 1 2,功率開關Q 2 1 1和漏電流器件L D 212都爲功率器件,製作在同一半導體襯底上。控制電路 C 22製作在另一半導體襯底上。功率開關Q 211作爲開關 式電源轉換器的主電路開關,漏電流器件LD 2 1 2耦合至 控制電路用於在電源轉換器啓動時爲控制電路22供電。 該積體電路21包含柵極端G,連接功率開關Q 211的柵 極;漏極端D,連接功率開關Q 211和漏電流器件LD 212 0 的漏極;第一源極端S 1,連接功率開關Q 2 1 1的源極·,以 及第二源極端S2,連接漏電流器件LD 212的源極。在圖 示的反激式電壓轉換器系統中,積體電路21的柵極端G 和控制電路的控制信號輸出端2連接,使得功率開關Q受 控制電路22輸出的柵極驅動信號控制具有導通和關斷動 作。在一種實施方式中,控制電路輸出的柵極驅動信號爲 脈寬調製信號(PWM )’功率開關工作於完全導通或完全 關斷狀態。在另一種實施方式中,控制電路輸出的柵極驅 Q 動信號可爲連續的信號’功率開關Q可工作於不完全導通 的狀態。漏極端D和原邊繞組L1的低位端連接(原邊繞 組的高位端連接線電壓H VD c )。第一源極端S 1和原邊 地連接。第二源極端S2和控制電路22的電源輸入端1連 接,用於爲控制電路22提供啓動電源。其中積體電路的 管腳和其它部件可通過電阻等器件連接’亦稱“耦合”。 在一種實施方式中’功率積體電路21作爲高壓功率 器件製造在一個半導體襯底上’形成功率晶片’控制電路 22作爲低壓器件製造在另一個半導體襯底上,形成控制晶 -11 - 201042754 片。製作漏電流器件212和原邊開關Q 211的半導體襯底 比製作控制電路22的半導體襯底具有更高的電阻率。 該電源轉換器系統200實施例進一步包含整流電路1 1 ’將高壓交流電(如220V交流)整流成直流HVDC,作 爲反激式電壓轉換器的輸入電壓,反激式電壓轉換器將高 壓直流電HVDC轉換成低壓直流電LVDC,爲負載提供電 源。其中反激式電源轉換器包含由功率開關Q 211、原邊 繞組L1、副邊繞組L2、整流管Do和濾波電容Co組成的 主電路,以及控制電路22、漏電流器件2 1 2、輔助繞組 L3和整流管D 1等。原邊功率開關Q的開通和關斷,將 HVDC切換成週期信號,在變壓器的副邊繞組L2得到低 壓週期信號,再經過整流管Do的整流和電容Co的濾波, 在Co兩端得到低壓直流電LVDC。其中功率開關Q 2 1 1 的開關動作受控制電路22控制。控制電路22在啓動時由 漏電流器件212供電,在正常工作時由輔助繞組L3經過 整流管D 1供電。 圖2所示的功率開關爲低位開關,位於原邊繞組和原 邊地之間,在另外一個實施例中’當功率開關爲高位開關 串聯於Η V D C正電壓和原邊繞組L 1之間時,根據上述的 描述,該技術領域的普通技術人員可簡單地得到功率積體 電路也可包含一輸入柵極端、一第一輸出源極端和兩個第 二輸出漏極端,其中柵極端連接控制電路的控制信號輸出 端,源極端連接開關器件和漏電流器件的源極’兩個漏極 端分別爲第一漏極端和第二漏極端’其中第一漏極端連接 -12 - 201042754 開關器件的漏極,第二漏極端連接漏電流器件的漏極。 圖3爲一個多晶片封裝體3〇0實施例示意圖,將控制 晶片和功率晶片封裝在一個封裝體中。其中控制電路晶片 含低壓器件--控制電路,功率晶片含高壓器件一漏電流器 件和功率開關。通過多晶片封裝,系統的體積進一步減小 〇 圖4A、圖4B所示爲本發明的一種功率積體電路 0 400A/400B的電路拓撲圖實施例。該功率積體電路 400A/400B包含兩類功率器件,分別爲功率開關Q和漏電 流器件LD。其中功率開關Q爲MOSFET,漏電流器件LD 爲JFET,MOSFET的漏極和JFET的漏極短接形成漏極端 D,MOSFET Q的源極形成第一源極端SI,JFET LD的源 極形成第二源極端S2。圖4A、4B所示的實施例採用了 N 型MOSFET和N型JFET。在圖4A所示的功率積體電路 400A實施例中,N型JFET的柵極和其源極S2短接。在 Q 圖4B所示的功率積體電路400B實施例中,JFET的柵極 浮置。當系統開始啓動時,MOSFET Q柵極G處的柵極驅 動電壓爲低電平,MOSFET Q還未進入開關動作,原邊繞 組L1低位端電壓爲直流線電壓HVDC,因此漏極端D處 電壓VD = VHVDC。此時Ν型JFET LD由於高壓的漏極電壓 而導通’電流從漏極端D經漏電流器件LD流入源極端S2 ’爲控制電路提供電源。當控制電路完全上電時,控制電 路輸出有效的柵極驅動信號,控制MOSFET Q進入正常的 開關動作。當系統完全啓動後,漏極電壓爲週期性信號, -13- 201042754 系統主要通過輔助繞組L3爲控制電路供電。 圖5所示爲本發明的另一種功率積體電路5 00的電路 拓撲圖實施例。該功率積體電路包含兩類功率器件’分別 爲功率開關Q和漏電流器件LD。在該實施例中’功率開 關Q和漏電流器件LD都爲M0SFET ’兩者具有不同極性 的閾値電壓。通常’功率開關Q截止時栅極端信號電壓爲 零値,這裡·所說的不同極性指一個閾値電壓大於功率開關 Q截止時的柵極端信號電壓,爲正値;另一個閾値電壓小 於功率開關Q截止時的柵極端信號電壓,爲負値。圖示的 實施例採用了 N型器件。其中功率開關Q和漏電流器件 LD的柵極短接,形成共用的柵極端G,漏極短接形成共 用的漏極端D,功率開關Q的源極形成第一源極端S1, 漏電流器件 LD的源極形成第二源極端S 2。 功率開關Q的閾値電壓比漏電流器件LD高,見圖6A 和6B。如圖6A所示,用作功率開關的MOSFET Q爲增強 型場效應管,其閾値電壓VTH1爲正値,在柵源電壓爲零 時處於截止狀態。再看圖6B,用作漏電流器件的MOSFET LD爲耗盡型場效應管,其閾値電壓 VTH2爲負値,如_ 0.〇5V,在柵源電壓爲零時處於導通狀態。在系統啓動時 ,MOSFET Q未開始工作,栅極端G輸入電壓爲低電平, 因此增強型MOSFET Q處於截止狀態而耗盡型M〇SFET LD則處於導通狀態。漏極端電壓爲線電壓,電流從漏極 端D通過漏電流器件LD流向第二源極端S 2,爲控制電路 供電。當控制電路完全上電後’系統主要通過輔助繞組 -14- 201042754 L3爲控制電路供電。 在另外一個實施例中,當開關器件爲高位開關時,本 領域的普通技術人員可簡單的得到,開關器件和漏電流器 件的源極短接,漏極相互獨立。 在本發明的一種實施方式中,圖4A、4B和圖5所示 的MOSFET和JFET器件都爲垂直型半導體器件。功率開 關和漏電流器件集成在一個高阻半導體襯底上。通過共用 0 垂直型MOSFET工藝中的掩膜製作漏電流器件的】FET或 耗盡型MOSFET。因此,成本增加很少。下面,我們先介 紹一下垂直型雙擴散MOSFET(VDMOS)的常規工藝步驟 ,再此基礎上便於描述漏電流器件的製作工藝。 圖7A、7B和圖8示出了傳統的垂直型MOSFET電晶 體(VDMOS )的橫截面結構7〇〇、符號及其製造工藝800 。圖7A-圖11中的半導體結構只示意了功率積體電路的 部分區域,事實上,在半導體襯底上可製作任意個電晶體 單元。繼續參看圖 7A,該半導體器件上制做有多個 VDMOS單元,每個單元包含柵極區74、源極區77和漏極 區70,其中柵極區74相連組成VDM0S的柵極G,多個 源極區77相連組成VDMOS的源極S,漏極70 D爲襯底 本身。如圖7A所示,該VDMOS器件包含高摻雜的N型 (N+ )襯底70和低摻雜的N型(N_ )外延層71。N-外延 層71電阻率較高。外延層71上部摻雜P +基區75,P +基 區75摻雜N +源極接觸區77,其中P +基區75和N +源極 接觸區77通過導電層短接。在兩個N +源極接觸區77之 -15- 201042754 間,在N-外延層71之上製作有柵極區74。其中1 包含一層絕緣層72和一導體層73,絕緣層72如氧 外延層71接觸,在絕緣層72之上製作導體層73, 矽或金屬。N +襯底70作爲VDMOS的漏極。當柵 VGS爲零,漏源電壓VDS爲正時,P +基區75與N. 7 1之間的PN結反偏,漏源極之間無電流流過, 截止。 當柵源極間加正電壓並大於閾値電壓時,栅卷 區75反型形成N溝道,PN結消失,漏極和源極之 〇 接下來結合圖8,詳細介紹VDMOS的製造工耄 在步驟A,在高濃度摻雜的N +襯底80上製作 摻雜的N-外延層81。在一個實施例中,N +襯底80 有砷或銻,摻雜濃度爲約102t)cm_3。N-外延層8 1 選’用於承受設計的電壓強度,在一個實施例中, 層81厚度約50μιη,摻雜濃度爲約l〇14cm_3的磷。 在步驟B,在外延層8丨上製作氧化物層8 2和 層83。 在步驟C,首先使用用於形成柵極區的掩膜, 刻工藝形成柵極區圖案。再利用刻蝕工藝刻蝕掉部 物層8 2和多晶矽層8 3,露出外延層8 1,形成柵極 刻工藝作爲半導體工藝的基礎工藝,包含在表面塗 膠8 4 ’在掩膜的作用下對光刻膠進行光處理,對光 行化學處理’去掉部分光刻膠,形成掩膜的圖樣。 冊極74 化物和 如多晶 源電壓 -外延層 VDMOS I下 P + 間導電 $ 8 0 0 ° 低濃度 中摻雜 厚度对 N-外延 多晶矽 利用光 分氧化 區。光 覆光刻 刻膠進 -16- 201042754 在步驟D,將P型摻雜劑摻雜入步 形成P基區第一次摻雜8 5。 在步驟E’使用第二張掩膜,在p 二次注入高濃度的P型摻雜物,形成 86。該步驟用於降低VDMOS的寄生二; 在步驟F,使用用於形成源極區的 藝形成源極接觸區圖案,再對該區域進 0 ’形成N +源極接觸區87。接下來還可 雜區8 7進行擴散。 在步驟G,澱積介質層88。該步驟 處理和熱回流處理等工藝。該介質層司 玻璃材料(B P S G )。 在步驟Η,使用另一張掩膜,對介 並澱積金屬層8 9,使得器件的源極接觸 接並通過金屬層89和外部電連接。 〇 下面將根據上述VDMOS工藝步驟; ' 4Β和圖5中所示的集成功率開關和 積體電路的製造工藝。這些功率積體電 製造工藝和掩膜,只需改變掩膜的圖樣 率開關和漏電流器件,因此成本很低。 圖9Α示出了功率積體電路9 0Α的 方法實施例900Α。功率積體電路90Α 的MOSFET電晶體,如圖中虛線的右側 示的實施例中,VDMOS電晶體作爲原 驟C的刻蝕區域, 基區的中間區域第 Ρ +基區第二次摻雜 匯體效應。 掩膜,利用光刻工 行高濃度Ν型摻雜 進行熱處理對該摻 可包括旋塗、平滑 採用硼磷矽(酸鹽) 質層8 8進行刻蝕 區8 7和基區8 5短 描述本發明的圖4Α 漏電流器件的功率 路相容 VDMOS的 ,用於同時製造功 半導體結構及製造 包含作爲開關器件 區所示。在圖2所 邊開關和原邊繞組 -17- 201042754 串聯耦合。功率積體電路9 0 A還包含作爲漏電流器件的 JFET電晶體,如圖中虛線的左側區所示。在圖2所示的 實施例中’ J F E T電晶體用於在電源轉換器啓動時爲控制 電路供電。在圖9A所示的實施例中,功率積體電路90A 包含柵極端,連接MOSFET電晶體的柵極90 ;漏極端, 即襯底80 ’作爲MOSFET電晶體和JFET電晶體共用的漏 極;第一源極端,連接MOSFET電晶體的源極87,第二 源極端,連接JFET電晶體的源極97A。其中JFET電晶體 包含N +漏極區(襯底)80,P +柵極區95A和N +源極區 97A。當電源轉換器系統2〇〇啓動時,柵源電壓V〇s爲低 ’漏源電壓V D s爲高,漏極區8 0和源極區9 7 A間形成電 流通路,爲控制電路供電。 該功率積體電路90A的工藝與VDMOS相容,其中步 驟A-C參見圖8,用於生長外延層和製作VDMOS的柵極 90 ° 在步驟D,進行P型摻雜,形成VDMOS的P基區85 和JFET的P柵極區95 A。 在步驟E,利用第二張掩膜,對步驟 D形成的 VDMOS的P基區85和JFET的P柵極區95A再次進行高 濃度P型摻雜,減小肯特基接觸形成的寄生二極體效應。 在步驟F,利用第三張掩膜,對VDMOS的源極接觸 區87和JFET的源極區97A中間的部位進行高濃度N型 摻雜,分別形成V D Μ Ο S和J F E T的N +源極區。 步驟G和步驟Η分別爲澱積介質層9 8並刻蝕成型’ -18- 201042754 以及製作並成型金屬層99A。其中通過金屬層99A,所有 VDMOS單元的源極接觸區87和基區85短接,所有JFET 單元的柵極區95A和源極區97A短接。 圖9B示出了圖4B中功率積體電路90B的半導體結 構及製造方法實施例900B。功率積體電路90B和功率積 體電路90A的不同之處在於JFET器件的源極97B和柵極 95B電隔離’並使JFET的柵極區95B浮置。爲了有效實 0 現JFET器件源極和柵極的電隔離,一種方法是如圖9B所 示,在JFET器件的源極區97B和柵極區95B之間,通過 製造金屬氧化物94B作爲摻雜阻擋層。該金屬氧化物阻擋 層94B和VDMOS的柵極區94同時在步驟B和步驟C形 成。 功率積體電路90B的製造與VDMOS相容。圖9B示 出了功率積體電路90B的一種製造方法實施例900B。其 中步驟A-C爹見圖8,步驟A爲製作外延層81,步驟B 0 爲製造金屬氧化物層,步驟C形成VDMOS的柵極區94 和用於JFET的阻擋層94B (JFET的源極區和柵極區之間 )° 在步驟D,進行P型摻雜,形成VDMOS的P基區85 和JFET的P柵極區95B。 在步驟E,利用第二張掩膜,對步驟D形成的 VDMOS的P基區85和JFET的P柵極區95B再次進行高 濃度P型摻雜。 在步驟F,利用第三張掩膜,對V D Μ Ο S的源極接觸 -19- 201042754 區87和JFET的源極區MB進行高濃度N型摻雜’形成 V D Μ Ο S源極和J F E T的源極。 步驟G和步驟Η分別爲澱積介質層9 8並刻餽成型’ 以及製作並成型金屬層99Β。金屬層99Β將VDMOS的源 極接觸區87和基區85短接。同時將所有JFET單元的源 極區9 7 Β連接。 圖10示出了 一種圖5所示的功率積體電路100D的半 導體結構及其製造工藝1 000的實施例。半導體結構的虛 線左側所示爲作爲漏電流器件的VDMOS電晶體,虛線右 側爲作爲功率開關器件的VDMOS電晶體。其中功率開關 器件爲增強型 MOSFET電晶體,漏電流器件爲耗盡型 MOSFET電晶體。在圖2所示的實施例中,左側的耗盡型 VDMOS用於在電源轉換器啓動時爲控制電路供電,右側 的增強型VD Μ Ο S作爲電源轉換器的主開關和原邊繞組耦 合。在圖10所示的實施例中,功率積體電路100D包含柵 極端,連接耗盡型VDMOS電晶體的柵極103和增強型 VDMOS電晶體的柵極102 ;漏極端,即襯底80 ’作爲耗 盡型VDMOS電晶體和增強型VDMOS電晶體共用的漏極 :第一源極端,連接增強型VDMOS電晶體的源極87,第 二源極端,連接耗盡型VDMOS電晶體的源極107。 下面結合圖例介紹在同一半導體襯底上製作增強型 VDMOS和耗盡型VDMOS。耗盡型VDMOS的製作工藝相 對增強型V D Μ Ο S (如圖8所示)可通過增加一個摻雑步 驟實現’因此需要增加額外的一張掩膜,其餘工藝與圖8 -20- 201042754 所示的傳統增強型VDMOS電晶體的製造工藝相容,只需 改變掩膜的圖形用於同時製作增強型VDMOS電晶體和耗 盡型VDMOS電晶體。如圖1 0所示,將漏電流器件區.的電 晶體溝道1 1 1摻雜成N型形成耗盡型VDMOS,這樣,當 概源電壓V G s爲零、漏源電壓V d s爲正時,沒有反偏P N 結存在,耗盡型VDMOS呈導通狀態。參看圖8所示工藝 步驟,在步驟A後,增加額外的步驟A1,它採用額外的 Ο —張掩膜,在如圖所示左側的耗盡型VDMOS電晶體區域 摻雜薄形的N型區101。N型區的濃度使得在步驟D的P 型摻雜後仍呈N型,厚度比步驟D的P型摻雜薄。這樣 ,左側的VDMOS電晶體溝道爲N型,將閾値電壓降爲負 値,形成耗盡型電晶體。步驟B-H參見如圖8所示的製造 工藝800。 圖11示出了 一個圖4A、圖4B和圖5中功率積體電 路晶片的俯視平面佈局圖1100實施例。在該平面佈局圖 〇 上,分別佈局了連接MOSFET柵極的柵極金屬層G,連接 開關器件源極的第一源極金屬層S 1和連接漏電流器件源 極的第二源極金屬層S2。在這些金屬層上,可進一步製 作焊盤。功率積體電路的漏極位於該晶片的背面。由於漏 電流器件只需向控制電路提供少量的能量,因此,通常漏 電流器件單元數很少,占整個積體電路晶片的面積比率較 小。 雖然上述的實施例描述的都爲N型半導體器件,本發 明也可用於P型半導體器件,僅需將上述實施例的N型改 "21 - 201042754 爲P型,P型改爲N型即可實現。 上述描述僅針對個別具體實施例,本發明也包含通過 可替換的常規手段得到的實施例。如該集成有漏電流器件 和開關的積體電路也可用於其它類型的電源轉換器或其它 類型的電路中’其中漏電流器件用於從較高電壓的直流電 產生較低電壓,如爲低電壓控制器提供電源等。VDMOS 的製造工藝可進一步包含其它的公知工藝,或減少某些步 驟’如取消步驟E中的第二次同型摻雜等。在一個實施例 中’在功率積體電路上,還可包含其它類型的結構和部件 ,如其它類型的功率器件等。在另一個實施例中,形成開 關器件的多個電晶體參數略有不同,如閾値電壓,慘雜濃 度等由於工藝水準的限制而略有不同;或形成漏電流器件 的多個電晶體參數略有不同。通過上述的實施例可以看到 ,漏電流器件通過僅改變掩膜的圖形或增加很少的步驟就 可和V D Μ ◦ S的工藝完全相容,成本和體積增加很少。 另外’本發明中出現的“ Α與Β短接”或“短接Α或 B”指通過金屬、多晶矽等導電性高的物體接觸連接A和 B,也可表示A或B爲同一物體或部分的兩個不同的稱謂 。“連接”或“耦接”可表示直接連接,也可表示通過“電阻” 、“寄生電容”、“寄生電感”或其它部分的間接連接。 以上對於本發明實施例的具體描述並不意圖將本發明 限於以上公開的形式。在用於說明性目的的上述本發明具 體實施例和實例中,本領域普通技術人員應認識到,在本 發明範圍內可以有不同的等價修改。例如,雖然步驟和元 -22- 201042754 件都以給定的順序呈現,其他實施例可以不同的順序來執 行具有多種步驟或元件的例行程式。在此提出的本發明的 教導也可以運用於其他系統’並不只限於在此描述的網路 模型。上述多種實施例中的部件和動作可以組合以產生其 他實施例,同時實施例中的一些步驟或元件也可以省略、 移動、添加、細分、組合和/或修改。每個步驟都可以以 不同方法實施。另外,當這些步驟被顯示爲串列執行時, Q 也可以並行執行或者在不同時間實施。 除非上下文明確地要求,否則在說明書和申請專利範 圍中,“組成”之類的詞不應以限制和窮盡的方式理解,而 應理解爲“包括,但不局限於”。文中的單數也可以理解爲 複數,同樣的複數也可以理解爲單數。另外,文中的“在 此”、“以上”、“以下”等詞,在本申請中使用時,指的是 全文而非文中的一部分。當申請專利範圍中用“或”來連接 一序列一個或兩個以上的項目時,包括了以下所有的含義 〇 :序列中的任何一項,序列中的所有項或者是序列中專案 的任意組合。 此處提供的本發明的教導可以運用於其他系統,並不 局限於此處描述的系統。可以根據細節描述對發明進行這 些和其他的變換。以上描述的元件和動作可以組合以提供 其他的實施例。 所有以上專利和申請和其他參考檔,包括任何列在相 關申請資料中的檔’作爲參考在此合倂。如果有必要,可 以修改本發明的一些方面’以利用上述參考資料中的系統 -23- 201042754 ,功能和槪念來提供新的實施例。 根據以上細節的描述,本發明可以進行這些和其他的 變換。雖然以上的描述將本發明的具體實施例細節化並且 描述的是最好的模式,但無論以上文字描述多麼詳細,本 發明可以以不同方式實施。各種網路模型和實施方式可能 在細節上相差甚遠,但仍不脫本發明的公開範圍。正如上 文所述’在描述本發明的特點和具體方面時用到任何術語 並不意味著重新定義這些術語並將其限制在本發明特定的 性能’特點或具體方面上。總的來說,下文申請專利範圍 用到的語句並不是將本發明限制在說明書中的具體實施例 ,除非上文的細節描述中具體的定義了這些語句。相應的 ’本發明的實際範圍不僅包括公開的實施例,還包括在在 申請專利範圍範圍內的一切本發明的等同物。 雖然本發明的一些方面以某種申請專利範圍的形式呈 現在下文,但發明人以其他申請專利範圍的形式槪括了本 發明的各種方面。因此,發明人保留提交申請後增加申請 專利範圍權項來保護本發明其他方面的權利。 【圖式簡單說明】 圖1爲現有的ACNDC電源轉換器示意圖,採用分壓 器爲控制晶片提供啓動電源。 圖2爲本發明的一個電源轉換器示意圖實施例,將漏 電流器件和開關器件集成。 圖3爲本發明的一個電源轉換器封裝示意圖實施例。 • 24 - 201042754 圖4爲本發明的一個將金屬氧化物半導體場 體(MOSFET)和一結型場效應電晶體(JFET) 施例示意圖’其中圖4A中JFET的柵極和源極 4B中JFET的栅極浮置。 圖5爲本發明的另一個將兩種金屬氧化物半 應電晶體(MOSFET )集成的實施例示意圖。 圖6爲圖5中兩種金屬氧化物半導體場效應 Q MOSFET )的伏安特性。 圖7爲現有技術的M0SFET及其半導體結構 圖8爲圖7中MOSFET的常規製造工藝流程 圖9A、圖9B分別爲對應圖4A、圖4B中器 工藝流程圖實施例。 圖10爲圖9中半導體器件的俯視示意圖。 圖11爲對應圖5中器件的製造工藝流程圖實 〇 【主要元件符號說明】 21 、 400A 、 400B 、 500 、 90A 、 90B 、 100D 、 率積體電路 2 0 0 :電源轉換器系統 C、2 2 :控制電路 Q、2 1 1 :功率開關 LD、212 :漏電流器件 1 1 :整流電路 3 00 :多晶片封裝體 效應電晶 集成的實 短路,圖 導體場效 電晶體( 〇 示意圖。 件的製造 施例。 1100:功 -25- 201042754
700 : VDMOS 70、80:襯底/漏極 7 1、8 1 :外延層 74、 95A、 90、 95B、 94、 102、 103 :柵極 7 2、8 2 :絕緣層/氧化物層 73、83 :導體層/多晶矽層 7 5 :基區 85:基區第一次慘雜 8 6 :基區第二次摻雜 77、 87、 97A、 97B、 107:源極 88、98 :介質層 89 ' 99A、99B :金屬層 94B :阻擋層 800、 900A 、 900B 、 1000:製造工藝 8 4 :光刻膠 1 1 1 :溝道 1 01 :薄形摻雜區 -26-

Claims (1)

  1. 201042754 七、申請專利範面: 1 ·—種電源轉換器,包含: 控制電路,輸出柵極驅動信號; 開關器件,含柵極,受柵極驅動信號控制具有導通和 關斷動作; 漏電流器件,耦合至控制電路爲控制電路供電,其中 漏電流器件和開關器件製作在同一半導體襯底上,控制電 〇 路製作在另一半導體襯底上。 2.如申請專利範圍第1項所述的電源轉換器,其特 徵在於,開關器件和漏電流器件的漏極短接,漏電流器件 的源極耦合至控制電路爲控制電路供電。 3-如申請專利範圍第1項所述的電源轉換器,其特 徵在於,漏電流器件用於在電源轉換器啓動時爲控制電路 供電。 4. 如申請專利範圍第1項所述的電源轉換器,其特 Q 徵在於,開關器件爲MOSFET,漏電流器件爲JFET。 5. 如申請專利範圍第4項所述的電源轉換器,其特 徵在於,開關器件與漏電流器件的漏極短接,漏電流器件 的柵極和源極短接並爲控制電路供電。 6. 如申請專利範圍第4項所述的電源轉換器,其特 徵在於,開關器件與漏電流器件的漏極短接,漏電流器件 的柵極浮置,漏電流器件的源極爲控制電路供電。 7. 如申請專利範圍第1項所述的電源轉換器,其特 徵在於,開關器件和漏電流器件分別爲開關器件Μ O S F E T -27- 201042754 和漏電流器件Μ O S F E Τ,開關器件Μ O S F E T的的閾値電壓 和漏電流器件MO SFET的閾値電壓極性不同。 8 ·如申請專利範圍第7項所述的電源轉換器,其特 徵在於,開關器件MOSFET和漏電流器件MOSFET的柵 極短接,開關器件MOSFET和漏電流器件MOSFET的漏 極短接,漏電流器件MOSFET的源極爲控制電路供電。 9. 如申請專利範圍第7項所述的電源轉換器,其特 徵在於,開關器件爲增強型N型MOSFET,漏電流器件爲 耗盡型N型MOSFET。 10. 如申請專利範圍第3-9項所述的電源轉換器,其 特徵在於’開關器件和漏電流器件爲垂直型器件。 1 1 _如申請專利範圍第2項所述的電源轉換器,其特 徵在於’含開關器件和漏電流器件的功率晶片和含控制電 路的控制晶片被封裝在一個封裝體中。 1 2 ·如申請專利範圍第2項所述的電源轉換器,其特 徵在於’製作漏電流器件和開關器件的半導體襯底比製作 控制電路的半導體襯底具有更高的電阻率。 1 3 ·如申請專利範圍第2項所述的電源轉換器進一步 包含: 整流電路’接收交流市電,提供整流直流電; 原邊繞組’接收整流直流電,並和開關器件串聯; 副邊繞組’通過變壓器耦合至原邊繞組; 整流管’稱合至副邊繞組’對副邊繞組輸出的信號進 行整流; * 28 - 201042754 以及濾波電容,耦合至整流管,對整流管輸出的信號 進行濾波。 14. 一種電源轉換器,包含: 原邊繞組; 副邊繞組,通過變壓器耦合至原邊繞組; 控制電路; 功率積體電路,包含一耦合至控制電路的柵極端,一 耦合至原邊繞組的漏極端,一耦合至原邊地的第一源極端 和一耦合至控制電路的第二源極端。 15. 如申請專利範圍第1 4項所述的電源轉換器,其 特徵在於,功率積體電路在同一襯底上包含第一種電晶體 和第二種電晶體,其特徵在於,第一種電晶體爲開關管, 和原邊繞組串聯,第二種電晶體用於爲控制電路供電;功 率積體電路的柵極端連接第一種電晶體的柵極,漏極端連 接第一種電晶體和第二種電晶體的漏極,第一源極端連接 第一種電晶體的源極,第二源極端連接第二種電晶體的源 極。 16. 如申請專利範圍第1 4項所述的電源轉換器,其 特徵在於,第二源極端在電源轉換器啓動時爲控制電路供 電。 17. 如申請專利範圍第1 6項所述的電源轉換器,其 特徵在於,第一種電晶體爲垂直型MOSFET電晶體,第二 種電晶體爲垂直型JFET電晶體。 1 8 .如申請專利範圍第1 6項所述的電源轉換器,其 -29- 201042754 特徵在於’第一種電晶體爲增強型MOSFET電晶體,第二 種電晶體爲耗盡型MOSFET電晶體。 1 9 · 一種功率積體電路,包含至少兩類功率器件,其 特徵在於,所述至少兩類功率器件的漏極短接’至少兩個 源極相互獨立。 2 0 .如申請專利範圍第1 9項所述的功率積體電路’ 其特徵在於,至少兩類功率器件爲MOSFET器件和JFET 器件。 2 1 .如申請專利範圍第1 9項所述的功率積體電路’ 其特徵在於,至少兩類功率器件爲增強型M0SFET器件和 耗盡型MOSFET器件。 2 2 .如申請專利範圍第1 9項所述的功率積體電路, 其特徵在於,包含第一類功率器件和第二類功率器件’並 進一步包含: 一柵極端,連接至少一類功率器件的柵極; 一漏極端,連接所述第一類功率器件和第二類功率器 件的漏極; 第一源極端,連接所述第一類功率器件的源極; 第二源極端,連接所述第二類功率器件的源極。 23. 一種功率積體電路,包含至少兩類功率器件’其 特徵在於,所述至少兩類功率器件的源極短接’至少兩個 漏極相互獨立。 24. —種半導體製造方法,包括 步驟一:在第一型高濃度摻雜的半導體襯底上製作第 -30 - 201042754 一型低濃度摻雜的外延層; 步驟二:在外延層上製作氧化物層和多晶矽層,並刻 蝕掉部分氧化物層和多晶矽層; 步驟三:在刻蝕區域進行第二型摻雜; 步驟四:選擇性地對第二型摻雜區和外延層進行第一 型高濃度摻雜; 步驟五:製造金屬層並刻蝕成型。 〇 25.如申請專利範圍第24項所述的製造方法,其特 徵在於,所述的第一型爲P型,第二型爲N型,或第一型 爲N型,第二型爲P型。 26. 如申請專利範圍第24項所述的製造方法,在步 騾四和步驟五之間進一步包括製造介質層和刻蝕介質層。 27. 如申請專利範圍第24項所述的製造方法,其特 徵在於’用於在同一半導體襯底上製造VDMOS和JFET, 且 〇 步驟一的半導體襯底形成VDMOS和JFET的漏極; 步驟二的氧化物層和多晶矽層形成VDMOS的柵極; 步驟三的第二型摻雜形成VDMOS的基區和 JFET的 柵極區; 步驟四,對VDMOS基區的部分區域和JFET柵極區 中間的區域進行高濃度第一型摻雜,形成VDMOS的源極 接觸區和JFET的源極區; 步驟五的金屬層將VDMOS的基區和源極接觸區短接 並形成VDMOS的源極端,金屬層將JFET的源極區短接 -31 - 201042754 形成JFET的源極端。 28. 如申請專利範圍第24項所述的製造方法,其特 徵在於,步驟三的氧化物層和多晶矽層進一步在JFET的 源極區和柵極區之間形成摻雜阻擋層。 29. 如申請專利範圍第24項所述的製造方法,其特 徵在於,步驟五的金屬層進一步將JFET的柵極區和源極 區進行短接。 3 0.如申請專利範圍第27-29項所述的製造方法,其 特徵在於,在步驟三和步驟四之間進一步包含對VDMOS 的基區和 JFET的柵極區進行第二次高濃度第二型摻雜的 步驟。 3 1 .如申請專利範圍第24項所述的製造方法,用於 在同一半導體襯底上製造增強型VDMOS和耗盡型VDm〇S ,其特徵在於: 在步驟一和步驟二之間進一步包含對耗盡型VDMOS 區域的外延層進行第一型摻雜; 步驟一的半導體襯底形成VDMOS的漏極; 步驟二的氧化物層和多晶矽層形成V D Μ 0 S的柵極; 步驟三的第二型摻雜形成VDMOS的基區; 步驟四,對VDMOS基區的部分區域進行高濃度第一 型慘雑,形成VDMOS的源極接觸區; 步驟五的金屬層將增強型V D Μ Ο S的基區和源極接觸 區短接並形成增強型VDMOS的源極端,金屬層將耗盡型 VDMOS的基區和源極接觸區短接並形成耗盡型VDMOS的 -32- 201042754 源極端。
    -33
TW099116528A 2009-05-28 2010-05-24 用於電源轉換器的功率積體電路及其製造方法 TWI491021B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/474,037 US8169801B2 (en) 2009-05-28 2009-05-28 Voltage converters with integrated low power leaker device and associated methods

Publications (2)

Publication Number Publication Date
TW201042754A true TW201042754A (en) 2010-12-01
TWI491021B TWI491021B (zh) 2015-07-01

Family

ID=43220020

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099116528A TWI491021B (zh) 2009-05-28 2010-05-24 用於電源轉換器的功率積體電路及其製造方法

Country Status (3)

Country Link
US (1) US8169801B2 (zh)
CN (2) CN101924482A (zh)
TW (1) TWI491021B (zh)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8729811B2 (en) * 2010-07-30 2014-05-20 Cirrus Logic, Inc. Dimming multiple lighting devices by alternating energy transfer from a magnetic storage element
CN102456690B (zh) 2010-10-22 2014-07-02 成都芯源系统有限公司 半导体器件及其制造方法
EP2530820A1 (de) * 2011-06-01 2012-12-05 AEG Power Solutions B.V. Anordnung zum Umrichten von Strom umfassend einen Wechselrichter
CN102931191B (zh) * 2012-10-31 2016-03-02 成都芯源系统有限公司 半导体器件及其制造方法
CN103000626B (zh) * 2012-11-28 2015-08-26 深圳市明微电子股份有限公司 合成结构的高压器件及启动电路
US9082790B2 (en) 2013-07-18 2015-07-14 Alpha And Omega Semiconductor Incorporated Normally on high voltage switch
TW201505332A (zh) * 2013-07-29 2015-02-01 Leadtrend Tech Corp 可超高壓啟動之電源控制裝置
CN104348374A (zh) * 2013-08-06 2015-02-11 通嘉科技股份有限公司 可超高压启动的电源控制装置
TWI562514B (en) * 2013-08-28 2016-12-11 Eosmem Corp Power control integrated circuit for hold-up time extension and power supply thereof
CN104796016A (zh) * 2015-04-01 2015-07-22 深圳市稳先微电子有限公司 一种高压功率管及电源模块
CN104952872A (zh) * 2015-05-13 2015-09-30 无锡昕智隆电子科技有限公司 一种单芯片集成电路
CN105304627B (zh) * 2015-11-09 2019-06-04 苏州锴威特半导体有限公司 一种集成耗尽型启动器件的功率mos场效应管
CN105896621A (zh) * 2016-04-12 2016-08-24 全球能源互联网研究院 一种电力线自取能系统
TWI636573B (zh) * 2016-12-16 2018-09-21 通嘉科技股份有限公司 具有高壓啟動單元的垂直雙擴散金氧半功率元件
CN109474178B (zh) * 2017-09-07 2020-02-07 台达电子企业管理(上海)有限公司 半导体芯片供电系统
CN110113035B (zh) * 2018-07-17 2023-01-13 北京工业大学 一种高频功率mosfet驱动电路
US10680069B2 (en) 2018-08-03 2020-06-09 Infineon Technologies Austria Ag System and method for a GaN-based start-up circuit
CN111049384A (zh) * 2019-12-31 2020-04-21 上海晶丰明源半导体股份有限公司 用于控制面板的低功耗电力转换电路
WO2021257303A1 (en) * 2020-06-18 2021-12-23 Power Integrations, Inc. Auxiliary junction field effect transistors
CN112994437A (zh) * 2021-02-07 2021-06-18 成都方舟微电子有限公司 一种应用于开关电源的启动电路及功率集成器件

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5014178A (en) * 1990-05-14 1991-05-07 Power Integrations, Inc. Self powering technique for integrated switched mode power supply
US5285369A (en) * 1992-09-01 1994-02-08 Power Integrations, Inc. Switched mode power supply integrated circuit with start-up self-biasing
US5477175A (en) * 1993-10-25 1995-12-19 Motorola Off-line bootstrap startup circuit
US5517397A (en) * 1994-12-06 1996-05-14 Astec International, Ltd. Flyback power converter with spike compensator circuit
US5663672A (en) * 1995-11-17 1997-09-02 Sundstrand Corporation Transistor gate drive circuit providing dielectric isolation and protection
JP3495012B2 (ja) * 2001-08-06 2004-02-09 シャープ株式会社 スイッチング電源装置
US6940320B2 (en) * 2003-10-14 2005-09-06 Semiconductor Components Industries, L.L.C. Power control system startup method and circuit
US7002398B2 (en) * 2004-07-08 2006-02-21 Power Integrations, Inc. Method and apparatus for controlling a circuit with a high voltage sense device
US7440777B2 (en) * 2004-08-13 2008-10-21 Broadcom Corporation Multi-transceiver system with MIMO and beam-forming capability
JP2007081174A (ja) * 2005-09-15 2007-03-29 Matsushita Electric Ind Co Ltd 高耐圧縦型mosトランジスタ及び高耐圧縦型mosトランジスタを用いたスイッチング電源装置
JP4695961B2 (ja) * 2005-10-20 2011-06-08 パナソニック株式会社 高耐圧半導体スイッチング素子及びそれを用いたスイッチング電源装置
EP1865592B1 (en) * 2006-06-05 2011-08-17 STMicroelectronics Srl Switched-mode electronic power device
CN100466228C (zh) * 2007-09-13 2009-03-04 无锡市晶源微电子有限公司 增强型和耗尽型垂直双扩散型场效应管单片集成制作工艺
CN100561691C (zh) * 2007-11-09 2009-11-18 中国电子科技集团公司第二十四研究所 低导通电阻功率vdmos晶体管的制造方法

Also Published As

Publication number Publication date
US20100302810A1 (en) 2010-12-02
CN101924482A (zh) 2010-12-22
US8169801B2 (en) 2012-05-01
TWI491021B (zh) 2015-07-01
CN201813317U (zh) 2011-04-27

Similar Documents

Publication Publication Date Title
TW201042754A (en) A vertical DMOS device with an integrated low power leaker device and method of making thereof
JP5113317B2 (ja) 寄生バイポーラトランジスタ作用を減少したmos構造を有する集積回路
CN101114649B (zh) 用于升压型直流-直流转换器内的半导体装置和该转换器
TWI448038B (zh) 電池充電電路、帶有mosfet和jfet的半導體裝置及其製備方法
US9530885B2 (en) Normally on high voltage switch
US7064407B1 (en) JFET controlled schottky barrier diode
JP4600180B2 (ja) 電界効果型パワー半導体素子を用いた半導体回路
US9673319B2 (en) Power semiconductor transistor with improved gate charge
US7459750B2 (en) Integrated half-bridge power circuit
CN103094279A (zh) 功率集成电路器件
US20090278176A1 (en) High current density power field effect transistor
WO2011131030A1 (zh) 一种使用光电子注入进行电导调制的功率器件与方法
CN105321992A (zh) 包括场电极的半导体器件
JP2011035292A (ja) 半導体装置及び電源回路
TW202015322A (zh) 降壓轉換器電路以及降壓轉換方法
US10381940B2 (en) Rectifier IC and isolated switching power supply using same
US20120139005A1 (en) Semiconductor device
US6940126B2 (en) Field-effect-controllable semiconductor component and method for producing the semiconductor component
KR20140105056A (ko) 반도체 소자 및 그 제조방법
TWI559546B (zh) 半導體元件、其製造方法與其操作方法
CN211529952U (zh) 具有集成续流二极管的氮化镓半导体器件
Zhang et al. A 500V, Very High Current Gain (β= 1517) 4H-SiC Bipolar Darlington Transistor
Lin et al. A versatile low-cost smart power technology platform for applications over broad current and voltage ranges
TW201042899A (en) Integrated device with AC to DC conversion function and integrated circuit using same