TW201002019A - Detection of time-domain sequences sent on a shared control channel - Google Patents

Detection of time-domain sequences sent on a shared control channel Download PDF

Info

Publication number
TW201002019A
TW201002019A TW098116584A TW98116584A TW201002019A TW 201002019 A TW201002019 A TW 201002019A TW 098116584 A TW098116584 A TW 098116584A TW 98116584 A TW98116584 A TW 98116584A TW 201002019 A TW201002019 A TW 201002019A
Authority
TW
Taiwan
Prior art keywords
sequence
message
correlation
command
sub
Prior art date
Application number
TW098116584A
Other languages
English (en)
Inventor
Gwendolyn D Barriac
Dhananjay A Gore
Alexei Gorokhov
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of TW201002019A publication Critical patent/TW201002019A/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0036Systems modifying transmission characteristics according to link quality, e.g. power backoff arrangements specific to the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency
    • H04L5/0007Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0014Three-dimensional division
    • H04L5/0016Time-frequency-code

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Quality & Reliability (AREA)
  • Mobile Radio Communication Systems (AREA)

Description

201002019 六、發明說明: 【發明所屬之技術領域】 概括地說,本發明涉及通訊,具體地說,涉及用於接 收共用控制通道的技術。 【先前技術】 無線通訊系統被廣泛地部署以便提供各種類型的通訊 ( 服務,比如,語音、視頻、封包資料、訊息服務、廣播等。 攻些無線通訊系統可以是能夠通過共用可用的系統資源來 支援與多個用戶進行通訊的多工存取系統。這種多工存取系 統的實例包括:分碼多工存取(CDMA)系統、分時多工存 取(TDMA)系統、分頻多工存取(FDMA)系統、正交分頻 多工存取(OFDMA )系統和單載波FDMA系統。 通訊系統通常採用各種控制通道來支援前向鏈路和反 (:鏈路上的資料傳輸。前向鏈路(或下行鏈路)是指從基地 台到終端的通訊鏈路,而反向鏈路(或上行鏈路)是指從終 端到基地台的通訊鏈路。例如,終端在反向鏈路上發送訊令 =請求在一個或者兩個鏈路上的資料傳輸,報告通道狀况: -玲求切換到功率更大的基地台等。儘管由終端所發送的訊令 是有益處的’但其也會耗費系統中的管理負擔。 因此,在本領域内需要一種用於在通訊系統中 發送和接收訊令的技術。 4 201002019 【發明内容】 本文描述了用於在控制段中發送和接收訊令訊息的技 術使用第一多工方案(例如分碼多工(CDM))來在多個 符號周期内發送控制段。在傳輸符號内發送控制段,其中根 據第一户工方案(例如,正交分頻多工(OFDM )或單載波 分頻多工(SC-FDM))來產生這些傳輸符號。 在接收機處,例如基地台處,針對控制段獲得接收序 ,歹’其中控制段跨越多個符號周期。根據假設已經在控制段 i 巾被發送的訊令訊息、來產生時域訊令序列。然後通過多種方 式之一,根據訊令序列來產生相關序列。對接收序列與相關 序列進行相關運算,以判斷在控制段中是否發送了訊令訊 息。 在用於產生相關序列的一個設計中,將訊令序列劃分 成多個子序列,其中用於發送控制段的每一個符號周期對應 一個子序列。按照通道分接頭時延所確定的量值對每個子序 ( 列進行循環移位。然後通過連接所有的經過循環移位的子序 列來構造相關序列。如果通道分接頭時延超過了傳輸符號 (例如,OFDM符號)的循環字首長度,則將每個經過循環 移位的子序列的一部分置零(zero out),其中所置零的部分 - 對應於通道分接頭時延中超過循環字首長度的部分。 在用於產生相關序列的另一設計中,將訊令序列劃分 成多個子序列。然後通過向多個子序列的每一個子序列附加 循環字首來獲得第一序列。通過向第一序列附加由通道分接 5 201002019 頭時延所確定的適當數量的零值來獲得第二序列。將第二序 列劃分成多個第二子序列,並從每一個第二子序列移除循環 字首。然後通過連接所有的移除了循環字首的第二子序列來 產生相關序列。 下面詳細描述了本發明的各種方面和特徵。 【實施方式】 圖1不出了無線通訊系統100,其包括多個基地台11〇 和多個終端120。基地台是與終端進行通訊的站點。基地台 還可稱爲存取點、節點B、演進節點B ( eNB )等,且可包 括它們的一些或者全部功能。每個基地台11〇爲特定的地理 區域102提供通訊覆蓋。根據使用術語「細胞服務區」的上 下文,術語「細胞服務區」可以指的是基地台及/或其覆蓋區 域。爲了提高系統容量,可將基地台覆蓋區域分成多個較小 的區域例如,二個較小的區域1 〇4a、1 04b和1 〇4c。每個 車乂小的區域可通過各自基地台收發台(BTS)來得到服務。 根據使用術語「扇區」的上下文,術語「扇區」可以指的是 及/或其覆蓋區域。對於扇區化細胞服務區,該細胞服務 區的所有扇區的BTS在該細胞服務區的基地台内通常是同 處一區的。 ^ 終端120通常分散在整個系統中,並且每個終端可以 疋靜止的或移動的。終端還稱爲存取終端、行動站、用戶設 備用戶單元、站點等,且可包括它們的一些或者全部功能。 201002019 終端可以是蜂巢式電話、個人數位助理(PDA )、無線設備、 無線數據機、手持設備、膝上型電腦等。終端可以在任意給 定時刻在前向鏈路及/或反向鏈路上與一或多個基地台進行 通訊或者不與基地台進行通訊。 對於中心化架構,系統控制器130耦合到基地台110 並對這些基地台進行協調和控制。系統控制器130可以是單 個網路實體或網路實體集。對於分散式架構,基地台可按需 與另一基地台進行通訊。 本文所述的技術可用於各種通訊系統,例如CDMA、 TDMA、FDMA、OFDMA 和 SC-FDMA 系統。CDMA 系統採 用分碼多工(CDM )並使用不同的正交碼來發送傳輸,從而 在碼域内正交化這些傳輸。TDMA系統採用分時多工(TDM ) 並在不同的時槽内發送傳輸,從而在時域内正交化這些傳 輸。FDMA系統採用分頻多工(FDM )並在不同的次載波上 發送傳輸,從而在頻域内正交化這些傳輸。OFDMA採用 OFDM,SC-FDMA 系統採用 SC-FDM。OFDM 和 SC-FDM 將 系統頻寬劃分成多個正交次載波,次載波還稱爲音調、頻段 等。可以用資料來調制每個次載波。一般而言,在頻域内使 用OFDM來發送調制符號,在時域内使用SC-FDM來發送調 制符號。這些技術還可用於採用組合的多工方案的無線通訊 糸統。 爲了清楚起見,下面針對一個系統來描述這些技術的 某些方面,其中該系統對資料通道採用OFDM且對共用控制 通道採用CDM。這些技術還用於在前向鏈路以及反向鏈路上 7 201002019 所發送的訊令。爲了清楚起見’下面針對訊令來描述這些技 術的某些方面’其中該訊令由終端通過反向鍵路發往基地 台。 2示出了與基地台11G和終端12M目㈣設計的方 塊圖,其中基地台110和終端120是圖J中的一個基地台和 -個終端。爲了簡便起見’在圖2中僅示出了用於反向鏈路 上的傳輸的處理單元。 在終端120處,發射(TX)資料和引導頻處理器220 :接收在反向鏈路上發送的訊務資料,根據針對資料選擇的編 碼和調制參數來處理這些資料,並提供資料符號。如本文所 使用的’資料符號是針對資料的符號,引導頻符號是針對引 導頻的符號、訊令符號是針對訊令或控制資訊的符號、零值 符號是信號值爲零的符號,並且符號通常爲複數值。資料、 引導頻及/或訊令符號可以是根據諸如PSK、QAM等調制方 案的調制符號。引導頻是發射機和接收機事先都知道的資 i,料。處理器220還處理引導頻並提供引導頻符號。τχ訊令 處理器23G根據針對訊令而選擇的編碼和調制參數來接收並 =理訊々資訊,並提供訊令符號。調制器() 232對資 料引^頻和訊令符號(例如,對於〇fdM、SC-FDM、CDM '等)進行調制,並提供輸出碼片。發射機(TMTR) 234對輸 出瑪片進行處理U列如’類比轉換、放大、滤波和升頻轉換), 產生反向鏈路信號,其中該信號經由天線236來發送。 ^ 在基地台U0處,天線252從終端120接收反向鏈路 信號,並向接收機(RCVR) 254提供接收信號。接收機254 8 201002019 對接收U進行處理(例如,錢、放大、降頻轉換和數位 化),並提供接收取樣》解調器(DEM〇D) 256對接收取樣 (例如,對於0FDM、SC_FDM、CDM等)進行解調來獲得 接收符號。解調器256向通道處理器258提供接收引導頻符 號,向接收(RX)資料處理器26〇提供接收資料符號,並向 RX訊令處理器270提供接收訊令符號。通道處理器根 據接收引導頻符號來估計從終端12G到基地台⑴的無線通 道回應,並向處理器260及/或27〇提供通道估計(例如,通 =脈衝回應估計、通道增益估計、雜訊干擾估計等)旧 資料處理H 26G對接收資料符號進行處理並爲終端i2〇提供 解碼貝料’其中這種處理與7\資料處理器22Q所執行的處 理互補。IOC訊令處理器27〇對接收資料符號進行處理並爲 終端12G提供解碼訊令’其中這種處理與τχ訊令處理器㈣ 所執行的處理互補。 控制器240和280分別管理在終端12〇和基地台ιι〇 處的操作。記憶體242和282分別爲終端12〇和基地台ιι〇 儲存程式碼資料。 圖3示出了超訊框結構_的設計,其可用於系統ι〇〇 中的反向鏈路。傳輸時間軸可劃分成超訊框單心每個超訊 框可跨越特定的持續時間,其可以是固定的或可配置的。每 個超訊框包括Μ個實體層(ΡΗγ)訊框,或者簡言之,包括 訊框。每個訊框可跨越τ個符號周期,其中㈣τ可以是任 意適當的整數值》
還示出了次載波結構。 系統頻寬還可被劃分成多 201002019 個(κ)正交次载波,並將從1到κ的索引分配給這些次载 波。在頻譜成形系統中,僅是全部Κ個次載波的一個子集用 於傳輸’而其他的次載波作爲保護次載波來使系統滿足頻譜 遮罩條件。爲了簡便起見,下面的描述假設所有全部Κ個載 波都是可用的。將全部κ個次載波分爲多個(s)次頻帶, 並且每個次頻帶包括L個次載波,其中S和L可以是任意適 ▲的整數值’例如,K = s.L。 圖3還示出了用於支援反向鏈路上的訊令傳輸的 CDMA控制段的設計。CDMA控制段可占用時間頻率資源 塊’且可支援諸如通道質量指示符通道(CQICH)、請求通 道(REQCH)、波束成形反饋通道(BFCH)、次頻帶反饋 通道(SFCH)、引導頻通道(PICH)、存取通道(ach) 等的各種訊令/控制通道。在圖3所示出的設計中,CdMa控 制段在一個次頻帶中涵蓋L個次載波,且按照每6個ΡΗγ 訊框爲單位來發送該控制段。CDMA控制段在CDMA訊框之 間跳躍橫跨系統頻寬(如在圖3中所示),或在^個次載波 的固疋集上發送該控制段(未在圖3中示出)。CDMA訊框 疋用於發送CDMA控制段的訊框。通常,可按照任意速率並 在任意維度的時間頻率塊中來發送CDMA控制段。多個終端 可共用CDMA控制段,並且一旦有訊令要發送時就在該控制 段中發送訊令。與給每個終端分料用㈣頻率資源以用於 發送訊令相比,這將更具有效率,尤其是在偶爾發送訊令的 情况下。 可按照各種方式對在CDMA控制段發送的訊令進行處 201002019
理。在一個設計中,按如下所示對要在給定訊令通道上發送 的B位元的訊令訊息Μ進行處理。可通過將訊令訊息M映 射到編碼訊息W以編碼該訊息,其中w可以是長度爲2b的 沃爾什序列。可將2B個不同的訊息值映射到2b個不同的長 度爲2B的沃爾什序列。可使用通道化序列Fc對編碼訊息% 進行重複和通道化,以獲得通道化訊息V。可根據來自線性 反饋移位暫存器(LFSR)的僞隨機二進位序列來產生通道化 序列Fc。可以用種子值(seecj vaiue )來初始化LFSR,其中 種子值取決於諸如訊令通道類型、針對用於發送訊息的 讯框的索引、針對目標基地台的識別符等各種因素。 可將通道化訊息V與其他通道化訊息(如果有的話) 相加來獲得複合序列,其中可進一步使用加擾序列FS來加擾 複合序列,以獲得訊令序列。該加擾序列匕對於目標基地台 和終端疋特定的。從而’這使得終端向目標基地台發送訊令 汛息Μ ’並使得目標基地台識別終端。如果僅發送了訊息μ, 那麽該訊息的訊令序列ζ可以表示爲·· /、中方程(1)中的乘法是按逐個取樣進行的。 在個”又计中,將1〇位元的訊令訊息M映射到長度爲 的/沃爾什序列w,其中對w重複四次以獲得彻6個取 斗皮:羑使用彻6個取樣的通道化序列Fc將所重複的沃爾 哕支si通道化’並進一步使用4〇96個取樣的加擾序列Fs對 該沃爾什序列進行加 ^ 頌1 乂獲传包含4096個取樣的訊令序 列Z。
II 201002019 通常,可按照各種方式來產生針對訊令訊息Μ的時域 訊令段Ζ。可使用任意編碼方案來編碼訊令訊息’其中映射 到沃爾什序肢編碼方案的—個例子。訊令訊息還可以以任 意方式被通道化、被加擾及/或被處理。訊令訊息Μ和訊令 序列Ζ還可具有任意長度。爲了清楚起見,下列大部分描述 假設訊令序列Ζ包括4096個取樣,並在CDMA控制段中發 送該序列,其中CDMA控制段在τ=8個符號周期中涵蓋 L = 512個次載波。 圖4A不出了關於在CDMA控制段中發送時域訊令序 列ζ的處理過程。訊令序列z包括從ζι到ζ4〇96的4〇96個 取樣,並將Z劃分成從Zl到Zs的八個子序列,其中每個子 序列zm包括512個連續取樣,m=1,…,8。可使用512點的快 速傅立葉變換(FFT )將每個子序列Zm轉換到頻域以獲得相 應的包括512個符號的頻域子序列Am。頻域序列A包括從 ai到a”%的4096個符號,並可通過連接從Αι到八8的八個 子序列來獲得該頻域序列A。 圖4B示出了頻域序列a中的符號與cdma控制段的 示例性映射。在符號周期n中將子序列Αι中的512個符號 ai到映射到用於CDMA控制段的512個次載波,在符 號周期n+1中將子序列μ中的512個符號aM3到&1〇24映射 到用於CDMA控制段的512個次載波,依此類推,在符號周 期n+7中將子序列As中的512個符號aw5到a4096映射到 用於CDMA控制段的512個次載波。在符號周期η到n+7的 每一個符號周期中將圖4Β中表示爲從&⑻到〜(„ + 7)的資料 12 201002019 符號引導頻符號及/或零符號映射到其餘 中。將符袂用* 町j,、餘Κ-512個次载波 …中的全部"個符號表示爲Si,將符號周期 Μ全。卩K個符號表示爲S2,依此 中的…個符號表示爲s8。 …周期… _和了針對用於發送CDMA控制段㈣號周期的 調制和解調。爲了清楚起見’下列描述 期使用OFDM。 T、一付唬周 在終端處,使用κ點的快速傅立葉反變換(耐)將 :個付號周期中的全部κ個符號%轉換到時域,以獲得包 二ΚΠΓ片的有用部分Um’其中〇對有用部 刀.的最後、個碼片進行複製並將其附加到有 頭,以形成包括N = K + Ncp個碼片的_Μ符號&。所^ 通常稱爲循環字首(Cp)或保護間隔,、爲循環字 首長度。循環字首料防止在具有時延擴展的無線通道中由 頻率選擇性衰落所引起的符號間干擾(叫。每個〇聰符 號、可在-個OFDM符號周期(或者簡言之,一個符 幻内傳輸,該符號周期等於N=K + Nep個碼片周期。在^ 设吞十中 ’ K=2048、=128 b χτ λ 是其他值。 9128且-^。厂、和_可以 在基地台處’在每個符號周期中獲得包括Ν個取樣的 接收0歷符號Rm。根據本領域公知的各種技術來估計每 個0匪符號的開頭,例如,根據對終端和基地台之間的益 線通道的通道脈衝回應估計。可移除每個接收〇聰奸 Rm中的循環字首,以獲得包括K個取樣的接收有用部分/ 13 201002019 對每個接收有用部分义進行κ點FFT,以獲得針對全部〖個 次載波的K個接收符號。這κ個接收符號包括子序列又,後 者包括用於CDMA控制段的512個次載波上的512個接收符 號。對每個接收符號子序列义進行5 12點IFFT,以獲得包括 512個取樣的接收子序列Ym。通過連接從γι到%的八個子 序列來獲得接收序列γ。 基地台處理接收序列Υ,以確定在CDMA控制段中發 送了哪一個訊令訊息(如果有的話)。基地台將接收序列Y ' 與每個可能的訊令序列進行相關運算,以判斷是否發送了該 訊令序列。下面描述了接收序列γ與假設的訊令序列C之間 的相關運算,其中C是可能的訊令序列中的一個。 可對終端和基地台之間的無線通道的脈衝回應進行估 十例如,根據接收引導頻符號來估計。通道脈衝回應估計 包括Ntap個通道分接頭,通常。將每個通道分接頭與特 定複增益比和特定的時延山相關聯,其中/ = 1,,Ν_。通道分 1.接頭時延山可以按碼片周期的單位給出。針對Ntap個通道分 接頭中的每一個,對接收序列Y與假設的訊令序列C進行相 關運算將針對所有Ntap個通道分接頭的相關結果進行組 . 口,並將该結果用於確定是否在CDMA控制段中發送了訊令 . 序列C。 圖6示出了針對具有時延di的一個通道分接頭,接收 序列Y與假設的訊令序列C之間的相關運算,其中時延山 小於或等於循環字首長度,或者4。如上文針對訊令序列 z所描述的,將4〇96個取樣的假設的訊令序列c劃分成八個 201002019 子序列Ct到cs。通過獲得子序列cm的後Ni個取樣並將這
Ni個取樣移動到子序列Cm的開頭,按照山個碼片周期對每 個子序列Cm進行輪轉地或循環地移位。通過通道分接頭時 延山、有用部分中輸出碼片的數量(K)和每個子序列中取 樣的數量(L)來確定凡’或N;=L彳/Κ,其中φ是按碼片周 期的單位給出的。例如,如果在具有κ=2〇48個碼片的有用 部分中發送具有L = 512個取樣的子序列,那麼 坟=512.4/2〇48 =彳/4。通過連接八個循環移位的子序列來構造相 ( 關序列(^)。 按下式對接收序列Y與相關序列c(幻進行相關運算: | 4096 2 0(i/<)=4096* Σ^(^)·^ * 方程(2) 其中GW)是相關序列的第/個取樣, y;是接收序列γ中的第/個取樣, 2(式)是針對通道分接頭時延di的相關結果。 如方程(2)所示,通過將相關序列〇(式)中的每個取樣 與接收序列Y中的相應取樣進行相乘,對橫跨這些序列長度 的多個乘積進行累加,並計算所累加的結果的平方量值來進 订相關運算,從而獲得相關結果組)。按照方程(2)中所示 的取樣率對序列c(o # γ進行取樣。或者,按照多倍於該取 樣率的取樣率對序列啊# γ進行過取樣,以便提高時間解 析f,且按照子取樣時間解析度(議ple time resolution) 對這些取樣執行相關運算。 按照與不同的通道分接頭時延d丨到dNtap相對應的不同 15 201002019 置值,斟假設的訊令序歹丨j c巾 環移位。斜执— 的八個子序列〇到Cs進行循 示來進“通道分接頭時延山,按照方程⑺中所 撕)。如7Γ運算’謂得㈣通道分接頭㈣的相關結果 如下所描述的,將針 相關結果推〜 . 有NuP個通道分接頭時延的 果。 卩組合,以獲得假設的訊令序列c的最終相關結 中通,蓄八垃τ ^ 了人個子序列Cl到C8的循環移位操作,其 况下^ 時延+小於或等於循環字首長度〜。在該情 ㉟每個〇FDM符號中的循環字首來捕獲通道分接頭 声錯能量。然而’當通道分接頭時延山大於循環字首長 -N…這通常稱作爲額外時…(―㈣ ^二))’那麼循環字首不能捕獲到通道分接頭能量中的 —鲍量。可按照各種方式來處理額外時延擴展。
一 ^圖6所不,在用於對額外時延擴展進行相關運算的 個叹-十中’按照通道分接頭時延山對人個子序列Cl到Q 中的‘㈣㈣環移位。對循環移位的子序列和相應的接 收子序列Y,到Y8進行相關運算。在該設計中,與額外的時 延相對應的接收序列γ中的取樣在㈣運算中表現爲干擾。 圖7不出了針對接收序列γ和所假設的訊令序列C之 間的相關運算的另一設計,其中所假設的訊令序列C具有額 外的時延擴展。將彻6個取樣的假設的訊令序列c劃分成 八個子序列CI到。。按照山個碼片周期(或Ni個取樣)對 每個子序列Cm進行循環移位,其中4>Ncp(額外的時延擴 展)。對於每個經過循環移位的子序列,前4_〜個碼片周期 16 201002019 對應於在循環字首長度之外的額外時延,並可以被設置爲 零’從而獲得針對前個碼片周期包括前導零的截短的子 序列。每個截短的子序列的置零部分對應於在通道分接頭之 前所接收的部分,因此主要包括雜訊和無用信號。通過連接 具有前導零的八個截短的子序列來獲得相關序列) ^按照 方程(2 )所不,對相關序列c,⑷和接收序列γ進行相關運 算。 圖8示出了針對接收序列γ和所假設的訊令序列C之 間相關運算的另—設計,其中所假設的訊令序列C具有額外 的時延擴展。將具有4096個取樣的所假設的訊令序列c劃 刀成八個子序列Ci到Cs。然後,通過複製子序列的後 NCP個碼片周期中的Ns個取樣且將這Ns個取樣附加在子序列 的開頭,來將循環字首附加到每個子序列G,其中 例如,如果子序列包括l=5i2個取樣且有用部分 包括K=2048個碼片,那麼%=512礼/2〇48 = \/4。通過連接具 有循環字首的八個子序列來產生序列Ccp。通過將針對山個 碼片周期@ &㈣附加到序列Cep的開頭並丟棄序列C 的後_取樣’來構造序列训)。㈣將序列⑽割分成; 度爲L+\的八個子序列。每個子序列的前Μ”個碼片周期中 個取樣對應於循環字首,並且可移除這前NS個取樣 /子序列心通過連接人個子序列到q來獲得相關序 ^⑷。按照方程⑺中所示’對相關序列c〃⑷和接收序列 γ進行相關運算。 爲了清楚起見,下面通過一個簡單的例子來描述相關 17 201002019 序列的產生,在該例巾 牡-例中,訊令序列z包括16個取 CDMA控制段中萨误7朴 保並在 期中%甚τ "、,其中CDMA控制段在τ=2個符號周 期中涵盍L = 8個次恭、、由 公 _ ’皮。爲了簡便起見’按取樣周期(而非 瑪片周期)的單位終 、、σ出循%子首長度和通道分接頭時延。 令序列Ζ按如下給出: ° Ζ = Z4 4 & Z7 & Zq , r 11^1 ΖΪ2 Ζη 2Η ^15 ^16 子序列2 在該例中,循壞字首長度爲Ν〇Ρ = 2個取樣周期,且通道分接 頭t延爲卜3個取樣周期,這是具有額外時延擴展的情况。 對於圖7中所不的設計,按如下給出的循環移位序 列C⑷: 子序列2 , 如下所示通過對每個子序列中的前式-Nep =1個取樣進 行置零來獲得相關序列cv,.): 子序列1 i^iT-- 對於圖8所示的設計,按照下式,通過將長度爲Ncp=2 的循環字首附加到每個子序列來獲得序列Ccp: -16 -16 201002019 CCP = f? z z2 'i^iTL~L~L~1 29 Zl° W» 214 ^15 子序列2 德=個^過將二個零附加到序列C<;P的開頭並丢棄序列Ccp的 - 樣,來獲得钐3的序列⑽,如下所示: 子娜 ^_fiQ ΖΠ Z12 zn 子棚2 如下所示,通過移除序列中的每 Ncp=2個取樣來獲得相關序列c"(〇 : 子序列1 ~—21 _ 可以看出·當CNcp ’相關序列CV,〇與相關序列C"⑷相 同。對於上面所描述的例子,如果―i,那麼相關序列可表 示爲: Z15 子序列2 上面已經描述了用於產生相關序列的多種設計。還可 通過其他方式來產生相關序列。例如,在即便對額外的時延 擴展不進行置零的前提下’可將圖7中的序列c⑷直接用作 相關序列。 如方程(2)中所示,針對每個通道分接頭時延可獲得 19 201002019 將針對所有Ntap個通 相關結果。在一個設計中,如下所示 道分接頭時延的相關結果進行組合: β(〇=\\<c,y>w2 tep /=1 方程(3 ) 其中Q是最終相關結果, <c,r>表示所假設的訊令序 關運算。 ;和接收序列間的相 在另-設計中’將細一間值相比較;如果_大於 ㈣’則累加_;否則吾棄該跑)。在另一設計中最级结 果Q等於針對所有U通道分接頭的最大_。還可通過 其他方式來獲得最終結果Q。按照如下規則,將最終結果q 與閾值Qth相比較,以判斷是否接收到所假設的訊令序列。 如果Q > Qth,則聲明接收到了訊令序列c, 如果Q $ Qth,則聲明沒有接收到訊令序列c, 其中Qth是用於訊令檢測的閾值。 可選擇閾值Qth來達到虛警(falseaUrm)的目標概率 心)、漏檢C missed detect)的目標概率(pmd)、錯誤(謂犷) 的目標概率(Pen_)等。虛警指的是在沒有發送任何資訊的情况 下檢測到訊令訊息。漏檢(或擦除(⑽ure))指的是沒能 檢測到已發送的訊令訊息。訊息錯誤指的是發送的是一條訊 息而檢測到的是另—條訊息。虛警概率適用於所發送的特定 轧心例如,在存取通道上發送的存取探測符(probe )。錯 誤概率適用於所發送的具有不同值的訊息’例如’纟CQI通 201002019 道上發送的CQI訊息。漏檢概率適用於兩種訊息類型。 可選擇閾值Qth,以便當序列C與序列Y沒有在時間 上對準時,的概率小於百分之P,其中Pfa<P及/或Perr < P。接收序列可表示爲: Υ = Σ^·^) +Ν 方程(4) i 其中hi是第i個通道分接頭, Z㈣)是針對第i個通道分接頭的時延了 di的訊令序列Z, 1 N爲訊令序列z所受到的總雜訊。 所假設的訊令序列C和接收序列Y之間的相關運算可 表示爲: <C,Y> = J^hr<CiZ(di)> + <C,N> , 方程(5) 所假設的訊令序列C是可能的訊令序列中的一個,並 且可等於或不4於所發送的訊令序列Z。如果序列c不等於 序列Z及/或與接收序列中的z(幻在時間上沒有對準,那麼項 <c,ζ(ί/,·)>通常較小。項<(^#>表示相關雜訊並且可近似爲 ,其中σ2爲每分接頭雜訊方差。根據通道脈衝 回應估计中的通道分接頭能量來估計每分接頭雜訊方差^2。 根據方程(5),雜訊能量符合具有2R自由度的卡方分佈, 其中R是基地台處接收天線的數量。可選擇間 此Vth ’ Μ使 雜訊能量不超過當前Qth的百分之ρ。?可以表示爲· 21 201002019 P=JL,
Nhyp 方程(6 ) 其中X是虛警的期望概率,Nhyp是要檢驗的假設的數量。 等於要檢驗的可能訊令序列的數量和每個這種訊令序列要 . 被檢驗的次數。 還可選擇閾值Qth來達到漏檢的目標概率。當所假設的 訊令序列c等於序列z且與接收序列γ中的z⑷)在時間上對 準時,方程(5)中的相關運算可表示爲: { <C»7> = /ii-<C,Z(^)>+g^.<C5Z((i<)> +<CiN> 方程(7) 方程(7)假設針對具有時延七的一個通道分接頭執行 相關運算。項/表示相關運算所捕獲的信號部分。求 和項包括相關運算沒有捕獲的信號部分,可能較小且可忽 略。漏檢概率是在即使相關序列C與接收序列γ中的之⑷)在 時間上對準的條件下||<C,M仍小於間纟‘的概率。等效 U地可將漏檢概率定義爲II <c,z(〇 II2小於βΑΗΙ <c’#> ||2的概 率其中根據雜訊能量的卡方分佈來確定丨丨<(:,#>丨|2。 。圖9不出了與圖2中終端120處的TX資料和引導頻處 22G、TX訊令處理器咖和調制器叫相關的設計的 器^圖。處理器22〇包括τχ資料處理器92〇和科頻處理 =、22。處理器920接收要在反向鏈路上發送的資料,對該 祐:、仃處理(例如’格式化、編碼、交錯和符號映射), …調制器232提供資料符號。處理器922處理?丨導頻並向 22 201002019 調制器232提供引導頻符號。
在TX訊令處理器23〇内,編碼器932接收要在CDMA 控制段中發送的訊令訊息,並對每一個訊息進行編碼以獲得 編碼訊息。通道器和加擾器934將編碼訊息與通道化序列相 乘’並進一步使用加擾序列來加擾通道化訊息,從而獲得時 域訊令序列,例如,如方程(1 )中所示的。一般而言,可 按照任意方式來處理每條訊息以獲得訊令序列。雖然未在圖 9中示出’但可將多個訊令序列相加或組合,並且同時發送 這些訊令序列。乘法器936將通道器和加擾器934的輸出與 增益相乘,並提供輸出序列。FFT/DFT單元938對來自乘法 器936的序列進行FFT/DFT,並提供相應的頻域序列a,例 如’如圖4A中所示的。 在圖9所示的設計中,調制器232進行〇fdm調制 在調制器232内,符號與次載波映射器94〇從處理器92〇 收資料符號’從處理器922接收引導頻符號,並且從處理 230接收訊令符號。映射器州將資料符號、引導頻符號 訊令符號和零符號映㈣每個符號周㈣的適當載波,並 供針對每個符號周油全部〖個㈣波的κ個輸出符號 IFFT/IDFT單元942對每個蒋號Η 士 寻號周期内的Κ個輸出符號進; Κ點IFFT/IDFT,並提供針對該符 〜 付旎周期的有用部分。循3 子插入單元944將循環字首附加到每個有用部分,並 相應的〇麵符號。調制器232還可針對其他多工方令 如,SC-FDM、CDM等)進行調制。 ,、Η 圖10示出了與圖2中其 圃中基地台110處的解調器2 23 201002019 RX訊令處理器2 7f) J:B ΑΛ μ 循環字首移除單的方塊圖。在解調器Μ6中, 每個接…符號中==收機hi的取樣,移除 分》附贿單元⑻4f^子首’並提供相應的有用部 點㈣對母財用部分的κ個取樣進行κ ^供尺個接收符號。符號與次載波解映射器 =獲二針對每個符號周期内全部〖個次载波的κ個接收 =號’向通道處理器258提供接收引導頻符號,肖r 2器⑽提供接收資料符號,並向RX訊令處理器27〇提 :接收訊令符號。通道估計器258根據接收引導頻符號來導 出通道脈衝回應估計,並向處闕㈣和Μ提供通道分接 碩。RX貧料處理器260對接收資料符號進行處理(例如, 符號解映射、解交錯和解碼),並提供解碼資料。 在灯訊令處理器270内,祖卿τ單元1〇22對每 個符號周期内的L個接收訊令符號足進行贿卿τ,並提 供相應的包括L個取樣的子序列Ym,例如,如在圖5中所 不出的。對於每個所假設的訊令訊息,相關序列產生器胸 產生針對Ntap個通道分接頭時延中的每一個的相關序列,例 _在圖6 7或8中所不出的。對於每個所假設的訊令 訊息’相關器1026執行以下操作:針對每一個分接頭時延, 在接收序列和相關序列之間進行相關運算,例如,在方程(2) 中所示出的·,針對所有Ntap個通道分接頭時延,對相關結果 進行組合’如方程⑺中所示㈣;並提供針對所假設的 訊令訊息的最終相關結果Q。檢測器1〇28接收針對不同的所 假設的訊令訊息的最終相關結果,並判斷是否接收到這些訊 24 201002019 令訊息中的任一個。檢測器1 028將針對每個所假設的訊令 訊息的最終相關結果Q與閾值Qth相比較,並根據比較結果 來判斷是否發送了該訊令訊息。檢測器1 〇28還根據雜訊和 干擾估計及/或其他資訊來確定閾值。單元103〇對每個所檢 測的訊令序列進行解擾、解通道化和解碼,並提供相應的解 碼訊息。 圖11示出了用於接收訊令訊息的過程1 1 〇 〇的設計。 針對跨越多個符號周期的控制段獲得接收序列(方塊 1110 )。接收序列包括在針對一個訊令訊息的多個〇FDM符 號中發送的時域訊令序列。對接收序列進行相關運算以判斷 是否在控制段中發送了訊令訊息(方塊丨120)。 圖12示出了圖11中方塊1110和u 2〇的設計。對於 方塊1110,在用於發送控制段的多個符號周期中接收多個傳 輸符號(例如’OFDM符號)(方塊1212)。使用第一多工 方案(例如’ CDM )來發送控制段,並根據第二多工方案(例 〔 如’ OFDM )來產生傳輸符號。從每個接收傳輸符號移除循 環子首來獲得接收有用部分,其中可對接收有用部分進行轉 換以得到針對全部K個次載波的接收符號。在每個符號周期 中從用於控制段的次載波集中獲得接收符號集(方塊 1214 )。對每個符號周期中的接收符號集進行轉換以獲得針 對該符號周期的接收子序列(方塊1216 ) ^根據(例如,通 過連接)針對多個符號周期獲得的多個接收子序列來構造接 收序列(方塊1218)。 對於方塊1120,根據所檢測的訊令訊息來產生訊令序 25 201002019 列,例如,通過將訊令訊息映射到編碼訊息(例如,沃爾什 序列)並對編碼訊息進行處理(例如,通道化和加擾)以獲 得訊令序列(方塊1222)。按照多種方式之一,根據訊令序 列來產生相關序列(方塊1224)。然後,對接收序列和相關 序列進行相關運算,以判斷是否在控制段中發送了訊令訊息 (方塊 1226)。 在與方塊1224中用於產生相關序列相關的一個設計 。將訊々序列劃为成多個子序列,用於發送控制段的多個 符號周期中的每一個符號周期對應一個子序列。對每個子序 列進行循環移位’例如’按照由通道分接料延所確定的量 值進仃移位。然後’根據(例如’通過連接)多個經過循環 移位的子序列來構造相關序列。如圖7中所示出的,如果通 道分接頭時延超過循環字首長度,則將每個循環移位子序列 ^一部分置零’其中該部分對應於通道分接頭時延中超過循 環字首長度的部分。 仕興方塊1224中用於產 、從丄π閉汴乃相關的另一設 中’將訊令序列劃分成多個子序列’用於發送控制段的每· 個符號周期對應-個子序列。通過向多個子序列中的每叫 子序列附加循環字首來得到第一序列。通過向第_序歹⑻ :少:個零值來得到第二序列’其中零值的數目取決她 刀接頭時延。將第二序列劃分成多個第二子序列,其中 :符號周期對應一個第二子序列。從每個第二子序;;移除; =首二後根據(例如,通過連接)多個移除了循環字、 ’第一子序列來產生相關序列’例如,如圖8中所示出的, 26 201002019 對於方塊1226,獲得接收序列和相關序列之間的相關 運算的相關結果。針對至少一個通道分接頭的每一個通道分 接頭進行相關運算,並根據針對所有通道分接頭的相關結果 來獲得最終相關結果。將最終相關結果與閾值進行比較,其 中根據所估計的雜訊能量來確定該閾值。根據最終相關結果 和閾值之間的比較結果來判斷是否在控制段中發送了訊令 訊息。 針對不同的可能訊令訊息進行相關運算,其中可能已 經在控制段中發送了這些訊息。可按照上面針對圖u和12 所描述的來執行對於每個可能訊令訊息的處理過程。 圖13示出了與用於接收訊令訊息的裝置13〇〇相關的 設計。裝置1300包括:用於針對跨越多個符號周期的控制 段來獲得接收序列的單元(模組1310);用於對接收序列進 仃相關運算以判斷是否在控制段中發送了訊令訊息的單元 (模組1320 )。模組1310和132〇包括處理器、電子設備、 硬體設備、電子部件、邏輯電路、記憶體等,或它們的任意 組合。 ▲ 圖14示出了與圖U中的模組1310和1320相關的設 。十。模、组1310包括:用於在針對控制段的多個符號周期内 接收多個傳輸符號(例如,〇FDM符號)的單元(模組MU); 用於在每個符號周期中從用於㈣段的次心集中獲得接 收符號集的單元(模組1414);用於對每個符號周期内的接 收符號集進行轉換以獲得針對該符號周期的接收子序列的 早疋(方塊1416);用於根據在多個符號周期獲得的多個接 27 201002019 收子序列來構造接收序列的單元(模組141 8 )。模組1 3 2 ο 包括:用於根據所檢測的訊令訊息來產生訊令序列的單元 (模組1422 );用於根據訊令序列來產生相關序列的單元(模 組1424 );用於對接收序列和相關序列進行相關運算以判斷 是否在控制段中發送了訊令訊息的單元(模組1426 )。模組 1412到1426可包括處理器、電子設備、硬體設備、電子部 件、邏輯電路、記憶體等’或它們的任意組合。
本文所述的技術可通過各種方法來實現。例如,這些 技術可實現在硬體、韌體、軟體或其組合中。對於硬體實現, 可在專用積體電路(ASIC )、數位信號處理器(DSp )、數 位信號處理設備(DSPD)、可程式邏輯設備(pLD)、現場 可程式閘陣列(FPGA )、處理器、控制器、微控制器、微處 理器、電子設備、設計用於執行本文所述功能的其他電子單 兀,或匕們的組合的一或多個内來實現位於一個實體處(例 如’終端或基地台)的處理單元。 對於韌體及/或軟體實現,可使用執行本文所述功能的 模徂(例如,過程模組、函數模組等)來實現這些技術。韌 體及/或軟體代碼可儲存在記憶體(例如,目2中的記憶體 一或282)中並由處理器(例如,處理器24〇或28〇)來執 行。記憶體可實現在處理器内部或在處理H的外部。 , n月的以上描述使得本領域的任何技藝人士能夠 製造或使用本發明。料本領域的技藝人士來說,對於本發 明的各種改變是顯而旦 枉0阁 顯而易見的,並且在不脫離本發明的精神或 保護範圍的前提下,土 + Μ 本文所疋義的總體原理可適用於其他變 28 201002019 是達 體。因而’本發明並不旨在_於本文所述的例子, 到與本文所公開的原理和新穎性特徵的最廣泛一致性 【圖式簡單說明】 圖1示出了無線通訊系統; 圖2示出了基地台和終端的方塊圖。 圖3不出了超訊框結構。
圖4A和4B示出了關於在CDMA控制段中發 列的處理過程。 、訊令序 運算 圖5示出了對CDMA控制段的調制和解調。 圖6示出了接收序列和所假設的訊令序列之間 的相關 圖7和圖8示出了用於在接收序列和所假設的訊 列之間的相關運算的兩種設計,其中所假設的訊令序列 額外的時延擴展。 ^ ^
圖9示出了終端的處理單元的方塊圖。 圖10示出了基地台的處理單元的方塊圖。 圖11和12示出了用於接收訊令訊息的過程 圖13和14示出了用於接收訊令訊息的裝置 【主要元件符號說明】 130系統控制器 220 TX資料和引導頻處理器 29 201002019 232調制器 234 TMTR 230 TX訊令處理器 240控制器/處理器 242記憶體 254 RCVR 256解調器 260 RX資料處理器 258通道處理器 270 RX訊令處理器 解碼的訊令 282記憶體 280控制器/處理器 220 TX資料和引導頻處理器 920 TX資料處理器 922引導頻處理器 ' 230 TX訊令處理器 932編碼器(例如,沃爾什映射器) . 934通道器和加擾器 938 L點 FFT/DFT 232調制器 940符號與次載波映射器 942 K點 IFFT/IDFT 944循環字首插入 30 201002019 256解調器 1012循環字首移除
1014 K點 FFT/DFT 1 〇 16符號與次载波解映射器 260 RX資料處理器 258通道處理器 270 RX訊令處理器 1024相關序列產生器
1022 L點 IFFT/IDFT 1026相關器 1028檢測器 1030解擾器、解通道器和解碼器 1110針對跨越多個符號周期的控制段來獲得接收序列 1120對接收序列進行相關運算以判斷是否在控制段中發送 了訊令訊息 1212在針對控制段的多個符號周期中接收多個傳輸符號 (例如,OFDM符號) 1214在每個符號周期中從用於控制段的次载波集中獲得接 收符號集 咖對每個符號周期中的接收符號集進行轉換以獲得 該符號周期的接收子序列 根據針對多個符號周期所獲得的多個接㈣ 造接收序列 于序歹丨來構 1222根據所檢測的訊令訊息來產生訊令序列 31 201002019 1224根據訊令序列來產生相關序列 1226對接收序列和相關序列進行相關運算以判斷是否在控 制段中發送了訊令訊息 13 10用於針對跨越多個符號周期的控制段獲得接收序列的 模組 132〇用於對接收序列進行相關運算以判斷是否在控制段中 發送了訊令訊息的模組 MU用於在針對控制段的多個符號周期内接收多個傳輸符 號(例如’ OFDM符號)的模組 1414用於在每個符號周期中從用於控制段的次載波集中獲 得接收符號集的模組 詩對每個符號周㈣的接收符號集進行轉換以獲得 針對該符號周期的接收子序列的模組 1418用於根據針對多個 來構造接收序列的模組 獲件的多個接收子序列 =檢測的訊令訊息來產生訊令序列的模組 =用=訊令序列來產生相關序列的模组 ;對接收序列和相關序 _ ^ 在控制段中發送了1人 仃相關運算以判斷是否 疋了吼令訊息的模組 32

Claims (1)

  1. 201002019 七、申請專利範圍: 1、一種裝置,包括: 一處理器,用於: 才二制段獲得一接收序列; ’以判斷是否在該控制段 針對跨越多個符號周期的— 對該接收序列執行相關運算 中發送了一訊令訊息; 一記憶體’其耦合到該處理器 f % 器用於: 2、根據請求項1之裝置,其中該處理 根據該§fL令訊息來產生一訊令序列. 根據該訊令序列來產生一相關序列; 對該接收序列和該相關序列執行相關運算,以判斷 在該控制段中發送了該訊令訊息。 疋 3、 根據請求項2之裝置,其中該處理器用於: 將該訊令序列劃分成多個子序列,其中該多個符號 的每一個符號周期對應一個子序列; 對該多個子序列的每一個子序列進行循環移位; ’ 輯多個經過循環移位的子序列來構造該相關序列。 4、 根據請求項3之裝置,其中該處理器用於: 按照由一通道分接頭時延所確定的一量值來對該多 序列的每一個子序列進行循環移位。 33 201002019 5、根據請求項4之裝置,其中該處理器用於: 對每個經過循環移位的子序列的一部分進行置裳, 今 尸/Γ置 零的部分對應於該通道分接頭時延中超過循環字首長声的 部分。 6、根據請求項2之裝置,其中該處理器用於: 將該訊令序列劃分成多個子序列,其中該多個符號周期 的每一個符號周期對應一個子序列; 通過向該多個子序列的每一個子序列附加一循環字首來 獲得一第一序列; 通過向該第一序列附加至少一個零值來獲得—第二 列; ~~ 根據該第二子序列來產生該相關序列。 才據月求項6之裝置,其中根據通道分接頭時延來確 定被附加到該第—序列的零值的數目。 :根據"月求項6之裝置,其中該處理器用於: 將該第二序列劃分成多個第二子序列,其中該多個符號 周期的每一個符缺# 付唬周期對應一個第二子序列; 從該多個篦-— 首. 一子序列的每一個第二子序列移除一循環字 根據多個移除了 了 ^循%子首的第二子序列來產生該相關 34 201002019 序列。 9、根據請求項2之裝置,其中該處理器用於: 針對該接收序列和該相關序列之間的相關運算獲尸一 關結果; 將該相關結果與一閾值進行比較; 根據該相關結果與該閾值之間的比較結果來判斷是否 該控制段中發送了該訊令訊息。 疋 1〇、根據請求項9之裝置,其中該處理器用於: 根據所估計的雜訊能量來確定該閾值。 、根據請求項1之裝置,丨中該處理器用於: 針對至J 一個通道分接頭的每一個通道分接頭對該接收 序列執行相關運算; 根據針對該$ /1、. 至夕一個通道分接頭的至少一個相關結果來 獲侍一最終相關結果; 根據該最終相關結果來判斷是否在該控制段中發送了該 叫令訊息。 极段 12、根據請求項 據一第二多工方 之裝置’其中使用一第一多工方案在 案所產生的多個傳輸符號中發送該控制 35 201002019 13、根據請求瑁丨夕姑班 裝置,其中使用分碼多工(CDm ) 在該多個符號周期内I 心發送的多個正交分頻多工(OFDM)符 唬中發送該控制段β 根據凊求項1之裝置’其中該處理器用於: 在該多個符號周期㈣收多個正交分頻h(_M)符 從該多個OFDM符號的每—個GFDM符號移除—循環字 根據夕個移除了該循環字首的〇fdm符號來獲得該接收 中該處理器用於: 號周期中從用於該控制段 15根據睛求項1之裝置,其 在該多個符號周^每一個符 人载波集中獲得一接收符號集;
    母個符號周期中對該接收符號集進行轉換, 針對該符號周期的一子序列; 根據針對該多個符號周期所獲得的多個子序列 接收序列。 根據哨求項1之裝置,其中該處理器用於 將該訊令訊息映射成-編碼訊息; 對該編碼訊息進行處理以獲得—訊令序列; 據該訊令序列對該接收序列執行相關運算。 36 201002019 17、 根據請求項丨6之裝置,其中該處理器用於: 根據該訊令訊息從多個沃爾什序列中選擇一個沃爾什序 列; 將所選擇的沃爾什序列提供作爲該編碼訊息。 18、 一種裝置,包括: 一處理器,用於: 獲得一接收序列’該接收序列包括在多個正交分頻多 工(OFDM)符號中發送的一時域序列; 對該接收序列執行相關運算,以便檢測通過該時域序 列發送的一訊令訊息; 一記憶體’其耗合到該處理器。 19、 一種方法,包括以下步驟: 針對跨越多個符號周期的一控制段獲得一接收序列; 對該接收序列執行相關運算,以判斷是否在該控制段 中發送了一訊令訊息。 20、 根據請求項19之方法,還包括以下步驟: 根據該訊令訊息來產生一訊令序列; 將該訊令序列劃分成多個子序列,其中該多個符號周期 的每一個符號周期對應一個子序列; 對該多個子序列的每一個子序列進行循環移位; 37 201002019 根據夕個經過循環移位的子序列來構造一相關序列; 二執行相關運算的步驟包括:對該接收序列和該相關 歹1 ^了相關運算’以判斷是否在該控制段中發送了該訊令 訊息。 21根據清求項20之方法,其中進行循環移位的步驟包 括:按照由-通道分接頭時延所確定的—量值對該多個 列的每一個子序列進行循環移位。 22、根據請求項21之方法,還包括以下步驟: 對每個經過循環移位的子序列的—部分進行置零, 零的部Α對應於該通道分接頭料中超過一循環 的部分。 百長度 23、根據請求項19之方法,還包括以下步驟: 根據該訊令訊息來產生一訊令序列; 將該訊令序列劃分成多個子序列,其中該 ^说周 的母一個符號周期對應一個子序列; 通過向該多個子序列的每一個子序列附一 獲得一第一序列; 子百 通過向該第一序列附加至少—個零值來獲得 列; 一第二 將該第二序列劃分成多個第二子序列,装由# 、甲誘多個符 周期的每一個符號周期對應一個第二子序列; 38 201002019 首; 從該多個第二子序列的每一個第二子序 列移除一循環字 根據多個移除了該楯塄奋 序列; 僱衣子百的第二子序列來產生一相關 其中執行相關運算的步驟包括: 判斷是否在該控制段中發送 序列執行相關運算,以 訊息。 對該接收序列和該相關 了該訊令 24、一種裝置,包括: 接收序列獲得單元, 制段獲得一接收序列; 相關運算執行單元,用於姐斗上 判斷β ;對該接收序列執行相關運算 ㈣疋否在該控制段中發送了 —訊令訊息。 用於針對跨越多個符號周期的一 控 以 25、根據請求項24之裝置,還包括: 序列; 訊令序列產生單元1於根據該訊令訊息來產生一訊令 訊令序列劃分單元,用於 ^ 、將該訊令序列劃分成多個子庠 歹J,其中該多個符號周期的 序 列; 、一個符號周期對應一個子序 循環移位單元,用於對該多個子序 行循環移位; 列的每一個子序列 進 相闕序列構造單元,用 列H备^ ^ 、根據多個經過循環移位的子序 幻果構造一相關序列;且 丁斤 39 201002019 相mV::關運算執行單元包括··用於對該接收序列和該 『執行相關運算以匈斷是否在該控制段中該 訊令訊息的單元。 根據叫求項25之裝置,其中該循環移位單元包括. 子序用列Π由—通道分接科延所確定的―量值對該多個 、 個子序列進行循環移位的單元。 27、根據請求項26之裝置,還包括: 進行置置零广甘’用於對每個經過循環移位的子序列的-部分 過-循零的部分對應於料道分接料延中超 ^僱裱子百長度的部分。
    28、根據請求項 訊令序列產生單 序列; 24之裝置,還包括: 元,用於根據該訊令訊息來產生一訊令 訊令序列劃分單元, 列’其中該多個符號周 列; 用於將該訊令序列劃分成多個子序 期的每一個符號周期對應一個子序 第一序列獲得單元,用於通過向該多個子序列 子序列附加-循環字首來獲得一第一序列; - 第二序列獲得單元,用 個零值來獲得一第二序列; 序列附加至少 第二序列劃分單& 斤刀早兀,用於將該第二序列劃分成多個第 201002019 子序列,其中該多個符躲田β > 寸5虎周期的每一個符號周期對應一個第 二子序列; 循環字首移除單元,用於從該多個第二子序列的每—個 第二子序列移除一循環字首. 相關序列產生單亓,, ^ 平% 用於根據多個移除了該循環字首的 第一子序列來產生一相關序列; -中該相關運异執行單元包括:用於對該接收序列和該 相關序列執行相關運算以判斷是否在該控制段中發送了該 訊令訊息的單元。 29、一種儲存有指令的電腦可讀取媒體,包括·· -第-指令集,用於針對跨越多個符號周期的一控制段 來獲得一接收序列; β 一第二指令集’用於對該接收序列執行相關運算以利斷 疋否在該控制段甲發送了 一訊令訊息。
TW098116584A 2008-05-20 2009-05-19 Detection of time-domain sequences sent on a shared control channel TW201002019A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/123,807 US8189719B2 (en) 2008-05-20 2008-05-20 Detection of time-domain sequences sent on a shared control channel

Publications (1)

Publication Number Publication Date
TW201002019A true TW201002019A (en) 2010-01-01

Family

ID=41050863

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098116584A TW201002019A (en) 2008-05-20 2009-05-19 Detection of time-domain sequences sent on a shared control channel

Country Status (7)

Country Link
US (1) US8189719B2 (zh)
EP (1) EP2294704B1 (zh)
JP (1) JP5254433B2 (zh)
KR (1) KR101212100B1 (zh)
CN (1) CN102037656B (zh)
TW (1) TW201002019A (zh)
WO (1) WO2009143060A1 (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8040961B2 (en) 2008-06-19 2011-10-18 Qualcomm Incorporated Sample rearrangement for a communication system with cyclic extension
US8472309B2 (en) * 2008-08-20 2013-06-25 Qualcomm Incorporated Using CDMA to send uplink signals in WLANs
US8203928B2 (en) * 2009-03-31 2012-06-19 Motorola Solutions, Inc. System and method for selecting a number of spatial streams to be used for transmission based on probing of channels
US8411656B2 (en) * 2009-06-21 2013-04-02 Ablaze Wireless, Inc. Multi-user, multi-mode baseband signaling methods, timing/frequency synchronization, and receiver architectures
US10028165B2 (en) 2009-09-01 2018-07-17 Zte Corporation Reverse link reliability through re-assembling multiple partially decoded connectionless frames in wireless communication networks
US10172072B2 (en) * 2009-09-01 2019-01-01 Zte Corporation Connectionless modes for wireless machine to machine communications in wireless communication networks
US8274995B2 (en) * 2010-05-17 2012-09-25 Telefonaktiebolaget L M Ericsson (Publ) Cyclic prefix for non-contiguous signal transmission
US9531573B2 (en) * 2012-04-09 2016-12-27 Samsung Electronics Co., Ltd. Methods and apparatus for cyclic prefix reduction in MMwave mobile communication systems
CN110100419B (zh) * 2016-12-26 2022-01-04 瑞典爱立信有限公司 在nr中隐式指示系统信息的方法
JP7345474B2 (ja) 2018-08-07 2023-09-15 ソニーセミコンダクタソリューションズ株式会社 受信装置、送信装置、受信方法及び送信方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6693951B1 (en) * 1990-06-25 2004-02-17 Qualcomm Incorporated System and method for generating signal waveforms in a CDMA cellular telephone system
US5553081A (en) * 1994-04-08 1996-09-03 Echelon Corporation Apparatus and method for detecting a signal in a communications system
US6448560B1 (en) * 1996-02-02 2002-09-10 Tumay O. Tumer Method and apparatus for gamma ray detection
US6151295A (en) * 1998-02-26 2000-11-21 Wavesat Telecom Inc. OFDM receiving system
US6556639B1 (en) * 1999-06-24 2003-04-29 Ibiquity Digital Corporation Method and apparatus for determining transmission mode and synchronization for a digital audio broadcasting signal
KR100946913B1 (ko) * 2003-11-21 2010-03-09 삼성전자주식회사 직교 주파수 분할 다중 시스템에서 셀 식별을 위한 프리앰블 신호 생성 장치 및 방법
JP2005333344A (ja) * 2004-05-19 2005-12-02 Toshiba Corp 無線通信装置
KR100744336B1 (ko) * 2004-06-18 2007-07-30 삼성전자주식회사 Ofdm기반의 무선 통신 시스템에서의 핸드오버 방법
US7965789B2 (en) * 2005-08-22 2011-06-21 Qualcomm Incorporated Reverse link power control for an OFDMA system
US8031784B2 (en) * 2006-03-17 2011-10-04 Marvell World Trade Ltd. Preamble detection with unknown channel
JP4531784B2 (ja) * 2007-03-20 2010-08-25 株式会社エヌ・ティ・ティ・ドコモ ユーザ装置および送信方法

Also Published As

Publication number Publication date
US20090290661A1 (en) 2009-11-26
EP2294704B1 (en) 2016-02-17
KR101212100B1 (ko) 2012-12-13
CN102037656B (zh) 2014-05-07
WO2009143060A1 (en) 2009-11-26
JP2011523537A (ja) 2011-08-11
EP2294704A1 (en) 2011-03-16
JP5254433B2 (ja) 2013-08-07
US8189719B2 (en) 2012-05-29
CN102037656A (zh) 2011-04-27
KR20110014660A (ko) 2011-02-11

Similar Documents

Publication Publication Date Title
TW201002019A (en) Detection of time-domain sequences sent on a shared control channel
RU2407180C2 (ru) Передача пилот-сигналов по линии обратной связи для системы беспроводной связи
JP5021763B2 (ja) 無線通信システムにおけるパイロット通信
RU2373659C2 (ru) Фильтрация в частотной области для улучшения оценки характеристик канала в системах с несколькими несущими
JP4903693B2 (ja) 巡回遅延ダイバシティを持つ多搬送波変調システム
CA2660733C (en) Signaling transmission with localized spreading for wireless communication
RU2390935C2 (ru) Каналы сигнализации с изменяющимися характеристиками для обратной линии связи в системе беспроводной связи
RU2419204C2 (ru) Пилот-сигналы обнаружения для беспроводных систем связи
JP2010537509A (ja) 無線通信システムにおける基準信号生成
JP2008502223A5 (zh)
WO2007084840A2 (en) Preamble sequencing for random access channel in a communication system
JP2012199935A (ja) スペクトル拡散システム内のチャネル予測支援用の適応型パイロット構造
WO2007112151A2 (en) Common time frequency radio resource in wireless communication systems
WO2016138633A1 (zh) 用于调度终端设备的方法和网络设备
WO2010060230A1 (zh) 无线通信系统的测距请求/检测方法和设备、基站和终端设备
WO2022152501A1 (en) First and second communication devices and methods
JP2021536150A (ja) 送信装置、受信装置、送信方法及び受信方法
WO2015139322A1 (zh) 基站、用户设备及控制信道的传输、接收方法