TW200825720A - Method for testing the dead man timer - Google Patents

Method for testing the dead man timer Download PDF

Info

Publication number
TW200825720A
TW200825720A TW95145914A TW95145914A TW200825720A TW 200825720 A TW200825720 A TW 200825720A TW 95145914 A TW95145914 A TW 95145914A TW 95145914 A TW95145914 A TW 95145914A TW 200825720 A TW200825720 A TW 200825720A
Authority
TW
Taiwan
Prior art keywords
timer
processor
dead
hot
man
Prior art date
Application number
TW95145914A
Other languages
English (en)
Inventor
Qiu-Yue Duan
Tom Chen
Win-Harn Liu
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to TW95145914A priority Critical patent/TW200825720A/zh
Publication of TW200825720A publication Critical patent/TW200825720A/zh

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

200825720 九、發明說明: 【發明所屬之技術領域】 本發明係關於電腦硬體管理方法,尤其係關於計時器檢測方 法、多處理器切換方法以及處理器熱插拔支援方法。 【先前技術】 為了提高電腦之處理效能’-種習知之方法係為安裝多個處 理器於同-系統中。習知之多處理器系統可分為不對稱多處理器 系統(Asymmetrical multiprocessor SyStem)和對稱多處理器系統 (Symmetrical multiprocessor system)。在不對稱多處理器系統中, 一個處理器為主處理器(masterprocessor),而其它處理器為主處理 器之從處理器(slaveprocessor),僅僅用以執行特定功能。在對稱多 處理器系統中,任務被均勻地分配給每一個處理器,因而其能發 揮每一個處理器之最大效能。 在多處理裔系統中,當任何一個處理器壞掉時均會導致各種 問題的出現。目前,存在—種多處理II系統啟動時進行熱備份⑽t Spare Boot)之技術。即,當主機板上安裝有兩個處理器,若第一個 啟動處理II壞掉而無法引導系統啟動時,系統可以綱第二個處 亍啟動此功月b透過Dead man計時器(Dead man Timer)、 與Dead man計時器通信之熱備份啟動控制暫存器(Hot Spare Boot 〇1 Register)以及其它外部可程式陣列邏輯 Array Logic,PAL)電路來實現。 200825720 當一個多處理器系統給電啟動後,主機板產生一個pG〇〇d 訊號。依照PGOOD訊號開啟一個Dead man計時器,進而給主處 理器(PrimaryProcessor)—段啟動時間(2秒)。若主處理器在此啟動 時間内正常啟動,則透過向熱備份啟動控制暫存器之特定位元 (ST0P—HSB)寫1,以停止Dead man計時器。若主處理器在啟動 B于間到達又有正常啟動,則主機板停止主處理器,並啟 動一個第二處理器。此時,Deadman計時器再次被啟動,進而給 第二處理器一段啟動時間(2秒)。若第二處理器在此啟動時間内正 常啟動,則透過向熱備份啟動控制暫存器之特定位元(ST〇p hsb) 寫1,以停止Dead man計時器。若第二處理器在啟動時間到達時 沒有正常啟動,即沒有在Dead簡計時器預定之時間内向熱備份 啟動控制暫存器之特定位元(聰_咖)寫i,則觸發改變 BOOT一neXT針腳狀態。此Β〇〇τ—脑^針腳將驅動㈤麵 計時器重新啟動,停止(Disable)帛二處理器,並啟動下—處理器。 因此習知技術的主要缺點如下: 、、!.習知技射沒有_eadma晴時器之各項功能進行檢測之 方法因而备運行中之Deadman計時器出現錯誤亦無法偵測,進 而導致多處理器系統效能之降低。 ㈣^自知技奴處理^城方法_於處理11自身之指令,受 忭系糸統和處理器類型之限制。 3.習知技射缺少對處職熱插拔之軟體支援方法。 200825720 【發明内容】 為了解決上述習知技術中的問題與缺陷,本發明之目的在於 提供-種Dead輸計時器檢測方法、多處理器切換 處理 器熱插拔支援方法。 氣理 現,此方法包 含以下步驟: 本發明所提供之—種Dead腿計時器之檢測方法,係透過盘 Dead·計時n触之熱備做馳崎翻來實: 、 a) 設置Deadman計時n之㈣時間_隔時間; b) 寫入0至熱備份啟動控制暫存器之第零位元,啟動仏 計時器,· 0判斷Q是否成功寫福備份啟動控制暫存㈣零位元,以 判斷Deadmaii計時器是否成功啟動; d)如果Dead man計時器啟動成功,則在_ _計時哭之 響應時間内,依關隔時間定時觸熱備份啟動控制暫存哭之第 零位元之值’以判斷Deadman計時器之計時功能是否正常; 、e)寫入i至熱備份啟動控制暫存器之第零位元,停止㈤咖 計時器; f) 判斷1是否成功寫入敎備份 則刀啟動控制暫存器之第零位元,以 判斷Dead man計時器是否成功停止; g) 寫入0至熱備份啟動控制暫存哭 OT 弟令位7L,重新啟動Dead man計時器;以及 200825720 H)當Dead麵計時器之應日_彳達時,判斷熱備份啟動控 制暫存器之第零位元之值’W_Dead麵計時器是否可以正: 響應。 吊 其中步驟峡-步包含:讀取熱備份啟動控制暫存器之第焚 位元之值;以及判斷讀取之熱備份啟動控制暫存器之第:位元2 值是否〇 ’如料於,貞丨jDeadnian計喃之輕魏正=之 否則,Dead man計時器之計時功能不正常。 其中步驟il)進-步包含:讀取_份啟動控购存器之第更 位元之值;以及纖讀取之熱備份啟動控制暫存器之第:位元: 值是否科1 ’如果料,則Deadnian^S關正常響應,否 則,Dead man計時器不能正常響應。 …科鴨提供之-種多處理器之切換方法,錢過Dead_ 計時器與熱備份啟動控制暫存器在第—處理器和第二處理器之間 進行自動切換,此方法包含以下步驟: 設置Dead man計時器之響應時間; 啟動第-處理器,並寫入0至熱備份啟動控制暫存器之第零 位元,啟動Dead man計時器; 判斷Dead _計時器之響應時間是否到達,當叶 時器之響應日_達時,Dead麵計日_送—控制訊號;以及 依…、L制汛號,停止第一處理器,並啟動第二處理器。 其中控制訊號係為boot_next針腳狀態改變訊號。 10 200825720 係透過Dead 理器之熱插拔,此 本發明所提供之一種處理器熱插拔支援方法, man計時器與熱備份啟動控制暫存器來支援處 方法包含以下步驟: al),又且Dead man計時器之響應時間; bl)判斷需要進行熱插拔操作之拔出處理 主處理器; 器是否為當前工作之 cl)如果拔出處理器不為虛 哭,*♦马主處理^齡止doable)拔出處理 -並對拔出處理器進行熱插拔操作; )否貝J寫人0至熱備份啟動控制暫存器之第零位元,啟動 Dead man計時器;以及 勒 時器:處=::計時器之響應時間到達時’透過一計 熱插拔操作。亚停止_丨啦處㈣’對主處理器進行 掉作之拔w 1)4 #包含:獲取用戶輸人之需要進行熱插拔 之編號;獲取當前工作之主處理器之編號;以 、出處理②之編號是否與主處理器之編 出處理器是否#處_。 拔 、去士 ^ " 進步包含·當Dead man計時器之響應時間到 份启取熱齡啟崎糖存器之轉位狀值;以及當熱備 刀 I制暫存器之第零位元之值為〇時,執行步驟bl)。 11 200825720 綜上所述,本發明可以對Dead man計時器之各項功能進行檢 測,自動定時地在多鑛理器之間進行切換,而不受作業 處理器類型之_ ’並實現了對處麵熱插拔之軟體支援,提高 熱插拔操作之安全性。 ^ 【實施方式】 以下,將結合S式部份對本發明之較佳實财式作詳細說明 請蒼考「第!圖」,圖中所示係為本發明之細咖計時英 之檢測方法流程圖。首先,設置㈤咖計時器之響應時間(如: 2_毫秒)和間隔時間(如,10毫秒)(步驟释接著,寫入〇 5 與—η言十時器通信之熱備份啟動控制暫存器之第零位元,^ f 計時器(步驟_。檢測細_計時器是否成功啟 =請)’雜娜法晴「第2圖」進行描述。杏 !:計時器啟動失敗時,透過發送中斷訊號等方式向系‘ :錯誤(步驟⑽),並最終向用戶報警,報警方式可採用習知之聲 ㈤職計時器成功啟動後,檢㈣ad man 之构魏是鼓常(步劃),其詳細檢财法將 ^r,,readmanttBf^ i ΓΓ她報告錯誤(步驟i8G),並最終向用戶報 ^枝可與Dead man啊毅動失鱗之够 至熱備份啟動_存器之第零位元,停止⑽崎計= 12 200825720 (步驟U0)。檢測Deadxnan計時器是否成功停止(步驟⑼),其檢 測方法與㈣Dead man 1計時肢否成魏動相似,請參考對檢測 Dead man計時器是否成功啟動之詳細描述。當麵計時器 停止失敗時,透過發送巾斷訊鮮方式㈣統報故誤(步= _,並最終向用戶報警。當Dead_計時器停止成功時,寫入 〇至熱備份啟動控制暫存器,重新啟動Dead咖計時器(步驟 。當Dead麵計時器之響應時間到達時,檢測_職計 時益是否正轉應(步驟17〇) ’其詳細檢測方法將參考.「第3圖」 進行描述。當Dead man計時器不能正常響應時,透過發送中斷訊 號等方式向系統報告錯誤(步驟),並最終向用戶報警。當細 計時器響應正常時,對—計時器之各項功能之檢測均 已完成,且Deadman計時器沒有錯誤,檢測過程結束。 〜齡考「第2圖」,圖中所示係為依照本剌之Dead _計 i ==成功啟動和Deadman計時器之計時功能是否正常之檢測 圖。當Dead _計時器啟動後(步驟ιι〇),讀取系統之 :引…將糸統之當前時間與步驟·言史置之響應時間之 值給Dead man計時哭之一夂| τ· 1 疏 軾 動控制暫㈣^痛咖1 (她叫。讀取熱傷份啟 物⑽二 (步驟21〇),_讀取之值是否為 I驟220)。當讀取之值不為。 巧 ㈣存器之第零位元,—時器=熱:: 辦.域打式向_告錯誤(步驟通),並最終向用戶報警^當 13 200825720 讀取之值為G,❹ead麵科料功啟動。》 前時間,將系統當前時間賦值給—_計時器^^ 驟⑽)。判斷參數Ώ㈣之值減去參數丁_2之 = ' 間隔時,驟)— ^。否貞!,柳熱驗啟_娜翻之第零位元之 聊判斷讀取之物騎步驟勘)。當讀取之值朴則依昭 間隔時間進行等待(步雜)。當間隔.時間到達時,重複步驟勝 以檢測Deadman計時器之計時功能。當讀取之值不為〇,❹ead 麵計時紅料舰狂f,透贿送帽訊鮮方式向Μ 報告錯誤(步驟溯),並最終向用戶報警,結束檢測過程。
Dead麵計時器是否成功停蝴鎖)之檢測過程(未示出)與 上述之檢測Deadman計時器是否成功啟動之過程相似。即,讀取 熱備份啟動控制暫翻之第零位元之值,判斷讀取之值是否為^ 當讀取之值不為i,則Deadman計時器停止失敗,透過發送中斷 訊號等方式向系統報告錯誤,並最終向肝報警。當讀取之值為 1,則Dead man計時器成功停止。 … 、明,考第3圖」’圖中所示係為Dead❿犯計時器響應是否 正常之檢測方法流程圖。如「第1圖」所示,當重新啟動Delman 計時器後(步驟_,讀取系統之當前時間,將緣之當前時間與 4 100汉置之響應時間之和賦值給Md麵計時器之—參數 Timerl (步驟細)。接著,讀取|統當前時間,將纟、統當前時間職 14 200825720 值給Dead麵計時器之參數Timer2(步驟則)。判斷參數遍如 之值減去錄Tmer2之值是轉於G(步驟调? #不雜〇,即 Dead man言十時器之響應時間還沒有達到,則等待丨毫秒(步驟 330) ’然後重複步驟310。當等於〇,即㈤_計時器之響應 時間到達,職取_份啟動暫存器之第粒元之值(步驟 34〇),判斷讀取之值是否為i(步驟娜。當讀取之值為i,即㈤ 讎計時器之響應時間到達時,熱備份啟動控制暫存器之第零位 元讀由0變換為! ’ Deadman計喃響應正f,結束檢測過程。 當讀取之财為1,即Deadman計時轉應不正常,騎過發送 中斷訊號等方式㈣、統報告錯誤(步驟),並最終向用戶報二, 結束檢測過程。 〇 知用戶。 依照上述描述,本發明可以對Dead_計時器之啟動、計時、 停止(撤_及響鮮各項魏進彳迦彳,錢秘魏警方式通 請蒼考「第4 ®」,圖中所示係為依照本發明之作業系统啟 後多處㈣城細_ M_Dead_計辆鱗備份 動控制暫存器在第-處理器和第二處之間進行自動_。 先’設置Dead麵計時器之響應時間(步驟彻)。接著,啟動 -處理it,寫人〇至熱備份啟動控靖初之第零位元,啟動w 細計時器(步驟例。讀取系統之當前時間,將系統之當前時 與步驟400設置之響應時間之和職值給_咖計時哭之一夫 15 200825720
Tnnerl (步驟咖)。再次讀取系統當前時間,將系統當前時間賦值 給Dead man計時器之參數Timer2(步驟43〇)。判斷參數加奶之 值減去錄Timed之值是否等於〇(步驟)?當不等於〇 ,即 Dead man &t日❻之響應時間還沒有達到,則等待丨毫秒(步驟 450) ’然後重複步驟430。當等於〇,即以以咖計時器之響應 時間到達’ Deadman計時器發送—控制訊號,該控制訊號用以觸 發改變BOOTJ概T針腳狀態(步驟46〇)。系統主機板依照 BOOTJ雪1之_絲,停止帛―處職,啟解二處理器(步 驟470)。在上述之Dead man計時器等待響應期間,可採用檢測 Dead麵計時器響應是否正常之方法對以以咖計時器之狀態 進行監控’當檢測到Deadman計時器響應不正常時,可透過聲音 報警等方式通知用戶結束此次處理器切換過程。 如上所述,透過設置Deadman計時器之響應時間,即能實現 自動定時地在錄處難之間進行切換,而不受作鬆統以及處 理器類型之限制。 杯考「第5圖」’圖中所示係為依照本發明之處理器熱插拔 之支援方法流程®。錢,設置Dead咖計時器之響應時間(步 驟500)。接著’判斷需要進行熱插拔操作之拔出處理器是否為者 前工作之主處理器(步驟501)?上述判斷可採用如下方法:獲^ 二輸入之需錢行_輯作之拔出處理器之職,讀取系統當 前工作之主處理器之編號’判斷拔出處理器之編號是否與主處: 16 200825720 操作之拔出 器之編號相同?當兩者編號相同,則需要進行熱插拔 處理器為當前工作之主處理n,否則反之。 田“心不為t前工作之主處理科,祕停蝴响 拔出處理ϋ,職處理器進行熱插拔操作(步魏)。當祓出處 理讀為當前工作之主處理器時,進行處理器切換操作。作為改 進。可先_對話轉方式提示用戶無法對拔域麵進行熱插 拔操作,需要進行處理器切換操作。相戶選擇不進行處理器切 換操作時,再域示好並結束此。相戶選擇進行處理哭 切換時’寫人G至熱備份啟動控制暫存器之第零低,啟動 man物③(步驟5⑼。接著,讀取祕之當前時間,將系統之當 前時間與麵,設置之響應時間之和離抑㈤臟計時器之 j Timeri (步驟:>04)。再次讀取系統當前喃,將系統當前時 間賦值給Dead man計時器之參數Timer2(步驟5〇5)。判斷參數 Timerl之值減去麥數τ血er2之值是否等於〇(步驟⑽)?當不等於 〇’即Deadman計時器之響應時間還沒有達到,則等待丄毫秒(步 驟_,然後重複步驟5〇5。當等於〇,即Dead腿計時器之響 應時間到達’則讀取熱備份啟動控㈣存紅第零位元之值(步驟 508),判斷讀取之值是否為i(步驟5〇9)。當讀取之值為】,即η* man計時器之響應正常’進行處理器切換,停止㈣也牲處理 益’對主處理器進行熱插拔操作(步驟sl〇)。當讀取之值不為i, 即Deadman計時器之響應不正常,則重複步驟5〇卜 17 200825720 、如j所述,本發明可實現對處理器熱插拔之軟體支援,並透 過處理為切換技術提高熱插拔操作之安全性。 —雖然本發明以前述之較佳實施料題如上,然其並非用以 限疋本發明。本領域之技術人·當意制在不脫離本發明所附 之申請專利範_揭示之本發明之細和精神之情況下,所爲之 钱與潤飾,關本發明之專·護範圍之内。_本發明戶樣 定之保賴目請參考卿之_請專利範目。 f 【圖式簡單說明】 =1圖為依照本發明之Deadman計時器檢測方法流程圖;
弟2圖為依照本發日狀Deadma晴郎是否啟動成功和 功能是否正常之檢測方絲程目; T 方法=為依照本發明之Deadman計時器響應是否正常之檢測 第4圖為健本發明之作㈣驗賴Μ職 流程圖;以及 、之方法 程圖 第5圖為依照本發明之處理器熱插拔之支援方法流 【主要元件符號說明】 k 设置Dead man計時ϋ鱗間和間隔時間 步驟100 ’啟動 乂驟110舄人〇至熱備份啟動控制暫存器之第零位_ Dead man計時器 ^ 步驟120 Deadman計時器是否成功啟動 18 200825720 步驟130 Deadman計時器之計時功能是否正常 步驟140寫入!至熱備份啟動控制暫存器之第零位元,停止
Dead man計時器 步驟150 Dead man計時器是否成功停止 步驟160寫入〇至熱備份啟動控制暫存器之第雯位元, 啟動Dead man計時器 重新 步驟170 Deadman計時器是否正常響應 步驟180報告錯誤 步驟200讀取系統當前時間,將夸 、 · 了示、死田則時間與響應時間之 和賦值給Timer 1 步驟210讀取熱備份啟動控制暫存器之 步驟220是否為〇 步驟230讀取系統當前時間,將系統當前時間賦 步驟 240 Timerl -Timer2> 間隔時間? 、 步驟250讀取熱備份啟動控制暫存器 步驟260是否為〇 步驟270依照間隔時間進行等待 步驟280報告錯誤 步驟300讀取系統當前時間, 和賦值給Timerl 第零位元之值 值給Timer2 之第零位元之值 將系統當前時 寄間與響應時間之 步驟310讀取系统當前時間, 將系統當前時間賦值給
Timer2 19 200825720 步驟 320 Timer 1-Timer2=0? 步驟330 等待1毫秒 步驟340讀取熱備份啟動控制暫存器之第零位元之值 步驟350是否為1 步驟360報告錯誤 步驟400設置Dead man計時器之響應時間 步驟410啟動第一處理器,寫入〇至熱備份啟動控制暫存器 之第零位元,啟動Dead man計時器 步驟420讀取系統當前時間,將系統當前時間與響應時間之 和賦值給Timer 1 步驟43〇讀取系、统當前時間,將系統當前時間賦值給Tim的 步驟 440 Timerl-Timer2=〇? 步驟450等待1毫秒 步驟460 Deadman計時器觸發改變針腳狀態 步驟470依照Boot—next針腳狀態,停止第一處理器, 啟動第二處理器 步驟500設置Dead man計時器之響應時間 步驟501拔出處理器是否為主處理器 步驟502停止拔出處理器,對祓出處理器進行熱插拔操作 广驟503寫入〇至熱備份啟動控制暫存器之第零位元,啟動 Dead man計時器 20 200825720 步驟504讀取糸統當莂時間’將系統當前時間與響應時間之 和賦值給Timerl 步驟505讀取系、统當前時間,將系統當前時間賦值給τί·2 步驟 50ό Timerl-Timer2=0? 步驟507 步驟508 步驟509 等待1毫秒 讀取熱備份啟動控制暫存器之第零位元之值 是否為1 步驟510 熱插拔操作 進行處理器切換 ’停止主處理器,對主處理器進行

Claims (1)

  1. 200825720 十、申請專利範圍: L -種—計時器之檢測方法,係透過與—細_計時 器通信之-_份啟魅崎存料魏,财法包含町步驟: a) 設置該Dead臟計時器之—響應時間與—間隔時間·, b) 寫入0至該熱備份啟動控制暫存器之第零位元,啟動該㈤ man計時器; _斷〇是否成功寫人鶴備份啟動控制暫存器之第零位 兀,以判斷該Deadman計時器是否成功啟動; Φ如果該Dead麵計喃啟麵功,貞丨_ _咖計時 器之該響麟㈣,㈣該間隔時間定時判斷該熱備份啟動控制 暫存器之第零位元之值,以判斷該Dead_計時器之計時功能是 否正常; _ e) 寫入1至該熱備份啟動控制暫存器之第零位元,停止該 man計時器; f) 判斷1是否成功寫入該熱備份啟動控制暫存器之第零位 元5以判斷該Dead man計時器是否成功停止; g) 寫入0至該熱備份啟動控制暫存器之第零位元,重新啟動該 Dead man計時器;以及 h) 當該Dead man計時器之該響應時間到達時,判斷該熱備份 啟動控制暫存器之第零位元之值,以判斷該Dead man計時器是否 可以正常響應。 22 200825720 2. 如申請專利範圍第1項所述d I « Dead man計時器之檢測方法, 其中步驟d)進一步包含: 讀取該熱備份啟動控制暫存器之第零位元之值;以及 • 酬讀取之雜備份雌㈣暫存1之帛雜蚊值是否等 -於0,如果等於,則該Dead man計時器之計時功能正常,否則, 該Dead man計時器之計時功能不正常。 3. 如申請專利範圍第i項所述之細難計時器之檢測方法, 其中步驟h)進一步包含: 讀取該熱備伤啟動控制暫存器之第零位元之值;以及 判斷讀取之該熱備份啟動控制暫存器之第零位元之值是否等 於卜如果等於’則該Dead man計時器能夠正常響應,否則,該 Deadman計時器不能正常響應。 4_ -種多處理器之切換方法,係透過—Dead咖計時器與—熱 :備份啟動控制暫存器在-第一處理器和一第二處理器之間進行自、 動切換,該方法包含以下步驟: 設置該Dead man計時器之一響應時間; . 啟動鱗—處聽,並S人G至該熱備份啟馳制暫存器之 弟零位元’啟動該Dead man計時; 判斷該Dead man計時器之該響應時間是否到達,當該 man計時器之該響應時間到達時,該Deadman計時器發送一控制 訊號;以及 23 200825720 依照該控制訊號,停止該第—處理器,並啟動該第二處理器。 5.如申請專利範圍第4項所述之多處理器之切換方法,其中該控 制訊號係為-Β〇〇Τ_ΝΕΧΤ針腳狀g改變訊號。 人工 6_ -種處理器熱插拔支援方法,係透過_Dead功肋計時器盘一 熱備份啟動控㈣存H來支援處之餘拔,該方法包含以 步驟: al)設置該Dead man計時器之一響應時間; 叫判斷需要進行熱插拔操作之一拔出處理器是否為當前工作 之一主處理器; 叫如杲該拔出處理器不為該主處理器,則停止該拔出處理 器,並對該拔出處理器進行熱插拔操作; dl)否則,寫入〇至該熱備份啟動控制暫存器之第零位元,啟 動該Dead man計時器;以及 el)當該Dead man計時器之_應時間到達時,透過該乃制 man計時綠行處_切換,並停止社處驾,對該主處理哭 進行熱插拔操作。 7·如申請專利範圍第6項所述之處理器熱插拔支援方法,其中步 驟bl)進一步包含: , 獲取用戶輸入之需要進行熱插拔操作之該拔出處理器之 號; ' 獲取當前工作之該主處理器之編號;以及 24 200825720 判斷該拔出處理器之編號是否與該主處理器之編號相同,以 判te/f該拔出處理器是否為該主處理器。 8.如申請專利範圍第6項所述之處理器熱插拔支援方法,其中步 驟el)進一步包含: 當該Deadman計時器之該響應時間到達時,讀取該熱備份啟 動控制暫存器之第零位元之值;以及 當該熱備份啟動控制暫存哭之笛$ # , 之罘夺位兀之值為〇時,執行步 驟M)。 25
TW95145914A 2006-12-07 2006-12-07 Method for testing the dead man timer TW200825720A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW95145914A TW200825720A (en) 2006-12-07 2006-12-07 Method for testing the dead man timer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW95145914A TW200825720A (en) 2006-12-07 2006-12-07 Method for testing the dead man timer

Publications (1)

Publication Number Publication Date
TW200825720A true TW200825720A (en) 2008-06-16

Family

ID=44772072

Family Applications (1)

Application Number Title Priority Date Filing Date
TW95145914A TW200825720A (en) 2006-12-07 2006-12-07 Method for testing the dead man timer

Country Status (1)

Country Link
TW (1) TW200825720A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104820655A (zh) * 2015-05-15 2015-08-05 浪潮电子信息产业股份有限公司 一种基于fpga的cpu热插拔实现方法及系统
TWI561975B (en) * 2015-10-20 2016-12-11 Mitac Computing Technology Corp Method for detecting hot-swap occurrence

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104820655A (zh) * 2015-05-15 2015-08-05 浪潮电子信息产业股份有限公司 一种基于fpga的cpu热插拔实现方法及系统
CN104820655B (zh) * 2015-05-15 2018-11-27 浪潮电子信息产业股份有限公司 一种基于fpga的cpu热插拔实现方法及系统
TWI561975B (en) * 2015-10-20 2016-12-11 Mitac Computing Technology Corp Method for detecting hot-swap occurrence

Similar Documents

Publication Publication Date Title
TWI584196B (zh) 基本輸入輸出系統回復管理系統、電腦程式產品 以及基本輸入輸出系統回復方法
CN106681751B (zh) 统一固件管理系统和管理方法以及计算机可读取介质
KR100951830B1 (ko) 정보 처리 장치, 전원 제어 방법 및 컴퓨터 판독가능한 기록 매체
US7251746B2 (en) Autonomous fail-over to hot-spare processor using SMI
JP2017224272A (ja) ハードウェア障害回復システム
TW201237753A (en) Expedited computer boot system and method
CN108319525A (zh) 开关装置及检测集成电路总线的方法
JP2010086364A (ja) 情報処理装置、動作状態監視装置および方法
WO2015074235A1 (zh) 一种内存数据的迁移方法、计算机和装置
TWI739127B (zh) 提供系統資料之方法、系統及伺服器
US11216053B2 (en) Systems, apparatus, and methods for transitioning between multiple operating states
CN106909479A (zh) 一种开关机测试治具
CN109344104A (zh) 电子设备及信号传输方法
JP2016021215A (ja) 故障診断装置、情報処理装置、故障診断方法、及びプログラム
TWI352281B (en) Method for judging a rebooting action of a compute
TW200825720A (en) Method for testing the dead man timer
CN111858178B (zh) 一种电源启动类型的判断方法、装置、设备及可读介质
CN102467427A (zh) 进入基本输出输入系统设定的方法
KR101494000B1 (ko) 시스템 종료 후 자기진단 수행시스템 및 방법, 그리고 그를이용한 부팅방법
JP2019121338A (ja) 機器ラック及び機器ラックからの状態報告を保証する方法
CN201285545Y (zh) 主机板开机监控装置
TW202223655A (zh) 可自我監視及恢復作業系統運作的電腦系統及方法
TWI327711B (en) Boot-switching apparatus and method for multiprocessor and multi-memory system
TWI354889B (en) Boot test system and method thereof
US20080201605A1 (en) Dead man timer detecting method, multiprocessor switching method and processor hot plug support method