TW200823925A - Logical super block mapping for NAND flash memory - Google Patents

Logical super block mapping for NAND flash memory Download PDF

Info

Publication number
TW200823925A
TW200823925A TW096131717A TW96131717A TW200823925A TW 200823925 A TW200823925 A TW 200823925A TW 096131717 A TW096131717 A TW 096131717A TW 96131717 A TW96131717 A TW 96131717A TW 200823925 A TW200823925 A TW 200823925A
Authority
TW
Taiwan
Prior art keywords
block
physical
flash memory
logical
blocks
Prior art date
Application number
TW096131717A
Other languages
English (en)
Other versions
TWI387975B (zh
Inventor
Menahem Lasser
Ronen Golan
Original Assignee
Sandisk Il Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sandisk Il Ltd filed Critical Sandisk Il Ltd
Publication of TW200823925A publication Critical patent/TW200823925A/zh
Application granted granted Critical
Publication of TWI387975B publication Critical patent/TWI387975B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/14Circuits for erasing electrically, e.g. erase voltage switching circuits
    • G11C16/16Circuits for erasing electrically, e.g. erase voltage switching circuits for erasing blocks, e.g. arrays, words, groups
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/08Address circuits; Decoders; Word-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/76Masking faults in memories by using spares or by reconfiguring using address translation or modifications

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Description

200823925 九、發明說明: 【發明所屬之技術領域】 NAND快閃記憶體用於需要非揮發性之環境,例如個人 電腦及數位相機内。圖1描述先前技術系統1〇,其中主機 12藉由透過控制器16介接讀取、寫入、及抹除快閃記憶體 模組14之資料。可將控制器16及快閃記憶體模組14一起實 施於單一快閃記憶體器件内。或者,可代替將控制器16實 施於駐留在主機12上之軟體内。 在NAND快閃記憶體器件中,抹除操作一般較慢(通常2 耄私),並可顯著降低使用快閃記憶體作為其大量儲存器 之系統的性能。將資料位元組分組成「頁面」,而將資料 頁面分組成「區塊」陣列。從前,一次僅可抹除NAND快 閃§己憶體積體電路(1C)内的一個資料區塊,而因此系統性 能速度有限。 要減少抹除儲存於NAND快閃記憶體内之資料所需的時 間,某些先前技術系統如圖2所示組態其記憶體。此處, 快閃兄憶體模組14a包含多個快閃記憶體積體電路 、I4a2、I4a3、…、i4aN。快閃記憶體IC 14ai之記 憶體區塊係指定為14au、14ai2 ' “a。、…、ΐ4_,快閃 記憶體1C 14七之記憶體區塊係指定為14〜、、 14a23、···、i4a2M,依此類推。 儘管使用記憶體模組(例如快閃記憶體模組14a)之系統ι〇 内無法同時抹除來自相同快閃記憶體1(:之兩個區塊,可同 時抹除來自不同快閃記憶體IC之多個區塊。例如,儘管無 124265.doc 200823925 法同時抹除快閃記憶體IC 14ai之記憶體區塊14aii及 14a12,可同時抹除記憶體區塊I4an、14a21、:[仏31、 、 14aN1。因此快閃記憶體模組14a之組態允許藉由使用多個 快閃記憶體1C代替具有相同記憶體區塊數目的單一快閃士己 憶體1C來同時抹除更多記憶體區塊。 本揭示内容中,術語「同時」與「實質上同時」係同義 5司’其確認不同區塊之抹除週期内的潛在略微偏移。控制 器16可在相差較小數量之時間向區塊傳送抹除命令。然 而,抹除多個區塊之時間週期存在重疊,因此此抹除係視 為同時或實質上同時。 快閃記憶體模組14a之各記憶體區塊具有相關聯位置編 號’其指示區塊在其個別快閃記憶體IC内之實體位置。明 確而言,記憶體區塊14ail、l4ai2、14au、…、14am分別 具有相關聯位置編號1、2、3、…、Μ,記憶體區塊 14an、Man、Han、…、14^『亦分別具有相關聯位置編 號1、2、3、···、Μ,依此類推。 最初製造快閃記憶體1C後,具有位置編號i之記憶體區 塊將位於區塊陣列之開始,具有位置編號2之記憶體區塊 將鄰近圮憶體區塊2,具有位置編號3之記憶體區塊將鄰近 記憶體區塊2,依此類推。因此,記憶體區塊之位置編號 係區塊在其個別快閃記憶體Ic内之實體位置的清楚指示。 然而,若在工廠初步測試期間發現缺陷區塊,修改快閃記 ㈣⑽從用於缺陷區塊之快閃記憶體㈣另一區段替代 保^區塊。因此,具有位置編號2之區塊實體上不會位於 124265.doc 200823925 具有位置編號1及3的區塊之間。然而,校正替代係已知且 不會改變,因此位置編號仍指示區塊在其個別快閃記憶體 1C内的實體位置。 快閃記憶體模組14a之記憶體區塊 14a"、…、14a1M具有實體區塊位址,其用於記憶體管 理。圖3顯示具有針對圖2所示各記憶體區塊指示之實體區 塊位址的快閃記憶體模組14a之表示。顯然,記憶體區塊
C 14a"、14a12、14a13、…、i4a1M分別具有實體區塊位址 U、12、13、…、1M,記憶體區塊 I4a21、14a22、 i4a23、…、i4a2M分別具有實體區塊位址2i、22、 23、…、2M,依此類推。該等實體區塊位址識別快閃記憶 體IC 14a!、14a2、14a3、…、l4aN之「實體區塊」。 當存取(讀取、寫入、…)記憶體模組14a之儲存區域時, 主機12不使用實體區塊位址來參考區塊。相反,主機^使 用「邏輯區塊位址」,其係藉由控制器16映 位址。由於快閃記憶體u儲存單元有時在使二= 有缺陷,邏輯與實體區塊位址間的一對一對應可在快間記 憶體模組14a之壽命期間改變。藉由控制器16執行的映射 轉換相應地改變。但快閃記憶體模組14a之實體區塊的實 體區塊位址不會改變。不同於工廠設定内執行之摔作,釋 放快閃記憶體IC供使⑽,未將個㈣閃記 留區塊替代缺陷區塊。整個壽命中,位置編號保持指示區 塊在其個別快閃記憶體1C内之實體位置。 一種管理記憶體之方法,例如快閃記憶體模組…,係 124265.doc 200823925 形成實體區塊之分離群組,其具有相同相關聯位置編號。 此類群組之各個稱為「超區塊」。作為此一分組之範例, 圖4說明-超區塊14asBi,其包含具有相關聯位置編…之 所有實體區塊。由於超區塊之各實體區塊係來自不同快閃 記憶體1C,可同時抹除超區塊内之各實體區塊。因此,除 限制於-次僅抹&整個快閃記憶體模組内卜個實體區塊 外,如僅使用一個先前技術快閃記憶體1C之情形外,將快 % 閃5己憶體模組分割為多個快閃記憶體1C使主機12藉由指定 超區塊抹除多個資料區塊。 稱後,發展快閃記憶體IC,以便將單一快閃記憶體…分 割為區塊平面(或「區域」),並且可同時抹除各來自不同 平面的夕個區塊。T〇shlba C〇rp〇rati⑽將後一記憶體之範 例作為產品編號TC58NVG3D4CTGI0銷售。圖5說明快閃記 憶體模組丨仆之實體區塊位址,其包含分割為平面ubi、 14b2、14b3、…、l4bN之單一快閃記憶體IC。 對於依此方式分割為平面之快閃記憶體1C,與特定區塊 相關聯之位置編號指示區塊在其個別平面内之實體位置 (與整個1C内相對),並且超區塊由各來自不同平面之多個 實體區塊形成。例如,超區塊14bsBi包含具有相關聯位置 編號1之快閃記憶體模組14b的所有實體區塊。相應地,即 使快閃記憶體模組14b僅具有一個快閃記憶體1(:,將快閃 記憶體1C分割為多個平面使主機12藉由指定超區塊抹除多 個資料區塊。 先前說明使用術語「平面」以識別單—快閃記憶體⑴之 124265.doc 200823925 實體區塊的子集;然 型之快閃記恃+面」亦用於識別較早類 快閃記憶體模心之夂也 杲㈣參考圖4’ 14a3、、】4 各快閃記憶體1c叫、…、 具有N個平面=具考有:面’快嶋體模叫^ 平面,儘管所有;!Γ 憶體模組14b亦具有_ 有千面係早—快閃記憶體IC之部分。若 组具有多個快閃記憶體1c,且快閃記憶體工。具有 二之平面總記憶體模組之平面總數將係各快閃記憶體 田實體區塊變得有缺陷時,快閃記憶體模組之整個超區 塊變得無法運作。圖6a及6b說明具有四個平面14ci、 14c2、14c3及14以之示範性快閃記憶體模組i4c,各平面具 有五個實體區塊’產生總共二十個區塊。四個平面可為單 -積體電路之部分,或者可將其分割在兩個、三個、或四 個積體電路之中。由於平面各具有五個實體區塊,快閃記 憶體模組14c具有五個超區塊Ucsbi、14csb2、14^3、 14CSB4及14CSB5 0 圖6a藉由陰影指示缺陷區塊係具有實體區塊位址3 i、 22、24及44之區塊,其係總記憶體之百分之二十。然而, 由於即使具有一個缺陷實體區塊,整個超區塊即變得無法 運作,總共十二個實體區塊無法使用,其係總記憶體之百 分之60。圖6b藉由陰影在視覺上指示不可用區塊正好明顯 多於缺陷區塊。 當然,圖6a及6b之缺陷區塊的數目及實體區塊位址係缺 124265.doc -10- 200823925 陷實體區塊對可用實體區塊總數之影響的說明性範例。然 而,需要一種方式來增加NAND快閃記憶體内非缺陷實體 區塊的使用,其將實體區塊一起分組成超區塊。 【發明内容】 本發明藉由允許邏輯超區塊在其個別平面内具有不同相 關聯位置編號之實體區塊而實現NAND快閃記憶體之非缺 陷實體區塊的增加使用。本發明可具體化為一種管理快閃
U 記憶體之實體區塊的方法;—種用於管理主機與快閃記憶 體1C間之資料傳輸的快閃記憶體系統;或一種包含用於一 控制器之指令以組織快閃記憶體之實體區塊的機器可讀取 儲存媒體。 本發明之管理快閃記憶體之實體區塊的方法包括提供一 或多個快閃記憶體IC並以—方式定義邏輯超區塊,此一方 式導致邏輯超區塊之至少一個在其個別平面内具有不同相 關聯位置編號的至少兩個實體區塊。各快閃記憶體IC具有 分組成平面之多個實體區塊’以便無法同時抹除來自共同 千面之兩個實體區塊,以及可同時抹除來自不同平面之兩 ::體區塊。實體區塊具有平面内之相關聯位置編號,使 付位置編號指示一區換為盆单而免 超區拔-…[塊在其千面内之實體位置。將邏輯 4疋義心個實體區塊之群組,其具有來自—共同平 面之不超過一個的實 之所有實體區塊。允許同時抹除—超區塊内 本發明之用於管理主機與快閃記憶體 快閃記憶體系統包括快閃t产糾― ’之貝枓傳輸的 括决閃5己十思體模組及控制器。快閃記情 124265.doc -11 · 200823925 體模組可為可攜式資料儲存裝配件之部分’例如一讎快 閃驅動器°控制器亦可為可攜式資料裝配件之部分,或其 可駐留於主機内,例如實施為可由主機執行之軟體。控制 器可運作以藉由定義邏輯超區塊管理快閃記憶體模組與主 機間之資料傳輸。 本發明之機器可讀取儲存媒體包含用於一控制器之指 令’以藉由獲得實體區塊之位置編號及以一方式定義邏輯 超區塊組織快閃記憶體之實體區塊,此一方式導致邏輯超 &塊之至少一個在其個別平面内具有不同相關聯位置編號 之至少兩個實體區塊。 本發明之具體實施例將在下文參考如下概述的附圖詳細 加以說明。 【實施方式】 參考本發日月之具时施例的本詳細說明,將更佳地瞭解 文…並由以下中睛專利範圍定義的本發明。此說明並 非限制申請專利蘇圖 # 乾命’而係提供本發明之範例。首 2明管理主機與快閃記憶體IC間之資料傳輸的快閃記憶 體系統。包括在管理警极 心 隹&理貝枓傳輸時指示控制器之示範性 法的說明。另外提供先前技術之超區塊映射與本發明之 區塊映射的比較。 @ 夂現在參考圖7 ’其說明管理主機與快閃記憶體1C之間之 駟料傳輸的快閃記情_ i 一 H统2G之示範性具體實施例。快閃 體系統20具有快閃記憶體模組24及控制器26。,"a”己 憶體模組20可為可掘斗…欠,丨 1 〇己 為T攜式資料儲存裝配件之部分,例如一 124265.doc -12- 200823925 USB快閃驅動器。控制器26亦可為可 v 褐式負料裝配件之部 分,或其可駐留於主機内。例如, 之邛 J耨由可由主機勃;+ 軟體實施控制器26。 之 快閃記憶體模組24具有一或多個快閃記憶體心 閃記憶體1C具有多個實體區塊,复 供 八係由其實體區塊位址
=12、13、...、45識別。明確而言,此具體實施例中, 實體區塊^、……、,分組成平面叫、%、“ 及244。無法同時抹除來自-共同平面之兩個實體區塊,3 但可同時抹除來自不同平面之兩個實體區塊。實體區塊 13…Μ具有其個別平面内之相關聯位置編 號’使得-位置編號㈣-區塊在其平面内之實體位置。 控制器26可運作以藉由將邏輯超區塊定義為多個實體區 塊之群組來管理快閃記憶體模組24與主機間之資料傳輪, 各邏輯超區塊具有來自-共同平面之不超過一個的實體區 塊,以允許同時抹除一超區塊内之所有實體區塊。然而, 不同於先前技術之超區塊,本發明之邏輯超區塊可具有在 其個別平面内具有不同相關聯位置編號之實體區塊,並且 邏輯超區塊相應地可實現NAND,_閃記龍之非缺 陷實體區塊的更大使用。 控制器26存取機器可讀取儲存媒體,其包含當予以執行 時使控制器執行如本文所述功能的指令。圖8之流程圖3〇 代表可由控制器26執行之一示範性演算法。此演算法將參 考快閃圮憶體模組24加以說明。其中的缺陷實體區塊係實 體區塊31、22、24及44,圖7以陰影來指示。 124265.doc • 13 · 200823925 控制器26藉由獲得與所有實體區塊u、12、13、...、 相關聯之位置編號開始,接著定義實體區塊之初始群組, 各初始群組具有來自共同平面之不超過一個的實體區塊。 [步驟Sl_]將此邏輯應用於快閃記憶體模組24產生初始群 組,例如{11、21、31、41}、{12、22、32、42}、{13、 23 、 33 、 43} 、 {14 、 24 、 34 、 44}及{15 ' 25 、 35 、 45}。 接下來’控制器26決定任何初始群組是否無缺陷區塊。 [步驟S2·]對於無缺陷實體區塊之各初始群組,控制器%將 實體區塊指定為邏輯超區塊。[步驟S3 ]將此邏輯應用於初 始群組,快閃記憶體模組24產生邏輯超群組,例如{13、 23、33、43}及{15、25、35、45卜 接著,控制器26決定是否存在具有缺陷實體區塊之初始 群組。[步驟S4·]當無此類初始群組保留時,演算法結束。 對於將此演算法應用於快閃記憶體模組24之範例,控制 器26決定以下三個此類初始群組保留:(丨丨、2 j3 ^、 41}、{12、、32、42}及{14、、34、44.}。缺陷實體 區塊以底線加以注釋。 對於發現初始群組具有缺陷實體區塊之此類應用,控制 器26選擇此類初始群組之一,然後從該群組選擇缺陷實體 區塊。[步驟S5·]對於本範例,控制器26可選擇初始群組 {11,21,11,41},然後選擇實體區塊31。 接下來,控制器26決定選定實體區塊之平面是否包括尚 未指定為邏輯超區塊之部分的非缺陷實體區塊。[步驟86] 對於本範例,控制器26可識別可用的實體區塊32或實體區 124265.doc -14- 200823925 鬼 右選定缺陷實體區塊之平面無此類實體區塊可用, 演算法結束。 ,於諸如本範例之應用’其中非缺陷實體區塊可用,控 制器26藉由以可用非缺陷實體區塊取代選定缺陷實體區塊 重=定義選定初始群組。[步驟87]對於本範例,控制器^ 可藉由以非缺陷實體區塊32取代缺陷實體區塊31重新定義 選定初始群組。 接著,控制器26決定選定初始群組是否具有另一缺陷實 體區塊。[步驟S8·]當選定初始群組不具有另一缺陷實體區 塊時,控制器26將重新定義之初始群組的實體區塊指定為 邏輯超區塊。[步驟S9·]對於快閃記憶體模組24之本範例, 控制器26可將實體區塊u、21、32及41指定為邏輯超區 塊。對於選定初始群組不具有另一缺陷實體區塊之應用, 程序流程繼續至步驟S6,以決定另一非缺陷實體區塊是否 可用於邏輯超區塊。 步驟S9後,當指定邏輯超區塊時,控制器26決定是否存 在/、有至少一個缺陷實體區塊的另一初始群組。[步驟 s 1 〇·]若不存在此一初始群組,如示範性快閃記憶體模組Μ 之情形,程序流程結束。若存在至少一個此一初始群組, 程序流程繼續至步驟S6,且控制器26重複上述邏輯以決定 是否可指定另一邏輯超區塊。當該演算法結束時,決定邏 輯超區塊,並可實質上同時抹除對應於共同邏輯超區塊之 多個實體區塊。 本發明實現NAND快閃記憶體之非缺陷實體區塊的更大 124265.doc -15- 200823925 使用。上述先前技術中,僅百分之四十之快閃記憶體模組 14c可用於超區塊内。(特定言之,參見圖讣。)然而,緊接 在上之所述具體實施例中,控制器26將相同快閃記憶體模 組之百分之六十指定為可用於邏輯超區塊内。圖9内以圖 形方式顯示可用記憶體内之此增加,虛線指示超區塊。 從圖9了看出,精由允+邏輯超區塊在其個別平面内具 有不同相關聯位置編號之實體區塊,可增加可用記憶體。 對於上述本發明之具體實施例,第三邏輯超區塊具有三個 實體區塊,其具有相關聯位置編號丨(實體區塊U、21及 41),以及一個實體區塊,其具有位置編號2(實體區塊 32) ° 在本發明者之最佳知識中,本具體實施例無法增加 NAND快閃記憶體之容量的唯一情況係:(1)當具有缺陷區 塊之實體區塊的每一初始群組具有相同平面内之缺陷區塊 時,以及(2)當實體區塊之初始群組根本無缺陷實體區塊 時。兩種情況均很罕見。僅在該等情況中,記憶體之所有 邏輯超區塊各具有相同相關聯位置編號之所有實體區塊。 然而,若將所揭示之具體實施例應用於此一情況,相同數 里之圮憶體可供使用,而非較少記憶體可供使用。即,預 計本具體實施例之實施方案無提供比使用上述先前技術所 提供者更少的記憶體之風險。 圖10說明本發明之替代具體實施例,其中流程圖32代表 可由控制器執行之另一演算法,以增加NAND快閃記憶體 之使用至超過先前技術演算法之使用。控制器藉由決定快 124265.doc -16 - 200823925 :記憶體之各平面是否包括至少一個尚未指定為邏輯超區 鬼之部分的非缺陷實體區塊而開始]步驟Sl ]若—或多個 平面不具有可用非缺陷超區塊,決定為否,而演算法钍 束。 、口 右步驟si之決定為是,即若快閃記憶體之各平面包括至 少-個可用區塊,控制器從各平面選擇此類可用區塊之 一。[步驟S2.]接著,將選定區塊指定為新邏輯超區塊。 [步驟S3·] 接下來,程序流程繼續至步驟81,且控制器再次決定快 閃圮憶體模組之各平面是否包括i少一個尚未指定為邏輯 超區塊之部分的非缺陷實體區塊。重複此程序,直至至少 個平面不包括尚未指定給一邏輯超區塊之一非缺陷實體 G鬼 ^該》貝算法結束時,決定邏輯超區塊,並可實質上 同時抹除對應於共同邏輯超區塊之多個實體區塊。 如同圖8内所代表之具體實施例,本具體實施例實現 NAND快閃記憶體之非缺陷實體區塊的更大使用。藉由允 許邏輯超區塊具有不同相關聯位置編號之實體區塊,可增 加可用記憶體。 已說明本發明之示範性具體實施例,應明白熟習此項技 術人士可容易地發現各種替代、修改及改良。所揭示本發 明之替代、修改及改良,儘管上文未明確說明,仍旨在且 暗示屬於本發明之精神及範疇内。相應地,前述說明僅係 說明性;本發明僅由以下申請專利範圍及其等效範圍限制 及定義。 124265.doc -17- 200823925 【圖式簡單說明】 本發明將在以下隨附申請專利範圍加以說明,其係結合 隨附說明來閱讀,包括以下圖式,其中: 圖1說明先前技術記憶體管理系統; 圖2描述先前技術快閃記憶體模組,其可用於圖丨之系統 内; 圖3代表圖2之先前技術快閃記憶體模組,其針對各記憶 體區塊指示實體區塊位址; 圖4顯示圖3之實體區塊對超區塊之先前技術分組; 圖5顯示從具有多個平面的單一快閃記憶體模組之實體 區塊分組的先前技術超區塊; 圖6a及6b說明缺陷實體區塊對先前技術超區塊之效應; 圖7說明依據本發明之一項具體實施例的快閃記憶體系 統; 圖8 &供一流程圖’其代表依據本發明之一項具體實施 例的演算法; 圖9提供使用先前技術之記憶體管理與圖8代表之具體實 施例的記憶體管理之結果比較;以及 圖10提供一流程圖,其代表依據本發明之替代具體實施 例的演算法。 【主要元件符號說明】 1〇 先前技術系統 11、12、13、…、45 實體區塊 12 主機 124265.doc • 18- 200823925 14 快閃記憶體模組 14a 快閃記憶體模組 14ai、14a2、14a3、...14aN 快閃記憶體積體電路 14 a i!、14 a丨2、14 a 13、 記憶體區塊
…、14aiM 14a2i、14&22、14a23、…、 吕己憶體區塊 記憶體區塊 記憶體區塊 超區塊 快閃記憶體模組 平面 超區塊 快閃記憶體模組 平面 平面 平面 平面 超區塊 超區塊 超區塊 超區塊 超區塊
14a2M 14a3i 14aNi 14asBi 14b 141^、14b2、14b3、·.·、
14bN 14bsB l 14c 14ci 14c2 14c3 14c4 14csbi 14〇sB2 14csb3 14〇sB4 14csb5 124265.doc -19- 200823925 16 控制器 20 快閃記憶體系統/快閃記憶 體模組 21 實體區塊 22 實體區塊 24 快閃記憶體模組/實體區塊 24! 平面 242 平面 243 平面 244 平面 26 控制器 31 實體區塊 32 實體區塊 34 實體區塊 41 實體區塊 44 實體區塊 124265.doc •20-

Claims (1)

  1. 200823925 十、申請專利範固: ^ =理快閃記憶體之實體區塊的方法,該方法包含: 有夕:^個快閃記憶體1 c ’使得各快閃記憶體IC呈 ^個實體區塊,該等實體區塊係分組成平面,A 矛、來自一共同平面之兩個實體區塊,以及其中 塊::抹除來自不同平面之兩個實體區塊,該等實體區 1、該等平面内之相關聯位置編號,使得一位置編號 示區塊在其平面内之實體位置;以及 ^邏輯超區塊定義為多個實體區塊之群組,該等邏輯 ^+區塊之各個具有來自一共同平面之不超過一個的實體 區塊,以允許同時抹除一超區塊内之所有實體區塊, 其中該等邏輯超區塊之至少一個具有至少兩個實體區 塊,其個別平面内具有不同相關聯位置編號。 2·如叫求項丨之方法,其中藉由實施以下程序定義該等邏 輯超區塊: 定義實體區塊之初始群組,該等初始群組之各個具有 來自 共同平面之不超過一個的實體區塊; 對於不具有缺陷實體區塊之各初始群組,將此一初始 群、、且之5亥荨實體區塊指定為一邏輯超區塊;以及 對於具有至少一個缺陷實體區塊之各初始群組: 對於該初始群組内之各缺陷實體區塊,當該缺陷實體 區塊之該平面包括尚未指定為一邏輯超區塊之部分的一 非缺陷實體區塊時,藉由以該非缺陷及尚未指定實體區 塊取代該缺陷實體區塊重新定義該實體區塊初始群組; 124265.doc 200823925 以及 在針對該初始群組内之各缺陷區塊發生該取代後 該重新定義群組之該等實體區塊指定為—邏輯超區塊。 3. 如請求項1之方法’其中藉由實施以下程序定義該等邏 輯超區塊: < Γ、 當各平面包括尚未指定為一邏輯超區塊之部分的至少 一個非缺陷實體區塊時,將來自各平面之料尚未指定 非缺陷實體區塊之—指定為—新邏輯超區塊;以及 重複該指定,直至至少-個平面不包括尚未指定給— 邏輯超區塊之一非缺陷實體區塊。 4. 如請求項1之方法,其進一步包含: 實質上同時抹除對應於一共同邏輯超區塊之多個實體 區塊。 5. 用於g理±機與快閃記憶體IC間之資料傳輸的快 閃記憶體系統,該快閃記憶體系統包含: 、 一快閃記憶體模組,其具有—或多個快閃記憶體I 各快閃記憶體IC具有多個實體區塊,該等實體區塊係分 、’且成平面’以便無法同時抹除來自__共同平面之兩個實 體區塊,以及可同時抹除來自不同平面之兩個實體區 塊:該等實體區塊具有該等平面内之相關聯位置編號, 使侍-位置編號指示—區塊在其平面内之實體位置; —控制器,其可運作以藉由將邏輯超區塊定義為多個 實體區塊之群組來管理該快閃記憶體模組與該主機間之 資料傳輸’該等邏輯超區塊之各個具有來自—共同平面 124265.doc 之不超過一個的實體區塊, 之所有實體區塊, 允許同時抹除一超區塊内 其中該等邏輯超區塊之至少 塊,其個別平面内個具有至少兩個實體區 6. 如請求m 關聯位置編號。 尺項5之快閃記憶體 運作以實皙μ n + /、中該控制器進一步可 貫貝上同時抹除對應於一丘 實體區塊。 /、问邏輯超區塊之多個 7. 如請求項5之快閃記憶體系 及該押flJ ¥ & ' 八中該快閃記憶體模組 “請= 攜式資料儲存裝配件之部分。 月求項7之快閃記憶體系姑 裝配件係―咖快閃驅動器、/ 可攜式資料儲存 係一月:::之,閃記憶體系統,其中該快閃記憶體模組 ^^式資料儲存裝配件之部分,而該控制器駐留於 一月长項9之快閃記憶體系統,其中藉由可由該主機執 行之軟體實施該控制器。 月求項9之快閃記憶體系統,其中該可攜式資料儲 裝配件係一 USB快閃驅動器。 —月求項5之快閃記憶體系統,其中該控制器可運作以 藉由實施以下程序定義該等邏輯超區塊: 定義實體區塊之初始群組,該等初始群組之各個具有 來自一共同平面之不超過一個的實體區塊; 對於不具有缺陷實體區塊之各初始群組,將此一初如 群組之該等實體區塊指定為一邏輯超區塊;以及 124265.doc 200823925 對於具有至少一個缺陷實體區塊之各初始群組: 對於該初始群組内之各缺陷實體區塊,當該缺陷實體 區塊之該平面包括尚未指定為一邏輯超區塊之部分的一 非缺陷實體區塊時,藉由以該非缺陷及尚未指定實體區 塊取代該缺陷實體區塊重新定義該實體區塊初始群組; 以及 ^ 在針對該初始群組内之各缺陷區塊發生該取代後,將 該重新定義縣之該等實體區塊指定為一邏輯超區塊。 1 3.如„月求項5之快閃記憶體系統,其中該控制器可運作以 藉由實施以下程序定義該等邏輯超區塊: 备各平面包括尚未指定為一邏輯超區塊之部分的至少 -個非缺陷實體區塊時’將來自各平面之該等尚未护二 非缺陷實體區塊之一指定為一新邏輯超區塊;以及S 重複該指定’直至至少―個平面不包括尚未指定給一 邏輯超區塊之一非缺陷實體區塊。 14·-種機器可讀取儲存媒體,其包含用於一控制器之指令 =且織快閃記憶體之實體區塊’該快閃記憶體具有一或 固:閃記憶體IC,各快閃記憶體以有多個實體區 自:實體區塊係分組成平面,以便無法同時抹除來 同^ 實體£塊,以及可同時抹除來自不 之相p之兩個實體區塊,該等實體區塊具有該等平面内 面内之實體位置,…予以—區塊在其平 器執行以下功能:田予細夺該等指令使該控制 124265.doc 200823925 將邏輯超區塊定義為多個實體區塊之群組,該等邏輯 超區塊之各個具有來自—共同平面之不超過—個的實體 區塊,以允許同時抹除一超區塊内之所有實體區塊,該 等邏輯超區塊之至少一個具有至少兩個實體區塊,其個 別平面内具有不同相關聯位置編號;以及 實質上同時抹除對應於一共同邏輯超區塊之多個實體 區塊。 15·如請求項14之機器可讀取儲存媒體,其中用於定義該等 邏輯超區塊之該等指令包括以下各項: 定義實體區塊之初始群組,該等初始群組之各個具有 來自一共同平面之不超過一個的實體區塊; 對於不具有缺陷實體區塊之各初始群組,將此一初始 群組之該專實體區塊指定為一邏輯超區塊;以及 對於具有至少一個缺陷實體區塊之各初始群組: 對於該初始群組内之各缺陷實體區塊,當該缺陷實體 區塊之该平面包括尚未指定為一邏輯超區塊之部分的一 非缺陷實體區塊時,藉由以該非缺陷及尚未指定實體區 塊取代該缺陷實體區塊重新定義該實體區塊初始群組,· 以及 若針對該初始群組内之各缺陷區塊發生該取代,將該 重新定義群組之該等實體區塊指定為一邏輯超區塊。 16.如請求項14之機器可讀取儲存媒體,其中用於定義該等 邏輯超區塊之該等指令包括以下各項: 當各平面包括尚未指定為一邏輯超區塊之部分的至少 124265.doc 200823925 一個非缺陷實體區塊時,將來自各平面之該等尚未指定 非缺陷實體區塊之一指定為一新邏輯超區塊;以及 重複該指定,直至至少一個平面不包括尚未指定給一 邏輯超區塊之一非缺陷實體區塊。 124265.doc
TW096131717A 2006-08-28 2007-08-27 用於nand快閃記憶體之邏輯超區塊映射 TWI387975B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US82366106P 2006-08-28 2006-08-28
US11/704,289 US20080052446A1 (en) 2006-08-28 2007-02-09 Logical super block mapping for NAND flash memory

Publications (2)

Publication Number Publication Date
TW200823925A true TW200823925A (en) 2008-06-01
TWI387975B TWI387975B (zh) 2013-03-01

Family

ID=39136365

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096131717A TWI387975B (zh) 2006-08-28 2007-08-27 用於nand快閃記憶體之邏輯超區塊映射

Country Status (4)

Country Link
US (1) US20080052446A1 (zh)
KR (1) KR20090056966A (zh)
TW (1) TWI387975B (zh)
WO (1) WO2008026204A2 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109426447A (zh) * 2017-08-28 2019-03-05 慧荣科技股份有限公司 用以优化数据储存装置的数据储存方法及其数据储存装置
CN109902039A (zh) * 2017-12-08 2019-06-18 旺宏电子股份有限公司 存储器控制器、存储器系统及于一存储器中管理数据配置的方法

Families Citing this family (218)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9286198B2 (en) 2005-04-21 2016-03-15 Violin Memory Method and system for storage of data in non-volatile media
US8200887B2 (en) 2007-03-29 2012-06-12 Violin Memory, Inc. Memory management system and method
US9384818B2 (en) 2005-04-21 2016-07-05 Violin Memory Memory power management
US8452929B2 (en) * 2005-04-21 2013-05-28 Violin Memory Inc. Method and system for storage of data in non-volatile media
US8239735B2 (en) 2006-05-12 2012-08-07 Apple Inc. Memory Device with adaptive capacity
WO2007132457A2 (en) 2006-05-12 2007-11-22 Anobit Technologies Ltd. Combined distortion estimation and error correction coding for memory devices
CN103280239B (zh) 2006-05-12 2016-04-06 苹果公司 存储设备中的失真估计和消除
WO2008026203A2 (en) 2006-08-27 2008-03-06 Anobit Technologies Estimation of non-linear distortion in memory devices
US8028186B2 (en) 2006-10-23 2011-09-27 Violin Memory, Inc. Skew management in an interconnection system
WO2008053472A2 (en) 2006-10-30 2008-05-08 Anobit Technologies Ltd. Reading memory cells using multiple thresholds
KR100784007B1 (ko) * 2006-10-31 2007-12-10 주식회사 하이닉스반도체 비휘발성 메모리 장치 및 그 소거 방법
US7924648B2 (en) * 2006-11-28 2011-04-12 Anobit Technologies Ltd. Memory power and performance management
US8151163B2 (en) 2006-12-03 2012-04-03 Anobit Technologies Ltd. Automatic defect management in memory devices
US8151166B2 (en) 2007-01-24 2012-04-03 Anobit Technologies Ltd. Reduction of back pattern dependency effects in memory devices
WO2008111058A2 (en) 2007-03-12 2008-09-18 Anobit Technologies Ltd. Adaptive estimation of memory cell read thresholds
US11010076B2 (en) 2007-03-29 2021-05-18 Violin Systems Llc Memory system with multiple striping of raid groups and method for performing the same
US9632870B2 (en) 2007-03-29 2017-04-25 Violin Memory, Inc. Memory system with multiple striping of raid groups and method for performing the same
US8001320B2 (en) 2007-04-22 2011-08-16 Anobit Technologies Ltd. Command interface for memory devices
US8234545B2 (en) 2007-05-12 2012-07-31 Apple Inc. Data storage with incremental redundancy
WO2008139441A2 (en) 2007-05-12 2008-11-20 Anobit Technologies Ltd. Memory device with internal signal processing unit
US7925936B1 (en) 2007-07-13 2011-04-12 Anobit Technologies Ltd. Memory device with non-uniform programming levels
US8259497B2 (en) 2007-08-06 2012-09-04 Apple Inc. Programming schemes for multi-level analog memory cells
KR20090021476A (ko) * 2007-08-27 2009-03-04 삼성전자주식회사 메모리 셀 어레이, 이를 포함하는 비휘발성 메모리 장치 및메모리 셀 어레이 구성 방법
KR101399549B1 (ko) * 2007-09-04 2014-05-28 삼성전자주식회사 반도체 메모리 장치 및 그것의 블록 관리 방법
US8174905B2 (en) 2007-09-19 2012-05-08 Anobit Technologies Ltd. Programming orders for reducing distortion in arrays of multi-level analog memory cells
US8000141B1 (en) 2007-10-19 2011-08-16 Anobit Technologies Ltd. Compensation for voltage drifts in analog memory cells
WO2009050703A2 (en) 2007-10-19 2009-04-23 Anobit Technologies Data storage in analog memory cell arrays having erase failures
US8068360B2 (en) 2007-10-19 2011-11-29 Anobit Technologies Ltd. Reading analog memory cells using built-in multi-threshold commands
KR101509836B1 (ko) 2007-11-13 2015-04-06 애플 인크. 멀티 유닛 메모리 디바이스에서의 메모리 유닛의 최적화된 선택
US8225181B2 (en) 2007-11-30 2012-07-17 Apple Inc. Efficient re-read operations from memory devices
US8209588B2 (en) 2007-12-12 2012-06-26 Anobit Technologies Ltd. Efficient interference cancellation in analog memory cell arrays
US8762620B2 (en) 2007-12-27 2014-06-24 Sandisk Enterprise Ip Llc Multiprocessor storage controller
US8085586B2 (en) 2007-12-27 2011-12-27 Anobit Technologies Ltd. Wear level estimation in analog memory cells
TW200931425A (en) * 2008-01-11 2009-07-16 Phison Electronics Corp Method for managing flash memory blocks and controller using the same
US8156398B2 (en) 2008-02-05 2012-04-10 Anobit Technologies Ltd. Parameter estimation based on error correction code parity check equations
US7924587B2 (en) * 2008-02-21 2011-04-12 Anobit Technologies Ltd. Programming of analog memory cells using a single programming pulse per state transition
US8230300B2 (en) 2008-03-07 2012-07-24 Apple Inc. Efficient readout from analog memory cells using data compression
US8400858B2 (en) 2008-03-18 2013-03-19 Apple Inc. Memory device with reduced sense time readout
US8059457B2 (en) 2008-03-18 2011-11-15 Anobit Technologies Ltd. Memory device with multiple-accuracy read commands
US7924613B1 (en) 2008-08-05 2011-04-12 Anobit Technologies Ltd. Data storage in analog memory cells with protection against programming interruption
US8498151B1 (en) 2008-08-05 2013-07-30 Apple Inc. Data storage in analog memory cells using modified pass voltages
US8169825B1 (en) 2008-09-02 2012-05-01 Anobit Technologies Ltd. Reliable data storage in analog memory cells subjected to long retention periods
US8949684B1 (en) 2008-09-02 2015-02-03 Apple Inc. Segmented data storage
US8482978B1 (en) 2008-09-14 2013-07-09 Apple Inc. Estimation of memory cell read thresholds by sampling inside programming level distribution intervals
US8000135B1 (en) 2008-09-14 2011-08-16 Anobit Technologies Ltd. Estimation of memory cell read thresholds by sampling inside programming level distribution intervals
US8239734B1 (en) 2008-10-15 2012-08-07 Apple Inc. Efficient data storage in storage device arrays
US8713330B1 (en) 2008-10-30 2014-04-29 Apple Inc. Data scrambling in memory devices
US8208304B2 (en) 2008-11-16 2012-06-26 Anobit Technologies Ltd. Storage at M bits/cell density in N bits/cell analog memory cell devices, M>N
US8248831B2 (en) 2008-12-31 2012-08-21 Apple Inc. Rejuvenation of analog memory cells
US8397131B1 (en) 2008-12-31 2013-03-12 Apple Inc. Efficient readout schemes for analog memory cell devices
US8924661B1 (en) 2009-01-18 2014-12-30 Apple Inc. Memory system including a controller and processors associated with memory devices
US8228701B2 (en) 2009-03-01 2012-07-24 Apple Inc. Selective activation of programming schemes in analog memory cell arrays
US8239614B2 (en) 2009-03-04 2012-08-07 Micron Technology, Inc. Memory super block allocation
US8095765B2 (en) * 2009-03-04 2012-01-10 Micron Technology, Inc. Memory block management
US8832354B2 (en) 2009-03-25 2014-09-09 Apple Inc. Use of host system resources by memory controller
US8259506B1 (en) 2009-03-25 2012-09-04 Apple Inc. Database of memory read thresholds
US8238157B1 (en) 2009-04-12 2012-08-07 Apple Inc. Selective re-programming of analog memory cells
US8166258B2 (en) * 2009-07-24 2012-04-24 Lsi Corporation Skip operations for solid state disks
US9063561B2 (en) * 2009-05-06 2015-06-23 Avago Technologies General Ip (Singapore) Pte. Ltd. Direct memory access for loopback transfers in a media controller architecture
US8321639B2 (en) * 2009-12-30 2012-11-27 Lsi Corporation Command tracking for direct access block storage devices
US20100306451A1 (en) * 2009-06-01 2010-12-02 Joshua Johnson Architecture for nand flash constraint enforcement
US8219776B2 (en) * 2009-09-23 2012-07-10 Lsi Corporation Logical-to-physical address translation for solid state disks
US8555141B2 (en) * 2009-06-04 2013-10-08 Lsi Corporation Flash memory organization
US8516264B2 (en) * 2009-10-09 2013-08-20 Lsi Corporation Interlocking plain text passwords to data encryption keys
US8245112B2 (en) * 2009-06-04 2012-08-14 Lsi Corporation Flash memory organization
CN102576330B (zh) 2009-06-12 2015-01-28 提琴存储器公司 具有持久化无用单元收集机制的存储系统
US8479080B1 (en) 2009-07-12 2013-07-02 Apple Inc. Adaptive over-provisioning in memory systems
US8683456B2 (en) * 2009-07-13 2014-03-25 Apple Inc. Test partitioning for a non-volatile memory
US20110035540A1 (en) * 2009-08-10 2011-02-10 Adtron, Inc. Flash blade system architecture and method
US8495465B1 (en) 2009-10-15 2013-07-23 Apple Inc. Error correction coding over multiple memory pages
US8677054B1 (en) 2009-12-16 2014-03-18 Apple Inc. Memory management schemes for non-volatile memory devices
US8694814B1 (en) 2010-01-10 2014-04-08 Apple Inc. Reuse of host hibernation storage space by memory controller
US8572311B1 (en) 2010-01-11 2013-10-29 Apple Inc. Redundant data storage in multi-die memory systems
US8365041B2 (en) 2010-03-17 2013-01-29 Sandisk Enterprise Ip Llc MLC self-raid flash data protection scheme
US8645776B2 (en) * 2010-03-24 2014-02-04 Apple Inc. Run-time testing of memory locations in a non-volatile memory
US8650446B2 (en) * 2010-03-24 2014-02-11 Apple Inc. Management of a non-volatile memory based on test quality
US8694853B1 (en) 2010-05-04 2014-04-08 Apple Inc. Read commands for reading interfering memory cells
US8411519B2 (en) * 2010-06-04 2013-04-02 Apple Inc. Selective retirement of blocks
US8572423B1 (en) 2010-06-22 2013-10-29 Apple Inc. Reducing peak current in memory systems
US8595591B1 (en) 2010-07-11 2013-11-26 Apple Inc. Interference-aware assignment of programming levels in analog memory cells
US8751903B2 (en) 2010-07-26 2014-06-10 Apple Inc. Methods and systems for monitoring write operations of non-volatile memory
US9104580B1 (en) 2010-07-27 2015-08-11 Apple Inc. Cache memory for hybrid disk drives
US8767459B1 (en) 2010-07-31 2014-07-01 Apple Inc. Data storage in analog memory cells across word lines using a non-integer number of bits per cell
US8856475B1 (en) 2010-08-01 2014-10-07 Apple Inc. Efficient selection of memory blocks for compaction
US8694854B1 (en) 2010-08-17 2014-04-08 Apple Inc. Read threshold setting based on soft readout statistics
US9021181B1 (en) 2010-09-27 2015-04-28 Apple Inc. Memory management for unifying memory cell conditions by using maximum time intervals
US8909851B2 (en) 2011-02-08 2014-12-09 SMART Storage Systems, Inc. Storage control system with change logging mechanism and method of operation thereof
US8935466B2 (en) 2011-03-28 2015-01-13 SMART Storage Systems, Inc. Data storage system with non-volatile memory and method of operation thereof
US8909982B2 (en) 2011-06-19 2014-12-09 Sandisk Enterprise Ip Llc System and method for detecting copyback programming problems
US8910020B2 (en) 2011-06-19 2014-12-09 Sandisk Enterprise Ip Llc Intelligent bit recovery for flash memory
US9098399B2 (en) 2011-08-31 2015-08-04 SMART Storage Systems, Inc. Electronic system with storage management mechanism and method of operation thereof
US9063844B2 (en) 2011-09-02 2015-06-23 SMART Storage Systems, Inc. Non-volatile memory management system with time measure mechanism and method of operation thereof
US9021319B2 (en) 2011-09-02 2015-04-28 SMART Storage Systems, Inc. Non-volatile memory management system with load leveling and method of operation thereof
US9021231B2 (en) 2011-09-02 2015-04-28 SMART Storage Systems, Inc. Storage control system with write amplification control mechanism and method of operation thereof
US8793543B2 (en) 2011-11-07 2014-07-29 Sandisk Enterprise Ip Llc Adaptive read comparison signal generation for memory systems
US9048876B2 (en) 2011-11-18 2015-06-02 Sandisk Enterprise Ip Llc Systems, methods and devices for multi-tiered error correction
US8924815B2 (en) 2011-11-18 2014-12-30 Sandisk Enterprise Ip Llc Systems, methods and devices for decoding codewords having multiple parity segments
US8954822B2 (en) 2011-11-18 2015-02-10 Sandisk Enterprise Ip Llc Data encoder and decoder using memory-specific parity-check matrix
US9239781B2 (en) * 2012-02-07 2016-01-19 SMART Storage Systems, Inc. Storage control system with erase block mechanism and method of operation thereof
US9298252B2 (en) 2012-04-17 2016-03-29 SMART Storage Systems, Inc. Storage control system with power down mechanism and method of operation thereof
US9355929B2 (en) 2012-04-25 2016-05-31 Sandisk Technologies Inc. Data storage based upon temperature considerations
US8949689B2 (en) 2012-06-11 2015-02-03 SMART Storage Systems, Inc. Storage control system with data management mechanism and method of operation thereof
US9699263B1 (en) 2012-08-17 2017-07-04 Sandisk Technologies Llc. Automatic read and write acceleration of data accessed by virtual machines
US9671962B2 (en) 2012-11-30 2017-06-06 Sandisk Technologies Llc Storage control system with data management mechanism of parity and method of operation thereof
US9501398B2 (en) 2012-12-26 2016-11-22 Sandisk Technologies Llc Persistent storage device with NVRAM for staging writes
US9239751B1 (en) 2012-12-27 2016-01-19 Sandisk Enterprise Ip Llc Compressing data from multiple reads for error control management in memory systems
US9612948B2 (en) 2012-12-27 2017-04-04 Sandisk Technologies Llc Reads and writes between a contiguous data block and noncontiguous sets of logical address blocks in a persistent storage device
US9454420B1 (en) 2012-12-31 2016-09-27 Sandisk Technologies Llc Method and system of reading threshold voltage equalization
US9003264B1 (en) 2012-12-31 2015-04-07 Sandisk Enterprise Ip Llc Systems, methods, and devices for multi-dimensional flash RAID data protection
US9123445B2 (en) 2013-01-22 2015-09-01 SMART Storage Systems, Inc. Storage control system with data management mechanism and method of operation thereof
US10445229B1 (en) * 2013-01-28 2019-10-15 Radian Memory Systems, Inc. Memory controller with at least one address segment defined for which data is striped across flash memory dies, with a common address offset being used to obtain physical addresses for the data in each of the dies
US9214965B2 (en) 2013-02-20 2015-12-15 Sandisk Enterprise Ip Llc Method and system for improving data integrity in non-volatile storage
US9329928B2 (en) 2013-02-20 2016-05-03 Sandisk Enterprise IP LLC. Bandwidth optimization in a non-volatile memory system
US9183137B2 (en) 2013-02-27 2015-11-10 SMART Storage Systems, Inc. Storage control system with data management mechanism and method of operation thereof
US9470720B2 (en) 2013-03-08 2016-10-18 Sandisk Technologies Llc Test system with localized heating and method of manufacture thereof
US9870830B1 (en) 2013-03-14 2018-01-16 Sandisk Technologies Llc Optimal multilevel sensing for reading data from a storage medium
US9136877B1 (en) 2013-03-15 2015-09-15 Sandisk Enterprise Ip Llc Syndrome layered decoding for LDPC codes
US9009576B1 (en) 2013-03-15 2015-04-14 Sandisk Enterprise Ip Llc Adaptive LLR based on syndrome weight
US9236886B1 (en) 2013-03-15 2016-01-12 Sandisk Enterprise Ip Llc Universal and reconfigurable QC-LDPC encoder
US9367246B2 (en) 2013-03-15 2016-06-14 Sandisk Technologies Inc. Performance optimization of data transfer for soft information generation
US9092350B1 (en) 2013-03-15 2015-07-28 Sandisk Enterprise Ip Llc Detection and handling of unbalanced errors in interleaved codewords
US9244763B1 (en) 2013-03-15 2016-01-26 Sandisk Enterprise Ip Llc System and method for updating a reading threshold voltage based on symbol transition information
US9043780B2 (en) 2013-03-27 2015-05-26 SMART Storage Systems, Inc. Electronic system with system modification control mechanism and method of operation thereof
US10049037B2 (en) 2013-04-05 2018-08-14 Sandisk Enterprise Ip Llc Data management in a storage system
US9170941B2 (en) 2013-04-05 2015-10-27 Sandisk Enterprises IP LLC Data hardening in a storage system
US9543025B2 (en) 2013-04-11 2017-01-10 Sandisk Technologies Llc Storage control system with power-off time estimation mechanism and method of operation thereof
US10546648B2 (en) 2013-04-12 2020-01-28 Sandisk Technologies Llc Storage control system with data management mechanism and method of operation thereof
US9552382B2 (en) 2013-04-23 2017-01-24 Exablox Corporation Reference counter integrity checking
US9159437B2 (en) 2013-06-11 2015-10-13 Sandisk Enterprise IP LLC. Device and method for resolving an LM flag issue
JP2016526717A (ja) 2013-06-12 2016-09-05 エグザブロックス・コーポレーション ハイブリッドガベージコレクション
US9898056B2 (en) 2013-06-19 2018-02-20 Sandisk Technologies Llc Electronic assembly with thermal channel and method of manufacture thereof
US9313874B2 (en) 2013-06-19 2016-04-12 SMART Storage Systems, Inc. Electronic system with heat extraction and method of manufacture thereof
US9367353B1 (en) 2013-06-25 2016-06-14 Sandisk Technologies Inc. Storage control system with power throttling mechanism and method of operation thereof
US9244519B1 (en) 2013-06-25 2016-01-26 Smart Storage Systems. Inc. Storage system with data transfer rate adjustment for power throttling
US9934242B2 (en) 2013-07-10 2018-04-03 Exablox Corporation Replication of data between mirrored data sites
US9043517B1 (en) 2013-07-25 2015-05-26 Sandisk Enterprise Ip Llc Multipass programming in buffers implemented in non-volatile data storage systems
US9384126B1 (en) 2013-07-25 2016-07-05 Sandisk Technologies Inc. Methods and systems to avoid false negative results in bloom filters implemented in non-volatile data storage systems
US9524235B1 (en) 2013-07-25 2016-12-20 Sandisk Technologies Llc Local hash value generation in non-volatile data storage systems
US9146850B2 (en) 2013-08-01 2015-09-29 SMART Storage Systems, Inc. Data storage system with dynamic read threshold mechanism and method of operation thereof
US9431113B2 (en) 2013-08-07 2016-08-30 Sandisk Technologies Llc Data storage system with dynamic erase block grouping mechanism and method of operation thereof
US9361222B2 (en) 2013-08-07 2016-06-07 SMART Storage Systems, Inc. Electronic system with storage drive life estimation mechanism and method of operation thereof
US9448946B2 (en) 2013-08-07 2016-09-20 Sandisk Technologies Llc Data storage system with stale data mechanism and method of operation thereof
US10073982B2 (en) * 2013-08-15 2018-09-11 Renesas Electronics Corporation Semiconductor device
US9639463B1 (en) 2013-08-26 2017-05-02 Sandisk Technologies Llc Heuristic aware garbage collection scheme in storage systems
US9361221B1 (en) 2013-08-26 2016-06-07 Sandisk Technologies Inc. Write amplification reduction through reliable writes during garbage collection
US9442670B2 (en) 2013-09-03 2016-09-13 Sandisk Technologies Llc Method and system for rebalancing data stored in flash memory devices
US9519577B2 (en) 2013-09-03 2016-12-13 Sandisk Technologies Llc Method and system for migrating data between flash memory devices
US9158349B2 (en) 2013-10-04 2015-10-13 Sandisk Enterprise Ip Llc System and method for heat dissipation
US9323637B2 (en) 2013-10-07 2016-04-26 Sandisk Enterprise Ip Llc Power sequencing and data hardening architecture
US10248556B2 (en) * 2013-10-16 2019-04-02 Exablox Corporation Forward-only paged data storage management where virtual cursor moves in only one direction from header of a session to data field of the session
US9298608B2 (en) 2013-10-18 2016-03-29 Sandisk Enterprise Ip Llc Biasing for wear leveling in storage systems
US9442662B2 (en) 2013-10-18 2016-09-13 Sandisk Technologies Llc Device and method for managing die groups
US9436831B2 (en) 2013-10-30 2016-09-06 Sandisk Technologies Llc Secure erase in a memory device
US9263156B2 (en) 2013-11-07 2016-02-16 Sandisk Enterprise Ip Llc System and method for adjusting trip points within a storage device
US9244785B2 (en) 2013-11-13 2016-01-26 Sandisk Enterprise Ip Llc Simulated power failure and data hardening
US9152555B2 (en) 2013-11-15 2015-10-06 Sandisk Enterprise IP LLC. Data management with modular erase in a data storage system
US9703816B2 (en) 2013-11-19 2017-07-11 Sandisk Technologies Llc Method and system for forward reference logging in a persistent datastore
US9520197B2 (en) 2013-11-22 2016-12-13 Sandisk Technologies Llc Adaptive erase of a storage device
US9520162B2 (en) 2013-11-27 2016-12-13 Sandisk Technologies Llc DIMM device controller supervisor
US9280429B2 (en) 2013-11-27 2016-03-08 Sandisk Enterprise Ip Llc Power fail latching based on monitoring multiple power supply voltages in a storage device
US9122636B2 (en) 2013-11-27 2015-09-01 Sandisk Enterprise Ip Llc Hard power fail architecture
US9582058B2 (en) 2013-11-29 2017-02-28 Sandisk Technologies Llc Power inrush management of storage devices
US9250676B2 (en) 2013-11-29 2016-02-02 Sandisk Enterprise Ip Llc Power failure architecture and verification
US9092370B2 (en) 2013-12-03 2015-07-28 Sandisk Enterprise Ip Llc Power failure tolerant cryptographic erase
US9235245B2 (en) 2013-12-04 2016-01-12 Sandisk Enterprise Ip Llc Startup performance and power isolation
US9985829B2 (en) 2013-12-12 2018-05-29 Exablox Corporation Management and provisioning of cloud connected devices
US9129665B2 (en) 2013-12-17 2015-09-08 Sandisk Enterprise Ip Llc Dynamic brownout adjustment in a storage device
US9549457B2 (en) 2014-02-12 2017-01-17 Sandisk Technologies Llc System and method for redirecting airflow across an electronic assembly
US9497889B2 (en) 2014-02-27 2016-11-15 Sandisk Technologies Llc Heat dissipation for substrate assemblies
US9703636B2 (en) 2014-03-01 2017-07-11 Sandisk Technologies Llc Firmware reversion trigger and control
US9348377B2 (en) 2014-03-14 2016-05-24 Sandisk Enterprise Ip Llc Thermal isolation techniques
US9485851B2 (en) 2014-03-14 2016-11-01 Sandisk Technologies Llc Thermal tube assembly structures
US9519319B2 (en) 2014-03-14 2016-12-13 Sandisk Technologies Llc Self-supporting thermal tube structure for electronic assemblies
US9454448B2 (en) 2014-03-19 2016-09-27 Sandisk Technologies Llc Fault testing in storage devices
US9448876B2 (en) 2014-03-19 2016-09-20 Sandisk Technologies Llc Fault detection and prediction in storage devices
US9390814B2 (en) 2014-03-19 2016-07-12 Sandisk Technologies Llc Fault detection and prediction for data storage elements
US9390021B2 (en) 2014-03-31 2016-07-12 Sandisk Technologies Llc Efficient cache utilization in a tiered data structure
US9626399B2 (en) 2014-03-31 2017-04-18 Sandisk Technologies Llc Conditional updates for reducing frequency of data modification operations
US9626400B2 (en) 2014-03-31 2017-04-18 Sandisk Technologies Llc Compaction of information in tiered data structure
US9697267B2 (en) 2014-04-03 2017-07-04 Sandisk Technologies Llc Methods and systems for performing efficient snapshots in tiered data structures
US9070481B1 (en) 2014-05-30 2015-06-30 Sandisk Technologies Inc. Internal current measurement for age measurements
US9645749B2 (en) 2014-05-30 2017-05-09 Sandisk Technologies Llc Method and system for recharacterizing the storage density of a memory device or a portion thereof
US10656840B2 (en) 2014-05-30 2020-05-19 Sandisk Technologies Llc Real-time I/O pattern recognition to enhance performance and endurance of a storage device
US9093160B1 (en) 2014-05-30 2015-07-28 Sandisk Technologies Inc. Methods and systems for staggered memory operations
US9703491B2 (en) 2014-05-30 2017-07-11 Sandisk Technologies Llc Using history of unaligned writes to cache data and avoid read-modify-writes in a non-volatile storage device
US10146448B2 (en) 2014-05-30 2018-12-04 Sandisk Technologies Llc Using history of I/O sequences to trigger cached read ahead in a non-volatile storage device
US10162748B2 (en) 2014-05-30 2018-12-25 Sandisk Technologies Llc Prioritizing garbage collection and block allocation based on I/O history for logical address regions
US10656842B2 (en) 2014-05-30 2020-05-19 Sandisk Technologies Llc Using history of I/O sizes and I/O sequences to trigger coalesced writes in a non-volatile storage device
US10114557B2 (en) 2014-05-30 2018-10-30 Sandisk Technologies Llc Identification of hot regions to enhance performance and endurance of a non-volatile storage device
US10372613B2 (en) 2014-05-30 2019-08-06 Sandisk Technologies Llc Using sub-region I/O history to cache repeatedly accessed sub-regions in a non-volatile storage device
US8891303B1 (en) 2014-05-30 2014-11-18 Sandisk Technologies Inc. Method and system for dynamic word line based configuration of a three-dimensional memory device
US9652381B2 (en) 2014-06-19 2017-05-16 Sandisk Technologies Llc Sub-block garbage collection
US9823863B1 (en) * 2014-06-30 2017-11-21 Sk Hynix Memory Solutions Inc. Sub-blocks and meta pages for mapping table rebuild
US9632712B2 (en) 2014-07-02 2017-04-25 Sandisk Technologies Llc System and method of updating metablocks associated with multiple memory dies
US9443601B2 (en) 2014-09-08 2016-09-13 Sandisk Technologies Llc Holdup capacitor energy harvesting
TWI596477B (zh) * 2015-12-18 2017-08-21 群聯電子股份有限公司 記憶體管理方法、記憶體控制電路單元及記憶體儲存裝置
US9996417B2 (en) 2016-04-12 2018-06-12 Apple Inc. Data recovery in memory having multiple failure modes
KR102610537B1 (ko) * 2016-11-10 2023-12-06 삼성전자주식회사 솔리드 스테이트 드라이브 장치 및 이를 포함하는 저장 시스템
KR102420025B1 (ko) 2017-06-19 2022-07-13 에스케이하이닉스 주식회사 메모리 시스템 및 메모리 시스템의 동작방법
KR20190000662A (ko) * 2017-06-23 2019-01-03 에스케이하이닉스 주식회사 메모리 시스템 및 그것의 동작 방법
US10649661B2 (en) 2017-06-26 2020-05-12 Western Digital Technologies, Inc. Dynamically resizing logical storage blocks
US10445230B2 (en) * 2017-12-08 2019-10-15 Macronix International Co., Ltd. Managing block arrangement of super blocks
EP3724768A4 (en) * 2017-12-13 2021-07-21 Micron Technology, Inc. ADDRESSING VARIABLE WIDTH SUPERBLOCKS
KR20220103205A (ko) 2017-12-29 2022-07-21 마이크론 테크놀로지, 인크. 정정 불가능 ecc
US10949113B2 (en) 2018-01-10 2021-03-16 SK Hynix Inc. Retention aware block mapping in flash-based solid state drives
US11275512B2 (en) 2018-05-08 2022-03-15 Micron Technology, Inc. Asynchronous power loss impacted data structure
CN110489051A (zh) * 2018-05-14 2019-11-22 慧荣科技股份有限公司 数据储存装置及系统信息的编程方法
TWI664528B (zh) * 2018-06-06 2019-07-01 群聯電子股份有限公司 記憶體管理方法、記憶體控制電路單元與記憶體儲存裝置
US10762967B2 (en) 2018-06-28 2020-09-01 Apple Inc. Recovering from failure in programming a nonvolatile memory
US10755787B2 (en) 2018-06-28 2020-08-25 Apple Inc. Efficient post programming verification in a nonvolatile memory
US10936455B2 (en) 2019-02-11 2021-03-02 Apple Inc. Recovery of data failing due to impairment whose severity depends on bit-significance value
US10915394B1 (en) 2019-09-22 2021-02-09 Apple Inc. Schemes for protecting data in NVM device using small storage footprint
US11501847B2 (en) 2019-09-27 2022-11-15 Samsung Electronics Co., Ltd. Nonvolatile memory device with address re-mapping
KR20210037367A (ko) 2019-09-27 2021-04-06 삼성전자주식회사 비휘발성 메모리 장치
KR20210068894A (ko) * 2019-12-02 2021-06-10 삼성전자주식회사 스토리지 장치 및 상기 스토리지 장치의 동작 방법
US11556416B2 (en) 2021-05-05 2023-01-17 Apple Inc. Controlling memory readout reliability and throughput by adjusting distance between read thresholds
US11847342B2 (en) 2021-07-28 2023-12-19 Apple Inc. Efficient transfer of hard data and confidence levels in reading a nonvolatile memory
US11550657B1 (en) 2021-09-01 2023-01-10 Apple Inc. Efficient programming schemes in a nonvolatile memory

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6034897A (en) * 1999-04-01 2000-03-07 Lexar Media, Inc. Space management for managing high capacity nonvolatile memory
US7020739B2 (en) * 2000-12-06 2006-03-28 Tdk Corporation Memory controller, flash memory system having memory controller and method for controlling flash memory device
KR100450080B1 (ko) * 2001-11-13 2004-10-06 (주)지에스텔레텍 유에스비기반의 이동형 저장장치 및 그 제어방법
KR100526186B1 (ko) * 2003-04-04 2005-11-03 삼성전자주식회사 플래시 메모리의 오류블록 관리방법 및 장치
US20050144516A1 (en) * 2003-12-30 2005-06-30 Gonzalez Carlos J. Adaptive deterministic grouping of blocks into multi-block units

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109426447A (zh) * 2017-08-28 2019-03-05 慧荣科技股份有限公司 用以优化数据储存装置的数据储存方法及其数据储存装置
CN109426447B (zh) * 2017-08-28 2021-11-16 慧荣科技股份有限公司 用以优化数据储存装置的数据储存方法及其数据储存装置
CN109902039A (zh) * 2017-12-08 2019-06-18 旺宏电子股份有限公司 存储器控制器、存储器系统及于一存储器中管理数据配置的方法
CN109902039B (zh) * 2017-12-08 2023-02-28 旺宏电子股份有限公司 存储器控制器、存储器系统及于一存储器中管理数据配置的方法

Also Published As

Publication number Publication date
US20080052446A1 (en) 2008-02-28
TWI387975B (zh) 2013-03-01
WO2008026204A2 (en) 2008-03-06
WO2008026204A3 (en) 2008-06-19
KR20090056966A (ko) 2009-06-03

Similar Documents

Publication Publication Date Title
TW200823925A (en) Logical super block mapping for NAND flash memory
US9298534B2 (en) Memory system and constructing method of logical block
US8015371B2 (en) Storage apparatus and method of managing data storage area
US8108589B2 (en) Wear leveling method and controller using the same
JP5480913B2 (ja) 記憶装置、およびメモリコントローラ
US20100088461A1 (en) Solid state storage system using global wear leveling and method of controlling the solid state storage system
WO2000002126A1 (en) Method and apparatus for performing erase operations transparent to a solid state storage system
WO2009096180A1 (ja) メモリコントローラ、不揮発性記憶装置、及び、不揮発性記憶システム
JP2009503744A (ja) 予定再生操作を伴う不揮発性メモリ
JP2009503743A (ja) データファイルを直接記憶するメモリブロックの管理
TW201727472A (zh) 資料儲存方法及其系統
JP5180957B2 (ja) メモリコントローラ、半導体記録装置及び書き換え回数通知方法
JPWO2011118114A1 (ja) 不揮発性記憶装置及びメモリコントローラ
JP5687649B2 (ja) 半導体記憶装置の制御方法
JP4737223B2 (ja) メモリコントローラ、メモリコントローラを備えるフラッシュメモリシステム、並びにフラッシュメモリの制御方法
JP4636005B2 (ja) メモリコントローラ及びメモリコントローラを備えるフラッシュメモリシステム、並びにフラッシュメモリの制御方法
JP2008097132A (ja) メモリコントローラ、不揮発性記憶装置、及び不揮発性記憶システム
JP4434171B2 (ja) メモリコントローラ及びフラッシュメモリシステム
JP4241741B2 (ja) メモリコントローラ及びフラッシュメモリシステム
JP4697146B2 (ja) メモリコントローラ及びメモリコントローラを備えるフラッシュメモリシステム、並びにフラッシュメモリの制御方法
JP4254933B2 (ja) メモリコントローラ及びフラッシュメモリシステム
JP2007156582A (ja) メモリコントローラ及びフラッシュメモリシステム
JP4235595B2 (ja) メモリコントローラ、メモリコントローラを備えるフラッシュメモリシステム及びフラッシュメモリの制御方法
JP6260395B2 (ja) メモリコントローラ、メモリシステム及びメモリ制御方法
JP4273109B2 (ja) メモリコントローラ及びフラッシュメモリシステム

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees